CN1979408B - 管理设备访问的方法和系统 - Google Patents

管理设备访问的方法和系统 Download PDF

Info

Publication number
CN1979408B
CN1979408B CN200610136297XA CN200610136297A CN1979408B CN 1979408 B CN1979408 B CN 1979408B CN 200610136297X A CN200610136297X A CN 200610136297XA CN 200610136297 A CN200610136297 A CN 200610136297A CN 1979408 B CN1979408 B CN 1979408B
Authority
CN
China
Prior art keywords
address
alias address
alias
target device
equipment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN200610136297XA
Other languages
English (en)
Other versions
CN1979408A (zh
Inventor
哈里·M.·尤登弗里德
理查德·安托尼·里普伯格
小达尔·F.·雷迪
马修·约瑟夫·卡洛斯
肯尼思·M.·特洛维尔
胡安·A.·卡洛纳多
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of CN1979408A publication Critical patent/CN1979408A/zh
Application granted granted Critical
Publication of CN1979408B publication Critical patent/CN1979408B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0662Virtualisation aspects
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0617Improving the reliability of storage systems in relation to availability
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Computer And Data Communications (AREA)

Abstract

本发明公开一种将别名地址指定到基准地址的方法、系统和制品。根据本发明的方法、系统和制品,提供基准地址到设备的指定,其中基准地址用来访问指定到该基准地址的设备。提供多个别名地址到别名地址池的指定。别名地址池中的别名地址能够动态地指定到设备以服务对设备的I/O请求。处理访问包括设备中一个的一个目标设备的输入/输出(I/O)请求。确定指定到目标设备的基准地址是否可用。响应确定基准地址不可用,指定一个别名地址到目标设备。I/O请求发出到指定的别名地址以发送请求到目标设备。

Description

管理设备访问的方法和系统
技术领域
本发明涉及一种将别名地址指定到基准地址的方法、系统和程序。
背景技术
在某些计算环境中,多个主机系统可以通过一个或多个逻辑路径与提供对存储设备例如互连硬盘驱动器的访问的多个控制单元(CU)(也称为存储控制器、存储子系统、企业存储服务器等)通信。互连驱动器可以配置为直接存取存储设备(DASD)、冗余独立磁盘阵列(RAID)、简单捆绑磁盘(JBOD)等。控制单元可以配置一个或多个逻辑子系统(LSS),其中每个LSS配置以包括多个卷。
主机系统可以包括维持信息以从控制单元访问LSS中的卷的通道子系统。通道子系统包括子通道,其提供通道子系统I/O操作执行的状态跟踪以及提供关于将主机连接到LSS中的卷的路径的信息。主机操作系统维持单元控制块(UCB),其提供关于指定到一个卷的基准单元地址以及通道子系统使用以访问基准设备上卷的子通道的信息。通道子系统知道各个子通道以及它们具有的通道。客户最初经由CU外部的工具将别名指定到基准。操作系统可以动态地改变别名到基准的绑定,如果工作负荷需求改变。此外,控制单元可以将别名地址指定到卷的基准地址,其中别名地址用来允许指向相同卷的并发I/O请求。基准卷的UCB维持关于指定到该卷的别名地址的信息。主机处理UCB中的信息以将I/O操作寻址到卷。特别地,主机通过在子通道启动包括一系列I/O指令,例如一系列通道命令字(CCW)命令的通道程序来启动对卷的I/O操作。
控制单元维持系统的不同视图。控制单元提供有每个设备(卷)的基准单元地址以及每个基准单元地址的零个或多个别名单元地址。在指定基准地址到每个卷(设备)之后,剩余地址可以分配为基准地址的别名地址。控制单元使用单元地址物理地访问卷。
I/O操作或一系列CCW命令可以使用逻辑卷的不同基准和别名单元地址对相同逻辑卷同时执行。这样,执行的CCW命令都指向使用不同地址的相同逻辑卷,其中每个地址使用多个通道路径的一个以到达单个逻辑卷。这允许单个主机并发执行相对于单个卷的多个I/O操作。为基准提供的别名数目可以根据卷大小以及并发用户数目而设置。在某些情况下,可能仅需要几个别名来容纳卷的特定基准地址的网络信息流通量。此外,与逻辑卷相关联的别名数目可以由工作负荷管理器(WLM)基于工作负荷的目标而动态改变。
主机首先尝试通过该卷的基准UCB访问卷(I/O设备)。如果基准UCB不可用,也就是并发服务另一个I/O操作,那么主机可以使用指定到该基准UCB的可用别名UCB中的一个来并发访问该卷。主机系统然后通过与该UCB相关联的子通道以及对该子通道提供的通道路径执行I/O操作。别名地址的使用以及将别名地址重新指定到不同的基准地址在美国专利6,185,638、6,170,023和6,167,459号中描述。
发明内容
本发明提供一种将别名地址指定到基准地址的方法、系统和制品。提供基准地址到设备的指定,其中基准地址用来访问指定到该基准地址的设备。提供多个别名地址到别名地址池的指定。别名地址池中的别名地址能够动态地指定到设备以服务对设备的I/O请求。处理访问包括设备中一个的一个目标设备的输入/输出(I/O)请求。确定指定到目标设备的基准地址是否可用。响应确定基准地址不可用,指定一个别名地址到目标设备。I/O请求发出到指定的别名地址以发送请求到目标设备。
在另一种实施方案中,指定到目标设备的别名地址响应完成I/O请求而去除指定,并且去除指定的别名地址返回到别名地址池,用于对设备中一个的随后I/O请求。
在另一种实施方案中,指定一个别名地址到目标设备包括将别名地址与目标设备的基准地址相关联。
在另一种实施方案中,指定一个别名地址到目标设备包括发出指定别名地址到目标设备的命令到管理设备访问的控制单元。控制单元更新内部数据结构以指示别名地址到目标设备的指定。
在另一种实施方案中,设备包括配置于逻辑子系统中的卷。主机系统包括独立的处理系统。每个处理系统维持到管理卷访问的控制单元的独立连接并且每个处理系统维持指示基准地址到卷和别名地址到存储池的指定的数据结构。由处理系统使用的存储池具有访问卷的相同别名地址。
在另一种实施方案中,响应发出I/O请求到指定别名地址,接收指示目标设备保留的状态。随后对目标设备的I/O请求响应接收该状态而排队。
在另一种实施方案中,接收指示目标设备可用的状态并且响应接收目标设备不再保留的状态,来自存储池的别名地址指定到目标设备以用于对该目标设备排队的I/O请求。
在另一种实施方案中,指示目标设备可用的状态包括指示目标设备的基准地址可用的状态。响应接收目标设备不再保留的状态重新发出延迟的对基准地址和别名地址的I/O请求。
在另一种实施方案中,别名和基准地址与别名地址池的关联由来自每个基准或别名地址的别名指定组号的控制单元的指定而确定。与相同别名管理组号相关联的基准和别名地址与相同别名地址池相关联。
在另一种实施方案中,由控制单元识别的别名管理组号细分成别名管理组号的多个子集以创建多个别名地址池。
此外,提供一种将别名地址指定到基准地址的方法、系统和制品。基准地址指定到设备,其中基准地址由主机系统使用以访问指定到该基准地址的设备。多个别名地址指定到别名地址池,其中别名地址池中的别名地址能够动态地指定到设备以服务对设备的I/O请求。基准地址到目标设备以及别名地址到别名地址存储池的指定传达到主机系统。接收来自主机系统的请求以指定一个别名地址到包含设备中一个的目标设备。在请求中指示的别名地址响应该请求而指定到目标设备。接收对目标设备的指定别名地址的I/O请求并且I/O请求相对于别名地址指定到的目标设备而执行。
在另一种实施方案中,主机系统包括独立的处理系统,每个维持到设备的独立连接。指定别名地址到别名地址存储池还包括指定存储池中的一组别名地址到主机系统中的每个处理系统。不同处理系统的该组别名地址具有相同的别名地址。此外,指定到每个处理系统的该组别名地址传达到每个处理系统。
在另一种实施方案中,存储池中不同组别名地址中相同或不同的别名地址可以指定到与那些组关联的处理系统以访问一个设备或不同设备。
在另一种实施方案中,设备包括配置于逻辑子系统中的卷。每个处理系统维持到由路径组标识符标识的逻辑子系统的多个连接。指定一组别名地址到一个处理系统的操作包括将该组别名地址与逻辑子系统的路径组标识符和处理系统相关联。
在另一种实施方案中,响应接收对指定到目标设备的别名地址的一个I/O请求,确定一个目标设备是否不可访问。指示目标设备不可访问的状态返回到主机系统,相对于别名地址启动接收的I/O请求。
附图说明
现在参考附图,其中相同的参考数字自始至终表示相对应的部分。
图1说明计算环境的实施方案。
图2和4说明主机维持的访问卷的信息的实施方案。
图3和5说明控制单元维持的允许主机访问由控制单元管理的卷的信息的实施方案。
图6和7说明基准和别名地址如何可以指定到主机处理系统和控制单元中的卷的实例。
图8、9和10说明使用基准和别名地址访问卷的主机操作的实施方案。
图11和12说明允许主机访问由控制单元管理的卷的控制单元操作的实施方案。
具体实施方式
在下面的描述中,将参考构成其一部分并说明本发明实施方案的附图。应当理解,可以使用其他实施方案并且可以进行结构和操作改变,而不会背离本发明的范围。
图1说明本发明的方面在其中实现的计算环境。一个或多个主机2(仅显示一个)包括一个或多个处理系统4a、4b...4n,其将输入/输出(I/O)请求经由提供到控制单元6的多个逻辑路径的通道子系统8传达到控制单元6。每个处理系统4a、4b...4n包括操作系统5以管理路径相关操作。通道子系统8管理延伸通过适配器12的逻辑路径10。适配器提供逻辑路径10通过开关(没有显示)经由其延伸到控制单元6或多个控制单元的物理层。操作系统5还可以将多个逻辑路径10与路径组关联,其中路径组中的所有路径可以由一个处理系统4a、4b...4n使用以与控制单元6通信。由一个处理系统4a、4b...4n使用的路径组可以由路径组标识符(PGID)标识。操作系统5可以发出>I/O命令(例如设置路径组ID CCW)到使用全球唯一标识符(PGID)的设备的每个路径。控制单元6从具有相同标识符的设备的该组路径中创建路径组。
每个处理系统4a、4b...4n可以包括执行程序的中央处理单元(CPU),其中程序包括操作系统5和通道子系统8代码。作为选择,每个处理系统4a、4b...4n可以包括多个逻辑分区(LPAR)的一个,每个逻辑分区作为独立系统而操作、执行它们自己的操作系统5并且可以共享通道子系统8代码。在另一种实施方案中,每个处理系统可以包括处理器的逻辑分区。这样,主机2中的一个或多个处理器可以实现多个逻辑分区(LPAR)。多个处理系统4a、4b...4n可以共享单个逻辑通道子系统16,或者不同的处理系统4a、4b...4n可以使用不同的逻辑通道子系统。实现逻辑路径的通道子系统的细节在出版物“z/Architecture:Reference Summary(z/体系结构:参考概述)”,IBM文献SA22-7871-02号(版权IBM,2005年9月)中描述。
通道子系统8包括通道子系统程序16以执行将来自处理系统4a、4b...4n的I/O请求传达到控制单元6的操作。操作系统5使用UCB并管理I/O请求。通道子系统程序16从通道子系统8获得I/O请求。由一个或多个存储设备组成的内存17包括由通道子系统程序16使用以管理I/O请求的信息。每个处理系统4a、4b...4n维持它自己的UCB以及提供关于每个处理系统4a、4b...4n的UCB链的信息的别名存储池信息。不同的处理系统4a、4b...4n可以具有不同的UCB链,其具有指定到特定处理系统的基准地址的不同别名地址。
主机内存17还包括别名存储池信息22,其提供关于处理系统4a、4b...4n的不同逻辑子系统(LSS)的可用别名地址的指定的信息,使得不同处理系统4a、4b...4n可以使用并且具有可用的不同别名地址。此外,不同处理系统4a、4b...4n可以具有可用的相同别名地址,但是不同地使用它们,也就是将不同配置中的它们指定到卷和别名存储池。在一种实施方案中,内存17可以维持所有处理系统4a、4b...4n和LSS的UCB信息20和别名存储池信息22,其同时对所有处理系统操作所共享。在另一种实施方案中,每个处理系统可以在其自己的内存中维持该处理系统4a、4b...4n的UCB信息20和别名存储池信息22。
控制单元6管理来自处理系统4a、4b...4n访问存储系统18a、18b...18n,例如磁道、分区、逻辑设备、逻辑卷、逻辑单元号(LUN)、逻辑子系统(LSS)或者存储器的其他逻辑或物理单元的请求。存储器18a显示包括一个或多个LSS 32的配置,其中一个或多个卷34配置在每个LSS 32中。卷可以延伸跨越多个存储设备。术语“设备”指任何物理或逻辑数据存储单元,例如物理磁道、LSS、分区、逻辑卷、卷等。控制单元6包括I/O管理器程序24以处理对存储器18a、18b...18n以及配置于其中的逻辑和物理组件例如卷、LSS等的I/O请求。控制单元6具有由一个或多个设备组成的控制单元内存26,其中I/O管理器24维持具有逻辑子系统(LSS)中已定义存储单元例如卷的基准和别名地址的指定的控制单元地址信息28。内存26还包括具有关于处理系统4a、4b...4n可用的别名地址的信息的控制单元别名存储池信息30。
主机2可以包括本领域内已知的计算设备,例如工作站、大型机、服务器等。控制单元6可以包括存储子系统或服务器,例如企业存储服务器、存储控制器等或者用来管理对附加卷的I/O请求的其他设备。存储器18a、18b...18n可以包括本领域内已知的存储设备,例如互连硬盘驱动器(例如配置为DASD、RAID、JBOD、虚拟设备等)、磁带、电子存储器、闪速存储器、光盘等。主机2可以经由逻辑路径10与控制单元6通信,逻辑路径10可以通过网络,例如局域网(LAN)、存储区域网络(SAN)、广域网(WAN)、对等网络、无线网络等而延伸。作为选择,主机2可以经由总线接口例如外围组件互连(PCI)总线或串行接口与存储控制器6通信。
图2说明具有关于基准和别名地址到一个处理系统4a、4b...4n和LSS 32的卷的指定的信息的主机/处理系统UCB信息50。信息50的实例将对于主机2中每对独立处理系统4a、4b...4n和LSS 32而维持。UCB信息50的实例包括UCB信息20。信息50包括一个处理系统4a、4b...4n的UCB条目52a、52b...52n,其对于链中每个UCB包括下面的信息:提供访问配置于存储器18a、18b...18n中一个卷的信息的UCB的UCB标识符54;标识卷34配置于其中的LSS 32的逻辑子系统(LSS)56;在字段56中标识的LSS 32中的卷58,其信息已提供;通道子系统8的子通道60,包括子通道编号、提供关于卷的信息的索引或指针;子通道的基准地址62;以及用来另外寻址卷的一个或多个别名地址64a...64n(如果任何一个已经被指定);以及提供关于卷的状态信息的卷状态66。在某些实施方案中,别名地址仅与特定基准地址62相关联,当I/O操作对于该基准(卷)有效时。否则,别名位于不与任何特定基准(卷)相关联的可用别名池中。
在一种实施方案中,别名地址可以初始地与控制单元6的存储子系统(LSS)中的基准相关联。如果存储子系统支持别名地址汇集,那么操作系统5发出“设置子系统特性命令”以告知控制单元6以别名地址被汇集并且仅当需要时指定的方式操作。该命令使得别名地址不再与该处理系统4a、4b...4n的特定基准地址62相关联。处理系统4a、4b...4n中的每个操作系统可以独立地改变它们的别名地址模式。在这一点上,当I/O操作开始时,别名地址可用以指定到基准地址62,并且当操作完成时返回到池。类似地,LSS中的设备可以由客户切换回别名静态地指定到基准地址的原始操作模式。这样,操作系统可以从别名地址动态指定和使用的模式转入和转出到它们静态指定和使用的模式。
在图2的说明实施方案中,UCB信息50提供一个处理系统4a、4b...4n和配置于存储器18a、18b...18n中的一个LSS 32的UCB 52a、52b...52n的链,其中每个UCB 52a、52b...52n包括一个卷的信息。在备选实施方案中,UCB信息50可以包括不同存储系统和环境的不同信息以提供关于指定到配置于存储器18a、18b...18n中卷的基准和别名地址的信息。此外,如果系统不实现通道子系统技术,那么可以不包括关于子通道的信息,例如字段60。
图3说明控制单元地址信息80的实施方案,其具有关于一个处理系统4a、4b...4n和配置于存储器18a、18b...18n中的逻辑子系统32的基准和别名地址指定的信息。信息50的实例将对每个独立的处理系统4a、4b...4n以及处理系统4a、4b...4n可能访问的每个逻辑子系统(LSS)而维持。地址信息80包括配置于信息80对其维持的逻辑子系统(LSS)32中的每个卷34的条目82a...82n。控制单元地址信息80的实例包括控制单元地址信息28。每个条目82a、82b...82n(图3)包括:卷标识符84;指定到卷的基准地址86;以及可能指定到基准地址84以便另外使用以访问卷的零个或多个别名地址86a...86n。
图4说明对一个处理系统4a、4b...4n和一个逻辑子系统(LSS)32而维持的处理系统存储池信息90的实施方案。对于一个处理系统4a、4b...4n,处理系统存储池信息90的实例包括信息应用到的逻辑子系统(LSS)92以及可能指定到配置于LSS 92中的卷的可用别名地址94。处理系统4a、4b...4n可能访问的每个LSS 32的处理系统存储池信息的实例90包括别名存储池信息22。
图5说明对一个逻辑子系统(LSS)32和一个处理系统4a、4b...4n维持的控制单元存储池信息100的实施方案。对于一个处理系统4a、4b...4n和逻辑子系统32,控制单元系统存储池信息90的实例包括信息应用到的逻辑子系统(LSS)102和处理系统104,以及可以指定到配置于处理系统104的LSS 102中的卷34的可用别名地址106。在备选实施方案中,存储池信息90可以包括不同存储系统和环境的不同信息以提供关于指定到配置于存储器18a、18b...18n中卷的基准和别名地址的信息。处理系统可能访问的每个LSS的处理系统存储池信息的实例100包括控制单元别名存储池信息30。
图6说明维持关于基准地址到卷和别名地址到存储池的初始指定的信息的处理系统4a、4b...4n和控制单元6的实例。控制单元6可以产生该初始配置并且将信息传达到处理系统4a、4b...4n。每个处理系统4a、4b包括多个UCB 110a、112a、114a以及110b、112b、114b,其具有关于指定00、01和02基准单元地址的卷0、1和2的信息。每个处理系统4a、4b还为每个LSS 32维持一个别名存储池116a、116b,其具有可以指定到基准地址的可用别名地址,例如对于该LSS 32中卷34,A207A...A207N。在所述实施方案中,每个处理系统4a、4b存储池116a、116b具有相同的可用别名地址。在备选实施方案中,不同组别名地址可以指定到不同的处理系统4a、4b...4n。控制单元6也维持逻辑子系统(LSS)32中每个卷0、1和2的基准单元地址信息120a、120b、120c,以及每个处理系统4a、4b和LSS 32的一组别名地址122a,122b。如所讨论的,控制单元6可以对不同处理系统4a、4b使用相同的别名地址数,或者作为选择对于不同的处理系统4a、4b具有一些或全部不同的别名地址。虽然仅显示两个处理系统4a、4b的信息,控制单元6可以维持具有对存储器18a、18b...18n以及配置于其中的逻辑子系统32和卷34的访问的所有主机系统中所有处理系统的信息。
图7说明别名地址如何在运行期间可以指定到基准地址的实例。别名地址可以根据需要指定(当I/O操作到达并且需要开始时)并且I/O操作一完成就释放。在处理系统4a中,别名地址分别指定到卷0和1的基准地址110a和112a,而在处理系统4b中,相同的别名地址指定到与处理系统4a的指定不同的卷1和2。控制单元6所示维持关于不同处理系统4a、4b的相同别名地址的该新指定的信息。
图8说明在操作系统5中实现以执行(在块200)处理系统别名操作的操作实施方案,其中主机2可以包括一个或多个处理系统。维持(在块202)UCB 52a、52b...52n的基准地址62到设备58(图2),例如卷的指定,其中基准地址由处理系统4a、4b...4n使用以访问配置于存储器18a、18b...18n中的卷34。同样维持(在块204)多个别名地址94到别名地址池的指定,例如一个处理系统4a、4b...4n以及包括可以使用别名地址94访问的卷34的LSS 32的别名存储池信息22。当处理(在块206)访问一个目标设备例如卷34的输入/输出(I/O)请求时,如果(在块208)指定到目标设备(卷)58的基准地址62可用,那么I/O请求发出(在块210)到目标设备(卷)58。否则,如果(在块208)基准地址62不可用,处理系统4a、4b以及包括目标卷58的LSS34的存储池中一个可用别名地址94指定(在块212)到目标设备(卷)58以将可用别名地址例如64a...64n与目标卷58的基准地址62相关联。操作系统5将命令例如通道程序前置命令附加(在块214)到应用I/O请求,例如I/O链,以指示别名地址应当指定到的基准单元地址。I/O请求发出(在块216)到指定的别名地址以发送请求到控制单元6以相对于目标设备例如卷而执行。在一种实施方案中,块214和216的操作可以作为一个操作而执行。在CCW实施方案中,当操作系统5开始对磁盘的I/O请求时,提供安全性(CCW链允许访问的允许延伸范围)、高速缓存提示、异步远程复制(XRC)的可选时间戳等的命令置于CCW链之前。基准的单元地址可以设置在别名的前置命令中以告知控制单元6与操作相关联的逻辑卷/基准地址。所以,前置CCW命令可以提供别名到基准地址的指定。
在一种实施方案中,主机操作系统5可以使得控制单元6能够在信号返回到通道子系统8之前接收初始命令及其数据。因此,控制单元6可以确定别名需要与其关联的卷(基准)。如果卷(基准)为另一个处理系统例如LPAR而保留,那么可以返回设备繁忙状态,否则,操作可以开始。操作系统可以仅选择当基准不可访问并且如果发出I/O请求应用的应用允许I/O请求使用别名地址流动时选择别名地址。
图9说明在操作系统5中实现以处理来自控制单元6的I/O请求完成消息的操作的实施方案。响应(在块230)完成消息,通道子系统程序16去除(在块232)指定到请求已完成的目标设备,卷58的别名地址64a...64n的指定。去除指定的别名返回(在块234)到别名地址池94(对于包括目标卷34的LSS以及发出请求的处理系统4a、4b...4n),用于处理系统到该LSS 32中设备例如卷34的一个的随后I/O请求。
图10说明响应对具有不可访问基准的别名地址的I/O请求接收(在块250)目标设备例如卷不可访问的消息由操作系统5执行的操作的实施方案。如果卷由另一个主机或处理系统保留或者如果存在相对于卷的“长时间繁忙”(指示单元检查的设备状态和指示“需要干预”的传感数据),卷不可访问。响应指示不可访问的该消息,指示(在块252)设置以将对目标设备(卷)的随后I/O请求排队。当随后接收(在块254)对接收不可访问(例如保留或长时间繁忙)状态的基准地址的请求完成时,操作系统5重新驱动(在块256)排队的I/O请求首先到基准地址然后到别名地址。
图11说明在I/O管理器24代码中实现以管理别名地址的控制单元6操作的实施方案。作为这些操作的一部分(在块270),在初始化期间I/O管理器24指定(在块272)基准地址84到设备82a、82b...82n(图3),并且对于每个处理系统4a、4b(在图5的字段104中指示)以及配置于存储器18a、18b...18n中的LSS 32(图5的字段102中指示),指定(在块274)一组多个别名地址106到别名地址池100(图5)。I/O管理器24然后将基准地址84到目标设备82a、82b...28n的指定以及在别名地址存储池100中指定的它们的一组别名地址106传达(在块276)到处理系统通道子系统程序16。
在一种实施方案中,别名到池和基准到别名池的关系通过从控制单元6传递到每个单元地址的操作系统5的自身描述信息而实现。该信息包括别名管理组标识符。提供相同别名管理组标识符的别名地址允许处于相同的别名池中,并且具有相同别名管理组标识符的基准单元地址允许指定来自该别名池的别名。在另一种实施方案中,操作系统可以取由控制单元指示的别名管理组的子集并且形成较小的子集。
图12说明在I/O管理器24中实现当别名地址从存储池动态指定和使用时处理来自主机通道子系统8的某些请求的操作的实施方案。响应接收(在块300)来自处理系统4a、4b...4n指定一个别名地址到目标设备例如LSS 32中的卷34的请求,I/O管理器24确定(在块302)由基准地址寻址的目标设备(卷)是否没有对另一个系统保留(或相反不可访问)。如果没有,那么I/O管理器32返回(在块304)状态以指示命令将开始执行然后执行(在块306)I/O请求。在IBM ESS环境中,返回可以包括具有零初始状态(其可以在初始命令响应(CMR)帧中表示)的状态。如果(在块302)目标卷对另一个处理系统/主机保留(或相反不可用),那么I/O管理器24将指示目标设备(例如卷)对另一个主机/处理系统保留的状态返回(在块308)到相对于别名地址启动接收的I/O请求的主机/处理系统。在IBM ESS环境中,块308处返回的状态可以包括在状态帧中发送的xD5状态。I/O管理器然后将在请求中指示的别名地址例如86a...86n(图3)指定(在块310)到目标设备例如卷82a...82n。指定的别名地址可以从在标识的LSS 102和处理系统104的别名存储池100中指示的可用别名地址106中去除。I/O管理器24现在可以接收(在块312)对目标设备例如卷的指定别名地址的I/O请求。
在一种实施方案中,主机操作系统5可以使得控制单元6能够在信号返回到通道子系统8之前接收初始命令及其数据。因此,控制单元6可以确定别名需要与其关联的卷(基准)。如果卷为另一个处理系统例如LPAR而保留,那么可以返回设备繁忙状态,否则,操作可以开始。
描述的实施方案提供维持可以根据需要用于不同卷/基准地址的别名地址的技术。在对别名地址的I/O请求相对于卷而完成之后,该别名地址返回到别名地址存储池以用于一个处理系统的LSS中的其他卷。此外,在某些实施方案中,独立的别名地址池可以对每个处理系统和LSS而提供,使得对于一个LSS,不同处理系统可以指定相同或不同的别名地址到不同的卷。这通过允许一个别名地址由不同处理系统使用以访问相同或不同卷来节省别名地址。描述的实施方案节省别名地址资源并且允许它们在运行操作期间动态指定和重复使用。
另外的实施方案细节
描述的操作可以作为使用标准编程和/或工程技术以生产软件、固件、硬件或其任何组合的一种方法、装置或制品而实现。描述的操作可以作为在“计算机可读介质”中维持的代码而实现,其中处理器可以从计算机可读介质中读取并执行代码。计算机可读介质可以包括介质例如磁性存储介质(例如硬盘驱动器、软盘、磁带等),光学存储器(CD-ROM、DVD、光盘等),易失性和非易失性存储设备(例如,EEPROM、ROM、PROM、RAM、DRAM、SRAM、闪速存储器、固件、可编程逻辑等)等。实现所述操作的代码还可以在硬件逻辑(例如集成电路芯片、可编程门阵列(PGA)、专用集成电路(ASIC)等)中实现。此外,实现所述操作的代码可以在“传输信号”中实现,其中传输信号可以通过空间或通过传输介质例如光纤、铜线等而传播。代码或逻辑编码于其中的传输信号还可以包括无线信号、卫星传输、无线电波、红外信号、蓝牙等。代码或逻辑编码于其中的传输信号能够由发送站发送并由接收站接收,其中编码于传输信号中的代码或逻辑可以在接收和发送站或设备解码并存储在硬件或计算机可读介质中。“制品”包括代码可以在其中实现的计算机可读介质、硬件逻辑和/或传输信号。当然,本领域技术人员将认识到,可以对该配置做许多修改而不背离本发明的范围,并且制品可以包括本领域中已知的适当信息承载介质。
术语“一种实施方案”、“实施方案”、“多种实施方案”、“该实施方案”、“该多种实施方案”、“一种或多种实施方案”、“一些实施方案”以及“一个实施方案”意思是“本发明的一种或多种(但不是全部)实施方案”,除非另外明确指定。
术语“包括”、“包含”、“具有”及其变体意思是“包括但不局限于”,除非另外明确指定。
项目的列举列表并不暗示着任何或全部项目相互排斥,除非另外明确指定。
术语“一个”和“该”意思是“一个或多个”,除非另外明确指定。
彼此通信的设备不需要彼此连续通信,除非另外明确指定。另外,彼此通信的设备可以直接或通过一个或多个中间物间接通信。
具有彼此通信的几个组件的实施方案的描述并不暗示着所有这些组件都是必需的。相反,描述多个可选组件以说明本发明的大量可能实施方案。
此外,虽然处理步骤、方法步骤、算法等可以顺序描述,这种处理、方法和算法可以配置以交替次序工作。换句话说,可以描述的步骤的任何顺序或次序不一定指示步骤以该次序执行的需求。这里描述的处理步骤可以任何实际次序执行。此外,一些步骤可以同时执行。
当单个设备或部件在这里描述时,多于一个设备/部件(不管它们是否合作)可以代替单个设备/部件而使用将是容易明白的。类似地,虽然多于一个设备或部件在这里描述(不管它们是否合作),单个设备/部件可以代替多于一个设备或部件而使用,或者不同数目的设备/部件可以代替所示数目的设备或程序而使用将是容易明白的。设备的功能性和/或特征可以作为选择由没有明确描述具有这种功能性/特征的一个或多个其他设备实施。因此,本发明的其他实施方案不需要包括设备自身。
此外,当参考字母例如“a”、“b”或“n”用来表示某种数目的项目时,与不同元件一起使用的参考“a”、“b”或“n”可以指示这种元件的相同或不同编号。
图2、3、4和5显示以某种格式维持的信息。在备选实施方案中,这些图中显示的信息可以备用数据结构和格式以及不同的组合来维持。
图8、9、10、11和12的说明操作显示以某种次序发生的某些事件。在备选实施方案中,某些操作可以不同的次序执行、修改或去除。而且,步骤可以增加到上述逻辑并且仍然符合描述的实施方案。此外,这里描述的操作可以顺序发生或者某些操作可以并行处理。再次,操作可以由单个处理单元或由分布式处理单元执行。
本发明各种实施方案的前述描述已经为说明和描述的目的而呈现。它不打算穷举或将本发明局限于公开的具体形式。许多修改和改变考虑到上述讲授是可能的。本发明的范围并不打算由该详细描述限制,而是由附加到这里的权利要求书限制。上面的说明书、实例和数据提供本发明组成部分的制造和使用的完全描述。因为本发明的许多实施方案可以进行而不背离本发明的本质和范围,本发明在于附加在下文中的权利要求书。

Claims (21)

1.一种管理设备访问的方法,包括:
提供基准地址到设备的指定,其中基准地址由主机系统使用以访问指定到该基准地址的设备;
提供多个别名地址到别名地址池的指定,其中别名地址池中的别名地址能够动态地指定到设备以服务对设备的输入/输出I/O请求;
处理对一个目标设备进行访问的I/O请求,该目标设备为所述设备中的一个;
确定指定到目标设备的基准地址是否可用;
响应确定基准地址不可用,指定一个别名地址到目标设备;
发出I/O请求到指定的别名地址以发送I/O请求到目标设备;
响应完成I/O请求而去除指定到目标设备的别名地址的指定;以及
将去除指定的别名地址返回到别名地址池,用于对设备中的任一个的随后I/O请求。
2.根据权利要求1的方法,其中设备包括配置于逻辑子系统中的卷,其中主机系统包括独立的处理系统,其中每个处理系统维持到管理卷访问的控制单元的独立连接,其中每个处理系统维持指示基准地址到卷和别名地址到别名地址池的指定的数据结构,其中由各个处理系统使用的别名地址池具有访问卷的相同别名地址。
3.根据权利要求1的方法,还包括:
响应发出I/O请求到指定别名地址,接收指示目标设备保留的状态;以及
响应接收该状态将随后对目标设备的I/O请求排队。
4.根据权利要求1的方法,其中指定一个别名地址到目标设备包括将别名地址与目标设备的基准地址相关联。
5.根据权利要求1的方法,其中指定一个别名地址到目标设备包括发出指定别名地址到目标设备的命令到管理设备访问的控制单元,其中控制单元更新内部数据结构以指示别名地址到目标设备的指定。
6.根据权利要求3的方法,还包括:
接收指示目标设备可用的状态;以及
响应接收目标设备不再保留的状态,将来自别名地址池的别名地址指定到目标设备以用于对该目标设备排队的I/O请求。
7.根据权利要求6的方法,其中指示目标设备可用的状态包括指示目标设备的基准地址可用的状态,还包括:
响应接收目标设备不再保留的状态,重新发出延迟的对基准地址和别名地址的I/O请求。
8.根据权利要求1的方法,其中别名和基准地址与别名地址池的关联由来自每个基准或别名地址的别名管理组号的控制单元的指定而确定,其中与相同别名管理组号相关联的基准和别名地址与相同别名地址池相关联。
9.根据权利要求8的方法,其中操作还包括:
将由控制单元识别的别名管理组号细分成别名管理组号的多个子集以创建多个别名地址池。
10.一种管理设备访问的方法,包括:
指定基准地址到设备,其中基准地址由主机系统使用以访问指定到该基准地址的设备;
指定多个别名地址到别名地址池,其中别名地址池中的别名地址能够动态地指定到设备以服务对设备的I/O请求;
将基准地址到设备以及别名地址到别名地址池的指定传达到主机系统;
接收来自主机系统的请求以指定一个别名地址到目标设备,该目标设备为所述设备中的一个;
响应该请求将请求中指示的别名地址指定到目标设备;
接收对目标设备的指定别名地址的I/O请求;
对被指定所述别名地址的目标设备执行I/O请求;
响应完成I/O请求而去除指定到目标设备的别名地址的指定;以及
将去除指定的别名地址返回到别名地址池,用于对设备中的任一个的随后I/O请求。
11.根据权利要求10的方法,其中主机系统包括独立的处理系统,每个处理系统维持到设备的独立连接,其中指定多个别名地址到别名地址池还包括:
指定别名地址池中的一组别名地址到主机系统中的每个处理系统,其中不同处理系统的多组别名地址具有相同的别名地址;以及
向每个处理系统传达被指定到该处理系统的一组别名地址。
12.根据权利要求11的方法,其中别名地址池中不同的别名地址组中的相同或不同的别名地址被指定到与这些别名地址组关联的处理系统以访问一个设备或不同设备。
13.根据权利要求11的方法,其中设备包括配置于逻辑子系统中的卷,其中每个处理系统维持到由路径组标识符标识的逻辑子系统的多个连接,其中指定一组别名地址到一个处理系统包括将该组别名地址与逻辑子系统的路径组标识符和处理系统相关联。
14.根据权利要求10的方法,还包括:
响应接收对指定到一个目标设备的别名地址的一个I/O请求,确定该目标设备是否不可访问;以及
将指示目标设备不可访问的状态返回到主机系统,相对于别名地址启动接收的I/O请求。
15.一种与管理设备访问的控制单元通信的系统,包括:
用于提供基准地址到设备的指定的装置,其中基准地址用来访问指定到该基准地址的设备;
用于提供多个别名地址到别名地址池的指定的装置,其中别名地址池中的别名地址能够动态地指定到设备以服务对设备的输入/输出I/O请求;
用于处理访问一个目标设备的I/O请求的装置,该目标设备为所述设备中的一个;
用于确定指定到目标设备的基准地址是否可用的装置;
用于响应确定基准地址不可用,指定一个别名地址到目标设备的装置;
用于发出I/O请求到指定的别名地址以发送I/O请求到控制单元以相对于目标设备执行的装置;
用于响应完成I/O请求而去除指定到目标设备的别名地址的指定的装置;以及
用于将去除指定的别名地址返回到别名地址池,用于对设备中任一个的随后I/O请求的装置。
16.根据权利要求15的系统,其中用于指定一个别名地址到目标设备的装置发出指定别名地址到目标设备的命令到控制单元,其中控制单元更新内部数据结构以指示别名地址到目标设备的指定。
17.根据权利要求15的系统,其中设备包括配置于逻辑子系统中的卷,还包括:
处理装置,其中每个处理装置包括:
到管理卷访问的控制单元的独立连接;
指示基准地址到卷和别名地址到别名地址池的指定的数据结构,其中由各个处理装置使用的别名地址池具有访问卷的相同别名地址。
18.一种管理设备访问并且与主机系统通信的系统,包括:
用于指定基准地址到设备的装置,其中基准地址由主机系统使用以访问指定到该基准地址的设备;
用于指定多个别名地址到别名地址池的装置,其中别名地址池中的别名地址能够动态地指定到设备以服务对设备的I/O请求;
用于将基准地址到设备以及别名地址到别名地址池的指定传达到主机系统的装置;
用于接收来自主机系统的请求以指定一个别名地址到目标设备的装置,该目标设备为所述设备中的一个;
用于响应该请求将请求中指示的别名地址指定到目标设备的装置;
用于接收对目标设备的指定别名地址的I/O请求的装置;
用于对被指定所述别名地址的目标设备执行I/O请求的装置;
用于响应完成I/O请求而去除指定到目标设备的别名地址的指定的装置;以及
用于将去除指定的别名地址返回到别名地址池,用于对设备中的任一个的随后I/O请求的装置。
19.根据权利要求18的系统,其中主机系统包括独立的处理系统,每个处理系统维持到设备的独立连接,其中用于指定多个别名地址到别名地址池的装置指定别名地址池中的一组别名地址到主机系统中的每个处理系统,其中不同处理系统的多组别名地址具有相同的别名地址;以及
向每个处理系统传达被指定到该处理系统的一组别名地址。
20.根据权利要求19的系统,其中别名地址池中不同的别名地址组中的相同或不同的别名地址被指定到与这些别名地址组关联的处理系统以访问一个设备或不同设备。
21.根据权利要求19的系统,其中设备包括配置于逻辑子系统中的卷,其中每个处理系统维持到由路径组标识符标识的逻辑子系统的多个连接,其中指定一组别名地址到一个处理系统包括将该组别名地址与逻辑子系统的路径组标识符和处理系统相关联。
CN200610136297XA 2005-12-08 2006-10-17 管理设备访问的方法和系统 Active CN1979408B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/299,089 2005-12-08
US11/299,089 US7702879B2 (en) 2005-12-08 2005-12-08 Assigning alias addresses to base addresses

Publications (2)

Publication Number Publication Date
CN1979408A CN1979408A (zh) 2007-06-13
CN1979408B true CN1979408B (zh) 2010-09-29

Family

ID=38130590

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200610136297XA Active CN1979408B (zh) 2005-12-08 2006-10-17 管理设备访问的方法和系统

Country Status (2)

Country Link
US (1) US7702879B2 (zh)
CN (1) CN1979408B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7516284B2 (en) * 2006-08-31 2009-04-07 International Business Machines Corporation Method for removing alias addresses from an alias address pool
US8230435B2 (en) * 2008-02-12 2012-07-24 International Business Machines Corporation Authenticating a processing system accessing a resource
US8127047B2 (en) * 2009-03-06 2012-02-28 Hitachi, Ltd. Storage system and its multiple extent exclusive control method
US8874868B2 (en) * 2010-05-19 2014-10-28 Cleversafe, Inc. Memory utilization balancing in a dispersed storage network
CN105354148B (zh) * 2014-08-21 2019-02-26 华为技术有限公司 一种数据处理方法及相关装置
US10592129B2 (en) 2016-06-07 2020-03-17 International Business Machines Corporation Sharing alias addresses among logical devices
US10402123B2 (en) 2016-06-07 2019-09-03 International Business Machines Corporation Sharing alias addresses among logical devices
US10216641B2 (en) 2017-01-13 2019-02-26 International Business Systems Corporation Managing and sharing alias devices across logical control units
US10671320B2 (en) * 2018-07-24 2020-06-02 EMC IP Holding Company LLC Clustered storage system configured with decoupling of process restart from in-flight command execution
US10891060B2 (en) * 2018-10-31 2021-01-12 EMC IP Holding Company LLC Data storage system binding virtual volumes to host-specific protocol endpoints

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5530897A (en) * 1993-10-01 1996-06-25 International Business Machines Corporation System for dynamic association of a variable number of device addresses with input/output devices to allow increased concurrent requests for access to the input/output devices
US6167459A (en) * 1998-10-07 2000-12-26 International Business Machines Corporation System for reassigning alias addresses to an input/output device
US6170023B1 (en) * 1998-10-07 2001-01-02 International Business Machines Corporation System for accessing an input/output device using multiple addresses

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5613158A (en) 1994-05-25 1997-03-18 Tandem Computers, Inc. System for specifying addresses by creating a multi-bit ranked ordered anchor pattern and creating next address by shifting in the direction of the superior position
US5678056A (en) 1995-02-27 1997-10-14 Nec Corporation Method and apparatus for control of serial communication by changing address conditions during and after communication start up
US5640591A (en) 1995-05-15 1997-06-17 Nvidia Corporation Method and apparatus for naming input/output devices in a computer system
KR100214497B1 (ko) 1996-07-15 1999-08-02 구본준 마이크로 콘트롤러의 어드레스 재설정 회로
US6240467B1 (en) 1998-10-07 2001-05-29 International Business Machines Corporation Input/output operation request handling in a multi-host system
US6185638B1 (en) 1998-10-07 2001-02-06 International Business Machines Corporation Method and system for dynamically assigning addresses to an input/output device
US6519690B1 (en) 1999-08-23 2003-02-11 Advanced Micro Devices, Inc. Flexible address programming with wrap blocking
DE10029645B4 (de) 2000-06-15 2005-02-24 Daimlerchrysler Ag Verfahren zur Adressierung von Netzwerkkomponenten
US6678748B2 (en) 2000-09-29 2004-01-13 Emc Corporation Method for optimizing multiple input/output requests to a single logical device
US6785747B2 (en) 2000-11-30 2004-08-31 International Business Machines Corporation Method and system for flexible channel path identifier assignment
US6745270B1 (en) 2001-01-31 2004-06-01 International Business Machines Corporation Dynamically allocating I2C addresses using self bus switching device
US6829657B1 (en) 2001-06-15 2004-12-07 Lsi Logic Corporation Method to support general enclosure wiring when associating SES data with physical devices on a fiber channel loop with soft addresses

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5530897A (en) * 1993-10-01 1996-06-25 International Business Machines Corporation System for dynamic association of a variable number of device addresses with input/output devices to allow increased concurrent requests for access to the input/output devices
US6167459A (en) * 1998-10-07 2000-12-26 International Business Machines Corporation System for reassigning alias addresses to an input/output device
US6170023B1 (en) * 1998-10-07 2001-01-02 International Business Machines Corporation System for accessing an input/output device using multiple addresses

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
US 6170023 B1,全文.

Also Published As

Publication number Publication date
CN1979408A (zh) 2007-06-13
US20070136552A1 (en) 2007-06-14
US7702879B2 (en) 2010-04-20

Similar Documents

Publication Publication Date Title
CN1979408B (zh) 管理设备访问的方法和系统
CN100405305C (zh) 在逻辑分区的计算机中恢复临时资源的设备和方法
CN100461112C (zh) 动态改善逻辑分区的存储器亲和性的装置和方法
US7404036B2 (en) Rebalancing of striped disk data
CN100409191C (zh) 用于管理多节点smp系统的方法和系统
CN1728118B (zh) 资源分配管理方法和设备
US7774785B2 (en) Cluster code management
CN101088074B (zh) 用于具有不同高速缓存位置长度的高速缓存中高速缓存一致性的系统和方法
US20080086603A1 (en) Memory management method and system
JP2008033933A (ja) 同時物理プロセッサ再割り当て方法、システム、およびプログラム
JP5762146B2 (ja) コンピュータ・ベース・システムにおける資源割当てる方法および装置
JP2003216486A (ja) メモリの部分の割り当て管理方法
CN103959275A (zh) 动态进程/对象范围的存储器关联性调整器
CN104346293A (zh) 混合内存的数据访问方法、模块、处理器及终端设备
CN103348333A (zh) 用于分级高速缓存设计中的高速缓存之间的高效通信的方法和装置
CN101221515A (zh) 用于调度执行单元的方法和系统
CN100583064C (zh) 用于从别名地址池中移除别名地址的方法和设备
US7185223B2 (en) Logical partitioning in redundant systems
US20100153678A1 (en) Memory management apparatus and method
US8689230B2 (en) Determination of running status of logical processor
US6832300B2 (en) Methods and apparatus for control of asynchronous cache
US7000089B2 (en) Address assignment to transaction for serialization
JP4983133B2 (ja) 入出力制御装置およびその制御方法、並びにプログラム
US6775758B2 (en) Buffer page roll implementation for PCI-X block read transactions
US20210365299A1 (en) Computing system and data processing system including a computing system

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant