CN1773446A - 主机板 - Google Patents
主机板 Download PDFInfo
- Publication number
- CN1773446A CN1773446A CN 200410085846 CN200410085846A CN1773446A CN 1773446 A CN1773446 A CN 1773446A CN 200410085846 CN200410085846 CN 200410085846 CN 200410085846 A CN200410085846 A CN 200410085846A CN 1773446 A CN1773446 A CN 1773446A
- Authority
- CN
- China
- Prior art keywords
- drawing interface
- circuit
- passages
- chipset
- motherboard
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种主机板,其包括芯片组、切换器、第一PCIExpress X16绘图界面与第二PCI Express X16绘图界面。切换器具有第一开关电路与第二开关电路。切换器依据控制信号选择性地导通第一开关电路与第二开关电路二者之一。第一PCIExpress X16绘图界面的前8组通道与芯片组电性连接,其后8组通道经由第一开关电路选择性地与芯片组电性连接。第二PCI Express X16绘图界面的前8组通道经由第二开关电路选择性地与芯片组电性连接。其中,当第一开关电路导通时,第一PCI Express X16绘图界面的16组通道与芯片组电性连接。当第二开关电路导通时,第二PCI Express X16绘图界面的前8组通道与芯片组电性连接。
Description
技术领域
本发明有关一种主机板,且特别是有关于一种具有多个PCI Express x16绘图界面的主机板。
背景技术
计算机总线规格,从80年代的ISA架构(16bit@8.33Mhz)到90年代的PCI架构(32bit@33Mhz),至目前的AGP架构(32bit@66Mhz)。但对于目前外围适配卡,尤其是绘图卡(或称显示卡),其数据传输量于总线AGP的传输架构下,已经越来越不敷使用。故一种新的PCI Express总线规格已被提出。
PCI Express为交换式(Switch)点对点序列传输技术(Peer-to-Peer)。PCIExpress在数据传输上是由一组单工通道(Lane)组成发送端(Tx)与接收端(Rx),每组PCI Express都独立使用自己的通道与主机板上对应的芯片组传输,不再是传统PCI共享总线的架构。
目前在PCI Express单一通道的传输速度可达250MB/s,并且在单一通道的场合称为PCI Express x1(一组通道(Lane)),其传输频宽为1×250=250MB/s。为了涵盖各阶层领域的传输频宽需求,目前的PCI Express规划有x1、x2、x4、x8、x16、x32...等,每种规格对应不同的脚座设计,于外观长度上就会不同。而主机板芯片组与绘图界面则以PCI Express x16规格起跳,传输频宽高达4GB/s,为PCIExpress x1的16倍,接近目前AGP X8 2.1GB/s的二倍。PCI Express还可以运行全双工模式,由于PCI Express拥有一对两组专用收发端,每一条专用收发端只作单向传输,故此其速度可再增加一倍。因此在全双工的PCI Express x16规格中,传输频宽可达8GB/s。
请参照图1,其为传统PCI Express x16绘图界面连接方式的架构示意图。对于PCI Express x16绘图界面104的规格中,其传输频宽可达8GB/s。因此正常情况下,芯片组102上的16组通道会全部连接至唯一的PCI Express x16绘图界面104上。故,当x16绘图卡(未绘于图1中)插置PCI Express x16绘图界面104时,系统会以x16模式运转,理想的可使用到8GB/s的传输频宽,但实际上目前的x16绘图卡最大只使用到约4GB/s,剩下的4GB/s的传输频宽并未使用。故,不符合成本效应,所以为了充分利用PCI Express x16绘图界面104所提供的高传输频宽,并能充分提高系统的显示效率,而不浪费多余的传输频宽乃业界即需解决的课题。
发明内容
有鉴于此,本发明的目的是在提供一种可充分利用绘图界面的主机板系统架构,以在绘图界面所提供的高传输频宽下,能充分提高系统的显示效率,而不浪费多于的传输频宽。
根据本发明一方面,提出一种主机板,其包括芯片组、切换器、第一绘图界面与第二绘图界面。切换器是具有第一开关电路与第二开关电路。切换器依据控制信号选择性地导通第一开关电路与第二开关电路二者之一。第一绘图界面具有M组通道。第一绘图界面的M组通道中的X组通道与芯片组电性连接。第一绘图界面的其余Y组通道经由第一开关电路选择性地与芯片组电性连接,M、X、Y为正整数且M=X+Y。第二绘图界面具有M组通道。第二绘图界面的M组通道中的X1组通道经由第二开关电路选择性地与芯片组电性连接,X1为正整数,X1≤Y。
其中,当第一开关电路导通时,第一绘图界面的Y组通道是通过第一开关电路与芯片组电性连接。当第二开关电路导通时,第二绘图界面的X1组通道是通过第二开关电路与芯片组电性连接。
根据本发明的另一方面,提出一种主机板,其包括芯片组、切换器、第一PCI Express X16绘图界面与第二PCI Express X16绘图界面。切换器具有第一开关电路与第二开关电路。切换器依据控制信号选择性地导通第一开关电路与第二开关电路二者之一。第一PCI Express X16绘图界面的前8组通道与芯片组电性连接,其后8组通道经由第一开关电路选择性地与芯片组电性连接。第二PCI Express X16绘图界面的前8组通道经由第二开关电路选择性地与芯片组电性连接。
其中,当第一开关电路导通时,第一PCI Express X16绘图界面的16组通道与芯片组电性连接。当第二开关电路导通时,第二PCI Express X16绘图界面的前8组通道与芯片组电性连接。
根据本发明又一方面,提出一种主机板,其包括芯片组、切换器、第一PCIExpress X16绘图界面与第二PCI Express X16绘图界面。切换器具有第一输入端口、第二输入端口与输出端口。切换器是依据控制信号选择性地使第一输入端口与第二输入端口二者之一经由输出端口与芯片组电性连接。第一PCIExpress X16绘图界面的前8组通道与芯片组电性连接。第一PCI Express X16绘图界面的后8组通道与切换器的第一输入端口电性连接。第二PCI ExpressX16绘图界面的前8组通道与切换器的第二输入端口电性连接。
根据本发明再一方面,提出一种主机板,其包括芯片组、切换器与N个绘图界面。切换器是具有N个开关电路。切换器依据控制信号选择性地导通N个开关电路。N个开关电路是包括第一开关电路、第二开关电路至第N开关电路,N为正整数。N个绘图界面包括第一绘图界面至第N绘图界面。第一绘图界面至第N绘图界面是分别经由各自对应的开关电路与芯片组电性连接。
其中,第一绘图界面是具有M组通道。第一绘图界面的M组通道中的X组通道与芯片组电性连接。第一绘图界面的其余Y组通道经由第一开关电路选择性地与芯片组电性连接,M、X、Y为正整数且M=X+Y。N个绘图界面的第二绘图界面至第N绘图界面的X1至XN-1组通道分别经由第二开关电路至第N开关电路选择性地与芯片组电性连接,X1至XN-1为正整数,X1至XN-1的和是小于等于Y。
其中,当第一开关电路是被导通时,第二开关电路至第N开关电路是均截止。当第一开关电路是被截止时,第二开关电路至第N开关电路中至少一个开关电路被导通。
为让本发明的上述目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合所附图式,作详细说明如下:
附图说明
图1为传统PCI Express x16绘图界面连接方式的架构示意图。
图2为依照本发明一较佳实施例的一种主机板的架构示意图。
图3为以快速切换器为一例的基本架构示意图。
图4为主机板具有多个绘图界面的架构示意图。
具体实施方式
目前PCI Express界面规划出x1、x2、x4、x8、x16、x32...等不同传输频宽的规格,且每种规格有不同的脚座设计,因此对应的绘图界面于外观长度上就会不同,且对应的通道组便具有1、2、4、8、16、32组通道。但PCI Express具有向下兼容的设计,例如PCI Express x16界面除了可以插置x16的适配卡,更可以插置x8、x4、x2、x1的适配卡,并以对应的传输频宽来运作。或者,PCI Express x16界面插置x16的适配卡时,除了以x16的传输频宽来运作,也可以x8、x4、x2、x1的传输频宽来运作。也就是说,PCI Express x16绘图界面具有16组通道与芯片组电性连接,当PCI Express x16绘图界面插置x16的绘图卡时,x16的绘图卡便经由PCI Express x16绘图界面的16组通道与芯片组进行信号传输,PCI Express x16绘图界面与x16的绘图卡间便具有8Gbyte/s的最大传输频宽。或者,x16的绘图卡经由PCI Express x16绘图界面的其中8组通道与芯片组进行信号传输,PCI Express x16绘图界面与x16的绘图卡间便具有4Gbyte/s的传输频宽。
但实际上,目前的x16的绘图卡最大只使用到约4Gbyte/s传输频宽,故纵使x16的绘图卡插置于PCI Express x16绘图界面上,以16组通道进行信号传输,其只用到约4Gbyte/s的传输频宽而已,剩下的4Gbyte/s的传输频宽并未使用。故,不符合成本效应。
本发明的精神即是:借由切换器将芯片组与绘图界面间的通道组(例如16组通道),所提供的最大传输频宽(例如8Gbyte/s)分给多张绘图卡使用,以使这些绘图卡能平行运算,并将显示画面分给这些绘图卡来同时处理。如此,显示效能比只有一张的相同绘图卡更为提高。
请参照图2,其是依照本发明一较佳实施例的一种主机板的架构示意图。主机板200包括芯片组202、切换器204、第一绘图界面206(1)与第二绘图界面206(2)。切换器204具有第一开关电路210(1)与第二开关电路210(1)。切换器204依据控制信号Ctrl选择性地导通第一开关电路210(1)与第二开关电路210(2)二者之一。第一绘图界面206(1)与第二绘图界面206(2)分别具有M组通道,且第一绘图界面206(1)的M组通道中的X组通道与芯片组202电性连接,而第一绘图界面206(1)的其余Y组通道经由第一开关电路210(1)与芯片组202电性连接,M、X、Y为正整数。而第二绘图界面206(2)的M组通道中的X1组通道经由第二开关电路210(2)选择性地与芯片组202电性连接,X1为正整数,X1≤Y。当第一开关电路210(1)导通时,第一绘图界面206(1)的Y组通道是通过第一开关电路210(1)与芯片组202电性连接。当第二开关电路210(2)导通时,第二绘图界面206(2)的X1组通道是通过第二开关电路210(2)与芯片组202电性连接。
进一步来说,第一绘图界面206(1)与第二绘图界面206(2)例如为第一PCIExpress x16绘图界面与第二PCI Express x16绘图界面,其分别具有16组通道(M=16)。第一PCI Express X16绘图界面206(1)的X组通道为第一PCIExpress X16绘图界面206(1)的前8组通道(LN1(0)~(7)),X=8。第一PCIExpress X16绘图界面206(1)的其余Y组通道为第一PCI Express X16绘图界面206(1)的后8组通道(LN2(8)~(15)),Y=8。第二PCI Express X16绘图界面的X1组通道为第二PCI Express X16绘图界面的前8组通道(LN2(0)~(7)),X1=8。
故,当第一开关电路210(1)导通时,则第二开关电路210(2)被截止,第一PCI Express X16绘图界面206(1)的后8组通道(LN1(8)~(15))便能经由第一开关电路210(1)与芯片组202电性连接,此时第一PCI Express X16绘图界面206(1)的16组通道(LN1(0)~(15))便与芯片组202电性连接。而当第二开关电路210(2)导通时,则第一开关电路210(1)被截止,第二PCI ExpressX16绘图界面206(2)的前8组通道(LN2(0)~(7))与芯片组202电性连接且第一PCI Express X16绘图界面206(1)的前8组通道(LN1(0)~(7))仍然与芯片组202电性连接。
以下举例说明本发明的应用,当第一PCI Express X16绘图界面206承接第一适配卡,第一适配卡例如第一绘图卡(第一绘图卡未绘于图2中),且第二PCI Express X16绘图界面208承接第二适配卡,第二适配卡例如第二绘图卡(第二绘图卡未绘于图2中)时,使用者可借由基本输出入系统(BIOS),以决定控制信号Ctrl选择让第一开关电路210(1)或第二开关电路210(2)导通。当第二开关电路210(2)导通且第一开关电路210(1)截止,第一绘图卡经由第一PCI Express X16绘图界面206的前8组通道(LN1(0)~(7))与芯片组202进行信号传输,同时第二绘图卡通过第二PCI Express X16绘图界面208的前8组通道(LN2(0)~(7))及第二开关电路210(2)与芯片组202进行信号传输。如此,芯片组202与第一、二PCI Express x 16绘图界面206、208间的16组通道,所提供的8GB/s的最大传输频宽便能借由切换器204分给两张绘图卡(第一、二绘图卡)使用,以使两张绘图卡能平行运算,将显示画面分给两张绘图卡来同时处理,以提高显示效能。
进一步来说,切换器204的一较佳实施例为快速切换器(quick-switch),请参照图3,其为以快速切换器为一例的基本架构示意图。当控制信号Ctrl致能为高位准时,晶体管Q1导通,而控制信号Ctrl经由反相器I后为低位准,使晶体管Q2截止。故A端的信号经由晶体管Q1至B端。反之,当控制信号Ctrl非致能为低位准时,晶体管Q1截止,晶体管Q2导通,A端的信号经由晶体管Q2至C端。由于每组通道(Lane)具有发送端(Tx)与接收端(Rx),其各具有2条传输线,即1组通道便具有4条线。故8组通道,便需要32个晶体管Q1以为第一开关电路,32个晶体管Q2以为第二开关电路210(2)。请参考图2,借由如图3的电路架构,将芯片组202上提供至PCI Express X16绘图界面的16组通道中的后8组通道分别接至第一开关电路210(1)中的32个A端(32个A端以为切换器204的输出端口OUT),而第一PCI Express X16绘图界面206的后8组通道(LN1(7)~(15))分别接至第一开关电路210(1)中的32个B端(32个B端以为切换器204的第一输入端口IN1),及第二PCIExpress X16绘图界面208的前8组通道(LN2(0)~(7))分别接至第二开关电路210(2)中的32个C端(32个C端以为切换器204的第二输入端口IN2)。故,借由切换器将可以达到将芯片组202与PCI Express x16绘图界面间的16组通道,所提供的8Gbyte/s的最大传输频宽分给两张绘图卡使用。
然而,切换器204的实施例不仅限于快速切换器,只要是可以达到分配芯片组202经由切换器204到第一PCI Express X16绘图界面206的后8组通道(LN1(8)~(15))可电性导通,或是芯片组202经由切换器204到第二PCIExpress X16绘图界面208的前8组通道(LN2(0)~(7))可电性导通其一即可。
但采用快速切换器为实施例的优点具有信号噪声低且信号传输速度快,并且借由快速切换器设计架构,使用者还可以在使用上无需做任何设定,例如当第一PCI Express X16绘图界面206已承接第一绘图卡,系统自动以x16模式下运转,此时,将第二绘图卡插置于第二PCI Express X16绘图界面208,系统便会自动决定控制信号Ctrl,以使切换器204中的第二开关电路导通210(2)。如此,系统便自动能以两张绘图卡,以2组x8模式下运转,让使用者无需在主机板200上做任何手动设定,例如使用者得先关闭电源后打开机壳,于主机板200上找出对应的切换开关(swich、jump等),做手动设定后,才能使两张绘图卡同时运转,甚为麻烦。
除此之外,请参照图4,其为主机板具有多个绘图界面的架构示意图。主机板202亦可包括多个绘图界面206。例如N个绘图界面206包括第一绘图界面206(1)至第N绘图界面206(N),N为正整数。第一绘图界面206(1)至第N绘图界面206(N)是分别经由各自对应开关电路210与芯片组202电性连接。故,切换器204具有N个开关电路210并依据控制信号Ctrl选择性地导通N个开关电路210。N个开关电路210是包括第一开关电路210(1)、第二开关电路210(2)至第N开关电路210(N)。同样地,第一绘图界面206(1)具有M组通道,第一绘图界面206(1)的M组通道中的X组通道与芯片组202电性连接,而第一绘图界面206(1)的其余Y组通道经由第一开关电路210(1)选择性地与芯片组202电性连接,M、X、Y为正整数。N个绘图界面的第二绘图界面206(2)至第N绘图界面206(N)的X1至XN-1组通道分别经由第二开关电路210(2)至第N开关电路210(N)选择性地与芯片组202电性连接,X1至XN-1为正整数,X1至XN-1之和是小于等于Y。
而当第一开关电路210(1)被导通时,第二开关电路210(2)至第N开关电路210(N)是均截止。当第一开关电路210(1)被截止时,第二开关电路210(2)至第N开关电路210(N)中至少一个开关电路被导通。
N个绘图界面例如为PCI Express界面,利用本发明的精神,借由切换器201将芯片组202所提供的M=X+Y组通道分配给N个绘图界面使用,即将第一绘图界面的后Y组通道分配给第二绘图界面与第N绘图界面的X1至XN-1组通道。故,本发明的主机板200亦可提供M组通道给N张适配卡使用,使其能同时插接N张绘图卡以增加显使效能。
综合上述,本发明具有下列优点:
1.借由切换器204可以让使用者在操作上更为方便,随时可借由BIOS或者操作系统设定控制信号,且切换器204于主机板200上所占的面积亦不大,使得主机板200相应增加的第二绘图界面208时,并不会使主机板200的面积大幅增加,始可维持一定的面积大小,以使用在各种系统架构下,例如目前流行的准系统,其小巧节省空间的设计上亦能使用本实施例所提出的主机板200的架构。
2.以PCI Express x16绘图界面为例,借由将芯片组与PCI Express x16绘图界面间的16组通道,所提供的8Gbyte/s的最大传输频宽分给两张绘图卡使用,以使两张绘图卡能平行运算,将显示画面分给两张绘图卡来同时处理。如此,显示效能比只有一张绘图卡更为提高,且通过软件的方式(在BIOS中进行设定)设定切换器状态,即可完成切换,相当方便。
综上所述,虽然本发明已以一较佳实施例揭示如上,然而其并非用以限定本发明,任何熟悉本技术的人员,在不脱离本发明的精神和范围内,当可作各种的等效的改变或替换,因此本发明的保护范围当视后附的本申请权利要求范围所界定的为准。
Claims (30)
1.一种主机板,包括:
一芯片组;
一切换器,具有一第一开关电路与一第二开关电路,选择性地导通该第一开关电路与该第二开关电路二者之一;
一绘图界面的第一绘图界面,具有M组通道,该第一绘图界面的M组通道中的X组通道与该芯片组电性连接,该第一绘图界面的Y组通道经由该第一开关电路选择性地与该芯片组电性连接,M、X、Y系为正整数;以及
一绘图界面的第二绘图界面,具有M组通道,该第二绘图界面的M组通道中的X1组通道经由该第二开关电路选择性地与该芯片组电性连接,X1为正整数;
其中,当该第一开关电路导通时,该第一绘图界面的Y组通道是通过该第一开关电路与该芯片组电性连接;
其中,当该第二开关电路导通时,该第二绘图界面的X1组通道是通过该第二开关电路与该芯片组电性连接。
2.如权利要求1所述的主机板,其特征在于,该第一绘图界面与该第二绘图界面均为PCI express X16绘图界面并分别具有16组通道,M=16。
3.如权利要求2所述的主机板,其特征在于,该第一绘图界面的16组通道中的X组通道为该第一绘图界面的前8组通道。
4.如权利要求3所述的主机板,其特征在于,该第一绘图界面的16组通道中的Y组通道为该绘图界面第一绘图界面的后8组通道。
5.如权利要求4所述的主机板,其特征在于,该第二绘图界面的16组通道中的X1组通道为该第二绘图界面的前8组通道。
6.如权利要求1所述的主机板,其特征在于,该控制信号是由一基本输出入系统(BIOS)的设定所决定。
7.如权利要求1所述的主机板,其特征在于,该切换器是依据一控制信号选择性地导通该第一开关电路与该第二开关电路二者之一。
8.如权利要求7所述的主机板,其特征在于,当该第一绘图界面承接一第一适配卡,且该第二绘图界面承接一第二适配卡时,该控制信号是使得该第二开关导通。
9.如权利要求8所述的主机板,其特征在于,该第一适配卡与该第二适配卡为绘图卡。
10.如权利要求8所述的主机板,其特征在于,当该第二开关电路导通,该第一适配卡经由该第一绘图界面的前8组通道与该芯片组进行信号传输,该第二适配卡经由该绘图界面第二绘图界面的前8组通道与该芯片组进行信号传输。
11.如权利要求8所述的主机板,其特征在于,当该第一绘图界面承接该第一适配卡,且该第二绘图界面并未承接该第二适配卡,则该控制信号是使该第一开关导通。
12.如权利要求11所述的主机板,其特征在于,当该第一开关电路导通,该第一适配卡经由该第一绘图界面的16组通道与该芯片组进行信号传输。
13.一种主机板,包括:
一芯片组;
一切换器,具有一第一开关电路与一第二开关电路,该切换器依据一控制信号选择性地导通该第一开关电路与该第二开关电路二者之一;
一第一PCI Express X16绘图界面,该第一PCI Express X16绘图界面的前8组通道与该芯片组电性连接,该第一PCI Express X16绘图界面的后8组通道经由该第一开关电路选择性地与该芯片组电性连接;
一第二PCI Express X16绘图界面,该第二PCI Express X16绘图界面的前8组通道经由该第二开关电路选择性地与该芯片组电性连接;
其中,当该第一开关电路导通时,该第一PCI Express X16绘图界面的16组通道与该芯片组电性连接;
其中,当该第二开关电路导通时,该第二PCI Express X16绘图界面的前8组通道与该芯片组电性连接。
14.如权利要求13所述的主机板,其特征在于,该控制信号是由一基本输出入系统(BIOS)的设定所决定。
15.如权利要求13所述的主机板,其特征在于,当该第一PCI Express X16绘图界面承接一第一绘图卡,且该第二PCI Express X16绘图界面承接一第二绘图卡时,该控制信号是使得该第二开关导通。
16.如权利要求15所述的主机板,其特征在于,当该第二开关电路导通,该第一绘图卡经由该第一PCI Express X16绘图界面的前8组通道与该芯片组进行信号传输,该第二绘图卡经由该第二PCI Express X16绘图界面的前8组通道与该芯片组进行信号传输。
17.如权利要求15所述的主机板,其特征在于,当该第一PCI Express X16绘图界面承接该第一绘图卡,且该第二PCI Express X16绘图界面并未承接该第二绘图卡,则该控制信号是使该第一开关导通。
18.如权利要求17所述的主机板,其特征在于,当该第一开关电路导通,该第一绘图卡经由该第一PCI Express X16绘图界面的16组通道与该芯片组进行信号传输。
19.一种主机板,包括:
一芯片组;
一切换器,具有N个开关电路,该切换器依据一控制信号选择性地导通该N个开关电路,该N个开关电路包括一第一开关电路、一第二开关电路至一第N开关电路,N为正整数;以及
N个绘图界面,包括一第一绘图界面至一第N绘图界面,该第一绘图界面至该第N绘图界面分别经由各自对应的开关电路与该芯片组电性连接;
其中,该第一绘图界面具有M组通道,该第一绘图界面的M组通道中的X组通道与该芯片组电性连接,该第一绘图界面的其余Y组通道经由该第一开关电路选择性地与该芯片组电性连接,M、X、Y为正整数;
其中,该N个绘图界面的一第二绘图界面至该第N绘图界面的X1至XN-1组通道分别经由该第二开关电路至该第N开关电路选择性地与该芯片组电性连接,X1至XN-1为正整数;
其中,当该第一开关电路被导通时,该第二开关电路至该第N开关电路均截止,当该第一开关电路被截止时,该第二开关电路至该第N开关电路中至少一个开关电路被导通。
20.如权利要求19所述的主机板,其特征在于,该N个绘图界面均为PCIexpress界面。
21.如权利要求19所述的主机板,其特征在于,该第一绘图界面与该第二绘图界面均为PCI express X16绘图界面并分别具有16组通道,M=16。
22.如权利要求21所述的主机板,其特征在于,该第一绘图界面的16组通道中的X组通道为该第一绘图界面的前8组通道。
23.如权利要求21所述的主机板,其特征在于,该第一绘图界面的16组通道中的Y组通道为该第一绘图界面的后8组通道。
24.如权利要求21所述的主机板,其特征在于,该第二绘图界面的16组通道中的X1组通道为该第二绘图界面的前8组通道。
25.如权利要求19所述的主机板,其特征在于,该控制信号是由一基本输出入系统(BIOS)的设定所决定。
26.如权利要求19所述的主机板,其特征在于,当该第一绘图界面承接一第一适配卡,且该第二绘图界面承接一第二适配卡时,该控制信号是使得该第二开关导通。
27.如权利要求26所述的主机板,其特征在于,该第一适配卡与该第二适配卡为绘图卡。
28.如权利要求26所述的主机板,其特征在于,当该第二开关电路导通,该第一适配卡经由该第一绘图界面的前8组通道与该芯片组进行信号传输,该第二适配卡经由该第二绘图界面的前8组通道与该芯片组进行信号传输。
29.如权利要求26所述的主机板,其特征在于,当该第一绘图界面承接该第一适配卡,且该第二绘图界面并未承接该第二适配卡,则该控制信号是使该第一开关导通。
30.如权利要求29所述的主机板,其特征在于,当该第一开关电路导通,该第一适配卡经由该第一绘图界面的16组通道与该芯片组进行信号传输。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004100858466A CN1322412C (zh) | 2004-11-08 | 2004-11-08 | 主机板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004100858466A CN1322412C (zh) | 2004-11-08 | 2004-11-08 | 主机板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1773446A true CN1773446A (zh) | 2006-05-17 |
CN1322412C CN1322412C (zh) | 2007-06-20 |
Family
ID=36760444
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004100858466A Expired - Lifetime CN1322412C (zh) | 2004-11-08 | 2004-11-08 | 主机板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1322412C (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101276320B (zh) * | 2008-04-30 | 2010-06-09 | 华硕电脑股份有限公司 | 以桥接器控制数据存取的计算机系统 |
CN109828942A (zh) * | 2017-11-23 | 2019-05-31 | 凌华科技股份有限公司 | 智能化PCIe插槽通道分配方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1136491C (zh) * | 2000-11-23 | 2004-01-28 | 厦门资盛科技发展有限公司 | 单机多人使用的多工接口卡 |
CN1359047A (zh) * | 2000-12-18 | 2002-07-17 | 联想(北京)有限公司 | 集成多款显示驱动电路的主板接口装置 |
KR100499585B1 (ko) * | 2001-04-28 | 2005-07-07 | 주식회사 챈스아이 | 통합형 메인보드 |
US20030131172A1 (en) * | 2002-01-09 | 2003-07-10 | Johnson Lin | Method for switching a control source of a computer display automatically and a main board using the method |
DE10202155A1 (de) * | 2002-01-22 | 2003-07-31 | Giga Byte Technology Co | Verfahren zum automatischen Schalten einer Steuerquelle einer Computeranzeige und Schaltgerät hierzu |
CN1241099C (zh) * | 2003-08-01 | 2006-02-08 | 威盛电子股份有限公司 | 绘图显示装置及其中的控制芯片组 |
-
2004
- 2004-11-08 CN CNB2004100858466A patent/CN1322412C/zh not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101276320B (zh) * | 2008-04-30 | 2010-06-09 | 华硕电脑股份有限公司 | 以桥接器控制数据存取的计算机系统 |
CN109828942A (zh) * | 2017-11-23 | 2019-05-31 | 凌华科技股份有限公司 | 智能化PCIe插槽通道分配方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1322412C (zh) | 2007-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20190012760A1 (en) | Methods and apparatus for processing graphics data using multiple processing circuits | |
US7849249B2 (en) | Mother-board having multiple graphics interfaces | |
CN1983226A (zh) | 支持多个图形处理单元的方法与系统 | |
US20070139422A1 (en) | Switching method and system for multiple GPU support | |
WO2013024753A1 (ja) | 表示システム、ホスト装置、および表示装置 | |
CN104571337A (zh) | 双屏平板电脑显示和触摸控制方法 | |
CN110569208B (zh) | 一种控制电路、信号控制装置、信号控制方法及系统 | |
CN108628569A (zh) | 一种双系统实时显示运行方法及设备和双系统一体机 | |
KR20210002515A (ko) | 수신 회로, 수신 회로의 재구성 방법 및 전자 기기 | |
CN112799472A (zh) | 外置显卡带显示回传的笔记本电脑及电路、显卡切换方法 | |
CN111309157A (zh) | 一种支持电脑扩展模式输出的多功能kvm切换装置 | |
CN109213717B (zh) | 国产飞腾处理器的双桥片架构 | |
CN1773446A (zh) | 主机板 | |
CN102880241B (zh) | 一种具有第二显示器功能的平板电脑及其实现方法 | |
CN203133754U (zh) | 一种基于cpci架构服务器的kvm板卡 | |
CN101197685A (zh) | 一种高可用切换器级联的实现方法 | |
CN106886298A (zh) | 一种支持usb和ps2接口自适应四切一加固kvm交换器的装置 | |
CN214704468U (zh) | 外置显卡带显示回传的笔记本电脑及电路 | |
CN110162287A (zh) | 用于实现PCIE Box的VGA显示的方法及装置 | |
CN1667568A (zh) | 接口装置和显示卡 | |
CN1295286A (zh) | 在多个物理隔离网络之间进行切换的方法和装置 | |
CN102810054A (zh) | 显示装置及显示装置的控制方法 | |
CN107844672B (zh) | 时钟树单元、时钟网络结构及fpga时钟结构 | |
US7984212B2 (en) | System and method for utilizing first-in-first-out (FIFO) resources for handling differences in data rates between peripherals via a merge module that merges FIFO channels | |
CN116434719B (zh) | 一种显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |