CN110162287A - 用于实现PCIE Box的VGA显示的方法及装置 - Google Patents

用于实现PCIE Box的VGA显示的方法及装置 Download PDF

Info

Publication number
CN110162287A
CN110162287A CN201910434793.0A CN201910434793A CN110162287A CN 110162287 A CN110162287 A CN 110162287A CN 201910434793 A CN201910434793 A CN 201910434793A CN 110162287 A CN110162287 A CN 110162287A
Authority
CN
China
Prior art keywords
host
pcie
controller
destination host
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910434793.0A
Other languages
English (en)
Other versions
CN110162287B (zh
Inventor
魏文星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910434793.0A priority Critical patent/CN110162287B/zh
Publication of CN110162287A publication Critical patent/CN110162287A/zh
Application granted granted Critical
Publication of CN110162287B publication Critical patent/CN110162287B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1454Digital output to display device ; Cooperation and interconnection of the display device with other functional units involving copying of the display data of a local workstation or window to a remote workstation or window so that an actual copy of the data is displayed simultaneously on two or more displays, e.g. teledisplay
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明公开了一种用于实现PCIE Box的VGA显示的方法及装置,可以基于PCIE Box中的控制器实现,通过将PCIE多路选择器设于多个主机与控制器之间,IO多路选择器设于各主机与控制器之间,则控制器在接收视频显示命令后,解析视频显示命令得到目标主机号,根据目标主机号控制PCIE多路选择器选通主机中的目标主机与显示器之间的第一链路,再控制IO多路选择器对目标主机进行复位以使目标主机通过第一链路向显示器输出视频信号,实现了当一台显示器匹配多台主机时,在进行主机显示切换时无需手动插拔VGA总线,从而不仅避免了显示器资源的浪费,还极大方便了用户切换PCIE Box用于显示视频的主机。

Description

用于实现PCIE Box的VGA显示的方法及装置
技术领域
本发明涉及服务器技术领域,特别是涉及一种用于实现PCIE Box的VGA显示的方法及装置。
背景技术
随着云计算和互联网行业的发展,应定制化的需求,服务器的性能越来越强大,新功能越来越多,用于传统服务器扩展的PCIE Switch Box产品(也称PCIE Box)应运而生。PCIE Box的特点是通过将PCIE总线进行灵活配置来实现Box上资源的池化,供不同的主机使用,并且可以灵活的将资源在主机间分配,大大提高了资源(计算能力、存储空间等)的利用效率。
VGA(Video Graphics Array)是IBM在1987年随PS/2机一起推出的一种视频传输标准,具有分辨率高、显示速率快、颜色丰富等优点,在彩色显示器领域得到了广泛的应用。
PCIE Box通常连接多个主机,其VGA显示方案为一台主机连接一台显示器,或者多台主机共用一台显示器,通过在主机与显示器之间进行手动插拔来切换显示视频的主机,可以看到,前一方案造成了资源的浪费,而后一方案这增加了切换操作的繁琐度,且由于VGA总线接口不支持热插拔,在切换时还需要使系统断电,进一步导致切换不便。
因此,如何在不浪费显示器资源的前提下简化PCIE Box的多个主机与一台显示器之间的切换,是本领域技术人员需要解决的技术问题。
发明内容
本发明的目的是提供一种用于实现PCIE Box的VGA显示的方法及装置,用于在不浪费显示器资源的前提下简化PCIE Box的多个主机与一台显示器之间的切换。
为解决上述技术问题,本发明提供一种用于实现PCIE Box的VGA显示的方法,基于控制器,包括:
接收视频显示命令;
解析所述视频显示命令得到目标主机号;
根据所述目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路;
控制IO多路选择器对所述目标主机进行复位以使所述目标主机通过所述第一链路向所述显示器输出视频信号;
其中,所述控制器的第一端连接所述显示器,所述控制器的第二端连接所述PCIE多路选择器,所述控制器的第三端连接所述IO多路选择器,所述PCIE多路选择器设于多个主机与所述控制器之间,所述IO多路选择器设于各所述主机与所述控制器之间,所述主机包括所述目标主机。
可选的,所述控制器具体为基板管理控制器BMC。
可选的,在所述根据所述目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路之前,还包括:
通过IO扩展器获取所述目标主机的在位信号;
根据所述在位信号判断所述目标主机是否在位;
如果是,则进入所述根据所述目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路的步骤;
如果否,则向用户发送目标主机不在位的通知;
其中,所述IO扩展器设于各所述主机与所述控制器之间。
可选的,还包括:
通过所述IO扩展器获取各所述主机的在位信号;
根据各所述主机的在位信号确定各所述主机的在位信息;
向所述用户发送各所述主机的在位信息。
可选的,还包括:
当系统上电时,控制所述PCIE多路选择器选通预设主机与显示器之间的第二链路;
控制所述IO多路选择器对所述预设主机进行复位以使所述预设主机通过所述第二链路输出视频信号。
可选的,所述接收视频显示命令,具体为:
接收通过与所述控制器连接的机械按键输入的所述视频显示命令。
可选的,所述接收视频显示命令,具体为:
通过通信器接收所述视频显示命令。
可选的,所述PCIE多路选择器具体为四路PCIE选择器,所述IO多路选择器具体为四路IO选择器。
为解决上述技术问题,本发明还提供一种用于实现PCIE Box的VGA显示的装置,其特征在于,包括:
设于多个主机与控制器之间的用于传输视频信号PCIE多路选择器,设于各所述主机与所述控制器之间的用于传输复位信号的IO多路选择器,以及与显示器连接的所述控制器;
其中,所述控制器用于在接收到视频显示命令后,解析所述视频显示命令得到目标主机号,根据所述目标主机号控制所述PCIE多路选择器选通目标主机与所述显示器之间的第一链路后,控制所述IO多路选择器对所述目标主机进行复位操作以使所述目标主机通过所述第一链路向所述显示器输出视频信号。
可选的,还包括设于各所述主机与所述控制器之间的用于传输在位信号的IO扩展器;
所述控制器还用于通过所述IO扩展器获取所述目标主机的在位信号,根据所述在位信号判断所述目标主机是否在位,如果否,则向用户发送目标主机不在位的通知。
本发明所提供的用于实现PCIE Box的VGA显示的方法,可以基于PCIE Box中的控制器实现,通过将该控制器的第一端连接所述显示器,第二端连接PCIE多路选择器,第三端连接IO多路选择器,使PCIE多路选择器设于多个主机与控制器之间,IO多路选择器设于各主机与控制器之间,则控制器在接收视频显示命令后,解析视频显示命令得到目标主机号,根据目标主机号控制PCIE多路选择器选通主机中的目标主机与显示器之间的第一链路,再控制IO多路选择器对目标主机进行复位以使目标主机通过第一链路向显示器输出视频信号,实现了当一台显示器匹配多台主机时,在进行主机显示切换时无需手动插拔VGA总线,从而不仅避免了显示器资源的浪费,还极大方便了用户切换PCIE Box用于显示视频的主机。本发明还提供一种用于实现PCIE Box的VGA显示的装置,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚的说明本发明实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的第一种用于实现PCIE Box的VGA显示的方法的流程图;
图2为本发明实施例提供的一种用于实现PCIE Box的VGA显示的装置的结构示意图;
图3为本发明实施例提供的第二种用于实现PCIE Box的VGA显示的方法的流程图;
图4为本发明实施例提供的另一种用于实现PCIE Box的VGA显示的装置的结构示意图;
图5为本发明实施例提供的第三种用于实现PCIE Box的VGA显示的方法的流程图;
图6为本发明实施例提供的第四种用于实现PCIE Box的VGA显示的方法的流程图。
具体实施方式
本发明的核心是提供一种用于实现PCIE Box的VGA显示的方法及装置,用于在不浪费显示器资源的前提下简化PCIE Box的多个主机与一台显示器之间的切换。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例提供的第一种用于实现PCIE Box的VGA显示的方法的流程图;图2为本发明实施例提供的一种用于实现PCIE Box的VGA显示的装置的结构示意图。
如图1所示,基于控制器,该用于实现PCIE Box的VGA显示的方法包括:
S101:接收视频显示命令;
S102:解析视频显示命令得到目标主机号;
S103:根据目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路;
S104:控制IO多路选择器对目标主机进行复位以使目标主机通过第一链路向显示器输出视频信号;
其中,控制器的第一端连接显示器,控制器的第二端连接PCIE多路选择器,控制器的第三端连接IO多路选择器,PCIE多路选择器设于多个主机与控制器之间,IO多路选择器设于各主机与控制器之间,主机包括目标主机。
如图2所示,为实现本发明实施例的方法,需要基于PCIE Box增设一个用于实现PCIE Box的VGA显示的装置;
其中,控制器具体可以采用基板管理控制器BMC,PCIE多路选择器即PCIE MUX(PCIE multiplexer)芯片采用四路PCIE选择器,IO多路选择器即IO MUX(IO multiplexer)芯片采用四路IO选择器;使一台显示器对应四台主机(Host1~Host4)。
基板管理控制器BMC与PCIE MUX芯片之间通过PCIE总线传输视频信号,基板管理控制器BMC还与PCIE MUX芯片的SEL管脚连接,通过SEL管脚向PCIE MUX芯片发送用于选通视频传输链路的SEL控制信号,从而使PCIE MUX芯片上的信号端PortB_1~PortB_4依次与信号端PortA选通,例如SEL控制信号为“00”时信号端PortB_1与信号端PortA接通,信号端PortB_2~PortB_4与信号端PortA断开;SEL控制信号为“01”时信号端PortB_2与信号端PortA接通,其他三路与信号端PortA断开;四路复位(Reset)信号由IO MUX芯片来切换,基板管理控制器BMC与IO MUX芯片之间通过PE_REST信号线传输用于使目标主机输出视频的复位信号,同时与IO MUX芯片的SEL管脚连接,通过SEL管脚选通复位命令传输链路的SEL控制信号,例如SEL控制信号为“00”时信号端REST_1与信号端REST接通,信号端REST_2~REST_4与信号端REST断开;SEL控制信号为“01”时信号端REST_2与信号端REST接通,其他三路与信号端REST断开;此外,该装置还包括用于连接主机的主机信号输入接口,一个主机信号输入接口连接一个主机,每个主机信号输入接口上还包括视频输入信号接口和复位信号接口,分别与PCIE MUX芯片和IO MUX芯片连接;通过由PCIE MUX芯片和IO MUX芯片组成的切换电路,实现每一时刻只有一个主机信号输入接口的信号接入到基板管理控制器BMC中。
因此对于步骤S103和步骤S104来说,选通目标主机与显示器之间的第一链路和选通对目标主机进行复位的链路,可以是同时进行的,而选通第一链路后,再对目标主机进行复位,目标主机即可通过第一链路向显示器输出视频信号。
可选的,对于步骤S101来说,接收视频显示命令,具体可以为:
接收通过与控制器连接的机械按键输入的视频显示命令。
在图2所示的装置的基础上,可以增设一组机械按键用于给用户提供输入窗口,该组机械按键可以通过开关电路与控制器连接,可以设置为每个按键对应一个主机,且各按键处设置主机标签便于用户查看。用于接收输入信号的装置还可以为旋钮、档位、触控屏等,可以灵活设置于PCIE Box的人机交互界面上。
对于步骤S101来说,接收视频显示命令,具体还可以为:
通过通信器接收视频显示命令。
除了通过硬件电路接收视频显示命令外,还可以通过PCIE Box的通信器接收视频显示命令,用户可以基于网络向PCIE Box的地址发送视频显示命令以控制对目标主机的显示。
本发明实施例提供的用于实现PCIE Box的VGA显示的方法,可以基于PCIE Box中的控制器实现,通过将该控制器的第一端连接所述显示器,第二端连接PCIE多路选择器,第三端连接IO多路选择器,使PCIE多路选择器设于多个主机与控制器之间,IO多路选择器设于各主机与控制器之间,则控制器在接收视频显示命令后,解析视频显示命令得到目标主机号,根据目标主机号控制PCIE多路选择器选通主机中的目标主机与显示器之间的第一链路,再控制IO多路选择器对目标主机进行复位以使目标主机通过第一链路向显示器输出视频信号,实现了当一台显示器匹配多台主机时,在进行主机显示切换时无需手动插拔VGA总线,从而不仅避免了显示器资源的浪费,还极大方便了用户切换PCIE Box用于显示视频的主机。
图3为本发明实施例提供的第二种用于实现PCIE Box的VGA显示的方法的流程图;图4为本发明实施例提供的另一种用于实现PCIE Box的VGA显示的装置的结构示意图。
在上述实施例的基础上,在另一实施例中,如图3所示,在步骤S103之前,用于实现PCIE Box的VGA显示的方法还包括:
S301:通过IO扩展器获取目标主机的在位信号;
S302:根据在位信号判断目标主机是否在位;如果是,则进入步骤S103;如果否,则进入步骤S303;
S303:向用户发送目标主机不在位的通知;
其中,IO扩展器设于各主机与控制器之间。
如图4所示,为实现本发明实施例的方法,以控制器采用基板管理控制器BMC为例,还需要在图2所示的装置的基础上增加设于各主机与基板管理控制器BMC之间的IO扩展器IO Expander芯片,IO Expander芯片与基板管理控制器BMC之间通过I2C总线连接,并通过IO Expander_INT信号线向基板管理控制器BMC传输中断信号,还与主机信号输入接口的在位信号端口连接,用于接收在位信号端口发出的Host_Det信号。
对于步骤S301来说,当解析得到目标主机后,先根据预存的目标主机所在的主机信号输入接口的标识,判断目标主机是否在位。具体为当主机信号输入接口上没有主机接入时,Host_Det信号为高电平,当主机接入时,Host_Det信号变为低电平,IO Expander芯片的Port口上电平变化时便会产生一个中断信号IO_Expander_Int发送至基板管理控制器BMC,基板管理控制器BMC收到这个中断信号后知道有主机接入了,便通过I2C总线查询IOExpander芯片的寄存器,便可知道是哪个主机接入了。基板管理控制器BMC通过这种方式检查目标主机是否在位,如果在位,则进入步骤S103进行选通和显示,如果不在位,则对应步骤S101中接收用户输入的视频显示命令的实现方式,向用户返回目标主机不在位的通知。
通过本发明实施例提供的优选的用于实现PCIE Box的VGA显示的方法,在目标主机不在位时及时通知用户,以便用户确定显示故障的原因。
图5为本发明实施例提供的第三种用于实现PCIE Box的VGA显示的方法的流程图。
在上述实施例的基础上,在另一实施例中,基于图4所示的装置,如图5所示,用于实现PCIE Box的VGA显示的方法还可以包括:
S501:通过IO扩展器获取各主机的在位信号;
S502:根据各主机的在位信号确定各主机的在位信息;
S503:向用户发送各主机的在位信息。
其中,步骤S501至S503与其他步骤无顺序关系。一种优选的顺序是设于步骤S101之前。
在图3提供的用于实现PCIE Box的VGA显示的方法的基础上,基板管理控制器BMC还可以以同样的方式实时获取各主机的在位信息(在位或者不在位),并通过步骤S101中接收用户输入的视频显示命令的方式将各主机的在位信息发送给用户,如显示在触控屏上,如以指示灯量灭的形式展示。
通过本发明实施例提供的优选的用于实现PCIE Box的VGA显示的方法,可以进一步提示用户不要选择不在位的主机,更加优化了用户体验。
图6为本发明实施例提供的第四种用于实现PCIE Box的VGA显示的方法的流程图。
在上述实施例的基础上,在另一实施例中,基于图2所示的装置,如图6所示,用于实现PCIE Box的VGA显示的方法还可以包括:
S601:当系统上电时,控制PCIE多路选择器选通预设主机与显示器之间的第二链路;
S602:控制IO多路选择器对预设主机进行复位以使预设主机通过第二链路输出视频信号。
步骤S601至S602于步骤S101之前执行。
可以理解的是,PCIE Box系统再次通电后,与显示屏连接的主机为上次断电时连接的主机。而一种优选的方案为在系统上电初始化时,默认选通预设主机与显示器之间的第二链路,同时对预设主机进行复位以显示预设主机的视频信号。
通过本发明实施例提供的优选的用于实现PCIE Box的VGA显示的方法,可以PCIEBox的VGA显示更加规范化,进一步优化了用户体验。
上文详述了用于实现PCIE Box的VGA显示的方法对应的各个实施例,在此基础上,本发明还公开了与上述方法对应的用于实现PCIE Box的VGA显示的装置,该用于实现PCIEBox的VGA显示的装置包括:
设于多个主机与控制器之间的用于传输视频信号PCIE多路选择器,设于各主机与控制器之间的用于传输复位信号的IO多路选择器,以及与显示器连接的控制器;
其中,控制器用于在接收到视频显示命令后,解析视频显示命令得到目标主机号,根据目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路后,控制IO多路选择器对目标主机进行复位操作以使目标主机通过第一链路向显示器输出视频信号。
进一步的,用于实现PCIE Box的VGA显示的装置还包括设于各主机与控制器之间的用于传输在位信号的IO扩展器;
控制器还用于通过IO扩展器获取目标主机的在位信号,根据在位信号判断目标主机是否在位,如果否,则向用户发送目标主机不在位的通知。
由于装置部分的实施例与方法部分的实施例相互对应,因此装置部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的方法及装置,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
以上对本发明所提供的一种用于实现PCIE Box的VGA显示的方法进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种用于实现PCIE Box的VGA显示的方法,其特征在于,基于控制器,包括:
接收视频显示命令;
解析所述视频显示命令得到目标主机号;
根据所述目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路;
控制IO多路选择器对所述目标主机进行复位以使所述目标主机通过所述第一链路向所述显示器输出视频信号;
其中,所述控制器的第一端连接所述显示器,所述控制器的第二端连接所述PCIE多路选择器,所述控制器的第三端连接所述IO多路选择器,所述PCIE多路选择器设于多个主机与所述控制器之间,所述IO多路选择器设于各所述主机与所述控制器之间,所述主机包括所述目标主机。
2.根据权利要求1所述的VGA显示方法,其特征在于,所述控制器具体为基板管理控制器BMC。
3.根据权利要求1所述的VGA显示方法,其特征在于,在所述根据所述目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路之前,还包括:
通过IO扩展器获取所述目标主机的在位信号;
根据所述在位信号判断所述目标主机是否在位;
如果是,则进入所述根据所述目标主机号控制PCIE多路选择器选通目标主机与显示器之间的第一链路的步骤;
如果否,则向用户发送目标主机不在位的通知;
其中,所述IO扩展器设于各所述主机与所述控制器之间。
4.根据权利要求3所述的VGA显示方法,其特征在于,还包括:
通过所述IO扩展器获取各所述主机的在位信号;
根据各所述主机的在位信号确定各所述主机的在位信息;
向所述用户发送各所述主机的在位信息。
5.根据权利要求1所述的VGA显示方法,其特征在于,还包括:
当系统上电时,控制所述PCIE多路选择器选通预设主机与显示器之间的第二链路;
控制所述IO多路选择器对所述预设主机进行复位以使所述预设主机通过所述第二链路输出视频信号。
6.根据权利要求1所述的VGA显示方法,其特征在于,所述接收视频显示命令,具体为:
接收通过与所述控制器连接的机械按键输入的所述视频显示命令。
7.根据权利要求1所述的VGA显示方法,其特征在于,所述接收视频显示命令,具体为:
通过通信器接收所述视频显示命令。
8.根据权利要求1所述的VGA显示方法,其特征在于,所述PCIE多路选择器具体为四路PCIE选择器,所述IO多路选择器具体为四路IO选择器。
9.一种用于实现PCIE Box的VGA显示的装置,其特征在于,包括:
设于多个主机与控制器之间的用于传输视频信号PCIE多路选择器,设于各所述主机与所述控制器之间的用于传输复位信号的IO多路选择器,以及与显示器连接的所述控制器;
其中,所述控制器用于在接收到视频显示命令后,解析所述视频显示命令得到目标主机号,根据所述目标主机号控制所述PCIE多路选择器选通目标主机与所述显示器之间的第一链路后,控制所述IO多路选择器对所述目标主机进行复位操作以使所述目标主机通过所述第一链路向所述显示器输出视频信号。
10.根据权利要求9所述的装置,其特征在于,还包括设于各所述主机与所述控制器之间的用于传输在位信号的IO扩展器;
所述控制器还用于通过所述IO扩展器获取所述目标主机的在位信号,根据所述在位信号判断所述目标主机是否在位,如果否,则向用户发送目标主机不在位的通知。
CN201910434793.0A 2019-05-23 2019-05-23 用于实现PCIE Box的VGA显示的方法及装置 Active CN110162287B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910434793.0A CN110162287B (zh) 2019-05-23 2019-05-23 用于实现PCIE Box的VGA显示的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910434793.0A CN110162287B (zh) 2019-05-23 2019-05-23 用于实现PCIE Box的VGA显示的方法及装置

Publications (2)

Publication Number Publication Date
CN110162287A true CN110162287A (zh) 2019-08-23
CN110162287B CN110162287B (zh) 2022-07-08

Family

ID=67632359

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910434793.0A Active CN110162287B (zh) 2019-05-23 2019-05-23 用于实现PCIE Box的VGA显示的方法及装置

Country Status (1)

Country Link
CN (1) CN110162287B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110532196A (zh) * 2019-08-30 2019-12-03 英业达科技有限公司 多地址响应的复杂可程序逻辑装置及运作方法
CN116126274A (zh) * 2023-04-19 2023-05-16 山东云海国创云计算装备产业创新中心有限公司 多主机显示方法、设备、系统、显示终端和存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102262519A (zh) * 2010-05-26 2011-11-30 图诚科技股份有限公司 影像处理装置与影像信号处理系统
CN103744637A (zh) * 2014-01-18 2014-04-23 浪潮电子信息产业股份有限公司 一种基于numa的多物理层分区计算机体系结构的vga信号输出切换方法
CN109032548A (zh) * 2018-07-23 2018-12-18 山东超越数控电子股份有限公司 一种基于龙芯服务器的本地显示切换架构

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102262519A (zh) * 2010-05-26 2011-11-30 图诚科技股份有限公司 影像处理装置与影像信号处理系统
CN103744637A (zh) * 2014-01-18 2014-04-23 浪潮电子信息产业股份有限公司 一种基于numa的多物理层分区计算机体系结构的vga信号输出切换方法
CN109032548A (zh) * 2018-07-23 2018-12-18 山东超越数控电子股份有限公司 一种基于龙芯服务器的本地显示切换架构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110532196A (zh) * 2019-08-30 2019-12-03 英业达科技有限公司 多地址响应的复杂可程序逻辑装置及运作方法
CN116126274A (zh) * 2023-04-19 2023-05-16 山东云海国创云计算装备产业创新中心有限公司 多主机显示方法、设备、系统、显示终端和存储介质

Also Published As

Publication number Publication date
CN110162287B (zh) 2022-07-08

Similar Documents

Publication Publication Date Title
CN107315556B (zh) 显示装置
CN101198943B (zh) 点到点链路协商方法和装置
US7293127B2 (en) Method and device for transmitting data using a PCI express port
CN102591826B (zh) Usb隔离设备中检测与断言总线速度条件的方法与系统
US20090234998A1 (en) Connection system
CN1909559B (zh) 基于快速外围组件互连的接口板及其切换主控板的方法
CN105718408A (zh) 可热插拔的计算系统、计算机实施方法及系统
CN101236544B (zh) 多个usb主端装置共享usb从端装置的方法和装置
CN110569208B (zh) 一种控制电路、信号控制装置、信号控制方法及系统
CN110162287A (zh) 用于实现PCIE Box的VGA显示的方法及装置
CN105868133A (zh) 一种用于多结点主板的串口远程集中管理方法
CN115794702A (zh) 接口转接装置、服务器系统和接口切换方法
CN102457392B (zh) 共用基板管理控制器的方法
EP1533680B1 (en) Server system and signal processing unit, server, and chassis thereof
CN101197685A (zh) 一种高可用切换器级联的实现方法
CN111948971A (zh) 一种智能卡管理装置及其数据转接方法
CN206741445U (zh) 一种具有kvm功能的国产化瘦客户机系统
CN1766864A (zh) 具有通用串行总线连接的计算器装置
CN100447714C (zh) 多任务式计算机周边装置联机切换接口
CN100520727C (zh) 直立转接卡类型辨识方法及系统
CN208588479U (zh) 一种使用单线总线技术的温度传感器
CN107564492B (zh) 一种自适应级联的图形信号发生系统
CN103034600A (zh) 具有多个数据连接端口的电子装置
KR100685189B1 (ko) 다중 전송 장치 및 시스템
CN218585306U (zh) 便于拼接或分屏的触摸屏及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant