CN1637792B - 减少能耗的驱动平板显示器的电路和方法 - Google Patents

减少能耗的驱动平板显示器的电路和方法 Download PDF

Info

Publication number
CN1637792B
CN1637792B CN 200410082265 CN200410082265A CN1637792B CN 1637792 B CN1637792 B CN 1637792B CN 200410082265 CN200410082265 CN 200410082265 CN 200410082265 A CN200410082265 A CN 200410082265A CN 1637792 B CN1637792 B CN 1637792B
Authority
CN
China
Prior art keywords
voltage
circuit
data line
source
source electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 200410082265
Other languages
English (en)
Other versions
CN1637792A (zh
Inventor
郑圭荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US10/880,118 external-priority patent/US7907108B2/en
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1637792A publication Critical patent/CN1637792A/zh
Application granted granted Critical
Publication of CN1637792B publication Critical patent/CN1637792B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种驱动平板显示器(例如,一液晶显示器(LCD))的电路和方法,其可以减少驱动平板显示器的数据线和公共电极的能量消耗。用于驱动数据线的源极驱动电路和方法以及用于驱动公共电极的电路和方法在每一驱动周期(与利用升高的驱动电压完全相反)期间利用中间参考电压和升高的驱动电压以减少能耗并提供再循环充电。

Description

减少能耗的驱动平板显示器的电路和方法
技术领域
本发明一般涉及驱动平板显示器(如,液晶显示器(LCD))的电路和方法,特别是涉及减少能耗的驱动平板显示器的数据线的源极驱动器电路和方法以及减少能耗的驱动平板显示器的公共电极的公共电压驱动器电路和方法。
背景技术
各种类型的平板显示器如液晶显示器(LCD)、等离子显示面板(PDP)、电致发光显示面板等等已经发展到代替传统的阴极射线管(CRT)显示器的程度。上述平板显示器适合于需要小尺寸、重量轻以及能耗低的装置和应用中。例如,因为LCD能够用低压电源极驱动并且能耗低所以其能够被大规模集成化(LSI)驱动器操作。因此,LCD已经广泛应用于膝上型计算机、便携式电话、便携式计算机、汽车、和彩色电视等等。LCD装置具有的重量轻、尺寸小、以及能耗小的特点使其显示装置适用于如便携式、手提式装置。
图1是表明一传统显示系统的示意图。显示系统(10)包括一显示面板(11)(如,LCD)和多个组成部分,该组成部分能用于驱动/控制显示面板(11),该显示面板包括一源极驱动IC(12)、一栅极驱动IC(13)、一有一GRAM(图形随机存取存储器)的控制器(14)、和一电源发生器(15)。控制器(14)产生控制信号来控制电源发生器(15)、源极驱动IC(12)和栅极驱动IC(13)。
显示面板(11)包括多条连接于源极驱动IC(12)的数据线(D1~Dn)和多条连接于栅极驱动IC(13)的栅极线(G1~Gm)。显示面板(11)包括多个排列于行列矩阵中的像素/子像素,其中在一特定行中的像素/子像素通常连接于一栅极线并且其中在一特定列中的像素/子像素通常连接于一数据线。根据应用/设计,在每一栅极线和数据线交叉处安设一个像素/子像素。
假定显示面板(11)是一TFT-LCD,显示面板(11)将包括一由多个排列成矩阵形式的像素/子像素单元组成的薄膜晶体管(TFT)板。如图1所示,每个像素/子像素单元包括一TFT、一连接在TFT的漏极和公共电极(VCOM)间的液晶电容(Cp)和一与液晶电容(Cp)平行排列并连接的薄膜存储电容(Cst)。存储电容(Cst)存储电荷从而使显示器上的图像在非选择周期被保持。液晶电容(Cp)由一彩色滤板的一公共电极(VCOM)、一TFT的像素电极以及它们之间的液晶材料形成。将TFT的一源极连接到数据线上并将TFT的栅极连接到栅极线上。当将栅极线上的栅极驱动信号VCII加到TFT的栅极时,TFT作为一开关将数据线上的源极电压加到像素电极。
电源发生器(15)产生多个参考电压,包括,加到源极驱动IC(12)的AVDD(源极驱动电源)和GVDD(伽马参考电压),加到显示面板(11)的公共电压电极(VCOM)的VCOMH(高公共电极电压)和VCOML(低公共电极电压),以及加到栅极驱动IC(13)以驱动选择了的栅极线的VGII(栅极驱动器导通电压)和VCOFF(栅极驱动器截止电压)。
控制器(14)接收多种从图像供应源(如,计算机的主板)输出的驱动数据信号和驱动控制信号作为输入。驱动数据信号包括在显示面板(11)上形成图像的R、G、B数据。驱动控制信号包括垂直同步信号(Vsynch)、水平同步信号(Hsync)、一数据使能信号(DE)和一时钟信号(Clk)。控制器(14)向源极驱动IC(12)输出多个与R、G、B数据相应的显示数据信号(DDATA),以及源控制信号。控制器(14)输出一栅极控制信号以控制栅极驱动IC(13)。控制器(14)控制从源极驱动IC(12)和栅极驱动IC(13)输出数据和控制信号的定时。例如,在一种操作模式下,控制器(14)产生源和栅极控制信号从而使栅极驱动IC(13)以连续形式向每一栅极线(G1~Gm)传送一栅极驱动输出信号VGH以及在选定行中顺序地一个接一个地向每个像素/子像素有选择地施加数据电压。在另一种操作模式下,可以通过连续地在第一列中扫描像素/子像素以及随后在下一列中扫描像素/子像素为像素/子像素充电。
栅极驱动IC(13)包括多个栅极驱动器,每一个栅极驱动器驱动相应的栅极线G1~Gm的。源极驱动IC(12)包括多个源极驱动器电路(12-1~12-n),或者更一般地表示为12(i),其驱动相应的数据线D1~Dn。图2示意性的描述了一传统的源极驱动器电路(20),其可以在图1的系统(10)中用于驱动显示面板(11)的数据线。通常情况下,如图2描述的,源极驱动器电路(20)包括一驱动相应的数据线(Di)的源极驱动器(12-i),以及一灰度等级电压发生器(23)。图2中的源极驱动器电路(20)图解了图1中的源极驱动IC(12)的一传统的结构,其中每一条数据线(或RGB信道)都有一个源极驱动器(12-i)。灰度等级发生器(23)可以应用在图1的电源发生器电路(15)中。通常将灰度等级发生器(23)的输出加到源极驱动IC(12)的每一个源极驱动器(12-1~12-n)。
通常情况下,源极驱动器(12-i)包括一个极性反转电路(21)、一锁存电路(22)、一伽马解码器(24),和一驱动缓冲器(25)。源极驱动器(12-i)由多个控制信号控制,该控制信号包括一极性控制信号M,一锁存控制信号S_Latch,和一模式控制信号GRAY_ON(梯度模式使能信号)和BIN_ON(二进制模式使能信号),上述的每一种信号将在下面描述。此外,源极驱动器(12-i)接收由灰度等级电压发生器(23)产生的灰度等级参考电压作为输入。
源极驱动器(12-i)接收一来自于GRAM(14)的R、G或B数据的n位显示数据块(DDATA)作为输入。极性反转电路(21)接收显示数据块(DDATA)并响应于极性控制信号M来控制n位的极性。例如,如果极性控制信号M是逻辑“0”,则显示数据(DDATA)的极性将保持相同(原始显示数据(正极性))。另一方面,如果极性控制信号M是逻辑“1”,则反转显示数据(DDATA)的极性(反转过的显示数据(负极性))。在图2的实施例中,极性反转电路(21)使用一异或(XOR)门。
锁存电路(22)响应一锁存控制信号S_LATCH而锁存从极性反转电路(21)输出的n位数据块。在图2的实施例中,锁存电路(22)使用一时钟n位D锁存器来实施。锁存电路(22)锁存并向伽马解码器(24)输出一锁存的显示数据块CD[n-1:0]。灰度等级电压发生器(23)产生并向伽马解码器(24)输出2n个不同的灰度等级参考电压(VG[2n-1:0])。伽马解码器(24)对从锁存电路(22)输出的n位显示数据块CD[n-1:0]进行解码,并向驱动缓冲器(25)选择和输出一灰度等级电压。对于每一像素(包括RGB子像素),对于具有n位灰度等级结构的每一像素可以产生的可能的灰度等级(或不同颜色)的数目是2n(R)2n(G)2n(B)=23n
驱动缓冲器(25)包括一第一驱动器(26),一第一驱动输出开关(S1),和一第二驱动器(27)。第一驱动器(26)缓冲和放大一从伽马解码器(24)输出的灰度等级电压而且第二驱动器(27)缓冲和放大锁存的显示数据CD[n-1:0]的MSB(最高有效位),CD[n-1]。驱动缓冲器(25)产生一源极驱动输出信号Sn用于驱动一相应的数据线Di,其将根据选择的操作模式,例如二进制模式(8-色模式)或梯度模式(23n-色模式)而变化。
例如,在梯度模式中,使能一GRAY_ON控制信号(逻辑“1”)以激活(闭合)开关S1,因此允许第一驱动器(26)输出一缓冲的灰度等级电压。另外,在梯度模式中,不使能一BIN_ON控制信号(将其加到第二驱动器(27))(逻辑“0”)从而不激活(截止)第二驱动器(27)。另一方面,在二进制模式中,不使能GRAY_ON控制信号(逻辑“0”)从而不激活(打开)开关S1,因此阻止第一驱动器(26)输出缓冲的灰度等级电压如Sn,并且使能(逻辑“1”)BIN_ON控制信号以激活第二驱动器(27)。在二进制模式中,第二驱动器(27)将根据锁存的显示数据CD[n-1:0]中最高有效位CD[n-1]的逻辑电平,输出一AVDD(源极驱动器的电源电压)或AVSS(源极驱动器的地电压)的源极驱动器输出信号Sn。
图3是图2中的源极驱动器电路在二进制操作模式下的时序图。在图3中,假定RGB数据的分辨率是6位(也就是,n=6)并且假定具有值00H(二进制000000)、3FH(二进制111111)、07H(二进制000111)以及19H(二进制011001)的锁存的显示数据CD[n-1:0]从锁存器(22)连续输出。如图3所示,在二进制模式中,将BIN_ON设置在逻辑“1”并且将GRAY_ON设置在逻辑“0”。从而,打开S1并且激活第二驱动器(27)。
另外如图3所示,在T1时刻前,值为00H的锁存的显示数据CD[5:0]具有一最高有效位CD[5]=逻辑“0”,其导致从第二驱动器(27)输出一AVSS(源极驱动器的地电压)的源极驱动器输出信号Sn。在T1时刻,一锁存控制脉冲S_LATCH使一锁存的显示数据CD[5:0]=3FH,其具有一最高有效位CD[5]=逻辑“1”。相应的,源极驱动器输出信号Sn(从第二驱动器(27)输出)从AVSS向AVDD(源极驱动器的电源电压电位)转换。然后,在T2时刻,一锁存控制脉冲S_LATCH使一锁存的显示数据CD[5:0]=07H,其具有一最高有效位CD[5]=逻辑“0”。相应的,从第二驱动器(27)输出的源极驱动器输出信号Sn从AVDD向AVSS转换。然后,在T3时刻,一锁存控制脉冲S_LATCH使一锁存的显示数据CD[5:0]=19H,其具有一最高有效位CD[5]=逻辑“0”。相应的,源极驱动器输出信号Sn保持在AVSS。
图4是图2中的源极驱动器电路在梯度操作模式下的时序图。在图4中,假定RGB数据的分辨率是6位(也就是,n=6)并且假定具有值00H(二进制000000)、3FH(二进制111111)、07H(二进制000111)以及19H(二进制011001)的锁存的显示数据CD[n-1:0]从锁存器(22)连续输出。如图4所示,在二进制模式中,将BIN_ON设置在逻辑“0”并且将GRAY_ON设置在逻辑“1”。如此,不激活第二驱动器(27),激活开关S1(闭合)并且第一驱动器(26)缓冲和输出编码器(24)选择的灰度等级电压,如Sn。
更确切的讲,如图4中示例图所示,在T1时刻前,锁存的显示数据CD[5:0]=00H导致源极驱动器输出信号Sn的值为VG[0]。在T1时刻,一锁存控制脉冲S_LATCH使一锁存的显示数据块CD[5:0]=3FH,其导致Sn从VG[0]向VG[63]转换。然后,在T2时刻,一锁存控制脉冲S_LATCH使一锁存的显示数据CD[5:0]=07H,其导致Sn从VG[63]向VG[7]转换。然后,在T3时刻,一锁存控制脉冲S_LATCH使一锁存的显示数据CD[5:0]=19H,其导致源极驱动器输出信号Sn从VG[7]向VG[25]转换。
图5示意性的描述了一传统的公共电压驱动器电路(30),其在图1的系统(10)中用于驱动显示面板(11)的公共电极(VCOM)。通常情况下,公共电压驱动器(30)包括第一和第二驱动器(31)和(32),开关(33)和(34)以及电容(35)和(36)。第一驱动器(31)缓冲和输出VCOMH(高公共电压)。如下面所解释的,电源发生电路(15)中的一VCOMH电压发生器从AVDD电源产生VCOMH。将电容(35)连接到第一驱动器(31)的输出端以稳定输出电压。通过控制信号VCMH_ON控制开关(33)以有选择地将第一驱动器(31)的输出连接到VCOM节点N并驱动VCOM到一高公共电压VCOMH。
第二驱动器(32)缓冲和输出VCOML(低公共电压)。如下面所解释的,电源发生电路(15)中的一VCOML电压发生器从VCL(-VCL)电源产生VCOML。将电容(36)连接到第二驱动器(32)的输出端以稳定输出电压。通过控制信号VCML_ON控制开关(34)以有选择地将第二驱动器(32)的输出连接到VCOM节点N并驱动VCOM到VCOML。
图6是利用图5中的电路驱动一公共电极的传统的方法的时序图。参考图6,在T1时刻,使能极性控制信号M及控制信号VCMH_ON且不使能控制信号VCML_ON。结果是,激活开关(33)而没有激活开关(34)并且通过第一驱动器(31)将VCOM从VCOML驱动到VCOMH。在T2时刻,不使能极性控制信号M及控制信号VCMH_ON而使能控制信号VCML_ON。结果是,不激活开关(33)而激活开关(34)并且通过第二驱动器(32)将VCOM从VCOMH驱动到VCOML。
当显示系统如LCD面板应用于小的手提式、便携式装置时,为了保持电池能量,减小用于驱动显示器的能耗是很重要的。通常情况下,用于驱动平板显示器的主要的能耗源包括源极驱动器和VCOM驱动器。更详细地说,对于源极驱动器,为了增强显示器的驱动速度(如,使液晶电容Cp快速充电),驱动数据线的电压典型的设计为相对高电压。然而,与驱动电压的电压升高成正比,升高的驱动电压增加了显示器的能量消耗。另外,因为公共电压的极性在每周期都反转所以公共电极(其面对像素电极)的驱动是重要的能量消耗源。
典型的,源和VCOM驱动电压是电压发生器产生的内部电压,该电压发生器通过升高从中间参考电压源输出的电压/能量来产生该驱动电压。例如,图7是描述图1中的传统的电源发生器(15)的结构的方块图。通常情况下,电源发生器(15)利用一中间参考电压VCI电源产生多个内部参考电压。更详细地说,电源发生器(15)包括一通过升高一中间输入电压VCI一预定的数量α(其大于1)而产生AVDD(源极驱动器电源极电压)的第一电源发生器(15-1)。将AVDD电压加到源极驱动器(12),并输入到其他电源发生器(未示出)以产生GVDD和VCOMH。第二电源发生器(15-2)接收参考电压AVDD作为输入并通过将AVDD升高β而产生VGH。第三电源发生器(15-3)接收参考电压VGH作为输入并产生VGL=-VGH。第四电源发生器(15-4)接收中间参考电压VCI作为输入并产生VCL=-VCI。
传统的源及VCOM驱动器电路中的一个问题是由于利用升高了的电源来驱动数据线和VCOM而产生了很大的能量消耗。更详细地说,参考图2中的例子,驱动缓冲器(25)中的第一和第二驱动器(26)和(27)应用升高的AVDD电源来驱动数据线,并且在图5中,升高的AVDD电源用于产生VCOMH(高公共电压)并用于驱动显示面板(11)的公共电极VCOM。对于AVDD,能量消耗是PAVDD=IAVDD·AVDD=α·IAVDD·VCI并且驱动电流IAVDD从中间电源VCI提供。虽然驱动电流IAVDD的电流消散来自于VCI电源,然而当α>1时基于AVDD电源的实际能耗变大。因此,因为有相同的电流损耗IAVDD,所以用于驱动数据线和VCOM的AVDD和VCOMH的提升高电源导致了更多的能耗。
发明内容
本发明的典型实施例包括驱动平板显示器(如,液晶显示器(LCD))的电路和方法,并且尤其涉及在驱动平板显示器的数据线时提供减少能耗的源极驱动器电路和方法以及在驱动平板显示器的公共电极时提供减少能耗的公共电压驱动器电路和方法。通常情况下,本发明的典型实施例包括在每一驱动周期(与使用升高的驱动电压完全相反)中利用中间参考电压和升高的驱动电压来驱动数据线以减少能耗并提供循环充电的电路和方法。
在本发明的一个典型实施例中,用于驱动显示器的数据线的源极驱动器电路包括:一源极驱动器电路,其接收显示数据并产生与接收的显示数据相对应的源极驱动电压,而且将该源极驱动电压加到显示器的一条数据线;一电压发生器电路,其产生一中间源极驱动电压;和一控制电路,其在源极驱动器电路将源极驱动电压加到数据线以将数据线从中间源极驱动电压驱动到源极驱动电压之前提供中间源极驱动电压到数据线以将数据线上的电压驱动到中间源极驱动电压。
在另一个典型实施例中,控制电路包括一将接收到的显示数据与以前接收到的显示数据进行比较并产生一比较信号的比较器,以及一响应比较信号以有选择地从电压发生器电路向数据信号线提供中间源极驱动电压的开关。控制电路包括一将以前接收到的显示数据输出到比较器的锁存器。在一个典型实施例中,比较器将接收到的显示数据的一最高有效位与以前接收到的显示数据的一最高有效位进行比较并当接收到的显示数据的最高有效位与以前接收到的显示数据的最高有效位相同时产生一不激活开关的控制信号。
在本发明的另一个典型实施例中,用于驱动显示器的数据线的电路包括:一极性控制电路,其接收一n位显示信号和一极性控制信号,并且响应极性控制信号反转或保持n位显示信号的极性;一第一锁存器,其响应于第一锁存控制信号并锁存从极性控制电路中输出的n位显示信号;一解码器,其接收多个灰度等级参考电压和从第一锁存器输出的n位显示信号作为输入,并对n位显示信号进行解码以有选择地输出灰度等级参考电压的其中之一;一缓冲器电路,其产生一源极驱动电压并将该源极驱动电压加到显示器的一数据线,其中在第一种操作模式中,缓冲器电路响应第一模式控制信号以从解码器输出的灰度等级参考电压中产生源极驱动电压,并且在第二种操作模式中,缓冲器电路响应第二模式控制信号以根据第一锁存器输出的n位显示信号中的最高有效位产生源极驱动电压;一电压发生器电路,其产生一中间源极驱动电压;和一控制电路,其在通过缓冲电路将源极驱动电压加到数据线以将数据线从中间源极驱动电压驱动到源极驱动电压之前将中间源极驱动电压加到数据线以驱动数据线到中间源极驱动电压。
另外,本发明的典型实施例包括在每一驱动周期中(与用升高的驱动电压完全相反)用中间参考电压和升高的驱动电压驱动公共电极以减少能耗并提供循环充电的电路和方法。
在本发明的一个实施例中,一显示器面板的公共电压驱动器电路包括:一第一驱动器电路,其输出一高公共电压;一第二驱动器电路,其输出一低公共电压;一第一开关,其响应第一控制信号选择地将第一驱动器电路的输出连接到显示面板的公共电极;一第二开关,其响应第二控制信号选择地将第二驱动器电路的输出连接到公共电极;一中间电压输出电路,其响应一个或多个中间控制信号输出一个或多个中间公共电压到显示器的公共电极。公共电压驱动器电路在输出高公共电压之前通过用一个或多个中间公共电压驱动公共电极将公共电极从低公共电压驱动到高公共电压,并且在输出低公共电压之前通过用一个或多个中间公共电压驱动公共电极将公共电极从高公共电压驱动到低公共电压。
在本发明的另一个实施例中,中间驱动器电路包括一个或多个开关装置,其中每一个开关装置响应于一个或多个中间控制信号中的相应的其中之一以有选择地将一个或多个中间公共电压的相应的其中之一连接到显示面板的公共电极。
在本发明的另一个典型实施例,至少其中之一中间公共电压是地电压和/或至少其中之一中间公共电压在高公共电压的大约1/2到3/4范围内。
本发明的上述或其他典型实施例,结构,特点和优点将在下面的典型实施例并结合附图的详细描述中被描述或者是显而易见的。
附图说明
图1是表示一传统的显示系统的示意图;
图2是表示一传统的源极驱动器电路示意图;
图3是表示图2中的源极驱动器电路在二进制模式下操作的时序图;
图4是表示图2中的源极驱动器电路在梯度模式下操作的时序图;
图5是表示一传统的VCOM(公共电压电极)驱动电路的示意图;
图6是表示图5中的VCOM驱动电路的一种操作模式的示意图;
图7是表示图1中的显示系统的一传统的电源发生器电路的示意图;
图8是根据本发明的典型实施例表示驱动数据线的一源极驱动器电路的示意图;
图9是根据本发明的典型实施例,表示图8中的源极驱动器电路在二进制模式下操作的时序图;
图10是根据本发明的典型实施例,表示图8中的源极驱动器电路在梯度模式下操作的时序图;
图11是根据本发明的典型实施例,表示一VCOM(公共电压电极)驱动电路的示意图;
图12是表示图11中的VCOM驱动器的一种操作模式的时序图。
具体实施方式
本发明的典型实施例将在下文中描述,其包括减少能耗的用于驱动平板显示器的数据线和公共电压电极的源极驱动器和VCOM驱动电路和方法。通常情况下,本发明的典型实施例包括在每一驱动周期中(与传统方法中利用升高的驱动电压完全相反)利用中间参考电压和升高的驱动电压来驱动数据线和公共电极以减少能耗并提供再循环充电的电路和方法。
现在参考图8,根据本发明的典型实施例表示驱动数据线的一源极驱动器电路(80)的示意图。图8中描述的典型实施例是图2中描述的源极驱动器电路(20)的扩展,其大大减少了用于驱动显示面板的数据线的能耗。通常情况下,源极驱动器电路(80)包括一产生一源极驱动器输出信号Sn以驱动相应的数据线Di的源极驱动器(81);一灰度等级发生器(23)和一中间电压发生器(90)。图8中的源极驱动器电路(80)描述了根据本发明的一个实施例的结构,其可以通过图1的显示系统(10)中的源极驱动IC(12)实现,其中每一数据线Di(或RGB信道)有一个源极驱动器(81),并且其中灰度等级发生器(23)和中间电压发生器(90)通常用于实现所有的源极驱动器。
源极驱动器(81)在结构上与图2中的源极驱动器(12-i)相似,其中源极驱动器(81)包括一极性反转电路(21)、一锁存电路(22)、一伽马解码器(24)、和一驱动缓冲电路(25),其操作方式与上面描述的相似。然而,源极驱动器(81)还包括一比较电路(82),该比较电路将一当前的MSB与前一个MSB进行比较并根据比较结果将数据线Di连接到从中间电压发生器(90)输出的中间电压。中间电压发生器(90)根据操作模式(二进制或梯度)输出不同的中间电压。
更详细地说,比较电路(82)包括一锁存电路(83)、一异或电路(84)、一与门(85)和一开关装置(S2)。在一个实施例中,锁存电路(83)包括一1位时钟D锁存器,该锁存器响应一锁存控制信号PD_LATCH以锁存存储在锁存器(22)中的显示数据的当前锁存块的一最高有效位CD[n-1],并响应一锁存控制脉冲PD_LATCH而输出前一个锁存显示数据的最高有效位PD[n-1]。
异或门(84)接收锁存器(22)中当前的显示数据块CD[n-1:0]的当前MSB CD[n-1]和从锁存器(83)输出的前一锁存的MSB PD[n-1]作为输入。当当前的和前一个MSB不同时异或门(84)输出逻辑“1”,并且当当前的和前一个MSB相同时输出逻辑“0”。与门(85)包括接收异或门(84)的输出和一控制信号VCIR(选通(gating)信号)的两输入端与门。实际上,与门(85)起到响应选通信号VCIR来转移异或门(84)的输出以控制开关S2激活/不激活的选通电路的功能。在本发明的一个典型实施例中,当与门的输出是逻辑“1”(当前的MSB CD[n-1]与以前的MSB PD[n-1]不同)时激活开关S2(闭合)并且当与门的输出是逻辑“0”(当前的MSB CD[n-1]与以前的MSB PD[n-1]相同)时不激活开关S2(打开)。如下文中详细描述的,当激活开关S2时,将从中间电压发生器(90)输出的中间电压应用于驱动数据线Di。根据本发明的实施例,可了解到异或门(84)和与门(85)可以变换成与异或门(84)和与门(85)具有相同布尔函数的其他逻辑门。
中间电压发生器(90)包括一第三驱动器(91)(放大器)、一开关S3和可任选的一电容(92)。第三驱动器(91)利用VCI电源缓冲和输出从灰度等级发生器(23)输出的灰度等级参考电压VG的其中之一。在一个典型实施例中,第三驱动器(91)接收灰度等级参考电压VG[2n-1-1](其最好低于参考电压VCI)作为输入。开关S3响应一电压选择控制信号BIN_FLAG以将开关S3连接到第一中间电压(VCI)应用的第一节点N1,或者将开关S3连接到第二中间电压(VG[2n-1-1])应用的第二节点N2(也就是,第三驱动器(91)的输出)。电容(92)可任选地连接到第三驱动器(91)的输出端以稳定输出电压。
在本发明的一个典型实施例中,中间源极驱动电压VCI在源极驱动电压AVDD的全摆幅电压的1/2到1/3范围内。例如,AVDD可以大约是5-6V,VCI可以大约是2-3V并且AVSS大约是0V(地)。
在二进制模式中,使S3连接到第一节点N1以传递中间电压VCI到S2的电压选择控制信号BIN_GLAG=逻辑“1”。在梯度模式中,使S3连接到第三驱动器(91)的输出节点N2以传递第二中间电压如,VG[2n-1-1]到S2的电压选择控制信号BIN_GLAG=逻辑“0”。各个控制信号,M、S_LATCH、BIN_ON、GRAY_ON、VCIR、BIN_FLAG都由控制器产生,如图1中的控制器(14)。如上注释的,源极驱动IC中的所有的源极驱动器(81)普遍采用中间电压发生器(90)。
图9是根据本发明的典型实施例,描述驱动数据线的源极驱动方法的典型的时序图。为了说明,参考图8的源极驱动器电路(80)描述图9的方法。尤其是,可以根据本发明的一个典型的实施例,使图8的源极驱动器电路在二进制模式下描述图9的方法。在图9中,假定RGB数据的分辨率是6位(也就是,n=6)并且具有值00H(二进制000000)、3FH(二进制111111)、07H(二进制000111)以及19H(二进制011001)的锁存的显示数据块从锁存器(22)连续输出。可以另外假定在二进制模式中,将GRAY_ON设置在逻辑“0”(打开开关S1)并且将BIN_FLAG设置在逻辑“1”(将开关S3连接到VCI的节点N1)。
如图9所示,在T1时刻前,具有最高有效位CD[5]=逻辑“0”的锁存的显示数据块CD[5:0]=00H被锁存并且从n位锁存电路(22)输出。此外,在T1时刻前,使BIN_ON=逻辑“1”并且使第二驱动器(27)打开。因为最高有效位CD[5]=逻辑“0”,第二驱动器(27)输出AVSS(源极驱动器的地)的一源极驱动器输出信号Sn到数据线Di。在T1时刻前激活的控制脉冲PD_LATCH使1位锁存器(83)锁存显示数据(00H)的最高有效位(CD[5]=逻辑“0”)并输出PD[5]=逻辑“0”。如图9所示,在激活锁存控制信号S_LATCH前激活锁存控制信号PD_LATCH以锁存下一(当前)显示数据块。
然后,在T1时刻,激活锁存控制脉冲S_LATCH,其导致锁存器(22)锁存并输出具有最高有效位CD[5]=逻辑“1”的显示数据块CD[5:0]=3FH。另外,在T1时刻及对于周期P1来说,激活选通信号VCIR而不激活BIN_ON。因为没有激活BIN_ON,所以第二驱动器(27)截止。另外,因为激活了VCIR,所以异或门(84)的输出开启开关S2。因为当前的和以前的MSB不同(也就是说,CD[5]=1且PD[5]=0),所以与门的输出为逻辑“1”其激活S2。因为激活(闭合)了S2且截止了第二驱动器,所以在周期P1期间VCI电源电压将具有源极驱动器输出信号Sn的数据线Di从AVSS驱动到中间电压VCI。
然后,在T2时刻,不激活VCIR而激活BIN_ON,其导致开关S2打开(不从数据线Di连接到VCI)并且第二驱动器(27)导通。因为当前最高有效位CD[5]=逻辑“1”,所以在时间周期P2期间第二驱动器(27)将输出信号Sn从VCI驱动到AVDD。在周期P2末、T3时刻之前,激活PD_LATCH,其导致1位锁存器(83)锁存显示数据(3FH)(CD[5]=逻辑“1”)的MSB并且输出PD[5]=逻辑“1”。
然后,在T3时刻,激活S_LATCH,其导致n位锁存器(22)锁存并输出具有最高有效位CD[5]=逻辑“0”的当前的显示数据块CD[5:0]=07H。另外,在T3时刻及周期P3,激活栅极信号VCIR而不激活BIN_ON。因为没有激活BIN_ON,所以第二驱动器(27)截止。另外,因为激活了VCIR,所以异或门(84)的输出开启开关S2。因为当前的和以前的MSB不同(也就是说,CD[5]=0而PD[5]=1),所以与门的输出为逻辑“1”其激活S2。因为激活了S2,所以数据线Di连接到了VCI电源,其使源极驱动信号Sn从AVDD放电到中间电压VCI。
然后,在T4时刻,不激活VCIR而激活BIN_ON,其导致开关S2断开(不从数据线Di连接到VCI)并且第二驱动器(27)导通。因为CD[5]=逻辑“0”,所以在时间周期P4期间第二驱动器(27)将Sn从VCI驱动到AVSS。在周期P4末、T5时刻之前,激活PD_LATCH,其导致1位锁存器(83)锁存显示数据(07H)的MSB(CD[5]=逻辑“0”)并输出PD[5]=逻辑“0”。
然后,在T5时刻,激活S_LATCH,其导致n位锁存器(22)锁存并输出一具有最高有效位CD[5]=逻辑“0”的当前的显示数据块CD[5:0]=19H。在时间周期P5期间,激活栅极信号VCIR而不激活BIN_ON。因为没有激活BIN_ON,所以第二驱动器(27)截止。另外,因为激活了VCIR,异或门(84)的输出用于选通开关S2。因为当前的和以前的MSB相同(也就是说,CD[5]=0和PD[5]=0),所以与门的输出为逻辑“0”,其使S2保持在不激活状态。因为没有激活S2,所以源极驱动器输出信号Sn保持在AVSS(也就是说,没有充电到VCI)。其后,在T6时刻后,不激活VCIR而激活BIN_ON。因为CD[5]=逻辑“0”,所以第二驱动器(27)将Sn保持在AVSS。
图10是根据本发明的另一个典型实施例,描述驱动数据线的源极驱动方法的典型的时序图。为了说明,图10中的典型的方法将参考图8中的源极驱动器电路(80)描述。详细地说,图10是根据本发明的一典型实施例,描述图8中的源极驱动器电路在梯度操作模式下的时序图。在图10中,假定RGB数据的分辨率是6位(也就是,n=6)并且具有值00H(二进制000000)、3FH(二进制111111)、07H(二进制000111)以及19H(二进制011001)的锁存的显示数据块从锁存器(22)连续输出。可以另外假定在梯度模式中,将BIN_ON设置在逻辑“0”(不激活第二驱动器(27))并且将BIN_FLAG设置在逻辑“0”(使开关S3连接到节点N2,第三驱动器(91)的输出)。
如图10所示,在T1时刻前,具有最高有效位CD[5]=逻辑“0”的锁存的显示数据块CD[5:0]=00H被锁存并且从n位锁存电路(22)输出。此外,在T1时刻前,GRAY_ON=逻辑“1”并且开关S1闭合,第一驱动器(26)用于驱动具有在低于中间电压VG[31]的一些灰度等级电压VG下的输出信号Sn的数据线Di。在T1时刻之前激活控制脉冲PD_LATCH使1位锁存器(83)锁存显示数据(00H)的最高有效位(CD[5]=逻辑“0”)并输出PD[5]=逻辑“0”。如图10所示,在激活锁存控制信号S_LATCH前激活锁存控制信号PD_LATCH以锁存下一个(当前)显示数据块。
然后,在T1时刻,激活锁存控制脉冲S_LATCH,其导致锁存器(22)锁存并输出具有最高有效位CD[5]=逻辑“1”的显示数据块CD[5:0]=3FH。另外,在T1时刻及对于周期P1来说,激活选通信号VCIR而不激活GRAY_ON。因为没有激活GRAY_ON,所以开关S1打开。另外,因为激活了VCIR,所以异或门(84)的输出选通开关S2。因为当前的和以前的MSB不同(也就是说,CD[5]=1而PD[5]=0),所以与门的输出为逻辑“1”其激活S2。因为激活(闭合)了S2且开关S1断开,所以在周期P1期间第三驱动器(91)将具有源极驱动器输出信号Sn的数据线Di从VG[0]驱动到中间电压VG[31]。
然后,在T2时刻,不激活VCIR而激活GRAY_ON,其导致开关S2断开(不从数据线Di连接到第三驱动器(91)的输出)并且开关S1闭合。因为CD[5:0]=3FH,所以在时间周期P2中第一驱动器(26)将输出信号Sn从VG[31]驱动到VG[63]。在周期P2末、T3时刻之前,激活PD_LATCH,其导致1位锁存器(83)锁存显示数据(3FH)(CD[5]=逻辑“1”)的MSB并输出PD[5]=逻辑“1”。
然后,在T3时刻,激活S_LATCH,其导致n位锁存器(22)锁存并输出一具有最高有效位CD[5]=逻辑“0”的当前的显示数据块CD[5:0]=07H。另外,在T3时刻及周期P3,激活栅极信号VCIR而不激活GRAY_ON。因为没有激活GRAY_ON,所以开关S1断开,并且因为激活了VCIR,异或门(84)的输出用于选通开关S2。因为当前的和以前的MSB不同(也就是说,CD[5]=0而PD[5]=1),所以与门的输出为逻辑“1”其激活S2。因为激活了S2,所以数据线Di连接到节点N2,并且驱动器(91)使源极驱动输出信号Sn从VG[63]放电到中间电压VG[31]。
然后,在T4时刻,不激活VCIR而激活GRAY_ON,其导致开关S2断开(不从数据线Di连接到节点N2)并且开关S1闭合。因为CD[5:0]=07H,所以在时间周期P4期间第一驱动器(26)将Sn从VG[31]驱动到VG[7]。在周期P4末、T5时刻之前,激活PD_LATCH,其导致1位锁存器(83)锁存显示数据(07H)的MSB(CD[5]=逻辑“0”)并输出PD[5]=逻辑“0”。
然后,在T5时刻,激活S_LATCH,其导致n位锁存器(22)锁存并输出一具有最高有效位CD[5]=逻辑“0”的当前的显示数据块CD[5:0]=19H。在时间周期P5期间,激活栅极信号VCIR而不激活GRAY_ON。因为没有激活GRAY_ON,所以开关S1断开,并且因为激活了VCIR,异或门(84)的输出用于选通开关S2。因为当前的和以前的MSB相同(也就是说,CD[5]=0和PD[5]=0),所以与门的输出为逻辑“0”其使S2保持在不激活状态。因为没有激活S2,所以在周期P5期间源极驱动器输出信号Sn保持在VG[7](也就是说,不充电到VG[31])。其后,在T6时刻后,不激活VCIR而激活GRAY_ON。因为CD[5:0]=19H,所以第一驱动器(26)驱动Sn到VG[25]。
可了解到,参考图8、9和10描述的典型的源极驱动电路和方法与上面图2、3和4描述的传统的电路和方法相比大大的节省了能耗。更详细地说,参考图9的例子,在周期P1,应用VCI电源部分地驱动数据线Di与图3中传统的仅使用升高电源AVDD驱动数据线相比大大减少了能耗。而且,在周期P3中,应用VCI电源极驱动数据线由于有“负”电流流向VCI电源所以导致循环充电操作。
另外,在图10中,典型的梯度操作模式与图4中传统的方法相比由于使VCI电源用于第三驱动器(91)所以大大减少了能耗。详细地说,在图10中,第三驱动器(91)使用VCI(非升高的)电源来驱动数据线到VG[31]在周期P1中减少了能耗并且在周期P3流向VCI源的负电流可以循环充电操作。
另外,根据例子,假定ID是从AVSS到AVDD的总的驱动电流,其中在周期P1和P2的驱动电流分别为ID1和ID2,并且ID=ID1+ID2。根据图9中典型的方法,用VCI电源部分地驱动数据线,假定AVSS=0V并且假定AVDD=α
VCI,在周期P1和P2的总的驱动能耗是:
P=(ID1·(VCI-AVSS))+(ID2(AVDD-VCI))
P=(ID1·VCI)+[(ID2·(VCI·α))-ID2·(VCI)]
P=VCI·(ID1-ID2+(αID2))
相反,对于图3中传统的方法,在周期P1和P2中总的驱动能耗是:
P′=ID·(AVDD-AVSS)=ID·AVDD=ID·(α·VCI)=VCI·(αID1+αID2)
假定传统的方法中与典型方法中的总的驱动电流相同,我们看到优选的方法与传统的方法相比减少了能耗,因为:
VCI·(αID1+αID2)>VCI·(ID1-ID2+(αID2)当α>1时
因此,对于图9和10的典型的方法,在周期P1期间应用VCI源与传统的方法(对于α>1)相比节省了1/α能耗。另外,如上面所解释的,在周期P3期间由于有负电流流向VCI源所以产生了循环充电。
图11图解了根据本发明的一优选实施例的公共电压驱动电路(40)。公共电压驱动电路(40)与图5中的驱动电路(30)相似,该电路(40)包括与上面描述的操作相同的第一和第二驱动器(31)和(32)、开关(33)和(34)以及电容(35)和(36)。公共电压驱动电路(40)包括一响应一个或多个中间控制信号,向公共电极(VCOM)节点N输出一个或多个中间公共电压的中间电压输出电路(41)。
更详细地说,在图11描述的一个实施例中,中间电压输出电路(41)包括一缓冲并输出参考电压VCI的第三驱动器(42),和分别由中间电压控制信号VCIR和VSSR控制的开关(43)和(44)。控制开关(43)将驱动器(42)的输出连接到VCOM节点N并且控制开关(44)将VCOM节点N连接到一地电压AVSS。在本发明的一个实施例中,VCOMH大约是4V,VCI大约是2-3V,AVSS是0V(地)并且VCOML大约是-1V。如下面参考图12所讨论的,图11中应用驱动电路(40)驱动公共电极的方法与图5中的驱动电路(30)驱动公共电极的方法相比大大减少了能耗。
图12是根据本发明的一个优选实施例驱动公共电极的方法的时序图。更详细地说,图12描述了图11中的公共电压驱动器(40)的一种操作模式。根据图12,在T1时刻前的时间周期中,因为极性控制信号M在逻辑电平“0”上,所以使能控制信号VCML_ON(开关(34)闭合)而没有使能控制信号VCMH_ON、VCIR和VSSR(开关33、43和44断开)。因此,通过第二驱动器(32)将公共电压VCOM驱动到VCOML。
在T1时刻,极性控制信号M转换到逻辑电平“1”以转换显示数据,不使能VCLM_ON使开关(34)断开,而使能控制信号VSSR以将开关(44)闭合并连接VCOM节点N到中间电压(AVSS)(例如,地,0V)。在时间周期P1期间,将VCOM从VCOML驱动到AVSS。然后,在T2时刻,不使能VSSR以断开开关(44)而使能VCIR以将开关(43)闭合并连接VCOM节点N到第三驱动器(42)的输出。因此,在周期P2期间,利用VCI电源将VCOM从AVSS驱动到中间电压VCI。然后,在T3时刻,不使能VCIR以将开关(43)断开而使能控制信号VMH_ON以将开关(33)闭合并连接第一驱动器(31)的输出到VCOM节点N。因此,在周期P3期间,利用第一驱动器(31)将VCOM从中间电压VCI驱动到VCOMH。
然后,在T4时刻,将极性控制信号M转换到表示显示数据具有一“正”极性的逻辑“0”,不使能控制电压VCMH_ON以将开关(33)断开,而使能控制信号VCIR以将开关(43)闭合并连接VCOM节点N到第三驱动器(42)的输出。因此,在周期P4期间,驱动器(42)将VCOM从VCOMH驱动到VCI。然后,在T5时刻,不使能VCIR以将开关(43)打开,而使能VSSR以将开关(44)闭合并连接VCOM节点N到地(AVSS)。因此,在周期P5中,将VCOM从VCI驱动到VSS。然后,在T6时刻,不使能VSSR以将开关(44)断开,而使能VCML_ON以将开关(34)闭合并连接VCOM节点N到第二驱动器(32)的输出。因此,在周期P6期间,将VCOM从中间电压AVSS驱动到VCOML。
可逻辑的是,图11和12描述的公共电压驱动电路和方法与图6和7描述的传统的公共电压驱动器电路和方法相比大大减少了能耗。例如,在周期P1期间,通过使用地将VCOM从VCOML(例如,-1V)驱动到AVSS(例如,0V)而没有能量消耗。另外,在周期P2期间,由于上面描述的原因利用VCI电源将VCOM从AVSS(地)驱动到VCI与利用升高的AVDD电源相比减少了1/α的能耗。另外,在周期P4期间,由于“负”电流流向VCI电源所以产生了再循环充电操作。另外,在周期P5期间,利用地将VCI下降到AVSS没有能量消耗。
虽然上面已经参考附图详细描述了本发明典型的实施例,但是可以理解,本发明并没有限制在此处的实施例描述的精确的系统和方法中,并且对于本领域的普通技术人员来说,这里教导的各种变化和和修改并没有脱离本发明的范围和实质。所有的变化和修改让将落入由所附权利要求所定义的本发明的保护范围中。

Claims (33)

1.一种驱动显示器的数据线的源极驱动电路,包括:
一源极驱动器电路,其接收显示数据并产生一与接收到的显示数据相应的源极驱动电压,并将源极驱动电压加到显示器的数据线;
一电压发生器电路,其产生一中间源极驱动电压;和
一控制电路,其在源极驱动器电路将源极驱动电压提供到数据线以将数据线从中间源极驱动电压驱动到源极驱动电压之前,将中间源极驱动电压加到数据线以将该数据线驱动到中间源极驱动电压,
其中控制电路包括:
一比较器,其将接收到的显示数据与以前接收到的显示数据进行比较,并产生一比较信号;以及
一开关,其响应于比较信号以有选择地将来自于电压发生器电路的中间源极驱动电压加到数据信号线。
2.根据权利要求1所述的电路,其中控制电路还包括一输出以前接收到的显示数据到比较器的锁存器。
3.根据权利要求1所述的电路,其中比较器将接收到的显示数据的一最高有效位与以前接收到的显示数据的一最高有效位进行比较。
4.根据权利要求3所述的电路,其中当接收到的显示数据的最高有效位与以前的显示数据的最高有效位相同时比较器产生一不激活开关的控制信号。
5.根据权利要求3所述的电路,其中比较器包括一接收接收到的显示数据的最高有效位和以前接收的显示数据的最高有效位作为输入的异或门。
6.根据权利要求1所述的电路,还包括一响应于门控制信号有选择地将比较器信号加到开关的门电路。
7.根据权利要求1所述的电路,其中源极驱动器电路通过一第一控制信号使能以将源极驱动电压加到数据线,其中控制电路通过一第二控制信号使能以将中间源极驱动电压加到数据线,并且其中单独地激活第一和第二控制信号从而在源极驱动电压加到数据线之前将中间源极驱动电压加到数据线。
8.根据权利要求1所述的电路,其中从电压发生器输出的中间源极驱动电压是一灰度等级参考电压。
9.根据权利要求1所述的电路,其中中间源极驱动电压在源极驱动电压的全摆幅电压的1/2到1/3范围内。
10.一种驱动显示器的数据线的电路,包括:
一极性控制电路,其接收一n位显示信号和一极性控制信号,并且响应极性控制信号反转或保持n位显示信号的极性;
一第一锁存器,其响应一第一锁存控制信号锁存从极性控制电路输出的n位显示信号;
一解码器,其接收多个灰度等级参考电压及从第一锁存器输出的n位显示信号作为输入,并将n位显示信号解码以有选择地输出灰度等级参考电压的其中之一;
一缓冲器电路,其产生一源极驱动电压并将该源极驱动电压加到显示器的一数据线,其中在第一操作模式中,缓冲器电路响应第一模式控制信号以从解码器输出的灰度等级参考电压中产生源极驱动电压,并且在第二种操作模式中,缓冲器电路响应第二模式控制信号以根据从第一锁存器输出的n位显示信号中的最高有效位产生源极驱动电压;
一电压发生器电路,其产生一中间源极驱动电压;和
一控制电路,其在缓冲器电路将源极驱动电压加到数据线以将数据线从中间源极驱动电压驱动到源极驱动电压之前,将中间源极驱动电压加到数据线以驱动数据线到中间源极驱动电压,
其中控制电路还包括:
一比较器,其将接收到的n位显示信号的最高有效位与以前接收到的n位显示信号的最高有效位进行比较,并根据其产生一比较信号;以及
一开关,其响应于比较信号以有选择地将中间源极驱动电压加到数据信号线。
11.根据权利要求10所述的电路,其中控制电路还包括一锁存并输出以前接收到的n位显示信号的最高有效位到比较器的一位锁存器。
12.根据权利要求10所述的电路,其中比较器包括一异或门。
13.根据权利要求10所述的电路,还包括一响应于一门控制信号以有选择地输出比较器信号到开关的门电路。
14.根据权利要求10所述的电路,其中当接收到n位显示信号的最高有效位与以前接收到的显示信号的最高有效位相同时比较信号不激活开关。
15.根据权利要求10所述的电路,其中缓冲电路由第一或第二模式控制信号使能以将源极驱动电压加到数据线,其中一控制信号使能控制电路以将中间源极驱动电压加到数据线,并且其中控制信号关于第一或第二模式控制信号被单独地激活从而使在将源极驱动电压加到数据线之前将中间源极驱动电压加到数据线。
16.根据权利要求10所述的电路,其中中间源极驱动电压在源极驱动电压的全摆幅电压的大约1/2到1/3范围内。
17.根据权利要求10所述的电路,其中第一模式包括一梯度模式而第二模式包括一二进制模式。
18.根据权利要求10所述的电路,其中电压发生器电路包括:
一中间电压驱动器;和
一开关,其中开关通过开关控制信号控制以使其连接到第一节点或第二节点,其中将第一节点连接到一中间电压电源并将第二节点连接到中间电压驱动器的输出端。
19.根据权利要求18所述的电路,还包括连接在第二节点和地之间的电容。
20.根据权利要求18所述的电路,其中电压发生器电路输出一第一电压,其通过中间电压电源产生,作为在第二操作模式中的中间源极驱动电压,并且其中电压发生器电路输出一第二电压,其通过中间电压驱动器产生,作为在第一操作模式中的中间源极驱动电压。
21.根据权利要求20所述的电路,其中中间电压驱动器利用由中间电压电源产生的第一电压操作。
22.根据权利要求21所述的电路,其中中间电压驱动器缓冲并输出一灰度等级参考电压作为用于一中间源极驱动电压的第二电压。
23.根据权利要求22所述的电路,其中中间源极驱动电压在源极驱动电压的全摆幅电压的大约1/2到1/3范围内。
24.一种液晶显示装置,包括:
一液晶显示面板,其具有多个薄膜晶体管、多条连接于薄膜晶体管的栅极的栅极线、多条连接于薄膜晶体管的源极的数据线;
一栅极驱动器,其包括多个栅极驱动器电路,其中每一个栅极驱动器电路驱动液晶显示面板中相应的栅极线;
一源极驱动器,其包括多个源极驱动器电路,其中每一个源极驱动器电路通过产生与接收到的显示数据相应的源极驱动电压,并将源极驱动电压加到数据线来驱动液晶显示面板中相应的数据线;和
一电压发生器电路,其产生一通常被加到每一源极驱动器电路的中间源极驱动电压;
其中每一个源极驱动器电路包括一控制电路,其中控制电路在源极驱动器电路将源极驱动电压加到数据线以将数据线从中间源极驱动电压驱动到源极驱动电压之前,将中间源极驱动电压加到相应的数据线以驱动相应的数据线到中间源极驱动电压,
其中控制电路包括:
一比较器,其将接收到的显示数据与以前接收到的显示数据进行比较,并产生一比较信号;以及
一开关,其响应于比较信号以有选择地将来自于电压发生器电路的中间源极驱动电压加到数据信号线。
25.根据权利要求24所述的装置,其中控制电路还包括一输出以前接收到的显示数据到比较器的锁存器。
26.根据权利要求24所述的装置,其中比较器比较接收到的显示数据的最高有效位与以前接收到的显示数据的最高有效位。
27.根据权利要求26所述的装置,其中当接收到的显示数据的最高有效位与以前接收到的显示数据的最高有效位相同时,比较器电路产生一不激活开关的控制信号。
28.根据权利要求26所述的装置,其中比较器电路包括一接收接收到的显示数据的最高有效位和以前接收到的最高有效位作为输入的异或门。
29.根据权利要求24所述的装置,控制电路还包括一响应于一门控制信号以有选择地提供比较信号到开关的门电路。
30.根据权利要求24所述的装置,其中源极驱动器电路通过一第一控制信号使能以将源极驱动电压加到数据线,其中控制电路通过一第二控制信号使能以将中间源极驱动电压加到数据线,并且其中单独地激活第一和第二控制信号从而在源极驱动电压加到数据线之前将中间源极驱动电压加到数据线。
31.根据权利要求24所述的装置,其中从电压发生器输出的中间源极驱动电压是一灰度等级参考电压。
32.根据权利要求25所述的装置,其中中间源极驱动电压在源极驱动电压的全摆幅电压的大约1/2到1/3范围内。
33.一种驱动显示器的数据线的方法,包括步骤:
产生一与接收到的显示数据相应的源极驱动电压;
产生一中间源极驱动电压;
将中间源极驱动电压加到一数据线以驱动数据线到中间源极驱动电压;以及
将源极驱动电压加到数据线以将数据线从中间源极驱动电压驱动到源极驱动电压,
其中,其将接收到的显示数据与以前接收到的显示数据进行比较,并产生一比较信号,并且,响应于该比较信号以有选择地将来自于电压发生器电路的中间源极驱动电压加到数据信号线。
CN 200410082265 2003-10-28 2004-10-28 减少能耗的驱动平板显示器的电路和方法 Expired - Fee Related CN1637792B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
KR20030075636 2003-10-28
KR75636/2003 2003-10-28
KR75636/03 2003-10-28
US10/880,118 US7907108B2 (en) 2003-10-28 2004-06-29 Source driver circuits and methods providing reduced power consumption for driving flat panel displays
US10/880,118 2004-06-29

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN2008101102647A Division CN101329831B (zh) 2003-10-28 2004-10-28 公共电压驱动器电路、公共电极驱动方法及液晶显示装置

Publications (2)

Publication Number Publication Date
CN1637792A CN1637792A (zh) 2005-07-13
CN1637792B true CN1637792B (zh) 2012-01-11

Family

ID=34656322

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200410082265 Expired - Fee Related CN1637792B (zh) 2003-10-28 2004-10-28 减少能耗的驱动平板显示器的电路和方法

Country Status (3)

Country Link
JP (1) JP4786897B2 (zh)
CN (1) CN1637792B (zh)
TW (1) TWI258724B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5242130B2 (ja) 2007-10-31 2013-07-24 ルネサスエレクトロニクス株式会社 液晶表示パネル駆動方法、液晶表示装置、及びlcdドライバ
KR101465606B1 (ko) * 2008-04-29 2014-11-28 삼성전자주식회사 적은 면적과 높은 효율을 갖는 공통 전압발생기, 이를포함하는 디스플레이 장치, 및 공통 전압 발생방법
WO2010095313A1 (ja) * 2009-02-18 2010-08-26 シャープ株式会社 表示装置および表示装置の駆動方法
US8072409B2 (en) * 2009-02-25 2011-12-06 Au Optronics Corporation LCD with common voltage driving circuits
KR101590155B1 (ko) 2009-08-11 2016-02-12 삼성전자주식회사 디스플레이 장치 및 상기 디스플레이 장치의 구동 회로
JPWO2011024456A1 (ja) * 2009-08-28 2013-01-24 パナソニック株式会社 表示駆動装置、表示装置及びパネル駆動方法
KR101798260B1 (ko) * 2010-03-12 2017-11-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
TW201239845A (en) * 2011-02-14 2012-10-01 Samsung Electronics Co Ltd Systems and methods for driving a display device
TWI560664B (en) * 2011-04-12 2016-12-01 Au Optronics Corp Bistable display panel and data driving circuit thereof
KR101885186B1 (ko) * 2011-09-23 2018-08-07 삼성전자주식회사 공유 백 채널을 통한 데이터 전송 방법 및 데이터 전송을 위한 멀티 펑션 드라이버 회로 그리고 이를 채용한 디스플레이 구동 장치
US9013386B2 (en) 2012-01-09 2015-04-21 Himax Technologies Limited Liquid crystal display and method for operating the same
TWI581229B (zh) * 2012-01-18 2017-05-01 奇景光電股份有限公司 液晶顯示器及其運作方法
US9927891B2 (en) * 2012-03-29 2018-03-27 Synaptics Incorporated System and method for reducing transmitter power consumption
KR102074423B1 (ko) * 2013-07-22 2020-02-07 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
TWI579821B (zh) * 2015-09-15 2017-04-21 瑞鼎科技股份有限公司 應用於液晶顯示裝置之驅動電路
CN109713903A (zh) * 2019-03-04 2019-05-03 上海波鸿医疗器械科技有限公司 一种串联输入并联输出的软开关交错直流变换器
CN111415617B (zh) * 2020-04-02 2021-07-06 广东晟合微电子有限公司 增加锁存器提高oled面板伽马电压稳定时间的方法
CN114822405B (zh) * 2022-05-20 2023-11-21 厦门凌阳华芯科技股份有限公司 一种显示驱动电路、源极驱动电路及其控制方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH028813A (ja) * 1988-06-28 1990-01-12 Nec Home Electron Ltd 液晶駆動回路
JPH08271856A (ja) * 1995-03-31 1996-10-18 Sharp Corp 液晶表示装置の駆動電圧発生装置
JP2001075536A (ja) * 1999-09-03 2001-03-23 Nec Corp 昇圧回路、電源回路及び液晶駆動装置
JP2003202839A (ja) * 2002-01-07 2003-07-18 Sony Corp 液晶駆動装置
JP3627710B2 (ja) * 2002-02-14 2005-03-09 セイコーエプソン株式会社 表示駆動回路、表示パネル、表示装置及び表示駆動方法
JP3687648B2 (ja) * 2002-12-05 2005-08-24 セイコーエプソン株式会社 電源供給方法及び電源回路
JP4353759B2 (ja) * 2003-09-22 2009-10-28 Necエレクトロニクス株式会社 駆動回路

Also Published As

Publication number Publication date
TWI258724B (en) 2006-07-21
CN1637792A (zh) 2005-07-13
JP4786897B2 (ja) 2011-10-05
TW200527346A (en) 2005-08-16
JP2005134910A (ja) 2005-05-26

Similar Documents

Publication Publication Date Title
CN101329831B (zh) 公共电压驱动器电路、公共电极驱动方法及液晶显示装置
CN1637792B (zh) 减少能耗的驱动平板显示器的电路和方法
US7643000B2 (en) Output buffer and power switch for a liquid crystal display and method of driving thereof
CN101192393B (zh) 液晶显示设备及其驱动方法
US9478186B2 (en) Display device with idle periods for data signals
US20150332646A1 (en) Method for driving liquid crsytal display and liquid crsytal display using same
CN101727853B (zh) 液晶显示器及其控制方法
US20020109654A1 (en) Impulse driving method and apparatus for LCD
US9330618B2 (en) Driving circuit for display device and method of driving the same
EP1870876A2 (en) Apparatus and method for driving liquid crystal display device
CN101604514A (zh) 液晶显示器及其驱动方法
US20110221729A1 (en) Double-gate liquid crystal display device and related driving method
KR20090113079A (ko) 액정표시장치의 구동회로
KR20070107239A (ko) 소스 구동회로, 데이터 라인 구동 방법 및 액정 표시 장치
US7154462B2 (en) Method and apparatus for driving liquid crystal display
KR100652382B1 (ko) 플랫 패널 디스플레이를 구동하는 데 있어 감소된전력소모를 제공하는 드라이버 회로 및 방법
KR20090059506A (ko) 액정표시장치의 구동회로
KR100880942B1 (ko) 액정표시장치의 구동방법 및 구동장치
CN102054416A (zh) 源极驱动器及其电荷分享功能控制方法
KR20080086060A (ko) 액정표시장치 및 이의 구동방법
JPH05188885A (ja) 液晶表示装置の駆動回路
KR101213924B1 (ko) 액정표시장치 및 그의 구동방법
KR100831284B1 (ko) 액정표시장치의 구동방법
US8031156B2 (en) Data driving circuit of liquid crystal display for selectively switching and multiplexing voltages in accordance with a bit order of input data
KR101529670B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120111

Termination date: 20141028

EXPY Termination of patent right or utility model