CN1430440A - 基站调制解调器的存储器控制装置和方法 - Google Patents

基站调制解调器的存储器控制装置和方法 Download PDF

Info

Publication number
CN1430440A
CN1430440A CN02159371A CN02159371A CN1430440A CN 1430440 A CN1430440 A CN 1430440A CN 02159371 A CN02159371 A CN 02159371A CN 02159371 A CN02159371 A CN 02159371A CN 1430440 A CN1430440 A CN 1430440A
Authority
CN
China
Prior art keywords
address
memory
piece
memory block
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN02159371A
Other languages
English (en)
Other versions
CN100359490C (zh
Inventor
李东淳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Publication of CN1430440A publication Critical patent/CN1430440A/zh
Application granted granted Critical
Publication of CN100359490C publication Critical patent/CN100359490C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/155Ground-based stations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)

Abstract

一种支持多用户的基站调制解调器的存储器控制装置和方法,包括:为支持多用户而分成多个逻辑块的存储器,以及动态分配存储器块的硬件控制器,从而可以分配非连续存储器,通过存储器的动态分配结构,在操作过程中可以增加或减小存储器的大小。

Description

基站调制解调器的存储器控制装置和方法
发明领域
本发明涉及控制基站调制解调器的存储器的装置,特别涉及支持多用户的基站调制解调器的存储器控制装置和方法。
技术背景
近来,随着移动用户的增加,移动终端的应用快速增长,有效地使用有限无线资源的研究得到了重视。尤其是,移动通信服务的质量与连接移动用户进行互相通信的基站设计有关,基站是配置无线网络中最重要的元件之一。
基站调制解调器的存储器是一种昂贵的系统资源,现在已经提出了各种管理存储器的算法。
通常,有两种分配存储器区域的方法。第一种是动态分配,根据连接到调制解调器的用户的空间请求把存储器分配给各个用户。第二种是固定分配,其中存储器被分成预定大小的块,当存储器被请求时,选择并分配一个与请求规格相对应的块。
上述的存储器分配由软件来完成,然而对动态分配的情况,使用软件来计算把存储器重分配给用户时的同步是很困难的。另外,对固定分配,由于存储器块是固定的,所以不能分配给大于存储器块的请求,而对于比存储器块小的请求,存储器区域要被反复划分。因此,即使有充足的区域,存储器也不能被分配。
也就是说,给多用户分配存储器时,现有的基站调制解调器存储器分配方法不能进行非连续的存储器分配,并且在操作过程中不能进行动态的存储器重配置。
发明内容
因此,本发明的目的是提供一种基站调制解调器的存储器控制装置和方法,可以在基站调制解调器中进行非连续的存储器分配,并且在操作过程中可以对存储器进行重新配置。
本发明的另一个目的是提供一种基站调制解调的存储器控制装置和方法,其中可以用软件来控制基站调制解调器的扩充存储器。
为了实现本发明的这些目的,提供了一种基站调制解调器的存储器控制装置,包括:被分成N个逻辑块的存储器;资源管理控制器,用于可变地分配存储器块;起始地址表,用于存储所分配的存储器块的起始指针值;转移地址表,用于存储指定了下一个逻辑连续存储器块的位置的指针值;地址控制器,根据起始地址表和转移地址表的信号以及从外部输入的请求信号而进行控制操作。
另外,提供了一种基站调制解调器的存储器控制装置,包括:为支持多用户而被分成N个逻辑块的存储器;给每个用户分配存储器块的资源管理控制器;起始地址表,存储所分配的存储器块的起始指针值;转移地址表,存储逻辑连续的下一个存储器块的指针值;读地址控制器,根据起始地址表和转移地址表的信号以及外部读请求信号,控制存储器的读操作;写地址控制器,根据起始地址表和转移地址表的信号以及外部写请求信号,控制存储器的写操作。
另外,根据本发明提供了一种基站调制解调器的存储器控制方法,包括:顺序地给用户分配存储器块;在所分配的存储器块上执行用户请求的操作;设置下一个存储器块。
另外,提供了一种基站调制解调器的存储器控制方法,包括:分配一个信道给用户,并为该信道分配存储器块;接收请求信号;根据请求执行操作,并计算下一个地址;请求一个扩充存储器块;按照用户的请求在可变存储器块中分配扩充存储器块;在扩充存储器块中执行操作,并计算下一个地址。
结合附图,本发明前述及其他的目的、特征、方面和优点在下面的描述中会更明了。
附图说明
附图帮助更好地理解本发明,并在此结合构成本申请的一部分,附图说明本发明的实施例并和说明书一起解释本发明的原理,附图中:
图1是一个框图,显示了根据本发明的基站调制解调器存储器控制装置的一个实施例;
图2显示的是根据本发明的起始地址表格式的实施例;
图3显示的是根据本发明的转移地址表格式的实施例;
图4显示的是根据本发明的存储器格式的实施例;
图5是一个框图,显示了根据本发明的地址控制器的实施例;
图6显示的是根据本发明的备份地址单元的实施例;
图7显示的是根据本发明的基站调制解调器存储器控制方法的流程图;
图8显示的是根据本发明在基站调制解调器中分配存储器的过程;
图9显示的是根据本发明的对应于存储器写操作的地址表;
图10显示的是根据本发明的对应于扩充存储器已用部分的地址表。
优选实施例详述
下面对附图所示的本发明优选实施例进行详细描述。
图1显示的是根据本发明的基站调制解调器的存储器控制装置的方框图。如图所示,该装置包括:为支持多用户而分成N块的存储器11;资源管理控制器12,用于把存储器11分配给多个用户;起始地址表13A,存储资源管理控制器12分配的存储器块的起始地址;转移地址表13B,存储分配给每个用户的存储器块的下一个存储器块的地址:地址控制器14,由起始地址表13A和转移地址表13B的信息以及外部信号来操作。
地址控制器14包括配置相同的写地址控制器14A和读地址控制器14B。然而,与地址控制器14A和14B连接的信号不同。通过触发器15A、15B和15C来连接信号,以补偿读/写地址控制器14A和14B间的操作时间差。
在输入读地址控制器14B的信号中,“读”是请求读操作的信号,“读第一码元”信号的意思是当前用户的第一次读请求,“读帧边界”信号告知在帧边界中已经存在当前读请求;“块尾使能”信号是启用转移地址表13B的块尾比特;“读信道号”是一个区分信道的号码。
同样,在输入写地址控制器14A的信号中,“写”信号是请求写操作的信号,“写第一码元”信号的意思是当前用户的第一次写请求,“写帧边界”信号是告知在帧边界中已经存在当前写请求;“块尾使能”信号是启用转移地址表13B的块尾比特;“写信道号”是一个区分信道的号码。
图2和图3是起始地址表和转移地址表格式的实例。
图2显示的支持16个用户的调制解调器的情况,起始地址表被分成16块。也就是说,对支持N个用户的调制解调器,就应该有N个起始地址,并且每个起始地址的大小应该能够表示存储器块的编号。
如图3所示,转移地址表分成转移地址区域和块尾。转移地址表的数目可以与分配给存储器的资源数目一样多,在本发明中分成16块。
图4显示的是图1中的存储器格式的实例。
从物理的观点看,存储器不能如图所示进行划分,然而为了有效地使用存储器,在逻辑上如图4所示进行划分。被分成16块的存储器的右边是低地址部分,左边分别包括16个块,是1024个高地址部分。在这里,低地址部分叫做偏移地址,高地址部分叫做块地址。与转移地址一样,偏移地址与资源数目一样多,块地址是资源的最大值。
图5显示的根据本发明的地址控制器实施例的框图,该装置根据起始/转移地址表的信息和外部信号的请求而控制读/写操作,并控制存储器的地址。
如图5所示,地址控制器包括:详细地址控制器21,通过起始地址表13A和转移地址表13B的信号以及块尾是使能信号,产生用于计算存储器地址的信号;MSB地址发生器22A,用于计算块地址;LSB地址发生器,用于计算偏移地址;备份地址单元23,存储对应于各个用户的存储器写地址或读地址;以及同步单元24,对各个用户进行存储器重分配的基准信号进行同步。
同步单元24的基准信号是帧边界,根据该信号实现同步,以对每个用户进行存储器重分配。另外,如图6所示,备份地址单元23中的块地址和偏移地址分别与接收机的数目一样多。
输入地址控制器的信号中,请求对应于读/写地址控制器的读/写信号;第一码元对应于读第一码元或写第一码元信号;帧边界信号对应于读帧边界或写帧边界信号;信道号对应于读信道号或写信道号。
图7显示的是根据本发明的基站调制解调器存储器控制方法的流程图,下面围绕地址控制器的内部操作来描述这种方法。
地址控制器的内部操作从一个新的请求信号开始(S1)。此时,读地址控制器14B通过读请求开始工作,写地址控制器14A通过写请求开始工作。
当用户输入了第一码元请求时(S2),存储在备份地址单元23中的块地址和偏移地址被初始化(S3)。块地址被初始化为起始地址,偏移地址初始化为0。
另外,块地址和偏移地址初始化完成后,用转移地址和块尾、块尾使能信号和起始地址来计算下一个地址(S4)。这时,如果起始地址和偏移地址相同(S5),或者如果块尾是1,块尾使能信号为0(S6),则块地址增加1,把偏移地址分配给起始地址(S7)。然而,如果块尾是0,块尾使能信号为0(S8),则块地址不变,把转移地址分配给偏移地址(S9)。
当块尾和块尾使能信号都为1时(S10),指定对应于扩充存储器块的转移地址(S11)。此时,块尾是一个起始点,确定了下一个地址是返回到已分配的数据块还是转移到扩充存储器块。块尾使能信号是用来告知使用了扩充存储器块的信号。
因为读地址控制器应该把转移地址指针指定到扩充存储器部分,所以块尾使能信号被锁定,且锁定状态要保持到下一个块尾。在同步单元24中完成上述操作,当块尾使能信号是由CPU中的软件来控制时,这是非常有用的。在软件中,如果存储器需要扩充,则块尾使能信号在先前帧中被修改为1;如果需要停止使用扩充存储器,则块尾使能信号在先前帧部中被修改为0,这样才可以进行正常的操作而没有时间误差。
当分配扩充存储器作为转移地址后,使用存储器的过程中块尾使能信号变为0时(S12),在下一帧中停止使用扩充存储器(S13)。另外,在确定是否有请求信号输入系统的过程中,连续执行分配存储器的操作(S14)。
以下参考图8到图10详细描述基站调制解调器存储器控制装置的操作。
图8显示的是基站调制解调器存储器分配的过程。图9显示的是根据本发明的基站调制解调器存储器控制方法第一个实例的地址变化表。图10显示的是根据本发明的基站调制解调器存储器控制方法第二个实例的地址变化表。
在本发明中,存储器被分成块单元分配给每个用户。用户请求的N个存储器以块为单位进行分配。通常,只有在N个连续的存储器块可用时,才能给对应的用户分配存储器。然而,在本发明中,非连续的存储器块也能分配给用户。而且已分配存储器的大小还可以扩充或缩小。
首先,资源管理控制器12把非连续的存储器块分配给各个用户。另外,假设用户正在使用被分成16块(块[0],块[1],…,块[15])的存储器中的块[0],块[1],块[2],块[3],块[4],块[5],块[7],块[8]和块[9]。
在上述的状态中,当有一个新用户请求两个块时,资源管理控制器12分配可用的信道给用户。此时,信道是顺序分配的。
比如,如果信道0没被使用,就把信道0分配给新用户。随后,分配信道0的存储器块。也就是说,检测可顺序使用的存储器块列表,然后把块[6]和块[10]分配给信道0。
[方程1]
起始地址[0]←6
转移地址[6]←10          块尾[6]←0
转移地址[10]←6          块尾[10]←0
如方程1所示,分配给信道0的存储器块[6]作为起始块,在起始地址表的起始地址[0]中记录指示起始块的值6。此外,指示下一个存储器块的值10存储在转移地址[6]中。然后,把6存储在下一个转移地址[10]中,以指示起始块。从而,完成资源管理控制器的操作。当对已分配的存储器的大小进行重新控制时,使用方程1中存储为0的块尾。
随后,当存储器中产生写信号时,形成起始地址[0]→转移地址[6]→转移地址[10]→转移地址[6]→…→转移地址[6/10]的循环缓冲区。
图9显示的是在不使用扩充存储器的情况下,当在物理存储器中进行连续写操作时的地址变化。这里表示的值是十六进制的。
偏移地址与转移地址的值相同,转移地址循环一周,块地址就增加1,所以物理地址可以用方程2来计算。
方程2
物理地址←块地址×16+偏移地址
当对应于所生成的信道需要增加存储器时,通过转移地址表中的块尾来改变存储器的大小。
比如,假设同信道0的用户一样,给信道12的用户分配两个存储器块,在块尾为1的帧中还需要两个存储器块。
如方程3所示,给用户分配存储器的过程同信道0的用户一样。
方程3
起始地址[12]←13
转移地址[13]←15          块尾[13]←0
转移地址[15]←13          块尾[15]←0
随后,当存储器中产生写信号时,形成起始地址[12]→转移地址[13]→转移地址[15]→转移地址[13]→…→转移地址[13/15]的循环缓冲区。为了增加存储器块,以方程4的顺序分配新资源。
方程4
转移地址[3]←1            块尾[13]←0
转移地址[1]←13           块尾[15]←0
转移地址[15]←3           块尾[15]←1
最后更新作为已存在的分配列表中的最后一个存储器块,即块[15]的转移地址[15]和块尾[15]信息。通过如上所述的资源分配过程,分配给信道12的存储器块从2增加到4。这时,从资源管理控制器12分配的存储器块并不能立即使用,只有外部的块尾使能信号为1时才可以操作。
图10显示的是使用扩充存储器块的情况。用转移地址表的转移地址和块尾信息来计算下一个块地址。
在块尾使能信号为0的部分中,在先前分配的存储器块[13]和递归的存储器块[15]间进行写操作。这时,确定下一个地址是从块尾为1的存储器块[15]转移到已存在的存储器块[13],还是转移到扩充存储器块[3]。然而,因为块尾使能信号为0,不管当前的转移地址是什么,块[13]成为下一个地址。
此后,在块尾使能信号为1的部分中,可以在扩充存储器块中进行写操作。在块尾使能信号为1且块尾为1的块[15]中,扩充存储器块[3]成为转移地址。在块尾使能信号保持为1的过程中,形成转移地址[3]→转移地址[1]→转移地址[13]→转移地址[15]→转移地址[3]→…→转移地址[15]的循环缓冲区。此时,在循环扩充存储器的过程中,块尾使能信号变为0时,下一个地址是块[15]。
也就是说,当前块尾值为1,块尾使能信号为0时,不管当前的转移地址是什么,下一个地址就是起始地址,块地址增加1。块尾值为1,块尾使能信号为1时,下一个地址是对应于扩充存储器块的转移地址。另外,当块尾值为0时,下一个地址是转移地址,如果下一个地址与起始地址冲突,则块地址增加1。
如上所述,在根据本发明的基站调制解调器的存储器控制装置和方法中,在基站调制解调器中操作具有动态分配结构的存储器,从而可以有效地使用存储器。
另外,在根据本发明的基站调制解调器存储器控制方法和装置中,可以进行非连续存储器分配,可以在操作过程中使用扩充存储器增加或减小存储器大小,并且可以使用软件容易地控制扩充存储器。
在不脱离本发明的精神或本质特征的情况下,本发明可以实施为多种形式,还应该理解,除非另外特别说明,以上实施例不限于上述的任何细节,而应在权利要求所限定的精神和范围内广义地解释,因此,所附的权利要求涵盖所有落在权利要求的界限或其等同物内的变化和改进。

Claims (21)

1.一种基站调制解调器的存储器控制装置,包括:
分成N个逻辑块的存储器,N为任意自然数;
资源管理控制器,用于可变地分配存储器块;
起始地址表,用于存储已分配的存储器块的起始指针值;
转移地址表,用于存储指示逻辑相连的下一个存储器块位置的指针值;以及
地址控制器,用于根据起始地址表和转移地址表的信息,以及从外部输入的请求信号,执行控制操作。
2.根据权利要求1所述的装置,其中存储器块被配置为随资源数目而连续地扩充。
3.根据权利要求1所述的装置,其中的地址控制器包括:
同步单元,用于使输入信号与帧边界信号同步,以便重新分配存储器;
详细地址控制器,通过起始地址表和转移地址表的输出信号以及同步单元的输出信号而生成用于计算存储器地址的控制信号;
MSB地址发生器,用于计算高位地址;
LSB地址发生器,用于计算低位地址;以及
备份地址单元,用于存储存储器的写地址或读地址。
4.根据权利要求3所述的装置,其中的地址控制器包括:
读地址控制器,根据读请求信号而计算存储器地址;以及
写地址控制器,根据写请求信号而计算存储器地址。
5.根据权利要求4所述的装置,其中读地址控制器和写地址控制器的配置相同。
6.一种基站调制解调器的存储器控制装置,包括:
为支持多用户而分成N个逻辑块的存储器,N为任意自然数;
资源管理控制器,用于为各个用户分配存储器块;
起始地址表,用于存储已分配的存储器块的起始指针值;
转移地址表,用于存储逻辑相连的下一个存储器块的指针值;
读地址控制器,根据起始地址表和转移地址表的信号以及外部读请求信号来控制存储器的读操作;以及
写地址控制器,根据起始地址表和转移地址表的信号以及外部写请求信号来控制存储器的写操作。
7.根据权利要求6所述的装置,其中的存储器包括:
N个块地址;以及
各个块地址下的偏移地址,划分为与资源数目一样多。
8.根据权利要求6所述的装置,其中读/写地址控制器包括:
同步单元,使输入信号与帧边界信号同步,以便重新分配存储器;
详细地址控制器,通过起始地址表和转移地址表的输出信号以及同步单元的输出信号来产生用于计算存储器地址的控制信号;
MSB地址发生器,用于计算高位地址;
LSB地址发生器,用于计算低位地址;以及
备份地址单元,用于存储存储器的写地址和读地址。
9.一种基站调制解调器的存储器控制方法,包括:
依次为用户分配存储器块;
在分配的存储器块上执行用户请求的操作;以及
指定下一个存储器块。
10.根据权利要求9所述的方法,其中分配存储器块的步骤包括:
依次分配可变的信道;以及
依次为所分配的信道分配用户需要的存储器块。
11.根据权利要求9所述的方法,其中指定下一个存储器块的步骤把已经分配的存储器块或扩充存储器块分配给下一个地址。
12.一种基站调制解调器的存储器控制方法,包括:
给用户分配信道,并给信道分配存储器块;
接收请求信号;
根据请求执行操作后计算下一个地址;
请求使用扩充存储器块;
在可用的存储器块中,按照用户请求的数目分配扩充存储器块;以及
在扩充存储器块中执行操作,并计算下一个地址。
13.根据权利要求12所述的方法,其中在未分配给其他用户的信道中依次分配信道。
14.根据权利要求12所述的方法,其中分配存储器块的步骤包括:
分配可用信道;
为相应信道分配用户要求数目的存储器块;以及
在分配的存储器块中指定一个地址作为起始地址。
15.根据权利要求12所述的方法,其中接收请求信号的步骤包括:在请求信号是第一次请求的情况下,对块地址和偏移地址进行初始化。
16.根据权利要求15所述的方法,其中的块地址被初始化为起始地址,偏移地址被初始化为0。
17.根据权利要求12所述的方法,其中利用指向当前存储器块的转移地址、表示已分配存储器块所形成的循环中最后一个存储器块的块尾,以及块尾的块尾使能比特来计算下一个地址。
18.根据权利要求17所述的方法,其中当块尾和块尾使能都为1时,扩充存储器块被指定为下一个地址。
19.根据权利要求12所述的方法,其中分配扩充存储器的步骤包括:
检测用户可用的存储器块列表;以及
在可用的存储器块中分配用户请求数目的存储器块。
20.根据权利要求12所述的方法,其中计算扩充存储器的下一地址的步骤利用指向当前存储器块的转移地址、表示已分配存储器块所形成的循环中最后一个存储器块的块尾,以及块尾的块尾使能比特来计算扩充存储器的下一地址。
21.根据权利要求20所述的方法,其中,当块尾使能为0时,扩充存储器的下一地址是块尾所在的存储器块。
CNB02159371XA 2001-12-26 2002-12-26 基站调制解调器的存储器控制装置和方法 Expired - Fee Related CN100359490C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR85434/2001 2001-12-26
KR1020010085434A KR100724438B1 (ko) 2001-12-26 2001-12-26 기지국 모뎀의 메모리 제어장치

Publications (2)

Publication Number Publication Date
CN1430440A true CN1430440A (zh) 2003-07-16
CN100359490C CN100359490C (zh) 2008-01-02

Family

ID=19717632

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB02159371XA Expired - Fee Related CN100359490C (zh) 2001-12-26 2002-12-26 基站调制解调器的存储器控制装置和方法

Country Status (3)

Country Link
US (1) US7110373B2 (zh)
KR (1) KR100724438B1 (zh)
CN (1) CN100359490C (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100397374C (zh) * 2003-09-08 2008-06-25 索尼株式会社 存储器带宽控制装置
CN100437512C (zh) * 2004-06-14 2008-11-26 皇家飞利浦电子股份有限公司 计算机系统的接口设备及计算机系统

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040160906A1 (en) 2002-06-21 2004-08-19 Aware, Inc. Multicarrier transmission system with low power sleep mode and rapid-on capability
US6961369B1 (en) 1999-11-09 2005-11-01 Aware, Inc. System and method for scrambling the phase of the carriers in a multicarrier communications system
PT1245093E (pt) 2000-01-07 2007-01-31 Aware Inc Sistemas e métodos de diagnóstico para modems de portadoras múltiplas
EP3386128B1 (en) 2001-10-05 2019-07-24 TQ Delta, LLC Systems and methods for multi-pair atm over dsl
US7440965B1 (en) * 2004-02-11 2008-10-21 Network Appliance, Inc. Method and system for generating and restoring a backup image
WO2005086405A2 (en) 2004-03-03 2005-09-15 Aware, Inc. Impulse noise management
US8782654B2 (en) 2004-03-13 2014-07-15 Adaptive Computing Enterprises, Inc. Co-allocating a reservation spanning different compute resources types
WO2005089241A2 (en) 2004-03-13 2005-09-29 Cluster Resources, Inc. System and method for providing object triggers
US20070266388A1 (en) 2004-06-18 2007-11-15 Cluster Resources, Inc. System and method for providing advanced reservations in a compute environment
US8176490B1 (en) 2004-08-20 2012-05-08 Adaptive Computing Enterprises, Inc. System and method of interfacing a workload manager and scheduler with an identity manager
CA2550263C (en) 2004-09-25 2010-11-02 Aware, Inc. Crc counter normalization
EP1832028B1 (en) 2004-10-12 2018-01-31 TQ Delta, LLC Resource sharing in a dsl transceiver
KR101272404B1 (ko) 2004-10-15 2013-06-07 티큐 델타, 엘엘씨 임펄스 잡음 존재 하에서의 디엠티 심볼 반복
US8271980B2 (en) 2004-11-08 2012-09-18 Adaptive Computing Enterprises, Inc. System and method of providing system jobs within a compute environment
US8631130B2 (en) 2005-03-16 2014-01-14 Adaptive Computing Enterprises, Inc. Reserving resources in an on-demand compute environment from a local compute environment
US8863143B2 (en) 2006-03-16 2014-10-14 Adaptive Computing Enterprises, Inc. System and method for managing a hybrid compute environment
US9231886B2 (en) 2005-03-16 2016-01-05 Adaptive Computing Enterprises, Inc. Simple integration of an on-demand compute environment
CA2603577A1 (en) * 2005-04-07 2006-10-12 Cluster Resources, Inc. On-demand access to compute resources
KR101952812B1 (ko) 2006-04-12 2019-02-27 티큐 델타, 엘엘씨 패킷 재전송 및 메모리 공유
FR2910144A1 (fr) * 2006-12-18 2008-06-20 St Microelectronics Sa Procede et dispositif de detection errones au cours de l'execution d'un programme.
US8041773B2 (en) 2007-09-24 2011-10-18 The Research Foundation Of State University Of New York Automatic clustering for self-organizing grids
US8677476B2 (en) 2007-11-26 2014-03-18 Adobe Systems Incorporated Providing remotely defined security data to a local application extension
US8214619B1 (en) * 2007-11-26 2012-07-03 Adobe Systems Incorporated Memory allocation in a mobile device
US8041372B1 (en) 2007-11-26 2011-10-18 Adobe Systems Incorporated Selecting data in a mobile information system
US8413233B1 (en) 2007-11-26 2013-04-02 Adobe Systems Incorporated Authorizing local application activity using remotely defined security data
US8281390B1 (en) 2007-11-26 2012-10-02 Adobe Systems Incorporated Remotely defining security data for authorization of local application activity
US8452940B2 (en) * 2008-12-30 2013-05-28 Sandisk Technologies Inc. Optimized memory management for random and sequential data writing
US8205063B2 (en) * 2008-12-30 2012-06-19 Sandisk Technologies Inc. Dynamic mapping of logical ranges to write blocks
US11720290B2 (en) 2009-10-30 2023-08-08 Iii Holdings 2, Llc Memcached server functionality in a cluster of data processing nodes
US10877695B2 (en) 2009-10-30 2020-12-29 Iii Holdings 2, Llc Memcached server functionality in a cluster of data processing nodes
US8838842B2 (en) * 2012-03-02 2014-09-16 Jabil Circuit, Inc. Method for optimizing control circuit for FC HDDS in a system and control circuit for FC HDDS in a system
KR101821633B1 (ko) * 2013-03-14 2018-03-08 삼성전자주식회사 메모리 시스템

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2253432A5 (zh) * 1973-11-30 1975-06-27 Honeywell Bull Soc Ind
US5109522A (en) * 1983-06-02 1992-04-28 Amdahl Corporation Data processing system with logical processing facility supporting a plurality of system control programs for production operation
US5873127A (en) * 1996-05-03 1999-02-16 Digital Equipment Corporation Universal PTE backlinks for page table accesses
US6681239B1 (en) * 1996-12-23 2004-01-20 International Business Machines Corporation Computer system having shared address space among multiple virtual address spaces
US5950211A (en) * 1997-01-03 1999-09-07 Ncr Corporation Discarded history method for solving streams message block leakages
US6205548B1 (en) * 1998-07-31 2001-03-20 Intel Corporation Methods and apparatus for updating a nonvolatile memory
US6286092B1 (en) * 1999-05-12 2001-09-04 Ati International Srl Paged based memory address translation table update method and apparatus
US6324633B1 (en) * 1999-12-29 2001-11-27 Stmicroelectronics, Inc. Division of memory into non-binary sized cache and non-cache areas
US6446183B1 (en) * 2000-02-15 2002-09-03 International Business Machines Corporation Systems and methods for persistent and robust memory management
JP2001283243A (ja) * 2000-03-31 2001-10-12 Mitsubishi Electric Corp 3次元グラフィックス描画データを記録した記録媒体およびその描画方法
FR2812150A1 (fr) * 2000-07-18 2002-01-25 St Microelectronics Sa Dispositif d'emission/reception de donnees numeriques capable de traiter des debits differents, en particulier dans un environnement vdsl
US20020126673A1 (en) * 2001-01-12 2002-09-12 Nirav Dagli Shared memory
KR20020066283A (ko) * 2001-02-09 2002-08-14 삼성전자 주식회사 네트웍 메모리 관리 방법 및 그를 이용한 네트웍 드라이브장치
US6687767B2 (en) * 2001-10-25 2004-02-03 Sun Microsystems, Inc. Efficient direct memory access transfer of data and check information to and from a data storage device
TW589822B (en) * 2002-02-01 2004-06-01 Admtek Inc Ethernet switching architecture and dynamic memory allocation method for the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100397374C (zh) * 2003-09-08 2008-06-25 索尼株式会社 存储器带宽控制装置
CN100437512C (zh) * 2004-06-14 2008-11-26 皇家飞利浦电子股份有限公司 计算机系统的接口设备及计算机系统
US7660963B2 (en) 2004-06-14 2010-02-09 Nxp B.V. Interface device for debugging and/or tracing a computer system comprising one or multiple masters and one or multiple slaves working together

Also Published As

Publication number Publication date
US7110373B2 (en) 2006-09-19
KR20030054993A (ko) 2003-07-02
US20030131209A1 (en) 2003-07-10
CN100359490C (zh) 2008-01-02
KR100724438B1 (ko) 2007-06-04

Similar Documents

Publication Publication Date Title
CN1430440A (zh) 基站调制解调器的存储器控制装置和方法
JP7116047B2 (ja) プロセッサベースシステムの異種メモリシステムの柔軟な管理を実現するためのメモリコントローラおよび方法
US10152501B2 (en) Rollover strategies in a n-bit dictionary compressed column store
JP5062452B2 (ja) 資源割当て
CN103548402A (zh) 资源分配方法、基站和终端设备
CN1815993A (zh) 为装置间的对等通信分配信道时间周期的方法
CN112840327B (zh) 一种片上系统、访问命令的路由方法及终端
CN103353851A (zh) 一种管理任务的方法和设备
WO2024060682A1 (zh) 内存管理方法、装置、内存管理器、设备及存储介质
CN1687899A (zh) 将应用程序动态下载到用户识别模块的方法、系统及模块
CN111107584A (zh) 频调映射方法
CN104572994B (zh) 用于搜索数据的方法和装置
JP2013521731A (ja) Pucch無線リソース割り当て方法及び無線リソース管理装置
CN101650690B (zh) 大容量存储卡的应用方法及移动终端
US6233662B1 (en) Method and apparatus for interleaving memory across computer memory banks
CN112513822B (zh) 信息处理方法及装置、设备、系统
CN115190102B (zh) 信息广播方法、装置、电子单元、soc及电子设备
CN110139371B (zh) 一种资源分配方法、终端和网络侧设备
CN101141772A (zh) 时频资源分配方法及装置
US9990278B2 (en) Overlaid erase block mapping
CN1792068A (zh) 用于通信协议的消息存储器和方法
CN115606311A (zh) 通信方法和通信设备
CN1719793A (zh) 一种分配信道资源的方法
CN113535597A (zh) 内存管理方法、内存管理单元和物联网设备
US20040028066A1 (en) Receiver architectures with dynamic symbol memory allocation and methods therefor

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee