CN1340766A - 图形控制器以及图形控制器中使用的电源管理方法 - Google Patents

图形控制器以及图形控制器中使用的电源管理方法 Download PDF

Info

Publication number
CN1340766A
CN1340766A CN01125223A CN01125223A CN1340766A CN 1340766 A CN1340766 A CN 1340766A CN 01125223 A CN01125223 A CN 01125223A CN 01125223 A CN01125223 A CN 01125223A CN 1340766 A CN1340766 A CN 1340766A
Authority
CN
China
Prior art keywords
state
register
low power
controller
logical block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN01125223A
Other languages
English (en)
Other versions
CN1189828C (zh
Inventor
岩城力
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN1340766A publication Critical patent/CN1340766A/zh
Application granted granted Critical
Publication of CN1189828C publication Critical patent/CN1189828C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

一种能够在工作状态和低功耗状态中运行的图形控制器(14)。图形控制器(14)包括一个寄存器(201)和一个逻辑部件(205)。寄存器(201)用于控制逻辑部件(205)的运行状态。图形控制器(14)还包括一个状态控制器(204),将状态控制器(204)配置为使寄存器(201)中存储的、指示低功耗状态的状态控制数据无效,从而使逻辑部件(205)保持工作状态。

Description

图形控制器以及图形控制器中使用的电源管理方法
技术领域
本发明涉及用于控制计算机显示器的图形控制器。本发明还涉及在图形控制器中使用的电源管理方法。
背景技术
近几年来,人们开发了利用电池驱动的各种便携式个人计算机,如笔记本电脑。在便携式个人计算机中使用电源管理技术节省电源。高级配置与电源接口(ACPI)规范是一种典型的电源管理技术。ACPI是使操作系统(OS)能直接控制电源管理的一种软件/硬件规范。此软件/硬件规范定义诸如系统电源管理、处理器电源管理和设备电源管理之类的技术。
系统电源管理涉及整个计算机系统,并定义系统电源状态为S0到S5。状态S0是工作状态,其中系统加电并且软件处于运行状态。状态S5是关闭状态,其中系统断电并且所有软件均不运行。其他状态S1-S4是介于工作状态S0和关闭状态S5之间的状态。在状态S1到状态S4中,在系统进入睡眠状态和挂起软件之前,保存所有软件的上下文。系统电源状态S0到状态S5的功耗关系是:S0>S1>S2>S3>S4>S5。
处理器电源管理涉及安装在计算机系统内的CPU(中央处理器)。它定义C0到C5六种状态。处理器电源状态C0到状态C5的功耗关系是:C0>C1>C2>C3>C4>C5。
设备电源管理涉及总线上的设备。它定义四种设备电源状态D0到D3。设备电源状态D0到状态D3的功耗关系是:D0>D1>D2>D3。
设备电源管理要求诸如LCD面板、视频适配器(即图形控制器)、IDE设备、调制解调器之类的设备,均至少支持D0和D3两种设备电源状态。设备电源状态D0是工作状态,在该状态中设备是完全活动的。设备电源状态D3是省电状态(低功耗状态),在该状态中设备断电。
目前,当操作系统(OS)执行特殊的设备电源管理时,由于操作系统规范和其他软件的问题或由于软件缺陷,会使计算机系统出现问题。例如,当将图形控制器转变到状态D3以关闭显示器时,计算机系统就会出现问题。
例如,当在指定时间内不使用计算机系统的键盘时,根据OS发出的命令,将图形控制器设置为状态D3。一接收到指示状态D3的命令,图形控制器就自动从当前状态转变到状态D3并停止操作。通常,只要图形控制器处于D3状态,其他软件就不能访问图形控制器进行绘制图像或显示图像。但是由于软件规范或软件缺陷引起的问题,屏幕保护程序或其他类似软件将试图访问处于D3状态的图形控制器,以显示图像。在这种情况中,图形控制器完全不响应。于是,软件冻结或计算机系统挂起。
发明内容
本发明的目的在于提供一图形控制器,用以防止在发出转变到低功耗状态的指令后,由软件访问(如果有的话)引起的问题。
本发明的另一目的在于提供一电源管理方法,以便在发出转变到特定状态的指令后,使图形控制器防止由软件访问(如果有的话)引起的问题。
根据本发明一个方面的图形控制器,包括一个寄存器、一个逻辑部件和一个状态控制器,其中图形控制器控制计算机的显示器。通过计算机总线访问寄存器,并且寄存器能够存储表示图形控制器状态的状态控制数据。逻辑部件可以在工作状态和低功耗状态中运行,并根据寄存器中存储的状态控制数据,转变到工作状态或低功耗状态。状态控制器可以使寄存器中存储的、指示低功耗状态的状态控制数据无效,从而尽管状态控制数据指示低功耗状态,逻辑部件仍保持为工作状态。
状态控制器最好在第一模式中运行,以禁止逻辑部件转变到低功耗状态,并在第二模式中运行,以允许逻辑部件转变到低功耗状态。图形控制器还可以包括一个寄存器,将该寄存器配置为,通过计算机总线访问,并且用于存储指示第一模式和第二模式的模式指示数据。
这样,容易利用软件控制状态控制器,以便当状态控制器预测到计算机出现问题时,禁止逻辑部件转变到低功耗状态,并且当状态控制器预测到计算机未出现问题时,允许逻辑部件转变到低功耗状态。
状态控制器可以包括一个选择器,将该选择器配置为,或者将与表示工作状态的状态控制数据值相同的固定数据,传送到逻辑部件,或者将需要存储到寄存器中的状态控制数据,传送到逻辑部件。当状态控制器的逻辑部件在第一模式中运行,以禁止逻辑部件转变到低功耗状态时,选择器选择固定数据。当状态控制逻辑部件在第二模式中运行,以允许逻辑部件转变到低功耗状态时,选择器选择寄存器。从而逻辑部件能够禁止转变到低功耗状态和允许转变到低功耗状态,其原因在于使用结构简单的开关电路。
将在以下说明书中阐述本发明的其他目的和优点,根据以下说明书,某些部分将是显然的,或者通过实施本发明可以学得到。依靠下文中特别说明的手段和组合,可以实现并获得本发明的目的和优点。
附图说明
并入说明书并构成说明书一部分的附图,连同以上一般说明以及下文中实施方式的详细说明,一起说明本发明的实施方式,其中附图解释本发明的原理。
图1是一个框图,表示与使用本发明之第一实施方式有关的计算机系统;
图2A和2B解释图1所示计算机系统中图形控制器的状态转换;
图3解释用于控制图1所示计算机系统中的图形控制器的软件的层次结构;
图4是一个框图,说明图1所示计算机系统中的图形控制器;
图5是一个流程图,解释图1所示计算机系统在正常模式中的运行方式;
图6是一个流程图,解释图1所示计算机系统在D3旁路模式中的运行方式;
图7是一个框图,表示可在图1所示计算机系统中使用的图形控制器,以代替图4所示的图形控制器;
图8是一个框图,表示图1所示计算机系统的修改;以及
图9是一个流程图,解释图8所示计算机系统在D3旁路模式中的运行方式。
具体实施方式
以下将参照附图,说明本发明的实施方式。
图1表示体现本发明之某一实施方式的计算机系统。计算机系统是笔记本类型的个人计算机。如图1所示,笔记本类型的个人计算机包含一个CPU11,主桥12,主存储器13,图形控制器14,声音控制器15,PCI-ISA桥16,I/O控制器17,硬盘驱动器(HDD)18,BIOS-ROM19和键盘控制器(KBC)20。
CPU11是一个用于控制计算机系统的其他组件的处理器。CPU11执行加载到主存储器13中的各种程序,如操作系统(OS)和应用程序。该CPU也执行BIOS(基本输入输出系统)以及类似程序。OS和BIOS都符合高级配置与电源接口(ACPI)规范。
主桥12是一个LSI桥,将其设计连接CPU总线1和PCI总线3。主桥12包括一个存储器控制器和一个AGP(加速图形端口)桥。存储器控制器控制对主存储器13的访问。经由AGP总线2,AGP桥向图形控制器14提供数据,并从图形控制器14接收数据。AGP总线2专门在主桥12和图形控制器14之间传送数据。它是PCI总线规范的扩充条款。
图形控制器14是一个显示控制设备。它控制着LCD143和外部CRT显示器142。请注意,LCD143和CRT显示器142是计算机系统的显示监视器。图形控制器14由一个单片LSI组成。图形控制器14起图形加速器的作用。控制器14将图像数据写入视频存储器(VRAM)141,将VRAM141中的数据转变为显示信号,并将显示信号输出到显示监视器。图形控制器14是一个符合高级配置与电源接口(ACPI)规范的设备。它支持D0到D3的至少两种设备状态,即状态D0(工作状态)和状态D3(关闭状态)。(注意:设备状态D1到D3是低功耗状态。)图形控制器14装有PCI配置寄存器,后者用于控制设备状态及类似的操作。当CPU11通过AGP总线2,将指示D3状态的状态控制数据写入图形控制器14的PCI配置寄存器时,图形控制器14进入设备状态D3。状态D3是关闭状态,在该状态中关闭图形控制器14。因此,在设备状态D3中,常常删除图形控制器14中的设备上下文(device context)。
图形控制器14可在称为“D3旁路模式”的特殊模式中运行。在D3旁路模式中,忽略指示状态D3并保存在PCI配置寄存器中的状态控制数据,由此禁止图形控制器14转变到状态D3。这样,在D3旁路模式中,尽管存在指示状态D3并保存在PCI配置寄存器中的状态控制数据,图形控制器14仍然保持在状态D0,而不转变到状态D3。可以根据BIOS或计算机系统的硬件,使D3旁路模式有效和无效。
声音控制器15是计算机系统的声源。它可以复制音频数据并输出音频数据。声音控制器15是另一个符合高级配置与电源接口(ACPI)规范的设备。它支持D0到D3的至少两种设备状态,即状态D0(工作状态)和状态D3(关闭状态)。声音控制器15装有PCI配置寄存器,后者用于控制设备状态及类似的操作。当CPU11通过PCI总线3,将指示D3状态的状态控制数据写入声音控制器15的PCI配置寄存器时,声音控制器15进入设备状态D3。状态D3是关闭状态,在该状态中关闭声音控制器15。在设备状态D3中,常常删除声音控制器15中的设备上下文。
PCI-ISA桥16是一个LSI桥,用来连接PCI总线3和ISA总线4的。ISA总线4连接BIOS-ROM19和ISA设备,如键盘控制器(KBC)20。BIOS-ROM19存储系统BIOS(基本输入输出系统)。系统BIOS由POST例程(当系统加电时初始化并检测各设备)、BIOS驱动程序(用于控制各种类型的硬件)和系统管理例程组成。BIOS驱动程序包括控制图形控制器14的VGA-BIOS。系统管理例程提供各种电源管理功能,如存储器的挂起和休止。
存储器挂起的功能是,在将CPU11和其他设备的上下文存储到主存储器13后,关闭计算机系统中除主存储器13之外的几乎所有的组件,其中上下文用于恢复当前操作环境。休止的功能是,在将主存储器13的内容和其他设备的上下文存储到硬盘驱动器18上的规定区域后,关闭包括主存储器13在内的几乎所有部件,其中内容和上下文用于恢复当前操作环境。
本实施方式中,在系统状态S3中使用存储器挂起,在系统状态S4中使用休止。系统状态S0至S5与设备状态D0至D3没有直接关系。相反,当计算机系统保持在S0状态(即工作状态)时,只要需要,OS均可将任何设备转变到状态D0至D3的任何状态。
以下参照图2A和图2B,说明图形控制器14的状态转换。
图2A表示图形控制器14从正常模式中的一个状态转变到另一状态的方式。图2B表示图形控制器14从D3旁路模式中的一个状态转变到另一状态的方式。
正常模式为图形控制器14能够转变到状态D3的模式;亦即,D3旁路模式无效。在正常模式中,OS或任何其他软件通过访问图形控制器14内提供的PCI配置寄存器,可以将图形控制器14设置为状态D0或状态D3。如果图形控制器14不仅支持状态D0和D3,而且也支持状态D1和D2,则当然可以根据OS或任何其他软件向PCI配置寄存器提供的状态控制数据,从状态D0到D3的任意状态,转变到其他状态。
在D3旁路模式中,忽略表示状态D3并且提供给PCI配置寄存器的状态控制数据。即使从OS提供表示状态D3状态控制数据,并将其存储到PCI配置寄存器中,图形控制器14仍然保持状态D0,并且不会转变到状态D3。
当图形控制器14保持状态D0时,系统BIOS可以直接控制图形控制器14的核心逻辑,从而降低图形控制器14的功耗。亦即,图形控制器14呈现所谓的“特殊省电模式”。在特殊省电模式中,以下事件发生:
(1)停止向图形控制器14中的DAC(D/A转换器)提供操作时钟信号。
(2)禁用核心逻辑的众多硬件组件的选定组件。
从而即使禁止图形控制器14的核心逻辑进入状态D3,也能降低图形控制器14的功耗。
图3说明用于图形控制器的软件的层次结构。通常,在操作系统(OS)的控制下,通过PCI配置驱动程序和显示驱动程序等程序,访问图形控制器14,以显示图像。为了将图形控制器14设置为状态D3,图形控制器14根据操作系统(OS)提供的命令,直接通过PCI配置驱动程序(而不是通过显示驱动程序),访问图形控制器14。
BIOS具有用于显示驱动程序的通信接口。然而,BIOS很难“钩住”为将PCI配置寄存器设置为状态D3而进行的访问。这是由于不通过显示驱动程序访问图形控制器14的缘故。因此,在本实施方式中,通过使用图形控制器14中的硬件,实现上述D3旁路模式中的操作。更确切地说,图形控制器14中的硬件逻辑(即,D3旁路电路),使表示状态D3的状态控制数据无效。
以下参照图4,说明图形控制器14的硬件配置。
正如图4所示,图形控制器14包括:一个PCI配置寄存器201,D3旁路寄存器202,I/O寄存器203,旁路电路204和核心部件(核心逻辑部件)205。
核心部件205为图形控制器14的主要组件。核心部件205实现两个功能。第一,执行图形绘制功能。第二,控制计算机系统的显示监视器。核心部件205可以呈现状态D0和D3。如图3所示,核心部件205具有两个图形引擎301和302,一个2D引擎303,一个3D引擎304,一个总线接口部件(BIU)305,一个存储器接口部件(MIU)306,一个D/A转换器(DAC)307,一个LCD门阵列(LCD GA)308,和一个TV D/A转换器(TV DAC)309。提供图形引擎301和302以实现双重显示控制。2D引擎303处理数据以生成2D(二维)图像数据。3D引擎304处理数据以生成3D(三维)图像数据。总线接口部件305通过AGP总线2传送数据。存储器接口部件306用于控制VRAM141。D/A转换器307将模拟视频信号输出到CRT显示器142。提供LCD门阵列308以控制LCD143。TV D/A转换器309将视频信号输出到电视机(TV)。
经由AGP总线2,可以访问PCI配置寄存器201。在配置空间中定义寄存器201,在配置空间中存储图形控制器14的操作环境的各种项目。寄存器201存储状态控制数据,状态控制数据指示图形控制器14,更准确地说,核心部件205的设置状态(状态D0或D3)。旁路电路204是一个状态控制器,该控制器使PCI配置寄存器201中存储的表示状态D3的状态控制数据无效。电路204具有一个开关电路SW,后者向核心部件205提供寄存器201中存储的状态控制数据,或者提供与表示状态D0的状态控制数据值相同的固定数据。
核心部件205根据通过旁路电路204提供的表示状态D0或D3(电源管理#1)的状态控制数据,转变到状态D0或D3。
通过AGP总线2,可以访问D3旁路寄存器202。该寄存器是在配置空间或I/O空间中定义的特殊寄存器。BIOS将指示D3旁路模式或正常模式的模式控制数据,写入D3旁路寄存器202中。如果将指示正常模式的模式控制数据写入D3旁路寄存器202,则开关电路SW选择PCI配置寄存器201。如果将指示D3旁路模式的模式控制数据写入D3旁路寄存器202,则开关电路SW选择表示状态D0的固定数据。可以将正常模式定义为图形控制器14的默认操作模式。
I/O寄存器203包括控制寄存器,将各寄存器设计为当部件205保持工作状态D0时,控制核心部件205中的功耗。通过AGP总线2,可以访问控制寄存器。BIOS设置命令和参数。将上述命令和参数设置到I/O寄存器203,并直接控制保持工作状态D0的核心部件205。因此,图形控制器14可以在特殊省电模式(电源管理#2)中运行。执行某些操作控制,以降低处于状态D0的核心部件的功耗。更确切地说,有选择地停止图形引擎301和302、2D引擎303、3D引擎304、BIU305、MIU306、DAC307、LCD GA308和TV DAC309,或者改变诸如DAC307之类的特定部件的时钟速度。
以下参照图5和6的流程图,说明计算机系统在正常模式和D3旁路模式中的操作方式。
(正常模式)
操作系统(OS)可以根据其策略检测是否满足规定条件,如关闭显示屏幕。如果情况是这样,则操作系统发出将图形控制器14设置为状态D3的指令(步骤S101)。向PCI配置驱动程序提供该指令。响应该指令,PCI配置驱动程序通过AGP总线2访问图形控制器14,然后将表示状态D3的状态控制数据,写入图形控制器14的PCI配置寄存器201中(步骤S102)。
向核心部件205提供表示状态D3的状态控制数据,从而核心部件205从状态D0转变到状态D3。如果由于软件规范或软件缺陷引起屏幕保护程序或任意其他软件访问图形控制器14,则软件将冻结,或计算机系统挂起。为了以正常方式实现存储器挂起,必须在图形控制器14转变到状态D3之前,将图形控制器14的上下文保存的主存储器13中。
(D3旁路模式)
如图6所示,例如,当计算机系统加电时,BIOS经由AGP总线2访问图形控制器14,从而将表示D3旁路模式的模式控制数据,写入D3旁路寄存器202(步骤S111)。因此,旁路电路204选择固定数据(=D0),而不管PCI配置寄存器201的内容。
操作系统(OS)可以根据其策略检测是否满足关闭显示屏幕的规定条件。既然这样,操作系统生成一条将图形控制器14设置为状态D3的指令(步骤S112)。向PCI配置驱动程序提供该指令。响应该指令,PCI配置驱动程序通过AGP总线2访问图形控制器14,然后将表示状态D3的状态控制数据,写入图形控制器14的PCI配置寄存器201(步骤S113)。然而,不向核心部件205提供表示状态D3的状态控制数据。因此,图形控制器14不会转变到状态D3。
此后,BIOS根据其策略,对图形控制器14执行电源管理#2(步骤S114)。更准确地说,BIOS利用I/O寄存器203控制核心部件205。如果由于软件规范或软件缺陷引起屏幕保护程序或任意其他软件访问图形控制器14,则软件并不冻结,计算机系统也不挂起。这是由于未将图形控制器14设置为状态D3的缘故。在BIOS执行的电源管理#2中,决不删除图形控制器14的上下文。因此,可以在任何时候以正常方式实现存储器挂起,而不需要预先将图形控制器14的上下文保存到主存储器13中。
可以利用图7所示的图形控制器14′代替图形控制器14。以下说明图形控制器14′。
将图7所示的图形控制器14′设计为使用硬件搭接板401控制旁路电路204,而不是使用图4所示的图形控制器中的旁路寄存器202。图形控制器14′在其他方面均与图形控制器14相同。将硬件搭接板401连接到图形控制器14′的一个输入管脚P1,其中图形控制器14′为单片LSI。通过输入管脚P1,向旁路电路204提供模式控制信号,以便将图形控制器14′设置为正常模式或D3旁路模式。如图7所示,在图形控制器14′中,利用上拉电阻R1,将输入管脚P1连接到电源终端。
将硬件搭接板401安装到系统板上。如图7所示,它包括一个跳线开关500和一个下拉电阻R2。当打开跳线开关500时,将输入管脚P1连接到下拉电阻R2。从而向旁路电路204提供表示D3旁路模式的模式控制信号“0”。另一方面,当关闭跳线开关500时,向旁路电路204提供表示正常模式的控制信号“1”。可以根据计算机系统所用OS的类型和版本,在计算机系统出货前,将跳线开关500预先设置为打开状态或关闭状态。同时,也可以在发运计算机系统后,将跳线开关500设置为打开状态或关闭状态。
也可以利用双列直插封装开关(dipswitch)代替跳线开关500。如果图形控制器14′总是在D3旁路模式中运行,则也可以省却跳线开关。既然这样,可以将输入管脚P1焊接到系统板上提供的接地端。
图8表示图1所示计算机系统的修改。除图形控制器14和声音控制器15能够在D3旁路模式中运行之外,经过修改的计算机系统与图1所示系统相同。
声音控制器15的结构与图4所示图形控制器14的结构相同。声音控制器15包括一个旁路电路和一个D3旁路寄存器。在声音控制器15中,旁路电路也使表示状态D3的状态控制数据无效,其中状态控制数据存储在声音控制器15的PCI配置寄存器中。因此,声音控制器15能够禁止转变到状态D3。
以下参照图9,说明图8所示的计算机系统在D3旁路模式中的操作方式。
(D3旁路模式)
如图9所示,例如,当计算机系统加电时,BIOS经由AGP总线2访问图形控制器14,从而将表示D3旁路模式的模式控制数据,写入D3旁路寄存器202(步骤S201)。因此,旁路电路204选择固定数据(=D0),而不管PCI配置寄存器201的内容。从而将图形控制器14设置为D3旁路模式。然后,BIOS经由PCI总线3访问声音控制器15,从而将表示D3旁路模式的模式控制数据,写入声音控制器15中安装的D3旁路寄存器。从而将声音控制器15也设置为D3旁路模式(步骤S202)。
操作系统(OS)可以根据其策略检测是否满足关闭显示屏幕的规定条件。既然这样,操作系统生成一条使PCI配置驱动程序将图形控制器14设置为状态D3的指令(步骤S203)。向PCI配置驱动程序提供该指令。响应该指令,PCI配置驱动程序通过AGP总线2访问图形控制器14,然后将表示状态D3的状态控制数据,写入PCI配置寄存器201(步骤S204)。然而,不向核心部件205提供表示状态D3的状态控制数据。因此,图形控制器14不会转变到状态D3。这同样适用于声音控制器15。
操作系统可以生成一条使PCI配置驱动程序将声音控制器15设置为状态D3的指令。响应该指令,PCI配置驱动程序通过PCI总线3访问声音控制器15,然后将表示状态D3的状态控制数据,写入声音控制器15的PCI配置寄存器(步骤S205)。然而,声音控制器15不会转变到状态D3。
此后,BIOS根据其策略,对图形控制器14或声音控制器15执行电源管理#2(步骤S206)。更准确地说,当BIOS利用声音控制器15的I/O寄存器,控制声音控制器15的硬件组件时,对声音控制器15执行电源管理#2。
即使由于软件规范或软件缺陷问题,引起屏幕保护程序或任意其他软件访问图形控制器14或声音控制器15,软件也不冻结,计算机系统也不挂起。这是由于未将图形控制器14和声音控制器15设置为状态D3的缘故。在BIOS执行的电源管理#2中,决不删除图形控制器14和声音控制器15的上下文。因此,可以在任何时候以正常方式实现存储器挂起,而不需要预先将图形控制器14和声音控制器15的上下文保存到主存储器13中。
可以将本发明的配置应用于与计算机相连的各种设备(总线上的设备,外围设备等)。在正常模式中,当接收到状态转变指令时,至少能够在工作状态和低功耗状态中运行的任意设备,均可以从工作状态转变到低功耗状态。在旁路模式中,尽管存在状态转变指令,也禁止设备从工作状态转变到低功耗状态。
熟练技术人员容易想到其他优势和更改。因此,就广义方面而言,本发明并不限于本文所述的特定细节和典型实施方式。因此,可以进行各种更改,而并不背离附属权利要求书及其等价物定义的一般发明概念的实质或范围。

Claims (21)

1.一种用于控制计算机的显示监视器的图形控制器(14),其特征在于包括:
一个寄存器(201),配置为通过计算机总线访问寄存器,并且寄存器能够存储表示图形控制器(14)将呈现的状态的状态控制数据;
一个逻辑部件(205),配置为可以在工作状态和低功耗状态中运行,并根据寄存器(201)中存储的状态控制数据,转变到工作状态或低功耗状态;以及
一个状态控制器(204),配置为可以使寄存器(201)中存储的、指示低功耗状态的状态控制数据无效,从而逻辑部件(205)仍保持工作状态。
2.根据权利要求1的图形控制器,其特征在于,状态控制器(204)包括一个开关(SW),在寄存器(201)和逻辑部件(205)之间提供开关,并将开关配置为禁止将表示低功耗状态的状态控制数据,从寄存器(201)传送到逻辑部件(205)。
3.根据权利要求1的图形控制器,其特征在于,状态控制器(204)具有禁止逻辑部件转变到低功耗状态的第一模式,允许逻辑部件转变到低功耗状态的第二模式,并且在第一模式中,状态控制器(204)使表示低功耗状态的状态控制数据无效。
4.根据权利要求3的图形控制器,其特征在于还包括一个寄存器(202),配置为通过计算机总线访问寄存器,并且存储指示第一模式和第二模式的模式指示数据。
5.根据权利要求3的图形控制器,其特征在于还包括一个输入管脚(P1),配置为从外部设备接收指示第一模式和第二模式的模式指示数据。
6.根据权利要求1的图形控制器,其特征在于,状态控制器(204)包括一个选择器(SW),配置为或者将与表示工作状态的状态控制数据值相同的固定数据,或者将需要存储到寄存器(201)中的状态控制数据,传送到逻辑部件(205);并且当状态控制器(204)在第一模式中运行时,选择器(SW)选择固定数据,以禁止逻辑部件(205)转变到低功耗状态,当状态控制器(204)在第二模式中运行时,选择寄存器(201),以允许逻辑部件(205)转变到低功耗状态。
7.根据权利要求1的图形控制器,其特征在于,低功耗状态为关闭状态,在关闭状态中停止逻辑部件(205)的操作。
8.根据权利要求1的图形控制器,其特征在于还包括一个控制寄存器(203),配置为通过计算机总线访问,并且存储用于控制保持工作状态的逻辑部件(205)之功耗的控制数据。
9.一种其操作系统执行功耗控制的计算机系统,其特征在于所述计算机系统包括:
一个图形控制器(14),配置为控制显示监视器,该图形控制器包括一个逻辑部件(205),逻辑部件在工作状态和低功耗状态中运行,并且在低功耗状态中的功耗小于工作状态中的功耗;
一个寄存器(201),在图形控制器(14)上提供该寄存器,该寄存器配置为存储状态控制数据,以便将逻辑部件(205)转变到工作状态或低功耗状态;
一个CPU(11),该CPU根据操作系统的指令,将指示低功耗状态的状态控制数据,写入寄存器(201);以及
一个状态控制器(204),在图形控制器(14)上提供该状态控制器,该状态控制器配置为使寄存器(201)中存储的、指示低功耗状态的状态控制数据无效,从而禁止逻辑部件(205)从工作状态转变到低功耗状态。
10.根据权利要求9的计算机系统,其特征在于,状态控制器(204)包括一个开关(SW),在寄存器(201)和逻辑部件(205)之间提供开关,并将开关配置为禁止将表示低功耗状态的状态控制数据,从寄存器(201)传送到逻辑部件(205)。
11.根据权利要求9的计算机系统,其特征在于,状态控制器(204)包括一个选择器(SW),配置为或者将与表示工作状态的状态控制数据值相同的固定数据,或者将需要存储到寄存器(201)中的状态控制数据,传送到逻辑部件(205);并且当状态控制器(204)在第一模式中运行时,选择器(SW)选择固定数据,以禁止逻辑部件(205)转变到低功耗状态,当状态控制器(204)在第二模式中运行时,选择寄存器(201),以允许逻辑部件(205)转变到低功耗状态。
12.根据权利要求9的计算机系统,其特征在于还包括一个控制寄存器(203),在图形控制器内提供该寄存器,将该寄存器配置为通过计算机总线访问,并且存储用于控制保持工作状态的逻辑部件(205)之功耗的控制数据。
13.一种用作计算机中的硬件组件的设备,其特征在于所述设备包括:
一个寄存器(201),配置为通过计算机总线访问寄存器,并且寄存器能够存储表示该设备将呈现的状态的状态控制数据;
一个逻辑部件(205),配置为可以在工作状态和低功耗状态中运行,并根据寄存器(201)中存储的状态控制数据,转变到工作状态或低功耗状态;以及
一个状态控制器(204),配置为可以使寄存器(201)中存储的、指示低功耗状态的状态控制数据无效,从而逻辑部件(205)仍保持工作状态。
14.根据权利要求13的设备,其特征在于,状态控制器(204)包括一个开关(SW),在寄存器(201)和逻辑部件(205)之间提供开关,并将开关配置为禁止将表示低功耗状态的状态控制数据,从寄存器(201)传送到逻辑部件(205)。
15.根据权利要求13的设备,其特征在于,状态控制器(204)具有禁止逻辑部件(205)转变到低功耗状态的第一模式,允许逻辑部件(205)转变到低功耗状态的第二模式,并且当状态控制器(204)处于第一模式时,状态控制器(204)使表示低功耗状态的状态控制数据无效。
16.根据权利要求15的设备,其特征在于还包括一个寄存器(202),配置为通过计算机总线访问寄存器,并且存储指示第一模式和第二模式的模式指示数据。
17.根据权利要求15的设备,其特征在于还包括一个输入管脚(P1),配置为从外部设备接收指示第一模式和第二模式的模式指示数据。
18.根据权利要求13的设备,状态控制器(204)包括一个选择器(SW),配置为或者将与表示工作状态的状态控制数据值相同的固定数据,或者将需要存储到寄存器(201)中的状态控制数据,传送到逻辑部件(205);并且当状态控制器(204)在第一模式中运行时,选择器(SW)选择固定数据,以禁止逻辑部件(205)转变到低功耗状态,当状态控制器(204)在第二模式中运行时,选择寄存器(201),以允许逻辑部件(205)转变到低功耗状态。
19.一种控制图形控制器(14)的方法,该图形控制器包括一个寄存器(201),将该寄存器配置为存储状态控制数据,以使图形控制器转变到工作状态或低功耗状态,所述方法包括:
使寄存器(201)中存储的、指示低功耗状态的状态控制数据无效,从而禁止图形控制器(14)从工作状态转变到低功耗状态;以及
控制图形控制器(14)的组件的操作,以便降低保持工作状态的图形控制器(14)的功耗。
20.一种控制设备(14、15)的方法,将该设备用作计算机中的硬件组件,该设备包括一个寄存器(201),将该寄存器配置为存储状态控制数据,以使设备(14、15)转变到工作状态或低功耗状态,所述方法包括:
使寄存器(201)中存储的、指示低功耗状态的状态控制数据无效,从而禁止设备(14、15)从工作状态转变到低功耗状态;以及
控制设备(14、15)的组件的操作,以便降低保持工作状态的设备(14、15)的功耗。
21.一种计算机系统,其特征在于包括:
一个图形控制器(14),配置为控制显示监视器,该图形控制器包括一个逻辑部件(205),逻辑部件在工作状态和低功耗状态中运行,并且在低功耗状态中的功耗小于工作状态中的功耗;以及
一个CPU(11),将该CPU配置为根据操作系统的指令,指示图形控制器转变到低功耗状态;
其中CPU(11)根据BIOS,向图形控制器(14)发出一条指令,该指令使转变到低功耗状态的指示数据无效,从而禁止从工作状态转变到低功耗状态。
CNB011252235A 2000-08-31 2001-08-31 图形控制器以及图形控制器中使用的电源管理方法 Expired - Fee Related CN1189828C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP263874/2000 2000-08-31
JP2000263874A JP4383641B2 (ja) 2000-08-31 2000-08-31 表示制御装置およびコンピュータシステム並びにパワーマネージメント方法

Publications (2)

Publication Number Publication Date
CN1340766A true CN1340766A (zh) 2002-03-20
CN1189828C CN1189828C (zh) 2005-02-16

Family

ID=18751364

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB011252235A Expired - Fee Related CN1189828C (zh) 2000-08-31 2001-08-31 图形控制器以及图形控制器中使用的电源管理方法

Country Status (4)

Country Link
US (1) US6983384B2 (zh)
JP (1) JP4383641B2 (zh)
CN (1) CN1189828C (zh)
TW (1) TW523654B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102866765A (zh) * 2012-06-05 2013-01-09 威盛电子股份有限公司 图形处理单元与其管理方法

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7725748B1 (en) 2000-12-29 2010-05-25 Intel Corporation Low power subsystem for portable computers
US7670224B2 (en) * 2002-04-03 2010-03-02 Igt Gaming apparatus with power saving feature
US7058829B2 (en) * 2002-08-14 2006-06-06 Intel Corporation Method and apparatus for a computing system having an active sleep mode CPU that uses the cache of a normal active mode CPU
US7114090B2 (en) * 2003-02-14 2006-09-26 Intel Corporation Computing system with operational low power states
US7254730B2 (en) * 2003-02-14 2007-08-07 Intel Corporation Method and apparatus for a user to interface with a mobile computing device
US7447918B2 (en) * 2003-08-19 2008-11-04 Intel Corporation Method, apparatus and system for enabling a new data processing device operating state
JP4341542B2 (ja) * 2004-12-15 2009-10-07 セイコーエプソン株式会社 情報処理装置および情報処理方法
US7222253B2 (en) 2004-12-28 2007-05-22 Intel Corporation Dynamic power control for reducing voltage level of graphics controller component of memory controller based on its degree of idleness
US20060271804A1 (en) * 2005-05-31 2006-11-30 Alperin Joshua N Power consumption control for information handling system
JP2006338380A (ja) * 2005-06-02 2006-12-14 Toshiba Corp 情報処理装置およびその制御方法
EP1785809A1 (en) * 2005-11-14 2007-05-16 Texas Instruments Inc. Standby mode for power management
US8199155B2 (en) * 2006-11-22 2012-06-12 Nvidia Corporation System, method, and computer program product for saving power in a multi-graphics processor environment
US8243085B2 (en) * 2007-12-30 2012-08-14 Intel Corporation Boosting graphics performance based on executing workload
US8395483B2 (en) * 2009-10-07 2013-03-12 Garth Conboy Power controller for an electronic reader device
WO2011068548A1 (en) * 2009-12-05 2011-06-09 Hewlett-Parkard Development Company Lp Systems apparatus and methods blocking a power transition
US9215193B2 (en) * 2009-12-28 2015-12-15 Broadcom Corporation System and method for enhanced energy control policy for unmanaged switch applications
TWI454897B (zh) * 2010-01-11 2014-10-01 Hon Hai Prec Ind Co Ltd 繪圖卡電源電路
JP4988036B2 (ja) * 2010-12-22 2012-08-01 株式会社東芝 情報処理装置および同装置における映像信号の出力制御方法
US9317096B2 (en) 2012-12-18 2016-04-19 Advanced Micro Devices, Inc. Performance aware idle power management
CN105005361A (zh) * 2015-07-01 2015-10-28 浪潮电子信息产业股份有限公司 一种面向高性能计算的新型处理单元及计算机体系架构
JP2017177573A (ja) * 2016-03-30 2017-10-05 キヤノン株式会社 PCI(Peripheral Component Interconnect)バスに接続されたPCIデバイスを備える情報処理装置及び情報処理装置の制御方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5938771A (en) * 1997-10-30 1999-08-17 Advanced Micro Devices, Inc. Apparatus and method in a network interface for enabling power up of a host computer using magic packet and on-now power up management schemes
EP0964255B1 (en) * 1998-06-08 2006-12-20 Hewlett-Packard Company, A Delaware Corporation Method and circuit for detecting the presence of a connector in a socket
US6360327B1 (en) * 1999-03-12 2002-03-19 Compaq Information Technologies Group, L.P. System with control registers for managing computer legacy peripheral devices using an advanced configuration power interface software power management system
US6510525B1 (en) * 1999-04-26 2003-01-21 Mediaq, Inc. Method and apparatus to power up an integrated device from a low power state

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102866765A (zh) * 2012-06-05 2013-01-09 威盛电子股份有限公司 图形处理单元与其管理方法

Also Published As

Publication number Publication date
JP4383641B2 (ja) 2009-12-16
JP2002073226A (ja) 2002-03-12
US20020032877A1 (en) 2002-03-14
CN1189828C (zh) 2005-02-16
TW523654B (en) 2003-03-11
US6983384B2 (en) 2006-01-03

Similar Documents

Publication Publication Date Title
CN1189828C (zh) 图形控制器以及图形控制器中使用的电源管理方法
US9864427B2 (en) Power efficient processor architecture
US8839012B2 (en) Power management in multi-GPU systems
CN102495756B (zh) 操作系统在不同的中央处理器之间切换的方法及系统
CN102597909B (zh) 管理资源以促进现用处理器的数量的改变
CN1230724C (zh) 显示器的节电方法和装置
US7340621B2 (en) Power conservation techniques for a digital computer
CN1097228C (zh) 信息处理系统
TWI516909B (zh) 包括在裝置中自主的硬體式深度省電之能源效率及能源節約的方法、設備及系統
US8607177B2 (en) Netlist cell identification and classification to reduce power consumption
US20110238974A1 (en) Methods and apparatus to improve turbo performance for events handling
CN1163006A (zh) 在一个计算机系统中配置多个媒体的方法和设备
CN1097236C (zh) 信息处理系统
CN1097237C (zh) 信息处理系统
CN114490023A (zh) 一种基于arm和fpga的高能物理可计算存储设备
US11200866B1 (en) Low latency composer
CN1719383A (zh) 信息处理装置、存储器管理程序及存储器管理方法
US10936047B2 (en) Power state management
US7634672B2 (en) Power saving method of central processing unit
CN1278204C (zh) 电源管理状态控制方法
CN100480984C (zh) 局部显示模式显示器的运作方法
CN117078499B (zh) 双显卡渲染处理方法、装置、计算设备及可读存储介质
JP6409218B2 (ja) 電力効率の優れたプロセッサアーキテクチャ
CN115494827A (zh) 一种车辆控制器管脚驱动控制方法、装置、设备及介质
JP2002236529A (ja) 情報処理装置及び情報処理装置の制御方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20050216

Termination date: 20130831