CN1336072A - 视频处理 - Google Patents

视频处理 Download PDF

Info

Publication number
CN1336072A
CN1336072A CN00801848A CN00801848A CN1336072A CN 1336072 A CN1336072 A CN 1336072A CN 00801848 A CN00801848 A CN 00801848A CN 00801848 A CN00801848 A CN 00801848A CN 1336072 A CN1336072 A CN 1336072A
Authority
CN
China
Prior art keywords
data
coverage diagram
osd
unit
coverage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN00801848A
Other languages
English (en)
Other versions
CN1151667C (zh
Inventor
P·V·穆斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Entropic Communications LLC
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US09/605,967 external-priority patent/US6774918B1/en
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN1336072A publication Critical patent/CN1336072A/zh
Application granted granted Critical
Publication of CN1151667C publication Critical patent/CN1151667C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/431Generation of visual interfaces for content selection or interaction; Content or additional data rendering
    • H04N21/4312Generation of visual interfaces for content selection or interaction; Content or additional data rendering involving specific graphical features, e.g. screen layout, special fonts or colors, blinking icons, highlights or animations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/47End-user applications
    • H04N21/485End-user interface for client configuration

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

一种视频覆盖图的处理方法及其系统。用于在显示设备上生成图象的屏上显示(OSD)数据被下载到一集成电路上的OSD单元中。该OSD数据以具有一定间隔的脉冲形式下载下来。在所述间隔内,用于在图象上生成覆盖图的覆盖图数据被下载到一集成电路的覆盖图单元中。该覆盖图数据被分割成块以使覆盖图数据可以在OSD数据的脉冲间隔时间内下载下来。通常在下一个间隔出现及下载下一部分覆盖图数据之前,在一个间隔内下载的覆盖图数据的数量足以产生足够的覆盖图。所以,集成电路上用于存储覆盖图数据的存储器的空间可以减少到仅仅存储一部分覆盖图所需的大小。另外,还可以更有效地利用用于OSD的总线带宽。

Description

视频处理
技术领域
本发明涉及视频处理领域。更具体地说,本发明涉及屏上显示的视频覆盖图(overlay)的处理方法及系统。就一方面而言,本发明详细描述了一种视频覆盖图处理器,该覆盖图处理器可以降低对存储器和总线性能的要求。
相关美国申请
本申请要求以下述未决临时专利申请的优先权:受让人为与本申请受让人相同的、申请日为1999年6月30日的、名称为“对存储器容量和总线性能要求较低的视频覆盖图处理器”的、代理人文档号为VLSI3436PRO的、申请序列号为60/141,916的审查中的专利申请。
背景技术
表示现有技术的附图1显示的是一个关于在消费电子设备(如电视机)或计算机显示器中所使用的用于光栅视频屏幕10的屏上显示器15的实施例。例如,在一台电视机中,典型的屏上显示中包括如下信息:收视频道,日期和/或时间,一个用于接受一系列音频、视频选择的主菜单、一个显示音量、色彩等的标识(如滚动条)。看电视的人可以通过遥控器上的按键或电视机前面板上的按键作出选择。
现有技术中在屏上显示器15上应用覆盖图(例如光标)的方法是较复杂的。实际上,典型的屏上显示器15由多个独立的区域组成,每个区域由不同的软件生成和控制。例如,频道代码和日期/时间可能与区域20及软件模块相关,主菜单可能与区域30及软件模块相关,而滚动条则可能和另一个区域40和软件模块相关。如果一个实际光标要在整个屏上显示器15上移动,就会有麻烦了。当光标从屏幕15的一个区域移动到另一个区域(如从区域30到区域40),在光标离开某区域并且进入下一个区域时,则必须通知相应的软件模块。提供并执行这种功能的软件的编码工作是困难的而且容易出错。
另一种方法是,运行软件为每一个区域20、30和40生成覆盖图,在存储器中生成屏上显示的一个位图,然后将覆盖图“画”在位图上。即,在位图中需要覆盖图的位置上,屏上显示的数据被去除而在其位置上插入覆盖图的数据。包含覆盖图的位图被从存储器中下载并显示在屏幕上。
然而,为了有效地实施这种方法,在位图被显示前需要大量的存储空间来生成并存储位图,所以这种方法也存在问题。具有足够资源的设备如计算机系统也许可以采用这种方法,而消费电子设备如电视机在可用的存储空间方面则大受限制,因此难以接受并采用这种方法。比如,一台计算机系统可能具有256兆的随机存取存储器(RAM),而一台消费电子设备的RAM可能的数量级仅为1兆。对于总线到存储器的带宽受限的现有设备,或芯片內部存储空间受限的现有设备,也存在同样的问题。
所以,采用现有技术的消费电子设备通常不使用光标这样的覆盖图。相反,观众必须做滚动菜单之类的操作来选择选项和指示偏好。同在计算机监视器上可以利用光标做选择的轻松简单相比,必须使用滚动菜单(如电视机)就显得枯燥和麻烦。
相应地,就需要一种为消费电子设备的屏上显示提供覆盖图(例如光标)的方法和/或设备。而且需要一种方法和/或设备,该方法和/或设备不仅可以实现前述需求而且该方法和/或设备可以在有限的系统资源上(尤其是存储器受限、总线到存储器的带宽受限、和/或芯片存储器受限的设备)实施。本发明就为上述需求提供了一个全新的解决方案。
本发明的公开內容
本发明提供了一种可以在消费电子设备的屏上显示器上生成例如光标等覆盖图的方法和系统。本发明还提供了一种可以在有限的系统资源上(尤其是总线到存储器的带宽受限和/或芯片存储器受限的设备)实施的方法和系统。
本发明的实施例涉及一种视频覆盖图处理的方法及系统。用于在显示设备上形成图象的屏上显示(OSD)数据被下载到一集成电路的OSD单元。OSD数据以具有一定间隔的脉冲形式下载。在脉冲间隔中,用于形成图象上覆盖图的覆盖图数据被下载到集成电路的覆盖图单元中。
覆盖图数据被分割成块,这样就可以在OSD数据脉冲之间的时间內下载覆盖图数据。通常在下一个脉冲间隔发生并下载另一块覆盖图数据之前,在一个脉冲间隔內下载的覆盖图数据的数据量足以生成足够的覆盖图。在一个实施例中,下载的覆盖图数据的数据量对应于覆盖图的一行。在另一个实施例中,下载的覆盖图数据的数据量对应于在下一个OSD数据脉冲间隔到来之前需要显示的覆盖图的数量。
在本发明的实施例中,视频覆盖图处理通过一视频处理器(如一集成电路)来完成,该处理器包括一OSD单元和一覆盖图单元。本实施例中,OSD数据和覆盖图数据从外部(如芯片外部)存储缓冲单元分别下载到OSD单元和覆盖图单元的芯片內部存储器中。由于在每一个脉冲间隔中仅有一块覆盖图数据下载,就可以减少用于存储覆盖图数据的存储器空间。
在一实施例中,可采用一个控制单元来管理脉冲间隔,比如确保脉冲间隔的时间足够长以使覆盖图数据可以有效下载。
总之,依据本发明所述的视频覆盖图处理的方法和系统消除了对芯片內存储空间要足够大以存储整个覆盖图数据的需求。相反地,仅仅覆盖图的一行或一行的一部分需要存储在芯片存储器中。而且,依据本发明,在下载覆盖图数据时不必中断OSD单元。
在阅读了结合附图所进行的关于本发明中优选实施例的详细描述之后,本发明与常规技术相比而具有的所述及其他的设计目的和优点将会很明显。
附图说明
结合到本发明中且作为本说明一部分的有关附图与文字描述一起用来阐述本发明中的实施例,以此来解释本发明的发明原理。
图1表示的是现有技术中屏上显示的一个例子。
图2表示的是一个消费电子设备的框图,该设备可以采用本发明
实施例中所述技术。
图3表示的是一屏上显示系统的框图,该系统可以采用本发明的
实施例中所述技术。
图4A表示的是依据本发明一个实施例中所述技术进行扫描的视频屏幕。
图4B表示的是本发明一个实施例中所述的覆盖图位图。
图5是依据本发明一个实施例中所述视频覆盖图处理步骤的流程图。
本发明的优选实施例
下面将对本发明优选实施例做详细的描述,并用附图给出实施例的示例。尽管本发明将结合优选实施例予以描述,但不应将本发明理解为仅限于这些实施例。相反地,本发明将涵盖符合所附 所定义的精神和范围的变型、改进和等效物。另外,为了使读者更全面的理解本发明,在下面的详细描述中,给出了许多具体的细节內容。然而,对于目前的常用技术,很显然本发明的实施可以不依赖这些具体细节內容。在另一些实施例中,为了避免不必要的混淆,对公知的方法、过程、部件、电路未做详细描述。
下面某些部分的详细描述采用了过程、逻辑块、进程和其它一些表达计算机存储器中数据操作的术语。这些描述和表达是数据处理领域中的技术人员向该领域中其他技术人员有效沟通工作內容的手段。本申请中,一个过程、逻辑块、进程等等应理解为一个产生预定结果的自成体系的一序列步骤或指令。该步骤是指对物理数量做的物理操作。尽管不是必要的,通常这些数量会以电或磁信号的形式存在并可以在计算机系统或类似的电子计算设备(如具有处理器的智能消费电子设备)中进行存储、传递、结合、比较或其他操作。由于习惯用法的原因,经常方便的将这些信号称为交换、  比特、数值、元素、符号、字符、偏移、像素或其他。
这里所述的交换是指数据或其他消息信息的发送和接收。交换可以包括同一个具体计算系统的操作(如请求或命令)相关的所有数据。交换也可以是同一个具体操作相关的一块数据;比如,一次数据传递可以分割为几个数据块,每个数据块在后继数据块之前传递,每个数据块构成一个交换。
然而应当牢记,所有这些及类似的术语都是同相应的物理数量相关的,而且仅仅是适用于这些数量的方便注解。除非在以下的讨论中予以特别的其他说明,本发明全文中使用诸如“下载”、“控制”、“发送”、“中断”、“生成”或其他术语的讨论,是指计算机系统或类似电子计算设备中的动作或处理(如图5中的处理500)。计算机系统或类似电子计算设备对数据进行操作和改变,该数据表现为位于计算机系统存储器內、寄存器內或其他同类信息存储单元內、发送或显示设备內的物理(电子)数量。本发明适用于其他计算机系统。
本发明是结合消费电子设备如电视机予以讨论的。然而,很明显本发明可以适用于其他多种类型的具有光栅视频屏幕的设备上。另外,本发明是结合小覆盖图如光标予以讨论的;然而,很明显本发明也可以扩展到较大的覆盖图。
图2是一消费电子设备实施例200(如电视机)的框图,该设备可以采用本发明的实施例。设备200包含一个用于数据通信的总线210,一个连接在总线210上用于处理信息的处理器202。设备200还包含一个连接在总线210上用于存储数据和指令的随机存取存储器(RAM)或其他读/写存储设备(存储器201)。
设备200同显示设备221连接,显示设备221可以是液晶设备、阴极射线管或其他适于产生图形图象、屏幕指示、覆盖图和用户可识别的字符的显示设备。设备200还可能经由总线210同一个用于控制显示设备221上光标运动的用户输入设备223相连(例如鼠标或跟踪球、光标方向键等类似设备)。
本发明中,同总线210相连的还有一个屏上显示系统211。屏上显示(OSD)系统211是一个用于提供显示设备221上屏上显示的视频处理器或视频处理系统。依据本发明,OSD系统211还用于处理屏上显示上的视频覆盖图(如光标)。
图3为屏上显示系统211一个实施例的框图,该系统可以采用本发明的实施例。在本实施例中,OSD系统211包括两个处理器一OSD处理器310和覆盖图处理器330,两个处理器共同存在于一个集成电路(“芯片”)上。然而,依据本发明,很明显存在其他的硬件结构可供采用。
在本实施例中,OSD系统211经由一个或多个存储控制器350a,350b,…,350n同存储器201连接。存储控制器350a,350b,…,350n经由芯片內总线360同OSD单元310和覆盖图单元330连接。OSD单元310和覆盖图单元330经由复用器(MUX)320和数模转换器(DAC)340同显示设备221连接。在本实施例中,OSD单元310包含RAM311,覆盖图单元330同RAM335相连;然而,很明显依据本发明也可以有其他的结构(即比如RAM311可以在OSD单元310的外部和/或RAM335可以位于覆盖图单元330的內部)。
在本实施例中,OSD单元310从存储器201中下载屏上显示数据并在存储器(如RAM311)中存储该数据。在一实施例中,屏上显示数据用于在显示设备221上显示信息,例如收视频道,日期和/或时间,一个用于接受一系列音频、视频选择的主菜单、一个显示音量、色彩等的标识(如滚动条)。
在本实施例中,由于RAM311的空间限制,OSD信息以分块或“脉冲”的形式由存储器201下载到OSD单元310。OSD数据将一直下载到RAM311已满或达到一个容量上限,然后下载将停止一段时间或停止几个处理器周期。下载的OSD数据(如彩色数据312)则生成对应的屏上显示部分,然后RAM311清空。当RAM311清空或达到一个容量下限,将重新开始从存储器201下载OSD数据。这样,在OSD数据的脉冲之间,存在一段时间(“间隔”或“脉冲间隔”),在该段时间內芯片內部总线360没有被用来下载OSD数据。
依据本发明,在脉冲间隔内,覆盖图数据由存储器201下载到覆盖图单元330并存储在存储器(如RAM335)中。在本发明的一个实施例中,覆盖图被分解为一系列的覆盖图位图行的小块,所以在OSD数据的脉冲之间,可以下载全部或部分的覆盖图位图行。下载的覆盖图数据用于生成对应的覆盖图部分,然后RAM335清空。在后继的脉冲间隔,下一部分的覆盖图数据将从存储器201下载。更多的信息将结合图4A给出。
继续参考图3,由于每个脉冲间隔仅仅下载一部分覆盖图,RAM335的空间可以大大减少。RAM335的存储空间可以定为一行覆盖图或在下一个OSD脉冲间隔之前要显示的覆盖图数量中较小的一个。RAM335的存储空间可能会依赖于如下系统参数:如成本、控制逻辑的复杂程度、数量、尺寸、脉冲间隔的频率和占空,覆盖图行的大小等等。另外,通过在脉冲间隔下载覆盖图数据,芯片內总线360的有效带宽可以被充分利用。
在一个实施例中,OSD系统211包含一个用于管理脉冲间隔的控制单元370。在一实施例中,控制单元370为一位于OSD单元310之內的硬件部件;然而,很明显在其他的实施例中控制单元可以用包括但不限于微码、状态机、软件或固件等其他的方法和结构实现。另外,很明显控制单元370可以位于覆盖图单元330內或作为一个独立部件位于OSD系统211內。
控制单元370用来保证在脉冲之间具有预定数量的周期或一定的时间长度,以使覆盖图单元330可以下载覆盖图数据。在一个实施例中,控制单元370是一个用于控制脉冲间隔长度的定时机制。在另一个实施例中,控制单元370则可能对像素、像素时钟、CPU时钟、总线时钟等予以记数。控制单元的优势是可以调节控制单元370以适应不同大小的覆盖图。例如,可以调节控制单元370以增大脉冲间隔来应用比光标更大的覆盖图。
很明显,可以有其他的机制为覆盖图单元330下载覆盖图数据提供保证的时间长度。例如,采用一套指令预定一个环境,在该环境下OSD单元310必须将芯片內部总线360的控制权交给覆盖图单元330,或者预定一种情况,在该情况下OSD单元310不允许读写芯片內部总线360(所谓“出局”)。下面将结合图5描述管理从下载OSD数据到下载覆盖图数据的切换及反向切换的另一些机制(如控制逻辑)。
在本实施例中,取决于是显示屏上显示信息还是显示覆盖图,复用器320将OSD数据或者覆盖图数据送到显示设备221。覆盖图单元330接受来自例如处理器202(图2)编码指令,该指令指示显示设备221上覆盖图显示位置的成象点。OSD单元310通过状态信息314同覆盖图单元330交流屏上显示中目前的成像点。基于来自处理器202的指令和状态信息314,覆盖图单元决定何时在OSD数据的位置插入覆盖图数据。当插入覆盖图数据时,覆盖图单元330控制复用器320向显示设备221送覆盖图数据以代替OSD数据。这样,OSD系统211在适当的成像点“画”了一个屏幕覆盖图。
很明显覆盖图可以包含透明区域,透过该区域可以看到下面的屏上显示。在这种情况下,覆盖图单元330不应插入覆盖图数据来替代OSD数据。既,基于覆盖图数据內的信息,覆盖图单元330可以一个像素一个像素地确定何时中断向显示设备221发送OSD数据而发送覆盖图数据。例如,如果该信息表明覆盖图单元是不透明的,则中断OSD数据的发送,反之亦然。
图4A为一依据本发明的一个实施例将视频屏幕400扫描到一显示设备(如图2中的显示设备221)的示例图。通常,视频屏幕400的扫描开始于位于第一个扫描行的左上角的屏幕像素,然后每行从左到右进行,结束于屏幕右下像素。每秒钟会生成许多遍视频屏幕400。
在本实施例中,扫描行从上到下标为1-16,屏幕像素从左到右标为p1-p32。视频屏幕的可视部分为4-13行中每行的p7-p26。一覆盖图450位于5-8扫描行中每行p15-p18的像素位置。很明显这些屏幕和覆盖图的大小是用于简化描述,依据本发明可以采用任何尺寸的屏幕。
参阅图3和图4A,粗水平线(由线410a-b和412a-b)代表芯片內部总线360用于从存储器201下载OSD数据到OSD单元310(具体为RAM311)的时间。即,线410a-b和线412a-b示例性表明了芯片內部总线360实际上为OSD数据占用的时间。阴影区域(由420、422、424、426示例)代表OSD数据脉冲之间的脉冲间隔;即,间隔420、422、424、426代表芯片內部总线360没有被OSD数据占满的时间。依据本发明,间隔420、422、424、426(以及其他未具体标出的间隔)可以用于从存储器201下载字模数据到覆盖图单元330(具体为RAM335)。这样,对OSD数据和覆盖图数据分别到RAM311和RAM335的下载,可以作必要的交替以使每个存储器中维持一个需要的数据量。
依据下述因素,任何或所有的脉冲间隔都可以使用:覆盖图数据的数据量、脉冲间隔的长度、同总线(包括图2的总线210和芯片內部总线360)和存储器(包括存储器201、RAM311和RAM335)相关的延迟、初始和读取延迟。脉冲间隔用或不用还取决于存储性能和像素显示速率,为达到满意的系统性能所必须的控制逻辑的复杂度。
图4B为依据本发明一实施例的覆盖图450的位图。覆盖图450的行从上到下标为A-D。本实施例中覆盖图450为一箭头状光标。依据本发明,可以使用不同尺寸和形状的覆盖图。
参考图4A和图4B,在本实施例中,覆盖图450自行5像素p15开始显示。自第5行像素p27,屏上显示单元310开始建立第6行,OSD数据(线410a-b)占用芯片內部总线360(图3)至第6行像素p10,并开始显示。在此处,存在一脉冲间隔420,在间隔期间,覆盖图单元330下载覆盖图450的B行到RAM335(图3)。覆盖图450的B行显示在第6行像素p15-p18,清空RAM335。相应地,覆盖图450的C行的覆盖图数据可以在脉冲间隔422、424和/或426下载。覆盖图450的C行显示在第7行像素p15-p18。对覆盖图450的每行一直持续此过程,直到覆盖图完成。
在图4A的示意图中,视频屏幕400的可视部分被用于下载覆盖图数据(即,所示脉冲间隔发生在生成和显示屏上显示图象的时间內)。很明显,OSD单元和覆盖图单元330可以利用视频屏幕400的不可视的区域来装载RAM311和RAM335以准备视频屏幕400的可视部分。
图5为一依据本发明的一个实施例的视频覆盖图处理500的步骤流程图。在一实施例中,处理500可以通过存储在OSD系统211(图3)內并由OSD系统211执行的计算机可读的程序指令完成。或者,参阅图2,在消费电子设备中,处理500可以通过存储在存储器单元(如存储器201)中并由处理器(如处理器202)协同OSD系统211执行的计算机可读的程序指令完成。
很明显,尽管处理500被示意为一系列步骤,多个步骤可以同时进行(并行处理)。例如,当在脉冲间隔中下载覆盖图数据时,可以发送OSD数据到显示设备221(图3)以生成屏上显示。
在图5中的步骤510中,覆盖图数据被分割成块;例如,覆盖图数据可以被分割成一系列覆盖图位图行。或者,依据脉冲间隔的长度,覆盖图数据可以被分割足够小的块以在一个脉冲间隔內下载。类似地,覆盖图数据可以被分割成块,以适应可以在下一个脉冲间隔发生前可以显示出来的覆盖图的大小。
参阅图3,在图5的步骤520中,以脉冲的形式从芯片外部(如存储器201)下载OSD数据。在本实施例中,直到RAM311满或者达到一个容量上限,OSD数据将下载到芯片內部RAM311。停止下载OSD数据时,覆盖图数据在OSD数据的脉冲之间的间隔內被下载(步骤530)。
在不同的实施例中,可以采用不同的机制(例如控制逻辑)来管理从OSD数据下载到覆盖图数据的下载的切换和反向切换。脉冲间隔的检测可以由OSD单元310或覆盖图单元330实现。在一个实施例中,一旦OSD单元确定OSD数据下载需要结束,OSD单元向处理器202(图2)发送一个指示以停止自存储器201的OSD数据下载。在另一个实施例中,OSD单元310执行OSD数据的下载,一旦OSD单元310确定下载需要结束,OSD单元310会结束下载并通知处理器202。同时,来自OSD单元310的通知可以用来通知覆盖图单元330,OSD数据已停止下载并且芯片內部总线360没有被OSD数据占用,所以可以开始下载覆盖图数据了。或者,覆盖图单元330可以监视OSD数据的下载以检测OSD数据流中的间隔。这种情况下,覆盖图数据可能保持就绪状态,当检测到OSD数据中的一个间隔,覆盖图数据可以插入间隔并下载。
依赖于管理芯片內部总线360的结构,有可能不必检测脉冲间隔,OSD单元310和覆盖图单元330也可能不必为了脉冲间隔的出现和检测而通信。相反,在一实施例中,覆盖图单元330相对OSD单元可以定义为低优先级设备,如果OSD单元310准备好下载OSD数据,则总可以中断覆盖图单元330。例如,当OSD单元310正在生成屏上显示图象并清空RAM311,覆盖图单元330可能正拥有芯片內部总线360控制权并在下载覆盖图数据。一旦RAM311达到一个容量下限,OSD单元310自动从覆盖图单元330获得芯片內部总线360的控制权。
同样,覆盖图单元330可以定义为当OSD单元310没有控制总线时,具有芯片內部总线360控制权的缺省设备。这种情况下,当OSD单元310停止下载OSD数据并释放总线控制权,覆盖图单元330自动获得总线控制权并下载覆盖图数据。
依赖于以下考虑,管理OSD数据下载和覆盖图下载之间切换的控制逻辑可以做得复杂或简单:比如系统性能、存储器结构、脉冲长度、下载量的大小(针对OSD数据和覆盖图数据)。为了避免使RAM311或RAM335出现没有数据或者为了避免不必要地从一组数据的下载切换到另一组数据,下载的时间和延迟以及芯片內部存储器同芯片外部存储器的交互都也要考虑。例如,OSD单元310和覆盖图单元330可能采用独立的存储器控制器存取单周期存储器(即没有延迟)。这样,OSD数据下载和覆盖图下载之间的切换实际上没有延迟,一个简单的OSD单元310总是优先于覆盖图单元330的控制表就可以接受了。
另一方面,如果这种切换具有较明显的延迟,则可以增加控制逻辑的复杂度来提高性能,比如保证脉冲间隔是一预定的足够长的时间段足以满足覆盖图数据有效地下载。在一实施例中,通过采用一个强制脉冲间隔的最小长度(以时间或处理器周期量度)的定时器来实现这点。然而,如结合图3所做的解释,其他机制和方法也可以用于管理脉冲间隔。
再次参阅图3和图5,在步骤540中,采用覆盖图数据在显示设备221上生成屏上显示。在步骤550中,采用覆盖图数据在显示设备221上生成覆盖图。OSD单元310将OSD数据(如彩色数据312)经由复用器320送到显示设备221,以生成屏上显示。OSD单元310向覆盖图单元330发送状态信息314以确定同彩色数据312每个像素相关的成像点。覆盖图单元330接受来自处理器202(图2)的指令以确定覆盖图位置的成象点。当状态信息314指示已经达到一个覆盖图的成像点,则覆盖图单元330控制复用器320向显示设备221送覆盖图数据以代替OSD数据。
总之,本发明通过在OSD系统中OSD数据的位置插入覆盖图数据,可以为屏上显示生成覆盖图。该覆盖图(如光标)可以用在已显示的视频屏幕的任何部分;特别是即使视频屏幕上不同的区域由不同的软件模块控制,该覆盖图也可以从视频屏幕的一个区域移动到另一个区域。
另外,本发明减少了对芯片內部存储器(如图3中的RAM335)存储空间的要求,所以本发明适用于存储器资源受限的设备。覆盖图可以被分割成独立的块,RAM335的存储空间可以定为一行覆盖图或在下一个OSD脉冲间隔之前要显示的覆盖图数量中较小的一个。RAM335空间的减少又可以节省相关的硬件成本。
另外,覆盖图数据是在OSD数据脉冲之间发生的间隔內下载到芯片內部存储器的,所以可以更有效地利用芯片內部总线的可用带宽。这样,依据本发明,覆盖图数据的下载就可以不中断OSD数据的下载。在不影响OSD、覆盖图处理器或系统性能的情况下,采用控制机制能避免芯片內部总线控制权的冲突。相应地,在OSD单元和覆盖图单元同时存在于一个芯片上时,对芯片內部总线的性能要求几乎没有或没有影响。
这样,本发明提供了一种为消费电子设备的屏上显示图象生成例如光标的覆盖图的方法和系统。本发明还提供了一种可以在有限的系统资源上(尤其是存储器受限、总线到存储器的带宽受限、和/或芯片存储器受限的设备)实施的方法和系统。
在这里对本发明中所述具有较小存储器和总线带宽要求的视频覆盖图处理器的优选实施例进行了描述。尽管本发明是结合具体实施例进行描述的,但很明显本发明不应理解为仅限于这些实施例,而应依照以下的权利要求进行理解。

Claims (21)

1.一种视频覆盖图处理方法,其特征在于包含以下计算机实施步骤:
a)下载屏上显示(OSD)数据以在显示设备上生成图象,所述下载是以由间隔分割开的分段形式进行的;
b)在所述OSD数据下载的间隔內,下载一定数量的覆盖图数据以在所述图象上生成覆盖图,这里所述的一定数量的覆盖图数据由所述覆盖图的一部分构成。
2.如权利要求1所述的视频覆盖图处理方法,其特征在于还包括以下步骤:
下载所述一定数量的覆盖图数据到一存储器单元,这里所述存储器单元和在所述OSD数据的所述间隔內下载的所述一定数量的覆盖图数据大小基本相等。
3.如权利要求2所述的视频覆盖图处理方法,其特征在于所述一定数量的覆盖图数据可以生成所述覆盖图的一行。
4.如权利要求2所述的视频覆盖图处理方法,其特征在于所述一定数量的覆盖图数据由在下一个所述OSD数据间隔之前所生成的所述覆盖图的所述部分构成。
5.如权利要求1所述的视频覆盖图处理方法,其特征在于还包括以下步骤:
控制所述OSD数据中所述间隔的长度。
6.如权利要求1所述的视频覆盖图处理方法,其特征在于还包括以下步骤:
控制所述一定数量的覆盖图数据。
7.如权利要求1所述的视频覆盖图处理方法,其特征在于还包括以下步骤:
c)发送所述OSD数据到所述显示设备;
d)中断所述OSD数据的所述发送;且
e)发送覆盖图数据到所述显示设备以替代所述OSD数据。
8.如权利要求7所述的视频覆盖图处理方法,其特征在于所述步骤d)中的所述中断为对一自OSD单元到覆盖图单元的信号的响应。
9.如权利要求7所述的视频覆盖图处理方法,其特征在于所述步骤d)中的所述中断为对所述覆盖图数据內部信息的响应。
10.一种连接到显示设备的集成电路,其特征在于该集成电路包括:
一屏上显示(OSD)单元;和
一与所述OSD单元相关的覆盖图单元;
所述集成电路用于执行一种视频覆盖图处理方法,包含以下计算机实施步骤:
a)下载OSD数据到所述OSD单元以在所述显示设备上生成图象,所述下载以被间隔分割的段落的形式进行;
b)在所述OSD数据的所述下载的间隔内,下载一定数量的覆盖图数据到所述覆盖图单元以在所述图象上生成覆盖图,这里所述的一定数量的覆盖图数据由所述覆盖图的一部分构成。
11.如权利要求10所述的电路,其特征在于还包括一个芯片內部总线,所述OSD单元和所述覆盖图单元都同所述芯片內部总线连接。
12.如权利要求10或11所述的集成电路,其特征在于所述OSD数据和所述覆盖图数据是由所述集成电路外部的存储器缓冲区下载。
13.如权利要求10或11所述的集成电路,其特征在于所述OSD单元与第一存储器单元连接且所述覆盖图单元与第二存储器单元连接。
14.如权利要求12所述的集成电路,其特征在于所述第二存储器单元和在所述OSD数据內的间隔中下载的一定数量的覆盖图数据的大小基本相等。
15.如权利要求14所述的集成电路,其特征在于所述一定数量的覆盖图数据足以生成所述覆盖图的一行。
16.如权利要求14所述的集成电路,其特征在于所述一定数量的覆盖图数据由在下一个所述OSD数据间隔之前生成的所述覆盖图的所述部分构成。
17.如权利要求10或11所述的集成电路,其特征在于还包括:
一个用于控制所述OSD数据中所述间隔的长度的控制单元。
18.如权利要求10或11所述的集成电路,其特征在于还包括:
一个连接到所述OSD单元和所述覆盖图单元的复用器,这里所述的复用器适用于向所述显示设备发送OSD数据以及向所述显示设备发送覆盖图数据以替代OSD数据。
19.一种载有计算机可读程序代码的计算机可用的媒介,该媒介用于使一个视频处理器执行如权利要求1到9中任一项权利要求所述的操作。
20.一种载有计算机可读程序代码的计算机可用的媒介,该媒介使一个视频处理器执行如权利要求7所述的操作,其特征在于载有的所述计算机可读程序代码使一个视频处理器所执行的操作包括:
自OSD单元到覆盖图单元发送一信号,所述信号使所述OSD数据的所述发送中断。
21.一种载有计算机可读程序代码的计算机可用的媒介,该媒介使一个视频处理器执行如权利要求7所述的操作,其特征在于载有的所述计算机可读程序代码使一个视频处理器所执行的操作包括:
所述OSD数据的所述发送的中断为对所述覆盖图数据內部信息的响应。
CNB008018480A 1999-06-30 2000-06-29 视频处理 Expired - Fee Related CN1151667C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US14191699P 1999-06-30 1999-06-30
US60/141,916 1999-06-30
US09/605,967 2000-06-28
US09/605,967 US6774918B1 (en) 2000-06-28 2000-06-28 Video overlay processor with reduced memory and bus performance requirements

Publications (2)

Publication Number Publication Date
CN1336072A true CN1336072A (zh) 2002-02-13
CN1151667C CN1151667C (zh) 2004-05-26

Family

ID=26839568

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB008018480A Expired - Fee Related CN1151667C (zh) 1999-06-30 2000-06-29 视频处理

Country Status (4)

Country Link
EP (1) EP1110385A1 (zh)
JP (1) JP2003503908A (zh)
CN (1) CN1151667C (zh)
WO (1) WO2001001679A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100399408C (zh) * 2005-09-27 2008-07-02 友达光电股份有限公司 驱动器及相关的驱动模块、显示系统与电子装置
CN102281262A (zh) * 2010-06-12 2011-12-14 联想(北京)有限公司 一种电子终端及该电子终端的图像生成方法
CN102290033A (zh) * 2010-06-17 2011-12-21 无锡中星微电子有限公司 一种刷新图像的方法及装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100357877C (zh) * 2002-01-21 2007-12-26 矽统科技股份有限公司 荧屏显示的控制方法
KR100631685B1 (ko) 2004-06-15 2006-10-09 삼성전자주식회사 영상 처리 장치 및 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5345554A (en) * 1992-04-17 1994-09-06 Intel Corporation Visual frame buffer architecture
JPH07219510A (ja) * 1994-01-28 1995-08-18 Sanyo Electric Co Ltd オンスクリーン表示装置
KR19980042025A (ko) * 1996-11-01 1998-08-17 윌리엄비.켐플러 실시간 윈도우 어드레스 계산을 이용한 온 스크린 디스플레이시스템

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100399408C (zh) * 2005-09-27 2008-07-02 友达光电股份有限公司 驱动器及相关的驱动模块、显示系统与电子装置
CN102281262A (zh) * 2010-06-12 2011-12-14 联想(北京)有限公司 一种电子终端及该电子终端的图像生成方法
CN102290033A (zh) * 2010-06-17 2011-12-21 无锡中星微电子有限公司 一种刷新图像的方法及装置
CN102290033B (zh) * 2010-06-17 2014-11-05 无锡中星微电子有限公司 一种刷新图像的方法及装置

Also Published As

Publication number Publication date
EP1110385A1 (en) 2001-06-27
WO2001001679A1 (en) 2001-01-04
CN1151667C (zh) 2004-05-26
JP2003503908A (ja) 2003-01-28

Similar Documents

Publication Publication Date Title
CN1126039C (zh) 实现复盖路径的系统和方法
EP1092192B1 (en) Double buffered graphics and video accelerator having a write blocking memory interface and method of blocking write in the memory
US4536856A (en) Method of and apparatus for controlling the display of video signal information
EP2518631A1 (en) Picture loading method and terminal
CA2823170C (en) Immersive mode for a web browser
US8855194B2 (en) Updating non-shadow registers in video encoder
WO2012068242A1 (en) System and method for on-the-fly key color generation
KR19990022754A (ko) 상이한 디스플레이 화상을 보여주는 2중 동시 디스플레이를 갖는컴퓨터 시스템
US8749566B2 (en) System and method for an optimized on-the-fly table creation algorithm
CN1760965A (zh) 显示系统中不用外部存储器来变换帧速率的装置和方法
AU598678B2 (en) Apparatus and method for video signal image processing under control of a data processing system
US9142053B2 (en) Systems and methods for compositing a display image from display planes using enhanced bit-level block transfer hardware
CN1151667C (zh) 视频处理
CN101631213A (zh) 视频逐行字符/图形叠加方法与装置
US20060022985A1 (en) Preemptive rendering arbitration between processor hosts and display controllers
US5943504A (en) System for transferring pixel data from a digitizer to a host memory using scatter/gather DMA
US20060236012A1 (en) Memory controller, image processing controller, and electronic instrument
US5592678A (en) Display adapter supporting priority based functions
CN113316022B (zh) 视频播放方法、装置、设备、系统和存储介质
US6774918B1 (en) Video overlay processor with reduced memory and bus performance requirements
US5812150A (en) Device synchronization on a graphics accelerator
US10896652B2 (en) Display control device and liquid crystal display device including display control device
JP2667817B2 (ja) グラフィック処理装置及びそれを用いた情報処理システム
CN115380325B (zh) Lcc(低成本无控制器)图形处理
US11733955B2 (en) Split-screen display method, electronic device, and computer-readable medium

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: NXP CO., LTD.

Free format text: FORMER OWNER: ROYAL PHILIPS ELECTRONICS CO., LTD.

Effective date: 20070831

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20070831

Address after: Holland Ian Deho Finn

Patentee after: Koninkl Philips Electronics NV

Address before: Holland Ian Deho Finn

Patentee before: Koninklike Philips Electronics N. V.

ASS Succession or assignment of patent right

Owner name: TRIDENT MICROSYSTEMS (FAR EAST)CO., LTD.

Free format text: FORMER OWNER: KONINKL PHILIPS ELECTRONICS NV

Effective date: 20100819

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: EINDHOVEN, NETHERLANDS TO: CAYMAN ISLANDS, GRAND CAYMAN ISLAND

TR01 Transfer of patent right

Effective date of registration: 20100819

Address after: Grand Cayman, Cayman Islands

Patentee after: Trident Microsystems (Far East) Ltd.

Address before: Holland Ian Deho Finn

Patentee before: Koninkl Philips Electronics NV

ASS Succession or assignment of patent right

Owner name: ENTROPY COMMUNICATION CO., LTD.

Free format text: FORMER OWNER: TRIDENT MICROSYSTEMS (FAR EAST) LTD.

Effective date: 20130218

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20130218

Address after: American California

Patentee after: Entropic Communications, Inc.

Address before: Grand Cayman, Cayman Islands

Patentee before: Trident Microsystems (Far East) Ltd.

C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040526

Termination date: 20130629