CN1294328A - 计算机主机板的系统时钟脉冲频率切换装置与方法 - Google Patents

计算机主机板的系统时钟脉冲频率切换装置与方法 Download PDF

Info

Publication number
CN1294328A
CN1294328A CN 99123372 CN99123372A CN1294328A CN 1294328 A CN1294328 A CN 1294328A CN 99123372 CN99123372 CN 99123372 CN 99123372 A CN99123372 A CN 99123372A CN 1294328 A CN1294328 A CN 1294328A
Authority
CN
China
Prior art keywords
main frame
frequency
computer main
frame panel
chipset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 99123372
Other languages
English (en)
Other versions
CN1200326C (zh
Inventor
许先越
林典蔚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asustek Computer Inc
Original Assignee
Asustek Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asustek Computer Inc filed Critical Asustek Computer Inc
Priority to CN 99123372 priority Critical patent/CN1200326C/zh
Publication of CN1294328A publication Critical patent/CN1294328A/zh
Application granted granted Critical
Publication of CN1200326C publication Critical patent/CN1200326C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Abstract

本发明涉及一种计算机主机板的系统时钟脉冲频率切换装置与方法,在中央处理器控制时钟脉冲产生器改变系统时钟脉冲的频率时,可同时由时钟脉冲产生器或额外的复位信号产生器送出复位信号,使计算机系统可在复位信号取消后,使用新频率的系统时钟脉冲重新启动,并可在系统时钟脉冲频率切换时,避免因周边不同步而造成计算机系统的不正常运作。

Description

计算机主机板的系统时钟脉冲 频率切换装置与方法
本发明涉及一种计算机主机板的系统时钟脉冲频率切换装置与方法,特别涉及一种在计算机主机板的系统时钟脉冲频率改变时,同时送出复位信号,使计算机系统可在复位信号取消后,使用新频率的系统时钟脉冲重新启动,并可在系统时钟脉冲频率切换时,避免因周边不同步而造成计算机系统的不正常运作的计算机主机板的系统时钟脉冲频率切换装置与方法。
自从美国IBM公司推出PC/XT及PC/AT的个人计算机后,因为采用开放式的结构,在经过这些年中,经由众多生产厂商共同投入许多的时间与金钱开发各种相容的个人计算机,直到现在,个人计算机的硬件与当初刚推出的时候已大相迳庭,例如,中央处理器(Central Processing Unit,简称CPU)使用的时钟脉冲(clock)由刚推出的4.77MHz,直到今日已出现工作时钟脉冲超过300MHz的CPU。但是因为主机板的工作频率尚跟不上CPU的工作频率,因此CPU尚有内部频率与外部频率的分别,其外部频率即主机板的工作时钟脉冲的频率。目前一般主机板使用的工作时钟脉冲的频率都在66MHz与100MHz两种,当然,也有些产品选择使用频率为75MHz或83MHz的工作时钟脉冲,但此属非正式的规格。
虽然主机板的工作时钟脉冲的频率有不同的选择,但是一些周边的工作频率却仍需维持固定频率,例如,供安装界面卡的PCI(PeripheralComponent Interconnect,简称PCI)界面及安装显示卡的加速图形端口(Accelerated Graphics Port,简称AGP)界面的时钟脉冲频率则必须分别固定在33MHz及66MHz。因此,在改变主机板的工作时钟脉冲的频率时,必须考虑主机板与周边的时钟脉冲频率的关系,例如,主机板的系统时钟脉冲与PCI界面及AGP界面的时钟脉冲频率的关系可归纳如后。当系统时钟脉冲为100MHz时,AGP时钟脉冲为系统时钟脉冲的2/3,PCI时钟脉冲为系统时钟脉冲的1/3;当系统时钟脉冲为66MHz时,AGP时钟脉冲等于系统时钟脉冲,PCI时钟脉冲为系统时钟脉冲的1/2。
一个公知的计算机主机板的方块图如图1所示。如图所示,计算机主机板100一般具有CPU110、芯片组120、PCI界面130、AGP界面140、时钟脉冲产生器150、频率切换电路160、及启动电路170。CPU110为计算机主机板的心脏,负责整个计算机主机板的运作,芯片组120则是将计算机主机板上的控制电路整合在单一的集成电路(Integrated Circuit,简称IC)中,因此CPU110通过芯片组120与计算机主机板上的其他周边装置接通,例如PCI界面130及AGP界面140。AGP界面230供安装显示卡,PCI界面240则供安装各式周边界面装置。
频率切换电路160可供使用者改变计算机主机板100的工作时钟脉冲频率,在较早的计算机主机板的设计,改变工作时钟脉冲的频率是使用跳线开关(jumper),但是跳线开关设定较麻烦且易出错,所以现在有许多计算机主机板采用软件配合硬件电路以提供无跳线开关(jumperless)的设定方法。
时钟脉冲产生器150提供时钟脉冲信号CLK、AGP_CLK、及PCI CLK,分别送至芯片组120、AGP界面140、PCI界面130,当作系统及各周边装置工作的时钟脉冲。时钟脉冲产生器150的输出时钟脉冲的频率可使用硬件的方式设定,亦可以由CPU110送控制指令给时钟脉冲产生器150的方式设定。现在普遍用来控制时钟脉冲产生器的控制总线是由飞利浦(Philips)公司发展的I2C总线(Inter-Integrated Circuit Bus)。I2C总线最少只需三条连线即可运作,包括数据线、时钟脉冲线、及参考地线,而连接在I2C总线的每个装置有一个唯一的识别码,因此可很简单地将各个硬件装置连接在同一个I2C总线上。
因为时钟脉冲产生器150可由控制指令来控制,因此可做到以软件设定计算机主机板的工作时钟脉冲频率的目的。因为系统时钟脉冲的频率可做变化,所以芯片组120具有一个接脚MAB可由外部设定,以供芯片组120判断系统时钟脉冲的频率,并根据此设定决定系统时钟脉冲与周边的时钟脉冲频率的关系,例如PCI界面与AGP界面,芯片组才可使用正确的时钟脉冲频率与周边接通,若由接脚MAB得到的信号不正确,则芯片组与周边接通的时钟脉冲频率可能太高或太低,将使整个计算机系统工作不正常,或是降低整体的效能。另外,因为受限于IC体积的大小,虽然IC内部的电路可以做得很复杂,但是其外部接脚数目却是有限的,为了充份利用接脚,所以用来取得设定参数的接脚与其他信号共用,例如位址线。因此,芯片组120只有在复位信号RST作用时,才从接脚 MAB取得外部的设定,当复位信号RST消失后,系统启动开始工作,接脚 MAB则恢复原来的用途。复位信号RST一般都由启动电路170提供,以控制整个计算机系统的重新启动。因为芯片组120只有在复位信号RST作用时,才能取得系统时钟脉冲频率的设定参数,因此在改变系统时钟脉冲的频率之后,若未同时送出复位信号RST,芯片组120仍无法得知系统时钟脉冲的频率已变动,因此将无法以正确的时钟脉冲与周边进行接通,整个计算机系统也就无法正常工作。
另一方面,因为考虑CPU110内部的倍频电路无法接受时钟脉冲频率的急剧变动,当时钟脉冲产生器150接受改变时钟脉冲频率的控制指令后,是以渐进方式改变至新设定的频率,如图2A所示为时钟脉冲频率由66MHz改变至100MHz的情形,时钟脉冲产生器150接受改变时钟脉冲频率的控制指令后,在时间t1,时钟脉冲频率由66MHz开始改变,到时间t2,时钟脉冲频率完全改变至100MHz。虽然时钟脉冲产生器150提供的系统时钟脉冲的频率是以渐进方式改变,但是因为提供给PCI界面及AGP界面等周边界面的时钟脉冲只是由系统时钟脉冲简单的除频后所提供,因此当时钟脉冲产生器150接受改变时钟脉冲频率的控制指令后,即将除频的比例改变,所以周边界面的时钟脉冲频率会急剧变化,然后再渐渐恢复原来的时钟脉冲频率,如图2B所示为PCI界面的时钟脉冲频率变化情形,AGP界面的时钟脉冲频率变化亦类似,不另外画出。因为时钟脉冲频率的急剧变化,所以周边界面的时钟脉冲信号会如图2C所示,在时间t1之后出现鬼影信号(glitch),因为多出的鬼影信号可能使整个计算机系统不正常运作或停机。
如图3A所示,则是在时间t1,时钟脉冲频率由100MHz开始改变,到时间t2,时钟脉冲频率完全改变至66MHz。图3B则是PCI界面的时钟脉冲频率变化情形,图3C则是PCI界面的时钟脉冲波形的变化情形,在时间t1之后的则是鬼影信号。
由以上的讨论,可以知道公知的计算机主机板的频率切换方式具有下述的缺点:
1.当改变时钟脉冲产生器输出的时钟脉冲信号的频率时,未能同时送出复位信号,计算机主机板的芯片组无法得知系统时钟脉冲的频率已改变,将使芯片组与周边无法使用正确的时钟脉冲信号接通,导致整个计算机系统的运作不正常。
2.当时钟脉冲产生器接受改变输出时钟脉冲频率的控制指令时,以渐进方式改变系统时钟脉冲的频率,但因为同时改变提供周边装置时钟脉冲的比例,使得提供给周边装置的时钟脉冲频率急剧地变化,并产生严重的鬼影信号,使整个计算机系统工作不正常,甚至完全停机。
因此本发明的主要目的就是在提供一种计算机主机板的系统时钟脉冲频率切换装置与方法,当改变时钟脉冲产生器输出的时钟脉冲信号的频率时,能同时送出复位信号,计算机主机板的芯片组可由预先设定的状态暂存电路得到系统时钟脉冲的频率已改变,芯片组与周边即可使用正确的时钟脉冲信号接通,整个计算机系统亦可正常地运作。
本发明的主要目的就是在提供一种计算机主机板的系统时钟脉冲频率切换装置与方法,当时钟脉冲产生器接受改变输出时钟脉冲频率的控制指令后,改变系统时钟脉冲的频率时,立即送出复位信号,并且维持一段时间,直到系统时钟脉冲的频率已稳定地改变至新的频率才取消复位信号,使提供给周边装置的时钟脉冲频率不会产生急剧地变化而产生严重的鬼影信号,故可使整个计算机系统能正常工作。
为达到本发明的上述和其他目的,本发明提出一种计算机主机板的系统时钟脉冲频率切换装置,该系统时钟脉冲频率切换装置包括中央处理器、芯片组、及时钟脉冲产生器。
其中该中央处理器负责该计算机主机板的运作,该中央处理器通过该芯片组与该计算机主机板的其他周边装置接通,且该中央处理器通过该芯片组控制该时钟脉冲产生器,该时钟脉冲产生器提供一时钟脉冲及一复位信号给该芯片组,以供计算机主机板运作。
其频率切换的切换过程如后,当该中央处理器经由该芯片组控制该时钟脉冲产生器以改变该时钟脉冲的频率时,该时钟脉冲产生器在改变该时钟脉冲的频率时,同时使该复位信号作用,待该时钟脉冲的频率完全改变之后,取消该复位信号。
本发明提出另一种计算机主机板的系统时钟脉冲频率切换装置,该系统时钟脉冲频率切换装置包括中央处理器、芯片组、时钟脉冲产生器、及复位信号产生器。
其中该时钟脉冲产生器提供一时钟脉冲供计算机主机板运作,复位信号产生器则提供一复位信号给该芯片组,时钟脉冲产生器及复位信号产生器同时接受该中央处理器的控制。
其频率切换的切换过程如后,当该中央处理器控制该时钟脉冲产生器以改变该时钟脉冲的频率时,该时钟脉冲产生器在改变该时钟脉冲的频率时,该复位信号产生器同时使该复位信号作用,待该时钟脉冲的频率完全改变之后,该复位信号产生器取消该复位信号。
依照本发明的一较佳实施例,该系统时钟脉冲频率切换装置,还包括一状态暂存电路,该中央处理器改变该时钟脉冲的频率时,预先设定该状态暂存电路的一参数,当该计算机主机板重新启动时,该芯片组由该状态暂存电路取得该参数以决定与该周边装置接通的参数。该时钟脉冲产生器是通过I2C总线控制,该芯片组具有一I2C总线的界面,用以供该中央处理器通过该I2C总线的界面控制该时钟脉冲产生器。
为让本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合附图,作详细说明。
图1是公知计算机主机板的时钟脉冲频率切换方式的方块图。
图2A是时钟脉冲频率由66MHz改变至100MHz的示意图。
图2B是时钟脉冲频率由66MHz改变至100MHz时,PCI界面时钟脉冲的频率变化情形。
图2C是时钟脉冲频率由66MHz改变至100MHz时,PCI界面时钟脉冲的频率变化情形。
图3A是时钟脉冲频率由100MHz改变至66MHz的示意图。
图3B是时钟脉冲频率由100MHz改变至66MHz时,PCI界面时钟脉冲的频率变化情形。
图3C是时钟脉冲频率由100MHz改变至66MHz时,PCI界面时钟脉冲的波形变化情形。
图4是本发明的计算机主机板系统时钟脉冲频率切换装置的方块图。
图5是本发明的另一种计算机主机板系统时钟脉冲频率切换装置的方块图。
图6是本发明的计算机主机板系统时钟脉冲频率切换方法的流程图。
参照图4,其为依照本发明的一较佳实施例的一种计算机主机板及系统时钟脉冲频率切换装置的方块图,于计算机主机板400上包括CPU110、芯片组120、PCI界面130、AGP界面140、时钟脉冲产生器450、及状态闩锁电路470。其中时钟脉冲产生器450提供计算机主机板运作所需的系统时钟脉冲及系统时钟脉冲切换装置的功能。
CPU110为计算机主机板的心脏,负责整个计算机主机板400的运作,芯片组120则是将计算机主机板400上的控制电路整合在单一的集成电路(Integrated Circuit,简称IC)中,因此CPU110通过芯片组120与计算机主机板上的其他周边装置接通,例如PCI界面130及AGP界面140。AGP界面230供安装显示卡,PCI界面240则供安装各式周边界面装置。
状态暂存电路470供存储有关系统时钟脉冲的状态参数,当系统复位(reset)时,芯片组120可由状态暂存电路470取得有关系统时钟脉冲的状态参数,芯片组120可根据此状态参数设定系统时钟脉冲与计算机主机板400上其他周边装置的时钟脉冲关系。
时钟脉冲产生器450提供计算机主机板运作所需的系统时钟脉冲及系统时钟脉冲切换装置的功能。时钟脉冲产生器450提供时钟脉冲信号CLK及复位信号RST送至芯片组120,以供整个计算机主机板400使用。CPU110可通过芯片组120的控制信号线425控制时钟脉冲产生器450,控制时钟脉冲产生器450可使用如I2C总线的控制总线,而芯片组120内部则具有配合所使用的控制总线的界面。
当CPU110由芯片组120送出控制指令给时钟脉冲产生器450以改变时钟脉冲信号CLK的频率时,同时设定状态暂存电路470的参数。时钟脉冲产生器450接收到改变时钟脉冲信号CLK的控制指令后,根据控制指令将时钟脉冲信号CLK改变为新的频率,同时使复位信号RST作用,复位信号RST一直维持作用直到时钟脉冲信号CLK完全改变至新设定的频率,时钟脉冲产生器450才取消该复位信号RST,在复位信号RST作用时,芯片组120由状态暂存电路470取得系统时钟脉冲的设定参数,芯片组120即可由此参数决定系统时钟脉冲与各个周边设备的时钟脉冲间的关系,整个计算机主机板即根据此时钟脉冲参数运作。
前面所述的系统时钟脉冲频率切换装置是改变时钟脉冲产生器的电路设计,使时钟脉冲产生器接受到改变时钟脉冲频率的控制指令之后,在改变时钟脉冲频率的同时,送出复位信号。但因为必须重新设计时钟脉冲产生器的电路,无法使用一般现有的时钟脉冲产生器,下面即是针对一般现有的时钟脉冲产生器,另外设计一个复位信号产生器,配合现有的时钟脉冲产生器。
参照图5,其为依照本发明的一较佳实施例的另一种计算机主机板及系统时钟脉冲频率切换装置的方块图,在计算机主机板500上包括CPU110、芯片组120、PCI界面130、AGP界面140、时钟脉冲产生器550、复位信号产生器560、及状态闩锁电路570。其中时钟脉冲产生器450及复位信号产生器560提供计算机主机板500运作所需的系统时钟脉冲及系统时钟脉冲切换装置的功能。
与前一个电路一样,CPU110为计算机主机板的心脏,负责整个计算机主机板500的运作,芯片组120则是将计算机主机板上的控制电路整合在单一的IC中,因此CPU110可通过芯片组120与计算机主机板500上的其他周边装置接通。状态暂存电路570供存储有关系统时钟脉冲的状态参数,当系统复位时,芯片组120可由状态暂存电路570取得有关系统时钟脉冲的状态参数,用以设定系统时钟脉冲与计算机主机板上其他周边装置的时钟脉冲关系。
时钟脉冲产生器550及复位信号产生器560提供计算机主机板500运作所需的系统时钟脉冲及系统时钟脉冲频率切换的功能。时钟脉冲产生器550提供时钟脉冲信号CLK送至芯片组120,复位信号产生器560则提供复位信号RST送至芯片组120,送至芯片组120的时钟脉冲信号CLK及复位信号RST可供整个计算机主机板使用。CPU110可通过芯片组120的控制信号线525同时控制时钟脉冲产生器550及复位信号产生器560,控制时钟脉冲产生器450的控制信线525可使用如I2C总线的控制总线,而芯片组120内部则具有配合所使用的控制总线的界面。复位信号产生器560具有与时钟脉冲产生器550相同的控制界面,当CPU110通过芯片组120的控制信号线525传送控制指令给时钟脉冲产生器550时,复位信号产生器560不停地监视经由控制信号线525送至时钟脉冲产生器550的控制指令,当发现控制指令是要改变时钟脉冲产生器550所产生的时钟脉冲信号CLK的频率时,复位信号产生器560即同步送出复位信号RST,并且维持一段时间,直到时钟脉冲信号CLK完全变至新的频率后,才取消复位信号RST。
因此要改变计算机主机板的系统时钟脉冲的频率时,CPU 110可由芯片组120送出控制指令给时钟脉冲产生器550以改变时钟脉冲信号CLK的频率,同时设定状态暂存电路570的参数。时钟脉冲产生器550接收到改变时钟脉冲信号CLK的控制指令后,根据控制指令将时钟脉冲信号CLK以渐进方式改变为新的频率,同时复位信号产生器560发现送至时钟脉冲产生器550的控制指令是要改变时钟脉冲信号CLK的频率时,复位信号产生器560即同步送出复位信号RST,并且维持一段时间,直到时钟脉冲信号CLK完全改变至新设定的频率后,才取消复位信号RST。在复位信号RST作用时,芯片组120由状态暂存电路570取得系统时钟脉冲的设定参数,芯片组120即可由此参数决定系统时钟脉冲与各个周边设备的时钟脉冲间的关系,整个计算机主机板即根据此时钟脉冲参数运作。
以上两种形式的系统时钟脉冲频率切换装置的目的皆是在改变系统时钟脉冲频率的同时,送出复位信号,其运作过程可用图6的流程图表示。由于图4与图5的方块图有所差异,故分别配合流程图进行说明,首先配合图4的方块图作说明。
要改变系统时钟脉冲的频率时,在步骤610,CPU110经由芯片组120送出改变频率的控制指令给时钟脉冲产生器450。
在步骤620,时钟脉冲产生器450接收到CPU110送来的改变频率的控制指令,开始将时钟脉冲信号CLK以渐进方式改变至新设定的频率。
在步骤630,时钟脉冲产生器450在改变时钟脉冲信号CLK的频率时,同步送出复位信号RST。
在步骤640,时钟脉冲产生器450将送出的复位信号RST维持一段时间。
在步骤650,时钟脉冲产生器450输出时钟脉冲信号完全改变至新设定的频率。
步骤660,时钟脉冲产生器450将复位信号RST取消,同时芯片组120由状态暂存器取得设定参数。
步骤670,计算机系统使用新频率的系统时钟脉冲及新的设定参数重新启动。
下面再以图5的方块图配合图6的流程图作说明。
要改变系统时钟脉冲的频率时,在步骤610,CPU110由芯片组120送出改变频率的控制指令给时钟脉冲产生器550及复位信号产生器560。
在步骤620,时钟脉冲产生器550接收到CPU110送来的改变频率的控制指令,开始将时钟脉冲信号CLK以渐进方式改变为新的频率。
在步骤630,当时钟脉冲产生器550收到改变频率的控制指令时,同时复位信号产生器560发现此控制指令为改变时钟脉冲信号CLK的频率,故复位信号产生器560同步送出复位信号RST。
在步骤640,复位信号产生器560将送出的复位信号RST维持一段时间。
在步骤650,时钟脉冲产生器550输出时钟脉冲信号完全改变至新设定的频率。
步骤660,复位信号产生器560将复位信号RST取消,同时芯片组120由状态暂存器取得频率设定的参数。
步骤670,计算机系统使用新频率的系统时钟脉冲及新的设定参数重新启动。
由以上的讨论,可知本发明的计算机主机板的系统时钟脉冲频率切换装置与方法,在改变计算机系统的时钟脉冲频率的时候,送出复位信号,计算机系统立即重新启动,而CPU在送出控制指令给时钟脉冲产生器之前,预先设定好状态暂存电路的参数,因此计算机系统重新启动时,芯片组可由状态暂存电路取得设定参数,并根据设定参数决定系统时钟脉冲与周边设备的时钟脉冲关系。计算机系统顺利地重新启动之后,即可使用新的系统时钟脉冲工作。
从以上的讨论,可知发明的计算机主机板的系统时钟脉冲频率切换装置与方法与公知作法比较,具有下列优点:
1.当改变时钟脉冲产生器输出的时钟脉冲信号的频率时,同时送出复位信号,且计算机主机板的芯片组可由预先设定的状态暂存电路得知系统时钟脉冲的频率已改变,芯片组与周边即可使用正确的时钟脉冲信号接通,整个计算机系统亦可正常地运作。
2.虽然时钟脉冲产生器在接受改变时钟脉冲频率的控制指令后,以渐进方式改变系统时钟脉冲的频率,但因为在时钟脉冲产生器改变系统时钟脉冲的频率时,同时送出复位信号,并且维持一段时间,直到系统时钟脉冲的频率已完全改变至新的频率后,才取消复位信号,因此不会受到提供给周边装置的时钟脉冲频率产生急剧地变化而产生严重的鬼影信号的影响,故可使整个计算机系统仍能正常工作。
虽然本发明已以一较佳实施例揭露如上,但其并非用以限定本发明,任何本领域的技术人员,在不脱离本发明的精神和范围内,当可作少许的更动与润饰,因此本发明的保护范围应当以权利要求书范围所界定的为准。

Claims (13)

1.一种计算机主机板的系统时钟脉冲频率切换装置,包括:
一中央处理器,负责该计算机主机板的运作;
一芯片组,与该中央处理器耦接,该中央处理器通过该芯片组与该计算机主机板的一周边装置接通;以及
一时钟脉冲产生器,耦接至该芯片组,该中央处理器通过该芯片组控制该时钟脉冲产生器,该时钟脉冲产生器提供一时钟脉冲及一复位信号给该芯片组,以供该计算机主机板运作;
当该中央处理器控制该时钟脉冲产生器以改变该时钟脉冲的频率时,该时钟脉冲产生器在改变该时钟脉冲的频率的同时,使该复位信号作用,待该时钟脉冲的频率完全改变之后,取消该复位信号。
2.如权利要求1所述的计算机主机板的系统时钟脉冲频率切换装置,还包括一状态暂存电路,该中央处理器改变该时钟脉冲的频率时,预先设定该状态暂存电路的一参数,当该计算机主机板重新启动时,该芯片组由该状态暂存电路取得该参数以决定与该周边装置接通的参数。
3.如权利要求1所述的计算机主机板的系统时钟脉冲频率切换装置,该时钟脉冲产生器是通过I2C总线控制。
4.如权利要求3所述的计算机主机板的系统时钟脉冲频率切换装置,该芯片组具有一I2C总线的界面,用以供该中央处理器通过该I2C总线的界面控制该时钟脉冲产生器。
5.一种计算机主机板的系统时钟脉冲频率切换装置,包括:
一中央处理器,负责该计算机主机板的运作;
一芯片组,与该中央处理器耦接,该中央处理器通过该芯片组与该计算机主机板的一周边装置接通;
一时钟脉冲产生器,耦接至该芯片组,该中央处理器通过该芯片组控制该时钟脉冲产生器,该时钟脉冲产生器提供一时钟脉冲给该芯片组,以供该计算机主机板运作;以及
一复位信号产生器,耦接至该芯片组,与该时钟脉冲产生器同时通过该芯片组接受该中央处理器的控制,该复位信号产生器提供一复位信号至该芯片组;
当该中央处理器经由该芯片组控制该时钟脉冲产生器以改变该时钟脉冲的频率时,该时钟脉冲产生器在改变该时钟脉冲的频率的同时,该复位信号产生器使该复位信号作用,待该时钟脉冲的频率完全改变之后,该复位信号产生器取消该复位信号。
6.如权利要求5所述的计算机主机板的系统时钟脉冲频率切换装置,还包括一状态暂存电路,该中央处理器改变该时钟脉冲的频率时,预先设定该状态暂存电路的一参数,当该计算机主机板重新启动时,该芯片组由该状态暂存电路取得该参数以决定与该周边装置接通的参数。
7.如权利要求5所述的计算机主机板的系统时钟脉冲频率切换装置,该时钟脉冲产生器系通过I2C总线控制。
8.如权利要求7所述的计算机主机板的系统时钟脉冲频率切换装置,该复位信号产生器系通过I2C总线控制。
9.如权利要求8所述的计算机主机板的系统时钟脉冲频率切换装置,该芯片组具有一I2C总线的界面,用以供该中央处理器通过该I2C总线的界面控制该时钟脉冲产生器及该复位信号产生器。
10.一种计算机主机板的系统时钟脉冲频率切换方法,包括下列步骤:
提供一中央处理器;
提供一时钟脉冲产生器,产生一时钟脉冲供该计算机主机板的运作;
该中央处理器控制该时钟脉冲产生器改变该时钟脉冲的频率;
该时钟脉冲产生器开始改变该时钟脉冲的频率并同时送出一复位信号;以及
该时钟脉冲的频率改变至新设定的频率,该时钟脉冲产生器取消该复位信号。
11.如权利要求10所述的计算机主机板的系统时钟脉冲频率切换方法,还提供一状态暂存电路,该中央处理器在控制该时钟脉冲产生器改变该时钟脉冲的频率之前,预先设定该状态暂存电路的一参数,当该计算机主机板重新启动时,该计算机主机板的一芯片组由该状态暂存电路取得该参数,用以决定该时钟脉冲与该计算机主机板的一周边装置接通的参数。
12.一种计算机主机板的系统时钟脉冲频率切换方法,包括下列步骤:
提供一中央处理器;
提供一时钟脉冲产生器,产生一时钟脉冲供该计算机主机板的运作;
提供一复位信号产生器,监视该中央处理器送至该时钟脉冲产生器的控制指令;
该中央处理器控制该时钟脉冲产生器改变该时钟脉冲的频率;
时钟脉冲产生器开始改变该时钟脉冲的频率,同时该复位信号产生器发现该中央处理器的控制指令为改变该时钟脉冲的频率,送出一复位信号;以及
该时钟脉冲的频率改变至新设定的频率,该复位信号产生器取消该复位信号。
13.如权利要求11所述的计算机主机板的系统时钟脉冲频率切换方法,还提供一状态暂存电路,该中央处理器在控制该时钟脉冲产生器改变该时钟脉冲的频率之前,预先设定该状态暂存电路的一参数,当该计算机主机板重新启动时,该计算机主机板的一芯片组由该状态暂存电路取得该参数,用以决定该时钟脉冲与该计算机主机板的一周边装置接通的参数。
CN 99123372 1999-10-26 1999-10-26 计算机主机板的系统时钟脉冲频率切换装置与方法 Expired - Lifetime CN1200326C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 99123372 CN1200326C (zh) 1999-10-26 1999-10-26 计算机主机板的系统时钟脉冲频率切换装置与方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 99123372 CN1200326C (zh) 1999-10-26 1999-10-26 计算机主机板的系统时钟脉冲频率切换装置与方法

Publications (2)

Publication Number Publication Date
CN1294328A true CN1294328A (zh) 2001-05-09
CN1200326C CN1200326C (zh) 2005-05-04

Family

ID=5282873

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 99123372 Expired - Lifetime CN1200326C (zh) 1999-10-26 1999-10-26 计算机主机板的系统时钟脉冲频率切换装置与方法

Country Status (1)

Country Link
CN (1) CN1200326C (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7149911B2 (en) 2003-02-25 2006-12-12 Asustek Computer Inc. Portable computer with desktop type processor
US7203856B2 (en) 2003-02-25 2007-04-10 Asustek Computer, Inc. Mobile computer with desktop type processor
CN1310141C (zh) * 2003-12-02 2007-04-11 威盛电子股份有限公司 处理器电源管理以及总线最佳化方法
CN1313947C (zh) * 2003-03-06 2007-05-02 华硕电脑股份有限公司 搭载台式电脑处理器的可携式电脑及其省电方法
CN1315018C (zh) * 2002-08-15 2007-05-09 联发科技股份有限公司 时钟脉冲切换系统及其时钟脉冲切换方法
CN100334575C (zh) * 2003-03-06 2007-08-29 华硕电脑股份有限公司 搭载台式电脑用处理器的可携式电脑及其电源管理方法
CN100458654C (zh) * 2001-07-24 2009-02-04 Nxp股份有限公司 利用公共复位和较慢复位时钟的方法和系统
CN109710024A (zh) * 2018-12-21 2019-05-03 广东浪潮大数据研究有限公司 一种clock传输系统、方法、主机板及服务器

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1540473B (zh) * 2003-04-22 2010-04-28 华硕电脑股份有限公司 电脑系统效能自动调整装置及其方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100458654C (zh) * 2001-07-24 2009-02-04 Nxp股份有限公司 利用公共复位和较慢复位时钟的方法和系统
CN1315018C (zh) * 2002-08-15 2007-05-09 联发科技股份有限公司 时钟脉冲切换系统及其时钟脉冲切换方法
US7149911B2 (en) 2003-02-25 2006-12-12 Asustek Computer Inc. Portable computer with desktop type processor
US7203856B2 (en) 2003-02-25 2007-04-10 Asustek Computer, Inc. Mobile computer with desktop type processor
CN1313947C (zh) * 2003-03-06 2007-05-02 华硕电脑股份有限公司 搭载台式电脑处理器的可携式电脑及其省电方法
CN100334575C (zh) * 2003-03-06 2007-08-29 华硕电脑股份有限公司 搭载台式电脑用处理器的可携式电脑及其电源管理方法
CN1310141C (zh) * 2003-12-02 2007-04-11 威盛电子股份有限公司 处理器电源管理以及总线最佳化方法
CN109710024A (zh) * 2018-12-21 2019-05-03 广东浪潮大数据研究有限公司 一种clock传输系统、方法、主机板及服务器

Also Published As

Publication number Publication date
CN1200326C (zh) 2005-05-04

Similar Documents

Publication Publication Date Title
US7535433B2 (en) Dynamic multiple display configuration
CN1200326C (zh) 计算机主机板的系统时钟脉冲频率切换装置与方法
CN105224480A (zh) 一种用于响应于读取要求的存取存储器装置的方法和装置
CN1808406A (zh) 监控控制器和PCI Express设备间信道数量的方法和装置
CN1064463C (zh) 在信息处理系统的不同总线结构之间提供准确和完整的通信的方法和设备
CN1811664A (zh) 高速外围部件互连接口链接电源状态转换系统及其方法
US6158015A (en) Apparatus for swapping, adding or removing a processor in an operating computer system
IE990422A1 (en) High performance PCI with backward compatibility
US5210858A (en) Clock division chip for computer system which interfaces a slower cache memory controller to be used with a faster processor
JPH08235104A (ja) Pciパリティ・エラーに応答する構成を有するpci/isaブリッジ
US6112307A (en) Method and apparatus for translating signals between clock domains of different frequencies
CN1278203C (zh) 在计算机系统中使用外围组件互连电源管理机制的方法
CN1873586A (zh) 控制计算机系统中的能量消耗的计算机系统和方法
CN1391170A (zh) 信息处理装置
CN100414526C (zh) 自动调整总线宽度的方法及装置
US6934871B2 (en) Programmable counters for setting bus arbitration delays involves counting clock cycles equal to a count number loaded from a memory
CN116566761B (zh) Spi双主机共享仲裁系统及方法
CN1347026A (zh) 显示系统和信息处理设备
CN1482522A (zh) 与外部设备分离设置的计算机系统及其输入输出方法
CN1427338A (zh) 系统开机自我检查装置以及方法
CN1851679A (zh) 一种usb设备自动初始化的方法及装置
CN1225701C (zh) 在dmi区块备份计算机系统中cmos的bios设定的方法
CN1093661C (zh) 反向恢复型输入输出控制装置和输入输出控制方法
US6954209B2 (en) Computer CPU and memory to accelerated graphics port bridge having a plurality of physical buses with a single logical bus number
CN1158614C (zh) 高集成度热主备工控主板

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
BB1A Publication of application
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20050504

CX01 Expiry of patent term