CN118337343A - 一种信息处理方法和电子设备 - Google Patents

一种信息处理方法和电子设备 Download PDF

Info

Publication number
CN118337343A
CN118337343A CN202310063665.6A CN202310063665A CN118337343A CN 118337343 A CN118337343 A CN 118337343A CN 202310063665 A CN202310063665 A CN 202310063665A CN 118337343 A CN118337343 A CN 118337343A
Authority
CN
China
Prior art keywords
data
pdcch candidate
candidate codeword
decoding
decoded
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310063665.6A
Other languages
English (en)
Inventor
张维栋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zeku Technology Beijing Corp Ltd
Original Assignee
Zeku Technology Beijing Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zeku Technology Beijing Corp Ltd filed Critical Zeku Technology Beijing Corp Ltd
Priority to CN202310063665.6A priority Critical patent/CN118337343A/zh
Publication of CN118337343A publication Critical patent/CN118337343A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

本申请涉及一种信息处理方法和电子设备,其中,所述方法包括:对第一监测时机MO内监测到的第一物理下行控制信道PDCCH进行解调,得到所述第一MO的多个对数似然比LLR数据对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据;在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果;其中,所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理。

Description

一种信息处理方法和电子设备
技术领域
本申请涉及信息处理技术领域,尤其涉及信息处理方法和电子设备。
背景技术
新空口(New Radio,NR)系统在物理下行控制信道(Physical Downlink ControlChannel,PDCCH)上传送下行链路控制信息,终端会通过盲检测,在搜索空间中检测是否有来自网络的PDCCH;在终端监测到一个监测时机内的PDCCH的情况下,会进一步对该监测时机内的PDCCH进行解析。然而,如何保证准确的对PDCCH进行解析的同时,还保证解析PDCCH的效率,就成为需要解决的问题。
发明内容
本申请提供了一种信息处理方法和电子设备。
根据本申请的一方面,提供了一种信息处理方法,包括:
对第一监测时机MO内监测到的第一物理下行控制信道PDCCH进行解调,得到所述第一MO的多个对数似然比LLR数据;
对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据;
在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果;其中,所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理。
根据本申请的另一方面,提供了一种电子设备,包括:
解调单元,用于对第一监测时机MO内监测到的第一物理下行控制信道PDCCH进行解调,得到所述第一MO的多个对数似然比LLR数据;
预处理单元,用于对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据;
译码单元,用于在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果;其中,所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理。
根据本申请的另一方面,提供了一种电子设备,包括:处理器和存储器,该存储器用于存储计算机程序,所述处理器用于调用并运行所述存储器中存储的计算机程序,以使所述电子设备执行前述方法。
根据本申请的另一方面,提供了一种芯片,包括:处理器,用于从存储器中调用并运行计算机程序,使得安装有所述芯片的设备执行如前述任意一项实施例提供的方法。
根据本申请的另一方面,提供了一种存储有计算机指令的非瞬时计算机可读存储介质,该计算机指令用于使该计算机执行本申请任意一项实施例所提供的方法。
根据本申请的另一方面,提供了一种计算机程序产品,包括计算机指令,该计算机指令被处理器执行时实现本申请任意一项实施例所提供的方法。
采用本申请,能够在监测到第一MO内的PDCCH时,对该PDCCH解调得到第一MO的多个LLR数据;进而以PDCCH候选码字为粒度,依次从多个LLR数据中提取当前PDCCH候选码字对应的目标LLR数据处理得到待译码数据;通过多个译码资源中的空闲译码资源对当前PDCCH候选码字的待译码数据进行译码得到译码结果;其中,多个译码资源可以对不同的PDCCH候选码字进行并行处理。如此,在保证了对PDCCH进行准确的解析的同时,能够通过并行的对PDCCH候选码字进行处理,提升了译码性能,进而提升PDCCH的解析效率。
应当理解,本部分所描述的内容并非旨在标识本申请的实施例的关键或重要特征,也不用于限制本申请的范围。本申请的其它特征将通过以下的说明书而变得容易理解。
附图说明
附图用于更好地理解本方案,不构成对本申请的限定。其中:
图1是根据本申请实施例的一种通信场景组成结构示意图。
图2是根据本申请实施例的NR PDCCH发送端数据流的示意图。
图3是根据本申请实施例的NR PDCCH的解析处理的示意图。
图4是根据相关技术的译码一个MO的时延结构示意图。
图5是根据本申请实施例的信息处理方法的一种示例性流程示意图。
图6是根据本申请实施例的2个缓存空间进行不同MO的LLR数据缓存的场景示意图。
图7是根据本申请实施例的单个Candidate(候选码字)的预处理的示意图。
图8是根据本申请实施例的单个Candidate的预处理与译码串行处理的示意图。
图9是根据本申请实施例的多个译码资源进行多个Candidate译码处理的示意图。
图10是根据本申请实施例的多个缓存空间以及多个译码资源进行处理的示意图。
图11是根据本申请一实施例的电子设备的一种示意性框图。
图12是根据本申请实施例的通信设备示意性框图。
图13是根据本申请实施例的芯片的示意性框图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。
本申请实施例的技术方案可以应用于各种通信系统,例如:全球移动通讯(GlobalSystem of Mobile communication,GSM)系统、码分多址(Code Division MultipleAccess,CDMA)系统、宽带码分多址(Wideband Code Division Multiple Access,WCDMA)系统、通用分组无线业务(General Packet Radio Service,GPRS)、长期演进(Long TermEvolution,LTE)系统、先进的长期演进(Advanced long term evolution,LTE-A)系统、新无线(New Radio,NR)系统、NR系统的演进系统、非授权频谱上的LTE(LTE-based access tounlicensed spectrum,LTE-U)系统、非授权频谱上的NR(NR-based access to unlicensedspectrum,NR-U)系统、非地面通信网络(Non-Terrestrial Networks,NTN)系统、通用移动通信系统(Universal Mobile Telecommunication System,UMTS)、无线局域网(WirelessLocal Area Networks,WLAN)、无线保真(Wireless Fidelity,WiFi)、第五代通信(5th-Generation,5G)系统或其他通信系统等。
通常来说,传统的通信系统支持的连接数有限,也易于实现,然而,随着通信技术的发展,移动通信系统将不仅支持传统的通信,还将支持例如,设备到设备(Device toDevice,D2D)通信,机器到机器(Machine to Machine,M2M)通信,机器类型通信(MachineType Communication,MTC),车辆间(Vehicle to Vehicle,V2V)通信,或车联网(Vehicleto everything,V2X)通信等,本申请实施例也可以应用于这些通信系统。
在一种可能的实现方式中,本申请实施例中的通信系统可以应用于载波聚合(Carrier Aggregation,CA)场景,也可以应用于双连接(Dual Connectivity,DC)场景,还可以应用于独立(Standalone,SA)布网场景。
在一种可能的实现方式中,本申请实施例中的通信系统可以应用于非授权频谱,其中,非授权频谱也可以认为是共享频谱;或者,本申请实施例中的通信系统也可以应用于授权频谱,其中,授权频谱也可以认为是非共享频谱。
本申请实施例结合网络设备和终端设备描述了各个实施例,其中,终端设备也可以称为用户设备(User Equipment,UE)、接入终端、用户单元、用户站、移动站、移动台、远方站、远程终端、移动设备、用户终端、终端、无线通信设备、用户代理或用户装置等。
终端设备可以是WLAN中的站点(STAION,ST),可以是蜂窝电话、无绳电话、会话启动协议(Session Initiation Protocol,SIP)电话、无线本地环路(Wireless Local Loop,WLL)站、个人数字处理(Personal Digital Assistant,PDA)设备、具有无线通信功能的手持设备、计算设备或连接到无线调制解调器的其它处理设备、车载设备、可穿戴设备、下一代通信系统例如NR网络中的终端设备,或者未来演进的公共陆地移动网络(Public LandMobile Network,PLMN)网络中的终端设备等。
在本申请实施例中,终端设备可以部署在陆地上,包括室内或室外、手持、穿戴或车载;也可以部署在水面上(如轮船等);还可以部署在空中(例如飞机、气球和卫星上等)。
在本申请实施例中,终端设备可以是手机(Mobile Phone)、平板电脑(Pad)、带无线收发功能的电脑、虚拟现实(Virtual Reality,VR)终端设备、增强现实(AugmentedReality,AR)终端设备、工业控制(industrial control)中的无线终端设备、无人驾驶(self driving)中的无线终端设备、远程医疗(remote medical)中的无线终端设备、智能电网(smart grid)中的无线终端设备、运输安全(transportation safety)中的无线终端设备、智慧城市(smart city)中的无线终端设备或智慧家庭(smart home)中的无线终端设备等。
作为示例而非限定,在本申请实施例中,该终端设备还可以是可穿戴设备。可穿戴设备也可以称为穿戴式智能设备,是应用穿戴式技术对日常穿戴进行智能化设计、开发出可以穿戴的设备的总称,如眼镜、手套、手表、服饰及鞋等。可穿戴设备即直接穿在身上,或是整合到用户的衣服或配件的一种便携式设备。可穿戴设备不仅仅是一种硬件设备,更是通过软件支持以及数据交互、云端交互来实现强大的功能。广义穿戴式智能设备包括功能全、尺寸大、可不依赖智能手机实现完整或者部分的功能,例如:智能手表或智能眼镜等,以及只专注于某一类应用功能,需要和其它设备如智能手机配合使用,如各类进行体征监测的智能手环、智能首饰等。
在本申请实施例中,网络设备可以是用于与移动设备通信的设备,网络设备可以是WLAN中的接入点(Access Point,AP),GSM或CDMA中的基站(Base Transceiver Station,BTS),也可以是WCDMA中的基站(NodeB,NB),还可以是LTE中的演进型基站(EvolutionalNode B,eNB或eNodeB),或者中继站或接入点,或者车载设备、可穿戴设备以及NR网络中的网络设备(gNB)或者未来演进的PLMN网络中的网络设备或者NTN网络中的网络设备等。
作为示例而非限定,在本申请实施例中,网络设备可以具有移动特性,例如网络设备可以为移动的设备。可选地,网络设备可以为卫星、气球站。例如,卫星可以为低地球轨道(low earth orbit,LEO)卫星、中地球轨道(medium earth orbit,MEO)卫星、地球同步轨道(geostationary earth orbit,GEO)卫星、高椭圆轨道(High Elliptical Orbit,HEO)卫星等。可选地,网络设备还可以为设置在陆地、水域等位置的基站。
在本申请实施例中,网络设备可以为小区提供服务,终端设备通过该小区使用的传输资源(例如,频域资源,或者说,频谱资源)与网络设备进行通信,该小区可以是网络设备(例如基站)对应的小区,小区可以属于宏基站,也可以属于小小区(Small cell)对应的基站,这里的小小区可以包括:城市小区(Metro cell)、微小区(Micro cell)、微微小区(Pico cell)、毫微微小区(Femto cell)等,这些小小区具有覆盖范围小、发射功率低的特点,适用于提供高速率的数据传输服务。
图1示例性地示出了一种通信系统100。该通信系统包括一个网络设备110和两个终端设备120。在一种可能的实现方式中,该通信系统100可以包括多个网络设备110,并且每个网络设备110的覆盖范围内可以包括其它数量的终端设备120,本申请实施例对此不做限定。
在一种可能的实现方式中,该通信系统100还可以包括移动性管理实体(MobilityManagement Entity,MME)、接入与移动性管理功能(Access and Mobility ManagementFunction,AMF)等其他网络实体,本申请实施例对此不作限定。
其中,网络设备又可以包括接入网设备和核心网设备。即无线通信系统还包括用于与接入网设备进行通信的多个核心网。接入网设备可以是长期演进(long-termevolution,LTE)系统、下一代(移动通信系统)(next radio,NR)系统或者授权辅助接入长期演进(authorized auxiliary access long-term evolution,LAA-LTE)系统中的演进型基站(evolutional node B,简称可以为eNB或e-NodeB)宏基站、微基站(也称为“小基站”)、微微基站、接入站点(access point,AP)、传输站点(transmission point,TP)或新一代基站(new generation Node B,gNodeB)等。
应理解,本申请实施例中网络/系统中具有通信功能的设备可称为通信设备。以图1示出的通信系统为例,通信设备可包括具有通信功能的网络设备和终端设备,网络设备和终端设备可以为本申请实施例中的具体设备,此处不再赘述;通信设备还可包括通信系统中的其他设备,例如网络控制器、移动管理实体等其他网络实体,本申请实施例中对此不做限定。
为了便于理解本申请实施例,下面对本申请实施例所涉及到的基本流程以及基本概念进行简单说明。应理解,下文所介绍的基本流程以及基本概念并不对本申请实施例产生限定。
当今的5G通讯技术应用越来越广泛,对终端芯片的性能和功耗要求越来越高,在下行数据计算过程中,NR PDCCH DEC是一个重要的环节,它的性能决定芯片是否符合URLLC的场景需求。
PDCCH(物理下行控制信道,Physical Downlink Control Channel)是5G(第五代移动通信网络,5th Generation Mobile Communication Technology)中一个重要的物理下行控制信道,承载和调度下行控制信息DCI(下行控制消息,Downlink ControlInformation),其中包括传输格式、资源分配、上行调度、功率控制及上行重传信息。在发送端DCI信息经过交织、加扰、编码、调制等过程之后,把数据映射到无线频带资源上,如图2所示NR(New Radio,新无线)PDCCH发送端数据流:PDCCH上承载的DCI通过添加循环冗余校验(Cyclic Redundancy Check,CRC)校验码来帮助检测传输错误并帮助接收机解码;对CRC编码后的码字进行无线网络临时标识(RNTI,Radio Network Temporary Identity)Masking(掩蔽),然后通过比特交织进行重新排列,得到新的排列后的数据;为了支持NR控制消息灵活的码长和码率的需求,对新的排列后的数据进行Polar(极化)码编码,得到Polar编码后的码字;Polar编码后的码字经过子块交织,得到子块交织后的比特流,将子块交织后的数据流送入循环缓存;然后根据速率匹配的类型,确定循环缓存的起始读取位置,并从循环缓存中挑选比特进行加扰,得到加扰后的比特;对加扰后的比特进行正交相移键控(Quadrature Phase Shift Keying,QPSK)调制,得到编码和调制后的DCI;将编码和调制后的DCI进一步进行资源映射以将调制后的信号映射到PDCCH的资源单元上,最后通过预编码得到处理后的PDCCH。其中,资源映射的处理中,编码和调制后的DCI到资源单元的映射是通过控制信道元素(Control Channel Element,CCE)和资源元素组(REG,Resource ElementGroup)来完成的,因此执行资源映射的处理中,需要基于CCE索引确定CCE和REG之间的映射。
在接收端可以理解为发送端的逆过程,但是涉及到更多更复杂的算法,所以接收端的实现复杂度、性能、面积将是终端处理芯片好坏的重要指标。把PDCCH接收处理过程简化为:接收信号经过滤波、同步、信道估计、NR PDCCH DEM(解调器,Demodulator)解调、NRPDCCH DEC(解码器,Decoder)之后恢复出来原始的DCI信息,将该信息上报给UE完成译码。在下文中,NR PDCCH DEM会简称为PDCCH DEM或DEM,三者含义相同;NR PDCCH DEC会简称为PDCCH DEC或DEC,三者含义相同,不做重复说明。
结合图3,对NR PDCCH的解析处理进行说明,该PDCCH的解析处理包括了解调以及解码处理。其中,PDCCH的解调的处理具体包括:DEM解调一个MO监测到的PDCCH,输出LLR并保存在LLR缓存中。PDCCH的解码处理是在DEC以PDCCH候选码字为粒度进行处理的,该解码处理中包含了PDCCH候选码字的预处理以及解码处理;具体的:DEC按照每个PDCCH候选码字对应的CCE聚合等级,如1,2,4,8或16,依次进行LLR抽取;通过扰码序列对抽取的LLR进行解扰,输出解扰后的数据;对解扰后的数据进行解速率匹配得到的PDCCH候选码字的待译码数据,至此完成一个PDCCH候选码字的预处理;然后执行解码处理,也就是对PDCCH候选码字的待译码数据进行Polar译码,输出DCI。
前述相关技术译码一个MO的时延结构,如图4所示,主要的时间分布为DEM写SoftLLR(软对数似然比)缓存的时间,各个PDCCH Candidate(候选码字)(比如图4中示意出了有Candidate1和Candidate2译码时间。其中,以图4中的Candidate1为例,对单个Candidate译码时间进行说明,Candidate1译码时间内包含了预处理时间和解码时间;预处理时间内需要执行LLR抽取、解扰、解速率匹配的处理;解码时间包括了Polar译码时间。在图4中译码一个MO的时延结构的示意中还包含了Candidate2译码时间,关于Candidate2译码时间内所需要的各项处理的时间,与前述Candidate1是相同的,不做一一赘述。前述PDCCH Candidate也可以简称为Candidate,在本公开以下说明中,如果没有特殊说明,PDCCH Candidate与Candidate含义相同,不做重复解释。
示例性的,DEM写Soft LLR缓存的时间内,以单个MO为单位进行的处理,DEM在SoftLLR缓存只存储有效的CCE,以最大的情况来估计,一个MO需要写入56个CCE,也就是DEM在一个MO写入LLR数据将花费3024多个周期。
按照3GPP协议,在SCS=30K的场景下CCE聚合等级和Candidate数量如表1所示,按照最差时延场景评估,一个MO中最多包含36个Candidate(即3+7+14+12=36)。仍然结合表1来说,CCE聚合等级为16时,DEC处理单个Candidate需要预处理1728个LLR,即需要864个周期;CCE聚合等级为8时,DEC处理单个Candidate需要预处理864个LLR,需要432个周期;CCE聚合等级为4时,DEC处理单个Candidate需要预处理432个LLR,需要216个周期;CCE聚合等级为2时,DEC处理单个Candidate需要预处理216个LLR,需要108个周期。结合表1中示意出的,基于一个MO包含的Candidate数量来计算,该DEC的单个Candidate的预处理总时延为:3*864+7*432+14*216+12*108=9936个周期。
表1
再进一步,DEC中对单个Candidate Polar译码大约需要800多个周期,以一个MO中最多包含36个Candidate来计算,该36个Candiate的译码时延约为28800个周期。
最终结合前述DEM和DEC中全部处理来说,针对一个MO完成全部处理的总时延可能会达到41760个周期。
URLLC(高可靠低时延通信,Ultra-reliable and low-latency Communication)是当前5G终端产品的一个重要应用场景,URLLC突破传统网络对速率的追求,更加强调时延和可靠性的需求,分解到PDCCH的实现层面,就是要求PDCCH的盲检时间要更加短,然而在NRPDCCH解码的数据链路采用串行的处理架构,在性能评估上存在2点不足:DEM解映射计算出一个MO(监测时机,Monitoring Occasion)的LLR(对数似然比,Log-Likelihood Ratio)然后写入Soft LLR Buffer,PDCCH DEC译码器等待DEM写LLR完成,开启译码过程,如果DEC译码时间超出DEM生成LLR的时间,那么DEC将反压DEM,迫使链路译码暂停,从而使解码时间增加。DEC的PDCCH Candidate(候选码字)解码包括4个子模块,LLR extraction(LLR抽取),descrambling(解扰码),de-rate matching(解速率匹配)和Polar极化码解码,4个模块串行译码,只有当Polar译码结束才进行下一个PDCCH Candidate的操作;而DEC的处理中由于每次抽取的LLR数量是固定的,因此需要多个时钟周期才能得到一个候选码字的全部LLR,然后再进行解扰等后续处理,其中的抽取处理也需要消耗较长的时间;另外,译码的处理也一次仅针对单个候选码字的处理,因此译码也花费的较多的时间。通过以上分析可以看出,在相关技术中,PDCCH一次解码会消耗较多的时长,无法保证接收端的处理效率。
应理解,本文中术语“系统”和“网络”在本文中常被可互换使用。本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
应理解,在本申请的实施例中提到的“指示”可以是直接指示,也可以是间接指示,还可以是表示具有关联关系。举例说明,A指示B,可以表示A直接指示B,例如B可以通过A获取;也可以表示A间接指示B,例如A指示C,B可以通过C获取;还可以表示A和B之间具有关联关系。
在本申请实施例的描述中,术语“对应”可表示两者之间具有直接对应或间接对应的关系,也可以表示两者之间具有关联关系,也可以是指示与被指示、配置与被配置等关系。
为便于理解本申请实施例的技术方案,以下对本申请实施例的相关技术进行说明,以下相关技术作为可选方案与本申请实施例的技术方案可以进行任意结合,其均属于本申请实施例的保护范围。
根据本申请的一方面实施例,提供了如图5所示的信息处理方法,包括:
S501、对第一MO内监测到的第一PDCCH解调,得到所述第一MO的多个LLR数据;
S502、对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据;
S503、在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果;其中,所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理。
本实施例所提供的信息处理方法可以应用于电子设备。该电子设备具体可以是终端设备或用户设备。
在一些可能的实施方式中,所述对第一MO内监测到的第一PDCCH进行解调,得到所述第一MO的多个LLR数据包括:在所述第一MO内监测到第一PDCCH的情况下,对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据,将所述第一MO的多个LLR数据保存在第一缓存空间;其中,所述第一缓存空间为多个缓存空间中之一;所述多个缓存空间中,不同的缓存空间用于保存不同MO的多个LLR数据。
进一步,所述将所述第一MO的多个LLR数据保存在第一缓存空间之后,所述方法还包括:在第二MO内监测到第二PDCCH的情况下,对所述第二MO内的第二PDCCH进行解调,得到所述第二MO的多个LLR数据,将所述第二MO的多个LLR数据保存在第二缓存空间;其中,所述第二MO与所述第一MO不同;所述第二缓存空间为所述多个缓存空间中之一,且所述第二缓存空间与所述第一缓存空间不同。
其中,第二MO可以是在第一MO之后、且与第一MO时域相邻的MO。
前述电子设备可以包括DEM和DEC两个处理单元。前述在第二MO内监测到第二PDCCH的情况下,对所述第二MO内的第二PDCCH进行解调,得到所述第二MO的多个LLR数据,将所述第二MO的多个LLR数据保存在第二缓存空间,具体可以指的是:DEM将所述第一MO的多个LLR数据保存在第一缓存空间之后,在DEC执行前述S501~S503的处理的过程中,在第二MO内监测到第二PDCCH的情况下,DEM对所述第二MO内的第二PDCCH进行解调,得到所述第二MO的多个LLR数据,DEM将所述第二MO的多个LLR数据保存在第二缓存空间。
所述多个缓存空间可以是DEM对应的多个缓存空间,具体的,任意一个缓存空间为用于缓存一个MO的多个LLR数据的Buffer(缓存)空间,并且,任意两个相邻的MO的多个LLR数据分别保存在不同的缓存空间中。在一些可能的示例中,还可以将任意一个缓存空间称为MO LLR Buffer(缓存),这里不对其可能的名称进行穷举。
所述多个缓存空间,具体可以指的是两个或两个以上的缓存空间。在一种优选的示例中,多个缓存空间可以是2个缓存空间;该2个缓存空间可以构成Ping-Pong Buffer(乒乓缓冲),或称为交替缓冲区,或称为双缓冲,不对其可能的名称进行限定。该2个缓存空间可以交替进行读写,比如,在同一时段(或同一阶段)一个缓存空间(比如缓存空间1)进行读取处理另一个缓存空间(比如缓存空间2)进行写入处理;完成这个时段(或阶段)后,两个缓存空间交换读写功能,即另一个缓存空间(比如缓存空间2)进行读取处理一个缓存空间(比如缓存空间1)进行写入处理。
以多个缓存空间为2个缓存空间为例,前述在所述第一MO内监测到第一PDCCH的情况下,对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据,将所述第一MO的多个LLR数据保存在第一缓存空间,可以包括:在所述第一MO内监测到第一PDCCH的情况下,DEM对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据;在所述2个缓存空间中第二缓存空间保存的LLR数据处于读取状态、且第一缓存空间保存的LLR处于完成读取状态的情况下,DEM将所述第一MO的多个LLR数据写入第一缓存空间。
在第二MO内监测到第二PDCCH的情况下,对所述第二MO内的第二PDCCH进行解调,得到所述第二MO的多个LLR数据,将所述第二MO的多个LLR数据保存在第二缓存空间,可以包括:在第二MO内监测到第二PDCCH的情况,DEM对所述第二MO内的第二PDCCH进行解调,得到所述第二MO的多个LLR数据;在所述2个缓存空间中第一缓存空间保存的第一MO的多个LLR数据处于读取状态、且第二缓存空间保存的LLR处于完成读取状态的情况下,DEM将所述第二MO的多个LLR数据写入该第二缓存空间。
结合图6,以前述2个缓存空间为Ping-Pong Buffer(乒乓缓冲)、将2个缓存空间分别称为“ping Buffer(乒缓存)”(即第一缓存空间)和“pong Buffer(乓缓存)”(即第二缓存空间)为例进行示例性说明:DEM在MO 0内监测到第一PDCCH,DEM对该MO 0内的第一PDCCH进行解调,得到MO 0对应的多个LLR数据,将MO 0的LLR数据(即前述MO 0对应的多个LLR数据)写入ping Buffer。然后DEC可以开始读取该ping buffer,进行MO 0PDCCH候选码字解码。
在DEC对MO 0的PDCCH候选码字解码的过程中,DEM在MO 1内监测到第二PDCCH,DEM对该MO 1内的第二PDCCH进行解调,得到MO 1对应的多个LLR数据,将MO 1的LLR数据(即前述MO 1对应的多个LLR数据)写入pong Buffer。进一步,在DEC完成对MO 0的PDCCH候选码字解码后,可以开始读取该pong buffer,进行MO 1PDCCH候选码字解码。
在DEC对MO 1的PDCCH候选码字解码的过程中,DEM在MO 2内监测到第三PDCCH,DEM对该MO 2内的第三PDCCH进行解调,得到MO 2对应的多个LLR数据,将MO 2的LLR数据(即前述MO 2对应的多个LLR数据)写入ping Buffer,以此类推,不做一一赘述。
应理解,以上仅是以多个缓存空间的数量为2个为例进行的示例性说明。在实际处理中,前述多个缓存空间的数量可以不止2个,比如可能有3个、4个或更多个。若多个缓存空间的数量为3个、4个或更多个的情况下,该多个缓存空间中不同缓存空间用于缓存不同MO的多个LLR数据。
示例性的,假设多个缓存空间的数量超过2个,前述在所述第一MO内监测到第一PDCCH的情况下,对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据,将所述第一MO的多个LLR数据保存在第一缓存空间,可以包括:在所述第一MO内监测到第一PDCCH的情况下,DEM对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据;在所述多个缓存空间中存在一个或多个空闲缓存空间的情况下,DEM从多个空闲缓存空间中任意选取一个作为第一缓存空间,DEM将所述第一MO的多个LLR数据写入第一缓存空间。其中,空闲缓存空间的确定方式可以是:在任意一个缓存空间所保存的一个MO的多个LLR数据处于完成读取的状态的情况下,将该缓存空间作为空闲缓存空间。
同样的,假设多个缓存空间的数量超过2个,前述在第二MO内监测到第二PDCCH的情况下,对所述第二MO内的第二PDCCH进行解调,得到所述第二MO的多个LLR数据,将所述第二MO的多个LLR数据保存在第二缓存空间,可以包括:在第二MO内监测到第二PDCCH的情况下,DEM对所述第二MO内的第二PDCCH进行解调,得到所述第二MO的多个LLR数据;在所述多个缓存空间中第一缓存空间保存的第一MO的多个LLR数据处于读取状态、且所述多个缓存空间中存在其他空闲缓存空间的情况下,DEM从其他空闲缓存空间中任意选取一个作为第二缓存空间,DEM将所述第二MO的多个LLR数据写入该第二缓存空间。
由于DEM是对时域上连续或相邻的多个MO依次进行的处理,因此,在DEM将所述第二MO的多个LLR数据写入该第二缓存空间之后,还会在第三MO监测到第三PDCCH,可以对该第三PDCCH进行解调得到第三MO的多个LLR,然后将第三MO的多个LLR保存在其他缓存空间中,以此类推。应理解的是,前述已经说明,任意两个相邻的MO的多个LLR数据分别保存在不同的缓存空间中,因此前述其他缓存空间指的是与第二缓存空间不同的缓存空间。比如,若缓存空间的数量为2个,则其他缓存空间可以是第一缓存空间;若缓存空间的数量为2个以上,则其他缓存空间可以是除了第二缓存空间之外的缓存空间。另外,还可以将第三MO作为新的第一MO、该第三PDCCH作为新的第一PDCCH,DEM可以执行与前述第一MO相同的处理;进一步,在该第三MO也就是新的第一MO之后,在第四MO监测到第四PDCCH时,可以将第四MO作为新的第二MO,第四PDCCH作为新的第二PDCCH,执行与前述第二MO所对应的相同的处理,以此类推,不做一一赘述。
结合相关技术中DEM写Soft LLR(软对数似然比)缓存的处理,对前述多个缓存空间的处理的效果进行说明:
在相关技术中,仅配置一个缓存空间(称为MO Soft LLR Buffer),用于存储一个MO的多个LLR数据。相关技术中PDCCH DEC和PDCCH DEM的接口以MO为粒度,也就是当PDCCHDEM写向缓存空间写入一个MO的多个LLR数据之后,PDCCH DEC开始以PDCCH Candidate为单位或粒度进行译码。为了节省Buffer的大小和访问时间,一个MO Soft LLR Buffer只存储有效的CCE,以最坏的情况评估,每次要写入56个CCE,协议规定一个CCE有108个有效的LLR数据,按照一个时钟周期写入2个LLR数据计算,PDCCH DEM向这一个缓存空间写一次MO的全部LLR数据(即56*108=6048个LLR数据)将占用3024个时钟周期(即6048/2=3024),这对于URLLC的场景是较大时延;进而如果PDCCH DEC没有把当前MO中所有的Candidate译码完成,将会一直反压PDCCH DEM,导致无法开始写下一个MO的LLR Buffer,这带来的影响是让PDCCH DEM处理按下了暂停键,形成的不良连锁反应是让数据链路都在等待PDCCH DEC的译码完成。可以看出,在相关技术中PDCCH DEM和PDCCH DEC的处理为串行处理,PDCCH DEM写入一个MO的多个LLR数据本身时延就较大,再加上仅有一个缓存空间,一旦PDCCH DEC没有完成这个MO中全部的Candidate的译码,就会导致DEM无法将下一个MO的LLR数据保存至缓存空间中,从而无法保证整个处理的正确性,并且无法保证处理效率。
而本公开提供的上述实施方式中,通过配置所述多个缓存空间、且不同的缓存空间用于保存不同MO的多个LLR数据,来使得相邻MO的解调处理得到的MO的多个LLR数据可以存储在不同的缓存空间。比如,仍然结合图6来说,关于图6的具体处理在前述已经说明,不做重复说明,通过图6可以看出,DEC在译码一个MO的PDCCH候选码字时,不阻塞DEM进行另一个MO的解调以及将LLR数据写入缓存空间的处理;而且DEC对一个MO内的PDCCH候选码字进行解码的时长,可以把DEM在另一个缓存空间写入下一个MO的LLR数据的时长消除掉,让DEM对下一个MO的处理的这部分时延和DEC的处理时长并行起来。如此,释放了DEM将解调得到的当前MO的多个LLR数据写入缓存空间的带宽需求;在DEM和DEC串行处理下,DEC的处理能抵消DEM在下一个MO的处理中写Buffer的时延,并且把反压DEM的概率降低到可以忽略不计;因此,本实施例通过上述方案,可以保证DEM正常且高效的完成针对每个MO进行解调并写入缓存空间的处理,从而保证了处理的正确性以及处理效率。
在一些可能的实施方式中,对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据,包括:从所述第一缓存空间中保存的所述第一MO的多个LLR数据中,抽取得到M个时钟周期的每个时钟周期内的所述当前PDCCH候选码字对应的N个目标LLR数据,基于所述每个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述当前PDCCH候选码字的待译码数据;其中,N为大于2的整数,M为正整数。
前述N个具体取值可以根据实际情况配置。在一种优选的示例中,N可以为9;由于根据NR PDCCH时频资源的特性,一个REG在调制后会生成18个LLR,因此在综合评估预处理时间和并行计算复杂度后,可以选取9作为一个N的最优取值,就是可以选择并行抽取9个LLR。应理解N还可以是6、12、18等等其他取值,只要N是大于2的整数,就在本实施例保护范围内,只是不做穷举。
所述M个时钟周期的数量,为基于所述当前PDCCH候选码字对应的目标LLR数据的总数量除以N得到的;其中,所述当前PDCCH候选码字对应的目标LLR数据的总数量,与所述第一PDCCH的CCE聚合等级相关。
所述当前PDCCH候选码字对应的目标LLR数据的总数量,具体可以为基于所述第一PDCCH的CCE聚合等级确定的。结合前述表1进行说明:通过前述表1可以看出,在CCE聚合等级为16的情况下,单个PDCCH候选码字预处理的LLR个数为1728个,即前述当前PDCCH候选码字对应的目标LLR数据的总数量为1728个;在CCE聚合等级为8的情况下,单个PDCCH候选码字预处理的LLR个数为864个,即当前PDCCH候选码字对应的目标LLR数据的总数量为864个,不再对表1的其他情况进行一一赘述。其中,CCE聚合等级可以是预先配置的;或者,CCE聚合等级也可以是电子设备基于消息确定的,比如该消息可以为:系统消息、寻呼消息、RRC(无线资源控制,Radio Resource Control)消息等等任意之一,本实施例不对电子设备得到CCE聚合等级的方式进行限定。
所述时钟周期,还可以表示为“Cycle”即周期,不对该时钟周期全部可能的表示形式进行限定。前述时钟周期的数量M可以等于当前PDCCH候选码字对应的全部目标LLR数据的总数量除以一次抽取的目标LLR数据的数量N。比如,当前PDCCH候选码字对应的全部目标LLR个数为1728个,N等于9,则M=1728/9=192。
其中,所述从所述第一缓存空间中保存的所述第一MO的多个LLR数据中,抽取得到M个时钟周期的每个时钟周期内的所述当前PDCCH候选码字对应的N个目标LLR数据,包括:判断上一个MO的全部PDCCH候选码字是否完成译码处理,在上一个MO的全部PDCCH候选码字完成译码处理的情况下,从所述第一缓存空间中保存的所述第一MO的多个LLR数据中,抽取得到M个时钟周期的每个时钟周期内的所述当前PDCCH候选码字对应的N个目标LLR数据。所述上一个MO与第一MO相邻,且该上一个MO早于所述第一MO。
进一步地,还可以包括:在所述第一MO不存在未完成译码的PDCCH候选码字的情况下,从所述第二缓存空间中保存的所述第二MO的多个LLR数据中,抽取得到M个时钟周期的每个时钟周期内的所述当前PDCCH候选码字对应的N个目标LLR数据,基于所述每个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述当前PDCCH候选码字的待译码数据,直至对第二MO完成全部PDCCH候选码字的译码处理,然后再从其他缓存空间保存的第三MO的多个LLR数据进行相同的处理,这里不做一一赘述。其中,在多个缓存空间的数量为2个情况下,其他缓存空间可以为前述第一缓存空间;在多个缓存空间的数量超过2个的情况下,其他缓存空间可以为前述第一缓存空间也可以为除了第二缓存空间之外的缓存空间。
所述基于所述每个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述当前PDCCH候选码字的待译码数据,包括:
基于第i个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到当前PDCCH候选码字的第i组待译码数据;i为小于或等于M的正整数;
将所述第i组待译码数据与当前PDCCH候选码字的第i-1组合并后的待译码数据进行合并,得到当前PDCCH候选码字的第i组合并后的待译码数据;
在所述第i个时钟周期为所述M个时钟周期的最后一个时钟周期的情况下,将所述当前PDCCH候选码字的第i组合并后的待译码数据,作为所述当前PDCCH候选码字的待译码数据。
在前述图3中已经说明,DEC以PDCCH候选码字为粒度进行处理,该处理包括了预处理和解码处理,本实施例主要针对了其中的预处理过程。基于第i个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述第i个时钟周期内的当前PDCCH候选码字的第i组待译码数据,可以指的是:DEC对所述第i个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据进行解扰,得到解扰后的数据;对解扰后的数据进行解速率匹配处理,得到当前PDCCH候选码字的第i组待译码数据。
将所述第i组待译码数据与当前PDCCH候选码字的第i-1组合并后的待译码数据进行合并,得到当前PDCCH候选码字的第i组合并后的待译码数据,可以包括:在i等于1的情况下,DEC确定所述当前PDCCH候选码字的第i-1组合并后的待译码数据为空,DEC将所述第i组待译码数据直接作为当前PDCCH候选码字的第i组合并后的待译码数据;在i大于1的情况下,DEC将所述第i组待译码数据与当前PDCCH候选码字的第i-1组合并后的待译码数据进行合并,得到当前PDCCH候选码字的第i组合并后的待译码数据。
示例性的,DEC在第i个时钟周期内,会从第一缓存空间中抽取第i个时钟周期内的N个目标LLR数据;然后对第i个时钟周期内的N个目标LLR数据顺序的执行解扰以及解速率匹配的处理,直至得到第i个时钟周期内的当前组待译码数据;并且,在对第i个时钟周期内的N个目标LLR数据顺序的执行解扰以及解速率匹配的处理的过程中,若到达第i+1个时钟周期,则从第一缓存空间中抽取第i+1个时钟周期内的N个目标LLR数据,再对第i+1个时钟周期内的N个目标LLR数据顺序的执行解扰以及解速率匹配的处理,直至得到当前时钟周期内的当前组待译码数据;如此循环处理,直至完成第M个时钟周期内的N个目标LLR数据的抽取,并得到最后一组待译码数据后,将最后一组待译码数据与上一组合并后的待译码数据进行合并,最终得到当前PDCCH候选码字的待译码数据,至此完成了当前PDCCH候选码字的预处理。
需要指出,第i个时钟周期内的N个目标LLR数据、与第i-1个时钟周期内的N个目标LLR数据不同、且与第i+1个时钟周期内的N个目标LLR数据不同。也就是说,不同时钟周期所抽取的N个目标LLR数据不同,并且相邻时钟周期的N个目标LLR数据抽取自第一缓存空间中的相邻的LLR数据。比如,N等于9,第1个时钟周期内的9个目标LLR数据,是第一缓存空间中所保存的第一MO的第1至第9个LLR数据;第2个时钟周期内的9个目标LLR数据,是第一缓存空间中所保存的第一MO的第10至第18个LLR数据。
另外,DEC在完成第一MO的当前PDCCH候选码字的预处理之后,若该第一MO还存在未处理的PDCCH候选码字对应的LLR数据,则继续进行以上处理,直至完成第一MO的全部PDCCH候选码字的预处理为止。关于一个MO内包含的PDCCH候选码字的数量,也可以与该MO所监测到的第一PDCCH对应的CCE聚合等级相关,比如参见表1,假设第一PDCCH的CCE聚合等级为16,则一个MO中会包含3个PDCCH候选码字,也就是DEC可以判断完成处理的当前PDCCH候选码字是否为3个PDCCH候选码字中的最后一个,若不是,则继续执行下一个PDCCH候选码字的处理。
下面结合相关技术对前述方案所提供的方法的有益效果进行说明:
在相关技术中一个MO可能包含多个Candidate,每个Candidate都要经过LLR抽取、解扰码、解速率匹配的预处理,然后把这个Candidate的LLR数据作为待译码数据送到Polar译码进行译码(或称为解码处理)。DEC执行LLR抽取会把Candidate需要的LLR数据从一个Buffer(即前述实施例描述的相关技术中的DEM所对应的一个缓存空间)中抽取出来。根据3GPP协议,一个REG有18个有效的LLR,一个CCE由6个REG组成,如图7所示当CCE聚合等级为16时需要抽取1728个LLR数据(即16*6*18=1728)。进一步,如图7所示,执行LLR数据的解扰处理,在解扰处理中不改变LLR的数据长度;然后执行解速率匹配处理,执行解速率匹配的处理中,会根据不同的CCE聚合等级和解速率匹配的模式,输出三种Candidate的待译码数据的长度(简称为Candidate长度),比如,依据3GPP协议当聚合等级为16、8或4,对应Candidate长度为512,CCE聚合等级为2,对应长度为256,CCE聚合等级为1时,对应长度为128。相关技术中DEC执行预处理(即图7中示意处理的LLR抽取、解扰和解速率匹配的处理)是按照流水线顺序执行的,在相关技术中一个cycle抽取2个LLR,那么在集合等级为16的情况下,一个Candidate的预处理时间将大约占用864(1728/2)个cycle。
本实施例所提供的方案中,以N等于9为例来说,在最坏的场景下,处理1728个LLR大约200个cycle就可以完成一个PDCCH候选码字的预处理,相比于相关技术中的864的cycle而言提升了多倍的性能。采用本实施例提供的方案后,由于一个时钟周期可以抽取2个以上的LLR数据,因此可以扩展数据处理带宽,进而增加链路的吞吐率,并缩短了DEC预处理所花费的时间从而提升了预处理性能;并且,扩展数据处理带宽不仅会提升数据处理的并行度,同时也提升了从缓存空间中读取数据的效率。
在一些可能的实施方式中,所述在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述当前PDCCH候选码字的译码结果,包括:在译码器包含的多个译码资源中存在空闲译码资源的情况下,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过所述空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果。
这里,所述译码器可以为Polar译码器。示例性的,该译码器可以为硬件,比如可以是设置在电子设备中的用于译码的芯片;或者,该译码器可以为电子设备中用于译码的虚拟计算单元,本实施例不对前述译码器的具体实现形态进行限定。
所述译码器的多个译码资源,可以指的是译码器可以同时并行的对多个PDCCH候选码字进行译码的资源。该多个译码资源的数量可以根据译码器的实际处理能力来设置,比如多个译码资源的数量可以是2n,其中,n为正整数。在一种优选的示例中,该多个译码资源的数量可以为4个;具体的,通过分析Polar的串行抵消列表(SCL,SuccessiveCancellation List)译码结构,每次PE的G函数(Polar译码二叉树遍历向右侧计算称之为G函数)计算需要SORT(分类)的反馈结果,这为多Candidate共享PE和SORT资源提供了机会,在平衡资源和时序收益之后,选择4个译码资源,来作为共享的译码资源并行的处理4个Candidate。应理解,该多个译码资源的数量还可以更多或更少,这里不做穷举。
所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理;也就是在同一时间段,可以在多个译码资源中并行的对多个PDCCH候选码字的待译码数据进行处理、且不同译码资源处理不同的PDCCH候选码字的待译码数据。
前述译码结果具体可以为DCI。
所述在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述当前PDCCH候选码字的译码结果之前,还可以包括:判断所述译码器的多个译码资源中,是否存在空闲译码资源。
进一步地,还可以包括:在所述译码器的多个译码资源中不存在空闲译码资源的情况下,持续判断所述译码器的多个译码资源中是否存在空闲资源。
所述在译码器包含的多个译码资源中存在空闲译码资源的情况下,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过所述空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果,具体可以包括:在所述多个译码资源中存在一个或多个空闲译码资源的情况下,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过所述多个空闲译码资源中的任意一个空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果。
示例性的,在开始处理第一MO内的第一个PDCCH候选码字的时候,该译码器中的全部译码资源均为空闲译码资源,此时DEC可以从该译码器的全部空闲译码资源中任意选择一个,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过所述多个空闲译码资源中的任意一个空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果。又比如,当前译码器已经在同时处理多个PDCCH候选码字的待译码数据了,当前译码器没有空闲译码资源,则DEC需要等待译码器中存在任意一个译码资源完成任意一个PDCCH候选码字的处理之后,DEC再将该译码资源作为空闲译码资源,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过该空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果。
以CCE聚合等级为16的情况来对相关技术的处理举例说明,CCE聚合等级为16的情况也是一个Candidate最长解码时间的场景:
参见图8,假设前述实施例在每个时钟周期抽取的目标LLR数据的数量N等于9,则从一个时钟周期抽取9个LLR,经过预处理模块之后输出为1个时钟周期16个LLR,也就是要完成一个Candidate对应的全部1728个目标LLR数据,需要192个时钟周期(即1728/9=192);在完成解扰和解速率匹配之后,得到一个Candidate的待译码数据,其长度为512;前述LLR抽取、解扰和解速率匹配的处理组成一个Candidate的预处理,该预处理总共将会消耗如图8中所示的约200个时钟周期。仍然结合图8来说,若后续采用相关技术中的方案进行译码,也就是将一个Candidate的待译码数据串行的接入Polar译码,则该Polar译码将花费大约800个时钟周期。也就是说,若保持采用相关技术中所提供的单个译码资源进行Candidate译码的处理,那么完成单个Candidate的处理(也就是预处理以及译码处理)需要将近1000个时钟周期。
采用了本实施例提供的多个译码资源进行处理的场景,如图9所示:仍然假设前述实施例在每个时钟周期抽取的目标LLR数据的数量N等于9,则从PDCCH候选码字1为例来说,一个时钟周期抽取9个LLR,经过预处理模块之后输出为1个时钟周期16个LLR,要完成PDCCH候选码字1对应的全部1728个目标LLR数据,需要192个时钟周期(即1728/9=192);在完成解扰和解速率匹配之后,得到PDCCH候选码字1的待译码数据,其长度为512;前述LLR抽取、解扰和解速率匹配的处理组成PDCCH候选码字1的预处理,该预处理总共将会消耗如图9中所示的约200个时钟周期。结合图9来说,若后续4个译码资源并行的处理PDCCH候选码字,则4个译码资源中每个译码资源处理一个PDCCH候选码字,比如图9中示意出,PDCCH候选码字1的待译码数据,由4个译码资源中之一即图9中示意出的译码资源901进行译码处理;在得到PDCCH候选码字2的待译码数据后也会由剩余的3个译码资源中之一进行译码处理,PDCCH候选码字3、4的待译码数据也同样处理,不做赘述。进一步,前述PDCCH候选码字1所使用的译码资源901完成PDCCH候选码字1的译码处理,得到PDCCH候选码字1的译码结果后,该PDCCH候选码字原来使用的译码资源901可以作为空闲译码资源902;在PDCCH候选码字5完成预处理得到PDCCH候选码字5的待译码数据时,则将前述PDCCH候选码字5的待译码数据输入该译码资源902,与前述PDCCH候选码字2、3、4的待译码数据进行并行译码处理,以此类推,不做一一赘述。
继续结合图9来说,假设PDCCH候选码字1的待译码数据长度为512,以平均Candidate译码时间来评估,采用4个译码资源同时对4个PDCCH候选码字译码的Pipeline(管道)结构,不需要等Polar译码完成才能进行下一个PDCCH候选码字的预处理过程,所以可以把预处理的计算时间抵消在Polar译码的时间内,在最坏的场景下,比如图9中示意的完成4个PDCCH候选码字的处理大约1600个时钟周期,则单个PDCCH候选码字的平均译码时间大约为400个时钟周期左右,则单个PDCCH候选码字的预处理加译码时间长度大于为600个时钟周期,相比与串行的Candidate译码时间少花费400个时钟周期,提升60%的性能。
假设前述N为9,2个缓存空间为Ping-Pong Buffer(乒乓缓冲)、将2个缓存空间分别称为“ping Buffer(乒缓存)”(即第一缓存空间)和“pong Buffer(乓缓存)”(即第二缓存空间),前述多个译码资源为4个译码资源,结合图10对本实施例所提供的完整方案进行示例说明:
DEM在MO 0内监测到第一PDCCH,DEM对该MO 0内的第一PDCCH进行解调,得到MO 0对应的多个LLR数据,将MO 0的LLR数据(即前述MO 0对应的多个LLR数据)写入pingBuffer。这里,解调以及将MO 0的LLR数据写入ping Buffer的处理大约需要花费3200个时钟周期。
完成前述处理之后,DEC开始执行PDCCH候选码字的预处理以及译码处理。以图10中的PDCCH候选码字01为例,在最坏的场景下,当CCE聚合等级为16时需要抽取1728个LLR数据(即16*6*18=1728),一次性抽取PDCCH候选码字01的9个目标LLR,则完成PDCCH候选码字01的全部1728个目标LLR数据的抽取大约需要192个时钟周期;PDCCH候选码字01在完成抽取之后,还需要执行解扰以及解速率匹配的处理,因此,该PDCCH候选码字01的预处理总共大约需要200个时钟周期。
假设完成PDCCH候选码字01的预处理之后得到的PDCCH候选码字01的待译码数据长度为512。在后续4个译码资源并行的处理PDCCH候选码字,也就是4个译码资源中每个译码资源处理一个PDCCH候选码字。假设完成4个PDCCH候选码字(即图10中的PDCCH候选码字01~PDCCH候选码字04)的处理大约1600个时钟周期,则单个PDCCH候选码字的平均译码时间大约为400个时钟周期左右。
另外,如图10所示,在DEC执行MO 0的PDCCH候选码字的预处理和译码的过程中,DEM在MO 1内监测到第二PDCCH,DEM对该MO 1内的第二PDCCH进行解调,得到MO 1对应的多个LLR数据,将MO 1的LLR数据(即前述MO 1对应的多个LLR数据)写入pong Buffer。这里,解调以及将MO 1的LLR数据写入pong Buffer的处理同样大约需要花费3200个时钟周期。进而如图10所示,对MO1的PDCCH候选码字(即PDCCH候选码字11~PDCCH候选码字14)进行预处理和译码,关于PDCCH候选码字11~PDCCH候选码字14的预处理和译码,与前述示例相似,因此不做重复说明。
按照最差时延场景评估,一个MO中最多包含36个PDCCH候选码字,因此一个MO的解调、预处理以及译码的全部时长总和约为36*400=14400个时钟周期,从相关技术中的将近41760个时钟周期降为了14400多个时钟周期,缩短了约27000个时钟周期;再预留出来各个PDCCH候选码字之间的处理间隔,在一个MO中最多包含36个PDCCH候选码字的情况下,一个MO的解调、预处理以及译码的全部时长应该在图10所示出的20000个时钟周期左右,也仍然比相关技术中的41760个时钟周期减少了20000多个时钟周期,相对性能提升了约1.8倍。
可见,通过采用本实施例提供的方案,能够在监测到第一MO内的PDCCH时,对该PDCCH解调得到第一MO的多个LLR数据;进而以PDCCH候选码字为粒度,依次从多个LLR数据中提取当前PDCCH候选码字对应的目标LLR数据处理得到待译码数据;通过多个译码资源中的空闲译码资源对当前PDCCH候选码字的待译码数据进行译码得到译码结果;其中,多个译码资源可以对不同的PDCCH候选码字进行并行处理。如此,在保证了对PDCCH进行准确的解析的同时,能够通过并行的对PDCCH候选码字进行处理,提升了译码性能,进而提升PDCCH的解析效率;并且,使得电子设备(也就是用户侧)能尽快的根据解析出来的结果做出相对应的决策,尽早关闭不需要工作的模块,对整体芯片的功耗和性能有积极的影响,保证了整体通信效率的提升。前述对PDCCH解析出来的结果为DCI,通过提升PDCCH的处理效率,可以使得电子设备(如用户设备)能够快速而且准确的得到DCI,尤其适用于URLLC的应用场景,这是由于URLLC要求更低的处理时延。
本实施例提供的方案,通过对NR PDCCH DEC的译码进行分析,剥离出3个较为独立的处理单元进行高性能架构设计,通过提供多个缓存空间以及增加一次抽取目标LLR数据的数量,扩展了预处理数据的计算宽度,再结合前述多个缓存空间的处理方案,从而进一步提升译码性能,降低了预处理时延。具体的,利用DEM和DEC以MO为最小粒度进行数据缓存,设计多个缓存空间,从而释放DEC的解码时间压力,且极大降低DEC反压DEM的概率,尽可能的不让后级模块影响前一级计算;利用预处理模块的流水特性,把数据位宽扩展到大于2个LLR,以平衡NR PDCCH DEC预处理模块的计算时延和资源,在不影响芯片面积的前提下,同时带来了性能上的提升;采用多个PDCCH候选码字共享多个译码资源的Pipeline(管道)译码结构,使得单PDCCH候选码字的译码时间提升将近一倍。
根据本申请的第二方面实施例,提供了一种电子设备,如图11所示,包括:
解调单元1101,用于对第一监测时机MO内监测到的第一物理下行控制信道PDCCH进行解调,得到所述第一MO的多个对数似然比LLR数据;
预处理单元1102,用于对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据;
译码单元1103,用于在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果;其中,所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理。
所述译码单元,用于在译码器包含的多个译码资源中存在空闲译码资源的情况下,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过所述空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果。
所述解调单元,用于在所述第一MO内监测到第一PDCCH的情况下,对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据,将所述第一MO的多个LLR数据保存在第一缓存空间;其中,所述第一缓存空间为多个缓存空间中之一;所述多个缓存空间中,不同的缓存空间用于保存不同MO的多个LLR数据。
所述解调单元,用于在第二MO内监测到第二PDCCH的情况下,对所述第二MO内的第二PDCCH进行解调,得到第二MO的多个LLR数据,将所述第二MO的多个LLR数据保存在第二缓存空间;其中,所述第二MO与所述第一MO不同;所述第二缓存空间为所述多个缓存空间中之一,且所述第二缓存空间与所述第一缓存空间不同。
所述预处理单元,用于从所述第一缓存空间中保存的所述第一MO的多个LLR数据中,抽取得到M个时钟周期的每个时钟周期内的所述当前PDCCH候选码字对应的N个目标LLR数据,基于所述每个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述当前PDCCH候选码字的待译码数据;其中,N为大于2的整数,M为正整数。
所述预处理单元,用于基于第i个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到当前PDCCH候选码字的第i组待译码数据;i为小于或等于M的正整数;将所述第i组待译码数据与当前PDCCH候选码字的第i-1组合并后的待译码数据进行合并,得到当前PDCCH候选码字的第i组合并后的待译码数据;在所述第i个时钟周期为所述M个时钟周期的最后一个时钟周期的情况下,将所述当前PDCCH候选码字的第i组合并后的待译码数据,作为所述当前PDCCH候选码字的待译码数据。
所述M个时钟周期的数量,为基于所述当前PDCCH候选码字对应的目标LLR数据的总数量除以N得到的;其中,所述当前PDCCH候选码字对应的目标LLR数据的总数量,与所述第一PDCCH的控制信道元素CCE聚合等级相关。
本申请实施例的电子设备能够实现前述的方法实施例中的方法中对应功能。该电子设备中的各个模块(子模块、单元或组件等)对应的流程、功能、实现方式以及有益效果,可参见上述方法实施例中的对应描述,在此不再赘述。需要说明,关于申请实施例的电子设备中的各个模块(子模块、单元或组件等)所描述的功能,可以由不同的模块(子模块、单元或组件等)实现,也可以由同一个模块(子模块、单元或组件等)实现。
本申请的技术方案中,所涉及的用户个人信息的获取,存储和应用等,均符合相关法律法规的规定,且不违背公序良俗。图12是根据本申请实施例的通信设备1200示意性结构图。该通信设备1200包括处理器1210,处理器1210可以从存储器中调用并运行计算机程序,以使通信设备1200实现本申请实施例中的方法。
在一种可能的实现方式中,通信设备1200还可以包括存储器1220。其中,处理器1210可以从存储器1220中调用并运行计算机程序,以使通信设备1200实现本申请实施例中的方法。其中,存储器1220可以是独立于处理器1210的一个单独的器件,也可以集成在处理器1210中。
在一种可能的实现方式中,通信设备1200还可以包括收发器1230,处理器1210可以控制该收发器1230与其他设备进行通信,具体地,可以向其他设备发送信息或数据,或接收其他设备发送的信息或数据。其中,收发器1230可以包括发射机和接收机。收发器1230还可以进一步包括天线,天线的数量可以为一个或多个。
在一种可能的实现方式中,该通信设备1200可以实现本申请实施例的各个方法中由电子设备实现的相应流程,为了简洁,在此不再赘述。
图13是根据本申请实施例的芯片1300的示意性结构图。该芯片1300包括处理器1310,处理器1310可以从存储器中调用并运行计算机程序,以实现本申请实施例中的方法。
在一种可能的实现方式中,芯片1300还可以包括存储器1320。其中,处理器1310可以从存储器1320中调用并运行计算机程序,以实现本申请实施例中由前述电子设备执行的方法。其中,存储器1320可以是独立于处理器1310的一个单独的器件,也可以集成在处理器1310中。
在一种可能的实现方式中,该芯片1300还可以包括输入接口1330。其中,处理器1310可以控制该输入接口1330与其他设备或芯片进行通信,具体地,可以获取其他设备或芯片发送的信息或数据。
在一种可能的实现方式中,该芯片1300还可以包括输出接口1340。其中,处理器1310可以控制该输出接口1340与其他设备或芯片进行通信,具体地,可以向其他设备或芯片输出信息或数据。
在一种可能的实现方式中,该芯片可以实现本申请实施例的各个方法中由电子设备实现的相应流程,为了简洁,在此不再赘述。
应理解,本申请实施例提到的芯片还可以称为系统级芯片,系统芯片,芯片系统或片上系统芯片等。
上述提及的处理器可以是通用处理器、数字信号处理器(digital signalprocessor,DSP)、现成可编程门阵列(field programmable gate array,FPGA)、专用集成电路(application specific integrated circuit,ASIC)或者其他可编程逻辑器件、晶体管逻辑器件、分立硬件组件等。其中,上述提到的通用处理器可以是微处理器或者也可以是任何常规的处理器等。
上述提及的存储器可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(read-only memory,ROM)、可编程只读存储器(programmable ROM,PROM)、可擦除可编程只读存储器(erasable PROM,EPROM)、电可擦除可编程只读存储器(electrically EPROM,EEPROM)或闪存。易失性存储器可以是随机存取存储器(random access memory,RAM)。
应理解,上述存储器为示例性但不是限制性说明,例如,本申请实施例中的存储器还可以是静态随机存取存储器(static RAM,SRAM)、动态随机存取存储器(dynamic RAM,DRAM)、同步动态随机存取存储器(synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(double data rate SDRAM,DDR SDRAM)、增强型同步动态随机存取存储器(enhanced SDRAM,ESDRAM)、同步连接动态随机存取存储器(synch linN DRAM,SLDRAM)以及直接内存总线随机存取存储器(Direct Rambus RAM,DR RAM)等等。也就是说,本申请实施例中的存储器旨在包括但不限于这些和任意其它适合类型的存储器。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。该计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行该计算机程序指令时,全部或部分地产生按照本申请实施例中的流程或功能。该计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。该计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,该计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(Digital Subscriber Line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。该计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。该可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘(Solid State DisN,SSD))等。
应理解,在本申请的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以该权利要求的保护范围为准。

Claims (18)

1.一种信息处理方法,所述方法包括:
对第一监测时机MO内监测到的第一物理下行控制信道PDCCH进行解调,得到所述第一MO的多个对数似然比LLR数据
对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据;
在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果;其中,所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理。
2.根据权利要求1所述的方法,其特征在于,所述在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果,包括:
在译码器包含的多个译码资源中存在空闲译码资源的情况下,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过所述空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果。
3.根据权利要求1所述的方法,其特征在于,所述对第一MO内监测到的第一PDCCH进行解调,得到所述第一MO的多个LLR数据,包括:
在所述第一MO内监测到第一PDCCH的情况下,对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据,将所述第一MO的多个LLR数据保存在第一缓存空间;其中,所述第一缓存空间为多个缓存空间中之一;所述多个缓存空间中,不同的缓存空间用于保存不同MO的多个LLR数据。
4.根据权利要求3所述的方法,其特征在于,所述将所述第一MO的多个LLR数据保存在第一缓存空间之后,所述方法还包括:
在第二MO内监测到第二PDCCH的情况下,对所述第二MO内的第二PDCCH进行解调,得到第二MO的多个LLR数据,将所述第二MO的多个LLR数据保存在第二缓存空间;其中,所述第二MO与所述第一MO不同;所述第二缓存空间为所述多个缓存空间中之一,且所述第二缓存空间与所述第一缓存空间不同。
5.根据权利要求3所述的方法,其特征在于,所述对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据,包括:
从所述第一缓存空间中保存的所述第一MO的多个LLR数据中,抽取得到M个时钟周期的每个时钟周期内的所述当前PDCCH候选码字对应的N个目标LLR数据,基于所述每个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述当前PDCCH候选码字的待译码数据;其中,N为大于2的整数,M为正整数。
6.根据权利要求5所述的方法,其特征在于,所述基于所述每个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述当前PDCCH候选码字的待译码数据,包括:
基于第i个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到当前PDCCH候选码字的第i组待译码数据;i为小于或等于M的正整数;
将所述第i组待译码数据与当前PDCCH候选码字的第i-1组合并后的待译码数据进行合并,得到当前PDCCH候选码字的第i组合并后的待译码数据;
在所述第i个时钟周期为所述M个时钟周期的最后一个时钟周期的情况下,将所述当前PDCCH候选码字的第i组合并后的待译码数据,作为所述当前PDCCH候选码字的待译码数据。
7.根据权利要求5或6所述的方法,其特征在于,所述M个时钟周期的数量,为基于所述当前PDCCH候选码字对应的目标LLR数据的总数量除以N得到的;其中,所述当前PDCCH候选码字对应的目标LLR数据的总数量,与所述第一PDCCH的控制信道元素CCE聚合等级相关。
8.一种电子设备,包括:
解调单元,用于对第一监测时机MO内监测到的第一物理下行控制信道PDCCH进行解调,得到所述第一MO的多个对数似然比LLR数据
预处理单元,用于对所述第一MO的多个LLR数据中包含的当前PDCCH候选码字对应的多个目标LLR数据进行处理,得到当前PDCCH候选码字的待译码数据;
译码单元,用于在多个译码资源中存在空闲译码资源的情况下,基于所述空闲译码资源对所述当前PDCCH候选码字的待译码数据,得到所述当前PDCCH候选码字的译码结果;其中,所述多个译码资源中不同的译码资源用于对不同的PDCCH候选码字进行处理。
9.根据权利要求8所述的电子设备,其特征在于,所述译码单元,用于在译码器包含的多个译码资源中存在空闲译码资源的情况下,将所述当前PDCCH候选码字的待译码数据输入所述译码器,在所述译码器中通过所述空闲译码资源对所述当前PDCCH候选码字的待译码数据进行译码,得到所述译码器输出的当前PDCCH候选码字的译码结果。
10.根据权利要求8所述的电子设备,其特征在于,所述解调单元,用于在所述第一MO内监测到第一PDCCH的情况下,对所述第一MO内的第一PDCCH进行解调,得到所述第一MO的多个LLR数据,将所述第一MO的多个LLR数据保存在第一缓存空间;其中,所述第一缓存空间为多个缓存空间中之一;所述多个缓存空间中,不同的缓存空间用于保存不同MO的多个LLR数据。
11.根据权利要求10所述的电子设备,其特征在于,所述解调单元,用于在第二MO内监测到第二PDCCH的情况下,对所述第二MO内的第二PDCCH进行解调,得到第二MO的多个LLR数据,将所述第二MO的多个LLR数据保存在第二缓存空间;其中,所述第二MO与所述第一MO不同;所述第二缓存空间为所述多个缓存空间中之一,且所述第二缓存空间与所述第一缓存空间不同。
12.根据权利要求10所述的电子设备,其特征在于,所述预处理单元,用于从所述第一缓存空间中保存的所述第一MO的多个LLR数据中,抽取得到M个时钟周期的每个时钟周期内的所述当前PDCCH候选码字对应的N个目标LLR数据,基于所述每个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到所述当前PDCCH候选码字的待译码数据;其中,N为大于2的整数,M为正整数。
13.根据权利要求12所述的电子设备,其特征在于,所述预处理单元,用于基于第i个时钟周期内所述当前PDCCH候选码字对应的N个目标LLR数据,得到当前PDCCH候选码字的第i组待译码数据;i为小于或等于M的正整数;将所述第i组待译码数据与当前PDCCH候选码字的第i-1组合并后的待译码数据进行合并,得到当前PDCCH候选码字的第i组合并后的待译码数据;在所述第i个时钟周期为所述M个时钟周期的最后一个时钟周期的情况下,将所述当前PDCCH候选码字的第i组合并后的待译码数据,作为所述当前PDCCH候选码字的待译码数据。
14.根据权利要求12或13所述的电子设备,其特征在于,所述M个时钟周期的数量,为基于所述当前PDCCH候选码字对应的目标LLR数据的总数量除以N得到的;其中,所述当前PDCCH候选码字对应的目标LLR数据的总数量,与所述第一PDCCH的控制信道元素CCE聚合等级相关。
15.一种电子设备,包括:处理器和存储器,该存储器用于存储计算机程序,所述处理器用于调用并运行所述存储器中存储的计算机程序,以使所述电子设备执行如权利要求1至7中任一项所述的方法。
16.一种芯片,包括:处理器,用于从存储器中调用并运行计算机程序,使得安装有所述芯片的设备执行如权利要求1至7中任一项所述的方法。
17.一种计算机可读存储介质,用于存储计算机程序,当所述计算机程序被设备运行时使得所述设备执行如权利要求1至7中任一项所述的方法。
18.一种计算机程序产品,包括计算机程序指令,该计算机程序指令使得计算机执行如权利要求1至7中任一项所述的方法。
CN202310063665.6A 2023-01-12 2023-01-12 一种信息处理方法和电子设备 Pending CN118337343A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310063665.6A CN118337343A (zh) 2023-01-12 2023-01-12 一种信息处理方法和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310063665.6A CN118337343A (zh) 2023-01-12 2023-01-12 一种信息处理方法和电子设备

Publications (1)

Publication Number Publication Date
CN118337343A true CN118337343A (zh) 2024-07-12

Family

ID=91766608

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310063665.6A Pending CN118337343A (zh) 2023-01-12 2023-01-12 一种信息处理方法和电子设备

Country Status (1)

Country Link
CN (1) CN118337343A (zh)

Similar Documents

Publication Publication Date Title
US11057150B2 (en) Polar code transmission method and apparatus
US11658772B2 (en) Electronic device and communication method for non-orthogonal-resource based multiple access
CN108365848B (zh) 一种极性码的译码方法和装置
CN113613331B (zh) 一种通信方法、装置及设备
CN110495113A (zh) 将ue id嵌入到冻结位中以供dci盲检测的加扰序列设计
CN107409006B (zh) 极化码的混合自动重传请求方法和装置
US20200067533A1 (en) Coding method and apparatus, and device
CN111162798B (zh) 极化码的路径合并方法、装置以及译码装置
CN110190928B (zh) 无线通信方法、设备及计算机可读存储介质
EP3576327B1 (en) Information transmission method, network device, and terminal device
CN108023669B (zh) 传输数据的方法和装置
WO2018171776A1 (zh) 一种广播信息指示的发送方法和发送设备
CN118337343A (zh) 一种信息处理方法和电子设备
CN113965208A (zh) 极化码译码方法与装置、译码器和通信设备
WO2018157403A1 (zh) 资源的分配方法、确定方法和装置
US11296724B2 (en) Encoding method and apparatus
CN110351004B (zh) 通信方法和通信设备
CN108259124B (zh) 一种数据传输的方法、网络设备和终端设备
WO2019144405A1 (en) Method and apparatus for generating spreading sequence codebooks
WO2023225997A1 (zh) 无线通信的方法、终端设备和网络设备
US10530531B2 (en) Acknowledgement information feedback apparatus, method and communication system
CN110912586B (zh) 一种信息发送、接收方法、设备及装置
CN111052820B (zh) 一种系统消息传输的方法及网络设备
CN118591002A (zh) 通信方法以及相关装置
CN117692533A (zh) 数据处理方法、设备、通信系统、存储介质及产品

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination