CN118041487A - 64b/66b编码信号的处理方法、通信设备和存储介质 - Google Patents

64b/66b编码信号的处理方法、通信设备和存储介质 Download PDF

Info

Publication number
CN118041487A
CN118041487A CN202211383267.4A CN202211383267A CN118041487A CN 118041487 A CN118041487 A CN 118041487A CN 202211383267 A CN202211383267 A CN 202211383267A CN 118041487 A CN118041487 A CN 118041487A
Authority
CN
China
Prior art keywords
encoded
block
coding block
coding
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211383267.4A
Other languages
English (en)
Inventor
苑岩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN202211383267.4A priority Critical patent/CN118041487A/zh
Priority to PCT/CN2023/128550 priority patent/WO2024099180A1/zh
Publication of CN118041487A publication Critical patent/CN118041487A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/06Notations for structuring of protocol data, e.g. abstract syntax notation one [ASN.1]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

本发明公开了一种64b/66b编码信号的处理方法、通信设备和存储介质,方法包括获取64b/66b编码信号,所述64b/66b编码信号包括多个64b/66b编码块,所述多个64b/66b编码块包括以下至少之一:S编码块、T编码块、C编码块、D编码块或者E编码块;遍历所述64b/66b编码信号中的每个所述64b/66b编码块,在当前遍历的64b/66b编码块为S编码块且允许删除条件成立的情况下,将所述S编码块删除,得到降低速率的64b/66b编码信号;发送降低速率的64b/66b编码信号。在媒体访问控制帧的速率接近其物理速率上限时,这种方式仍旧能够降低64b/66b编码信号的速率。

Description

64b/66b编码信号的处理方法、通信设备和存储介质
技术领域
本发明涉及通信技术领域,尤其涉及一种64b/66b编码信号的处理方法、通信设备和存储介质。
背景技术
64b/66b编码信号一般为固定速率的信号,在发送64b/66b编码信号以前经常需要先降低其速率。例如,在将灵活以太网客户信号(FlexE Client信号)装入灵活以太网群信号(FlexE Group信号)前,需要先降低灵活以太网客户信号的速率,然后才能将降低速率后的灵活以太网客户信号装入灵活以太网群信号的时隙中;另外在将64b/66b编码信号装入光传送网的光数据单元信号(ODU信号)前,可以先降低64b/66b编码信号的速率,然后再装入光数据单元信号中,这样光数据单元的信号速率可以更低。
相关技术中,降低64b/66b编码信号的方式主要有两种:第一种,删除包含8个空闲(idle)控制字符的64b/66b控制编码块;第二种,删除连续2个包含有序集(Ordered sets)控制信息且其内容完全一样的64b/66b编码块中的1个。这两种方式都只适用于媒体访问控制帧(Media Access Control Frame)的速率不太高的情况,如果媒体访问控制帧的速率太高且接近于其物理速率上限,此时会在较长时间内不出现符合以上两个条件的可删除的64b/66b编码块,而且通过以上方式删除的64b/66b编码块无法在原来的位置恢复。所以亟需一种能在媒体访问控制帧的速率很高时仍旧能通过删除特定64b/66b编码块降低速率的方法,且被删除的64b/66b编码块能在原来的位置正确恢复。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本申请实施例提供一种64b/66b编码信号的处理方法、通信设备、计算机可读存储介质和计算机程序产品,在媒体访问控制帧的速率很高时仍旧能通过删除特定64b/66b编码块降低速率,同时便于恢复原始的64b/66b编码信号。
第一方面,本申请实施例提供一种64b/66b编码信号的处理方法,所述方法包括:
获取64b/66b编码信号,所述64b/66b编码信号包括多个64b/66b编码块,所述多个64b/66b编码块包括以下至少之一:S编码块、T编码块、C编码块、D编码块或者E编码块;
遍历所述64b/66b编码信号中的每个所述64b/66b编码块,在当前遍历的64b/66b编码块为S编码块且允许删除条件成立的情况下,将所述S编码块删除,得到降低速率的64b/66b编码信号;
发送降低速率的64b/66b编码信号。
第二方面,本申请实施例提供一种通信设备,包括发送模块和接收模块;其中,
所述发送模块用于:获取64b/66b编码信号,所述64b/66b编码信号包括多个64b/66b编码块,所述多个64b/66b编码块包括以下至少之一:S编码块、T编码块、C编码块、D编码块或者E编码块;遍历所述64b/66b编码信号中的每个所述64b/66b编码块,在当前遍历的64b/66b编码块为S编码块且允许删除条件成立的情况下,将所述S编码块删除,得到降低速率的64b/66b编码信号;发送降低速率的64b/66b编码信号;
所述接收模块用于:接收所述降低速率的64b/66b编码信号;遍历所述降低速率的64b/66b编码信号中的每个64b/66b编码块;在当前遍历的64b/66b编码块为所述D编码块且允许添加条件成立的情况下,在当前遍历的64b/66b编码块之前添加所述S编码块,以获得恢复速率的64b/66b编码信号。
第三方面,本申请实施例提供一种通信设备,包括:
至少一个处理器;
至少一个存储器,用于存储至少一个程序;
当至少一个所述程序被至少一个所述处理器执行时实现如第一方面所述的64b/66b编码信号的处理方法。
第四方面,本申请实施例提供一种计算机可读存储介质,其中存储有处理器可执行的程序,所述处理器可执行的程序被处理器执行时用于实现如第一方面所述的64b/66b编码信号的处理方法。
第五方面,本申请实施例提供一种计算机程序产品,包括计算机程序或计算机指令,所述计算机程序或所述计算机指令存储在计算机可读存储介质中,计算机设备的处理器从所述计算机可读存储介质读取所述计算机程序或所述计算机指令,所述处理器执行所述计算机程序或所述计算机指令,使得所述计算机设备执行如第一方面所述的64b/66b编码信号的处理方法。
本申请实施例,通过将64b/66b编码信号中满足预设的允许删除条件的S编码块删除,进而获得降低速率的64b/66b编码信号。这种方式便于在有恢复速率需求时,根据64b/66b编码块的位置规则在降低速率的64b/66b编码信号之中添加S编码块,从而获得恢复速率的原始64b/66b编码信号。
附图说明
附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。
图1是本申请实施例描述的多种类型的64b/66b编码块的格式示意图;
图2是是本申请的一个实施例提供的64b/66b编码信号的处理方法的流程示意图;
图3是一个64b/66b编码信号包含的部分编码块的示意图;
图4是一个媒体访问控制帧的结构示意图;
图5是另一个64b/66b编码信号包含的部分编码块的示意图;
图6是本申请另一实施例提供的64b/66b编码信号的处理方法的流程示意图;
图7是一个降低速率的64b/66b编码信号包含的部分编码块的示意图;
图8是另一个降低速率的64b/66b编码信号包含的部分编码块的示意图;
图9是本申请实施例提供的一种通信设备的结构示意图。
具体实施方式
下面结合说明书附图和具体的实施例对本发明进行进一步的说明。所描述的实施例不应视为对本发明的限制,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在以下的描述中,涉及到“一些实施例”,其描述了所有可能实施例的子集,但是可以理解,“一些实施例”可以是所有可能实施例的相同子集或不同子集,并且可以在不冲突的情况下相互结合。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中所使用的术语只是为了描述本申请实施例的目的,不是旨在限制本发明。
64b/66b编码是由IEEE802.3标准制定的物理编码子层(physical codingsublayer,PCS)编码,用于将媒体访问控制帧转换为固定速率的信号,同时能识别出媒体访问控制帧和控制信息,其中媒体访问控制帧的内容对应数据信息,除了媒体访问控制帧的内容以外,64b/66b编码还需要传递一些控制信息,其中控制信息包括媒体访问控制帧的帧头和帧尾,用于实现速率填充的idle控制信息,用于表示信号特殊状态的Local Fault控制信息或者Remote Fault控制信息等。由于64b/66b编码是通过长度为66比特的比特块实现的,所以基于64b/66b编码的66比特长度的比特块被称为64b/66b编码块,这里b表示比特,而64b/66b编码信号是由64b/66b编码块组成的信号。64b/66b编码实际有不同的编码规则,至少在IEEE802.3中,基于10GE(10GBASE-R)的64b/66b编码和基于40GE/100GE(40GBASE-R/100GBASE-R)的编码规则是不一样的,但这种不一样是某些实现细节上的不一样,具体区别主要体现在帧头的位置是否必须和8字节对齐还是和4字节对齐。40GE/100GE为了实现简单要求,帧头位置必须和8字节对齐,即帧头控制字符必须位于64b/66b编码块中的第1个字节。64b/66b编码块按照是否包含控制信息分为64b/66b数据编码块和64b/66b控制编码块。
64b/66b编码信号一般为固定速率的信号,且经常需要降低其速率。相关技术中,降低64b/66b编码信号速率的方式主要有两种:第一种,删除包含8个空闲(idle)控制字符的64b/66b控制编码块;第二种,删除连续2个包含有序集(Ordered sets)控制信息且其内容完全一样的64b/66b编码块中的1个。
对于第一种方式,通过删除包含8个空闲(idle)控制字符的64b/66b控制编码块的方式来降低64b/66b编码信号的速率,然而该方式一旦删除某个包含8个空闲(idle)控制字符的64b/66b控制编码块后,由于不会记录所删除的64b/66b控制编码块的位置信息,所以后续无法在原来的位置恢复出被删除的64b/66b控制编码块,只能根据速率需求在帧尾和帧头之间找个位置加上,这样无法做到64b/66b编码信号的比特透传。另外一个缺点是如果64b/66b编码信号中媒体访问控制帧的速率很高,即媒体访问控制帧的速率非常接近64b/66b编码信号的速率,此时包含帧尾的64b/66b编码块后面可能紧跟着包含帧头的64b/66b编码块,这样不存在可以删除的包含8个空闲控制字符的64b/66b编码块,也就无法通过此方式降低64b/66b编码信号的速率。
对于第二种方式,同样只有在媒体访问控制帧的速率较低时才可能使用,但实际应用中往往媒体访问控制帧的速率都很高,存在连续2个码型完全一样的64b/66b控制编码块的概率很低,使得第二种方式的应用范围十分受限。
可见上述两种方式都只适用于媒体访问控制帧的速率不太高的情况,如果媒体访问控制帧的速率太高且接近于其物理速率上限,此时会在较长时间内不出现符合以上两个条件的可删除的64b/66b编码块,而且通过以上方式删除的64b/66b编码块无法在原来的位置恢复。
有鉴于此,本申请实施例的目的在于提供一种能在媒体访问控制帧的速率很高时仍旧能通过删除特定64b/66b编码块降低速率的方法,且被删除的64b/66b编码块能在原来的位置正确恢复。
下面对本申请实施例涉及的概念进行介绍。
64b/66b编码块指将64比特“数据或控制信息”编码成66比特的编码块来进行传输,其中数据信息表示媒体访问控制帧的内容,控制信息表示除了媒体访问控制帧内容以外用于表示信号状态的信息。在66比特的编码块中,前2个比特可称作同步头(2bit SyncHeader),主要用于接收端的数据对齐和识别66比特中后64比特的具体定义;后64比特可称作块负荷,用于存放纯数据信息、纯控制信息、或者混合的数据信息和控制信息。更具体地,对于块负荷包含纯控制信息、或者混合的数据信息和控制信息的情况,64比特的块负荷中,前8比特为类型域,后56比特为信息域。其中,控制信息可以包括帧头标志、帧尾标志、错误信息、空闲信息、低功耗空闲信息、有序集(Ordered Sets)控制信息等,控制信息的具体实现有两种方式,包括7比特的控制字符或28比特的有序集控制信息,其中28比特的有序集控制信息包括4比特的有序集类型和24比特的有序集内容,有序集控制信息单独占用一个64b/66b编码块,除了帧头和帧尾以外的7比特的控制字符不能和数据字符或者有序集控制信息一起存在于一个64b/66b编码块块中,要求必须连续8个除了帧头和帧尾以外的7比特的控制字符在起占用一个64b/66b编码块。注意,本发明仅适用于基于40GE/100GE定义的64b/66b编码块,即帧头只能位于64b/66b编码块第一个字符的位置,且有序集控制信息必须单独占用一个64b/66b编码块。
请参见图1,图1示出了多种类型的64b/66b编码块,根据同步头、块负荷对应包含的值,64b/66b编码块可以划分为以下几种类型:
(1)D编码块,其同步头为“01”,块负荷包含纯数据信息,具体的,块负荷包含8个数据字符,每个数据字符的大小为8比特;
(2)C编码块,其同步头为“10”,块负荷包含纯控制信息,根据块负荷不同的类型域值和信息域值,C编码块又分为C-I编码块和C-O编码块;
(2.1)C-I编码块,其同步头为“10”,块负荷的类型域为“0x1E”,信息域包含8个空闲控制字符,每个空闲控制字符为7比特的0;
(2.2)C-O编码块,其同步头为“10”,块负荷的类型域为“0x4B”,信息域的前28比特包含有序集控制信息的内容和类型,后28比特固定为“0x000_0000”;
(3)S编码块,其同步头为“10”,块负荷包含混合的数据信息和控制信息,其中类型域包含帧头标志(表示帧开始传送),帧头标志的值为“0x78”,信息域包含7个数据字符,每个数据字符的大小为8比特;
需了解的是,本申请实施例描述的S编码块中,根据IEEE802.3标准,帧头标志后面7个数据字符固定为7字节的前导码(内容是固定的“0xaa”)。但是在一些情况下,帧头标志后面7个数据字符对应其他信息,即不是固定的7字节的前导码,本发明根据S编码块中帧头标志后面7个数据字符是否固定为7字节的前导码有不同的处理方式。如果S编码块中帧头标志后面7个数据字符不是固定为7字节的前导码,则此S编码块不会被删除,因为这种S编码块删除后无法正确恢复出帧头标志后面的7个数据字符对应的信息。
(4)T编码块,其同步头为“10”,块负荷包含混合的数据信息和控制信息,其中类型域包含帧尾标志(表示帧结束传送),帧尾标志的值可以为“0x87”、“0x99”、“0xaa”、“0xb4、“0xcc”、“0xd2”、“0xe1”或者“0xff”。
另外,本申请实施例还将除D编码块、C编码块、S编码块和T编码块以外的编码块定义为E编码块(图1未示出),E编码块表示存在错误信息的编码块。
本申请实施例认为,当需要降低64b/66b编码的速率时,现有的通过删除C-I或C-O编码块降低速率的方式可以继续使用,但如果现有方式无法工作时,可在预设的允许删除条件成立的情况下将特定的S编码块删除,从而进一步降低64b/66b编码信号的速率。这种方式便于在有恢复速率需求时,可在预设的允许添加条件成立的情况下在特定的D编码块前添加一个S编码块,从而获得恢复速率的原始64b/66b编码信号。进一步的,如果能只使用以上的删除S编码块的方式降低64b/66b编码信号的速率,或者在现有的的删除C-I或C-O的方式基础上稍加改造,使得通过特定的64b/66b编码块标记被删除的C-I或C-O编码块的内容和位置信息,就可以实现降低速率再恢复速率后,64b/66b编码块的内容保持不变。
下面通过具体的实施例对本申请提供的一种64b/66b编码信号的处理方法进行说明。
请参见图2,图2是本申请的一个实施例提供的64b/66b编码信号的处理方法的流程示意图,本实施例提供的64b/66b编码信号的处理方法包括以下步骤S101—S103,下面依次介绍各个步骤:
步骤S101:获取64b/66b编码信号,64b/66b编码信号包括多个64b/66b编码块,多个64b/66b编码块包括以下至少之一:S编码块、T编码块、C编码块、D编码块或者E编码块。
可以理解的是,本申请实施例描述的64b/66b编码信号包括多个64b/66b编码块,64b/66b编码块包括2比特同步头和64比特块负荷,其中块负荷可用于存放纯数据信息、纯控制信息、或者混合的数据信息和控制信息,对于含有控制信息的块负荷,又进一步可以划分为8比特类型域和56比特信息域。
可以理解的是,本申请实施例需要预定义多个类型的64b/66b编码块。多个类型的64b/66b编码块包括:
S编码块,S编码块中的同步头为10,类型域包括帧头标志,帧头标志为0x78;
T编码块,T编码块中的同步头为10,类型域包括帧尾标志,帧尾标志为以下之一:0x87、0x99、0xaa、0xb4、0xcc、0xd2、0xe1或者0xff;
C编码块,C编码块包括C-I编码块和C-O编码块,其中,C-I编码块中的同步头为10,类型域为0x1E,信息域包括8个空闲控制字符,空闲控制字符的内容为7比特的0;C-O编码块中的同步头为10,类型域为0x4B,信息域的前28比特包含有序集控制信息的内容和类型,后28比特固定为“0x000_0000”;
D编码块,D编码块中的同步头为01;
E编码块,表示除S编码块、T编码块、C编码块、D编码块以外的编码块。
关于以上各类型64b/66b编码块的具体格式可参见图1以及上文对图1的相关描述,此处不再赘述。
可以理解的是,本申请实施例的64b/66b编码信号包括S编码块、T编码块、C编码块、D编码块或者E编码块的任意组合,本申请实施例在此不对64b/66b编码信号具体包含的64b/66b编码块类型、以及每个类型的64b/66b编码块的数量作过多的限定。
步骤S102:遍历64b/66b编码信号中的每个64b/66b编码块,在当前遍历的64b/66b编码块为S编码块且允许删除条件成立的情况下,将S编码块删除,得到降低速率的64b/66b编码信号。
可以理解的是,根据各类型的64b/66b编码块的定义,在媒体控制访问帧中,在没有错误发生的情况下,一个S编码块前面只可能包括零个或多个C编码块,而且如果媒体访问控制帧的速率很高,此时S编码块之前只有有限个数量的C编码块,且这些有限个数量的C编码块前面是一个T编码块。这些C编码只可能是C-I或C-O,如果有C-I存在,则可以通过删除C-I编码块的方式降低速率,如果只有C-O编码块,且不存在连续2个完全一样的C-O编码快,此时所有C-O编码块不可删除,此时初步符合删除S编码的条件,如果其他条件也满足则可删除S编码块,从而降低64b/66b编码信号的速率。需要注意的是,可以设置一个第一预设数值,并规定如果S编码块和前面最接近的T编码块之间存在N个C-O编码块,且任何一个C-O编码块都无法删除,且N为大于等于0且小于第一预设数值的整数,则初步符合删除S编码的条件。例如设置第一预设数值为3,即T和S之间存在小于3个C-O编码块时,可认为S编码块初步符合删除条件。一般来说,N不会太大,如果N很大或者T和S之间存在C-O以外的其他类型的64b/66b编码块,说明情况特殊,此时不能删除S编码块。值得特别注意的是,如果S前面是T,此时有0个C-O编码块,一定符合T和S之间存在小于第一预设数值个C-O编码块的条件。
可以理解的是,64b/66b编码信号中的多个64b/66b编码块是有前后顺序的,对于一个当前正在准备发送的64b/66b编码块,向前指已发送的64b/66b编码块,向后指后续等待发送且还没有来得及发送的64b/66b编码块,在具体实现步骤S102时,可以按照发送顺序依次遍历64b/66b编码信号中的每个正在准备发送的64b/66b编码块,且针对当前遍历到的64b/66b编码块执行以下处理:
a)确定当前遍历到的64b/66b编码块的类型;
b)若当前遍历到的64b/66b编码块的类型为S编码块,则在当前S编码块之前依次寻找,要么找到T,要么向前寻找第一预设数值次后停止寻找,如果能找到T,则继续后续处理,否则认为允许删除条件不成立;然后向后寻找第二预设数值个64b/66b编码块;
c)判断预设的允许删除条件是否成立,若成立,则将当前遍历到的64b/66b编码块(即S编码块)删除。
可以理解的是,本申请实施例描述的允许删除条件具体包括第一允许删除条件、第二允许删除条件、第三允许删除条件和第四允许删除条件,当第一允许删除条件、第二允许删除条件、第三允许删除条件、第四允许删除条件全部成立时允许删除条件成立。
示例性的,第一允许删除条件包括:当前遍历的S编码块之前存在N个C-O编码块,N个C-O编码块之前为1个T编码块,当前遍历的S编码块之后存在M个连续的D编码块,其中,N为大于等于0且小于第一预设数值的整数,M为等于第二预设数值的整数。
请参见图3,图3示出了一个64b/66b编码信号包含的部分编码块。在图3示例中,64b/66b编码信号的某一段依次出现了1个T编码块、N个C-O编码块、1个S编码块、M个连续的D编码块,那么可以将图3中的S编码块删除,达到降低64b/66b编码信号速率的目的。
可以理解的是,如果T编码块的后面存在C-I编码块,那么也可以通过删除C-I编码块来达到降低速率目的,而不必删除S编码块。考虑到上述情况的存在,本申请实施例的第一允许删除条件限定S编码块之前的N个C编码块需全部为C-O编码块,也就是说,T编码块和S编码块之间全部为C-O编码块时,才对S编码块进行删除处理。
可以理解的是,T编码块后面为N个C-O编码块,若这N个C-O编码块之中存在至少两个连续的C-O编码块是重复的(即信息域一致),那么可通过删除C-O编码块来达到达到降低速率目的。考虑到上述情况的存在,本申请实施例的第一允许删除条件还可以包括:N个C-O编码块中的任意两个相邻C-O编码块的信息域不完全一致。
可以理解的是,本申请实施例的第一允许删除条件还可以包括:在特定情况下,N个C-O编码块之前的T编码块所属的媒体访问控制帧能正常通过帧检测序列(Frame CheckSequence)-32检测,该帧检测序列-32位于媒体访问控制帧帧尾前的4字节。
64b/66b编码块的主要功能是用于传送媒体访问控制帧,一个媒体访问控制帧对应多个64b/66b编码块,以S编码块开始,以T编码块结束,媒体访问控制帧实际是字节结构,由多个字节组成,媒体访问可控制帧实际对应S和T之间的所有D编码块,以及T编码块中的所有数据字节,媒体访问控制帧的结构如图4所示,媒体访问控制帧的所有字节实际可以分成两部分,即媒体访问控制帧内容和4字节的帧检测序列,其中媒体访问控制帧内容为K字节,K为大于等于60且小于3000的整数,帧检测序列用于对K字节的媒体访问控制帧内容做误码检测,误码检测算法为4字节长度的循环冗余校验-32(CRC-32,Cyclic RedundancyCheck,-32表示32比特),即在发送媒体访问控制帧时,针对K字节的媒体访问控制帧内容,按照CRC-32算法产生4字节的校验信息,并写入媒体访问控制帧的4字节的帧检测序列中,如果接收到媒体访问控制帧,则先针对K字节的媒体访问控制帧内容,按照CRC-32算法产生4字节的校验信息,然后和4字节的帧检测序列比较,如果完全一样说明无误码,否则说明有误码。以上方法也可称为帧检测序列-32检测,如果能通过帧检测序列-32检测则意味着媒体访问控制帧无误码,如果不能通过帧检测序列-32检测则意味着媒体访问控制帧有误码。在第一允许删除条件中额外增加以上条件,可以保证有误码时不会删除S编码块,防止以后在恢复速率处理阶段,不会因为误码导致错误地添加S编码块。但由于实现较为复杂,所以作为可选项,只在误码较为严重的场景下使用。
可以理解的是,当前遍历的S编码块的后面紧接着是M个D编码块,说明当前遍历的S编码块是一个媒体访问控制帧的开头,而当前遍历的S编码块前面的T编码块是另一个媒体访问控制帧的结尾。这里,在确定当前遍历的S编码块是一个媒体访问控制帧的开头的情况下,才会确定当前遍历的S编码块可以删除。
示例性的,第二允许删除条件包括:S编码块的信息域的后56比特为7字节的前导码,前导码为“0xaa”。
可以理解的是,根据IEEE 802.3标准中对64b/66b编码块的定义,第一个控制字符为帧头标志的64b/66b控制编码块中的块类型字段的取值为0x78(0x表示16进制,例如0x10表示16进制的10,即十进制的16),64比特对应的8个字符中,第1个字符是帧头控制字符(即帧头标志,也叫S控制字符,S表示start),后面的7字节的数据字符,内容为0xaa,对应7字节的前导码,即第1个字符为帧头控制字符的64b/66b编码块内容为固定数值。但以上只是标准的规定,实际使用中可能会出现帧头控制字符后面的7个数据字符不是7字节的前导码的情况,所以可以将符合IEEE802.3标准的包头控制字符开头后面是7个前导码0xaa的64b/66b编码块命名为S-DEL编码块,将不符合IEEE802.3标准的帧头控制字符开头后面不是7个前导码0xaa的64b/66b编码块命名为S-NO-DEL编码块。需说明的是,在实施本申请实施例提供的64b/66b编码信号的处理方法时,所删除的S编码块均应当是S-DEL编码块。
可以理解的是,在遍历64b/66b编码信号中的每个64b/66b编码块的过程中,如果检测到当前遍历的64b/66b编码块的同步头为“10”、且类型域为“0x78”,那么还应当判断当前遍历的64b/66b编码块的信息域的最后56比特是否为7字节的前导码(固定值),若是,则认为当前遍历的64b/66b编码块是S-DEL编码块,可删除;若否,则认为当前遍历的64b/66b编码块是S-NO-DEL编码块,不可删除。
示例性的,第三允许删除条件包括:接收到降低信号速率请求。
可以理解的是,64b/66b编码信号的发送端一般是在接收到降低信号速率请求的情况下,才执行本申请实施例提供的方法,将64b/66b编码信号的速率降低,得到降低速率的64b/66b编码信号,然后向对端设备发送该降低速率的64b/66b编码信号。
示例性的,第四允许删除条件包括:当前遍历的S编码块与上一次删除的S编码块之间的64b/66b编码块个数大于第三预设数值。
可以理解的是,为了防止64b/66b编码信号传输过程中引入的误码导致增加过多的S编码块,还需要额外增加一个删除条件,即连续两次删除S编码块的操作之间间隔的64b/66b编码块个数记为R,R必须大于第三预设数值,其中第三预设数值和R都是整数,且第三预设数值可根据需要修改。增加此条件是考虑到在恢复速率时,误码的存在较为容易导致原来不符合添加条件的D编码块符合添加条件,从而会导致多添加了S编码块,为了减小这种情况发生的概率,增加此删除条件,这样即使存在错误添加S编码块的情况,在R个64b/66b编码块中最多只能发生一次错误,从而最终限制错误发生的数量。可以理解的是,由于S编码块之间至少间隔8个64b/66b编码块,如果第三预设数值很小,此时此条件相当于不存在。
请参见图5,图5示出了一个64b/66b编码信号包含的部分编码块。在一种可能的实施方式中,64b/66b编码信号的发送端接收到降低信号速率请求,需要对如图5所示的64b/66b编码信号进行降低速率的处理,故开始遍历64b/66b编码信号中的64b/66b编码块,图5示出的64b/66b编码信号部分,包含了2个S编码块,且假定第1个S编码块满足允许删除条件,并对第1个S编码块进行删除操作;然后继续遍历第1个S编码块后面的64b/66b编码块,当遍历到第2个S编码块时,这里假定删除第1个S编码块是删除第2个S编码块之前的最近一次S编码块删除操作,由于第2个S编码块之前存在N个C-O编码块和1个T编码块,而且第2个S编码块与最近删除的第1个S编码块之间存在R个64b/66b编码块,R大于第三预设数值,所以第2个S编码块也符合允许删除条件,可以对第2个S编码块进行删除操作。
具体实现时,可以通过计数器对遍历的64b/66b编码块进行计数,每当对某个S编码块删除时,即对计数器进行清零以重新计数,当遍历到下一个S编码块,则根据计数器的计数确定当前S编码块与上一次删除的S编码块之间的64b/66b编码块个数是否大于第三预设数值,如果大于第三预设数值,则删除当前S编码块,并对计数器进行清零以进行下一轮的计数。
可以理解的是,本申请实施例通过设置以上4个允许删除条件,在4个允许删除条件全部成立的情况下执行对S编码块的删除操作,可以保证后续对64b/66b编码信号恢复速率时所添加的S编码块的正确性。
步骤S103:发送降低速率的64b/66b编码信号。
可以理解的是,本申请实施例在允许删除条件成立的情况下,将S编码块删除,从而将64b/66b编码信号的速度降低,进而将降低速率的64b/66b编码信号发送给对端设备。
本申请实施例提供的降低64b/66b编码信号速率的方案,适用于媒体访问控制帧的速率很高时的情况,即使在媒体访问控制帧的速率很高时仍旧能通过删除特定64b/66b编码块来降低编码信号速率,且被删除的64b/66b编码块能在原来的位置正确恢复,现有方式无法用于媒体访问速率帧的速率很高时的情况,本申请实施例和现有方式结合,可在媒体访问控制帧为任何速率时都能降低64b/66b编码信号的速率。
本申请实施例在得到降低速率的64b/66b编码信号之后,执行发送降低速率的64b/66b编码信号,其中,发送降低速率的64b/66b编码信号具体可通过以下几种方式实现:
第一种,通过物理介质发送降低速率的64b/66b编码信号,其中物理介质可以是金属线或者光纤等物理传输介质,在此不对物理介质的具体类型作过多限定。
第二种,将降低速率的64b/66b编码信号封装至服务信号中,发送服务信号,其中服务信号可以是光数据单元信号,在此不对服务信号的具体类型作过多限定。
第三种,将降低速率的64b/66b编码信号转换为其他格式的编码信号,发送其他格式的编码信号。这里的其他格式的编码信号可以是除64b/66b编码格式以外的任意编码格式,例如256b/257b编码信号,在此不对其他格式的编码信号的具体格式作过多限定。
对应的,本申请实施例的方法还包括:接收降低速率的64b/66b编码信号,其中,降低速率的64b/66b编码信号具体可通过以下几种方式接收:
第一种,通过物理介质接收降低速率的64b/66b编码信号,其中物理介质可以是金属线或者光纤等物理传输介质,在此不对物理介质的具体类型作过多限定;
第二种,接收服务信号,从服务信号中提取出降低速率的64b/66b编码信号,其中服务信号可以是光数据单元信号,在此不对服务信号的具体类型作过多限定;
第三种,接收其他格式的编码信号,将其他格式的编码信号转换为降低速率的64b/66b编码信号,这里的其他格式的编码信号可以是除64b/66b编码格式以外的任意编码格式,例如256b/257b编码信号,在此不对其他格式的编码信号的具体格式作过多限定。
可以理解的是,设备如果接收到经上述步骤S102处理得到的降低速率的64b/66b编码信号,也可以基于64b/66b编码块的位置规则,向降低速率的64b/66b编码信号添加S编码块,以将64b/66b编码信号恢复至原来的速率。
请参见图6,图6示出了本申请另一实施例提供的64b/66b编码信号的处理方法的流程示意图,本实施例提供的64b/66b编码信号的处理方法包括以下步骤S201—S202,下面依次介绍各个步骤:
步骤S201:接收降低速率的64b/66b编码信号。
可以理解的是,这里的降低速率的64b/66b编码信号是采用如上文记载的通过对原始64b/66b编码信号中符合允许删除条件的S编码块进行删除操作所得到的。
步骤S202:遍历降低速率的64b/66b编码信号中的每个64b/66b编码块,在当前遍历的64b/66b编码块为D编码块且允许添加条件成立的情况下,在当前遍历的64b/66b编码块之前添加S编码块,以获得恢复速率的64b/66b编码信号。
可以理解的是,在接收到降低速率的64b/66b编码信号之后,需要对降低速率的64b/66b编码信号进行恢复,以获得原始的64b/66b编码信号。示例性的,如果出现连续多个D编码块,且第一个D编码块前面有N个C-O编码块,且N个C-O编码块前面还有1个T编码块,其中N为大于等于0且小于第一预设数值的整数,则初步符合在第一个D编码块前面添加一个S编码块的条件,从而获得恢复速率的64b/66b编码信号。
可以理解的是,本申请实施例向64b/66b编码信号添加的S编码块为满足特定规则的S编码块,具体地,S编码块中的同步头为“10”,块负荷的类型域包括帧头标志“0x78”,且块负荷的信息域的最后56比特为7字节的前导码(一般为7个0xaa)。
可以理解的是,本申请实施例描述的允许添加条件包括第一允许添加条件和第二允许添加条件,当第一允许添加条件和第二允许添加条件全部成立时允许添加条件成立。
示例性的,第一允许添加条件包括:当前遍历的D编码块之前存在N个C-O编码块,N个C-O编码块之前为1个T编码块,当前遍历的D编码块之后存在J个连续的D编码块,N为大于等于0且小于第一预设数值的整数,J为等于第四预设数值的整数,第四预设数值等于第二预设数值M减1。
基于上文描述的降低64b/66b编码信号速率的方案可知,允许删除S编码块的条件可以包括:S编码块之前存在N个C-O编码块,N个C-O编码块之前为1个T编码块,S编码块之后存在M(M等于J加1)个连续的D编码块,其中,N为大于等于0且小于第一预设数值的整数,M为等于第二预设数值的整数;满足以上条件即可将S编码块删除。对应的,在需要添加S编码块时,即可以检测64b/66b编码信号中是否存在1个T编码块、N个C-O编码块、M个D编码块依次排列的情况,若存在这种情况,则可以考虑在M个D编码块之中的第1个D编码块之前插入添加1个S编码块,所插入添加的S编码块位于C-O编码块和D编码块之间。
请参见图7,图7示出了一个降低速率的64b/66b编码信号包含的部分编码块。在一种可能的实施方式中,接收端接收到一个如图7所示的降低速率的64b/66b编码信号,并需要对其进行恢复速率的处理,故开始按照从前到后的顺序依次遍历该降低速率的64b/66b编码信号中的64b/66b编码块,图7示出的该降低速率的64b/66b编码信号的部分,依次出现了1个T编码块、N个C-O编码块、M个连续的D编码块,那么可以在第1个出现的D编码之前插入1个标准的S-DEL编码块,达到恢复64b/66b编码信号速率的目的。
可以理解的是,第一允许删除条件可以进一步包括:N个C-O编码块中的任意两个相邻C-O编码块的信息域不完全一致。对应的,本申请实施例的第一允许添加条件也可以进一步包括:N个C-O编码块中的任意两个相邻C-O编码块的信息域不完全一致。
可以理解的是,上述第一允许添加条件还可以包括:在特定情况下,N个C-O编码块之前的T编码块所属的媒体访问控制帧能正常通过帧检测序列(Frame Check Sequence)-32检测,该帧检测序列-32位于媒体访问控制帧帧尾前的4字节。
基于上文描述的降低64b/66b编码信号速率的方案可知,T编码块作为媒体访问控制帧的结尾,其前面存在4字节的帧检测信息,可以根据循环冗余校验-32算法判断媒体访问控制帧是否存在误码,如果不存在误码则意味着媒体访问控制帧能正常通过帧检测序列,如果存在误码则意味着媒体访问控制帧不能正常通过帧检测序列。在第一允许添加条件中额外增加以上条件,可以避免因为误码导致错误的添加S编码块。但由于实现较为复杂,所以作为可选项,只在误码较为严重的场景下使用。
示例性的,第二允许添加条件包括:当前遍历的D编码块与上一次添加的S编码块之间的64b/66b编码块个数大于第三预设数值。
基于上文描述的降低64b/66b编码信号速率的方案可知,S编码块的允许删除条件包括:当前遍历的S编码块与上一次删除的S编码块之间的64b/66b编码块个数大于第三预设数值。对应的,允许添加条件中也可以包括当前遍历的D编码块与上一次添加的S编码块之间的64b/66b编码块个数大于第三预设数值。设置此条件也是考虑到容错,如果因为误码导致媒体访问控制帧中间的一个D编码块变成了T编码块,则满足所有添加条件,从而导致误增加了一个S编码块,这种现象如果无法避免则必须设法减少。在删除和添加条件中加此限制就是为了让删除和添加动作不能太频繁,防止突发误码导致连续多个错误的添加动作发生。如果第三预设数值足够小,例如为4,由于媒体访问控制帧的帧长大于第三预设数值个64b/66b编码块,则此条件相当于不存在;可以根据媒体访问控制帧的最大帧长选择一个合适的第三预设数值,例如选择最大帧长作为第三预设数值,这样虽然降低64b/66b编码信号速率的效果会减弱,但存在突发误码时不会额外添加过多的S编码块。
请参见图8,图8示出了一个64b/66b编码信号包含的部分编码块。已知图8中的S编码块是上一次添加的S编码块;图8所示的第1个D编码块为当前遍历的64b/66b编码块,其前面为N个C-O编码块和T编码块,已满足第一允许添加条件,当前遍历的D编码块与上一次添加的S编码块之间相隔的64b/66b编码块数量为R,这时需要判断R的数值是否大于第三预设数值,若是,则确定当前遍历的D编码块满足第二允许添加条件,所以可以在其之前添加1个S编码块。
具体实现时,可以通过计数器对遍历的64b/66b编码块进行计数,每当对添加1个S编码块,即对计数器进行清零以重新计数,当遍历到下一个D编码块,则根据计数器的计数确定当前D编码块与上一次添加的S编码块之间的64b/66b编码块个数是否大于第三预设数值,如果大于第三预设数值,则在当前遍历的D编码块之前添加1个S编码块,并对计数器进行清零以进行下一轮的计数。
本申请实施例提供一种通信设备,包括发送模块和接收模块;其中,
发送模块用于:获取64b/66b编码信号,64b/66b编码信号包括多个64b/66b编码块,多个64b/66b编码块包括以下至少之一:S编码块、T编码块、C编码块、D编码块或者E编码块;遍历64b/66b编码信号中的每个64b/66b编码块,在当前遍历的64b/66b编码块为S编码块且允许删除条件成立的情况下,将S编码块删除,得到降低速率的64b/66b编码信号;发送降低速率的64b/66b编码信号;
接收模块用于:接收降低速率的64b/66b编码信号;遍历降低速率的64b/66b编码信号中的每个64b/66b编码块;在当前遍历的64b/66b编码块为D编码块且允许添加条件成立的情况下,在当前遍历的64b/66b编码块之前添加S编码块,以获得恢复速率的64b/66b编码信号。
该通信设备的具体实施方式与上述64b/66b编码信号的处理方法的具体实施例基本相同,在此不再赘述。
本申请实施例还提供了一种通信设备,如图9所示,该通信设备900包括但不限于:
至少一个处理器910;
至少一个存储器920,用于存储至少一个程序;
当至少一个程序被至少一个处理器910执行时执行如上任意实施例描述的64b/66b编码信号的处理方法。
应能理解的是,上述处理器910和存储器920可以通过总线或者其他方式连接。
应能理解的是,该处理器910可以采用中央处理单元(Central Processing Unit,CPU)。该处理器还可以是其它通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现场可编程门矩阵(Field Programmable Gate Array,FPGA)或者其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。或者该处理器910采用一个或多个集成电路,用于执行相关程序,以实现本申请实施例所提供的技术方案。
存储器920作为一种非暂态计算机可读存储介质,可用于存储非暂态软件程序以及非暂态性计算机可执行程序,如本申请任意实施例描述的通信设备侧执行的64b/66b编码信号的处理方法。处理器910通过运行存储在存储器920中的非暂态软件程序以及指令,从而实现上述的64b/66b编码信号的处理方法。
存储器920可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储执行上述的64b/66b编码信号的处理方法。此外,存储器920可以包括高速随机存取存储器,还可以包括非暂态存储器,比如至少一个磁盘存储器件、闪存器件、或其他非暂态固态存储器件。在一些实施方式中,存储器920可选包括相对于处理器910远程设置的存储器,这些远程存储器可以通过网络连接至该处理器910。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
实现上述的64b/66b编码信号的处理方法所需的非暂态软件程序以及指令存储在存储器920中,当被一个或者多个处理器910执行时,执行本申请任意实施例提供的64b/66b编码信号的处理方法。
本申请实施例还提供了一种计算机可读存储介质,计算机可读存储介质存储有处理器可执行的程序,处理器可执行的程序被处理器执行时用于实现如上任意实施例描述的64b/66b编码信号的处理方法。
本申请实施例的计算机存储介质,可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质比如可以是,但不限于,电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括、但不限于无线、电线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言或其组合来编写用于执行本申请操作的计算机程序代码,程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络,包括局域网(LAN)或广域网(WAN),连接到用户计算机,或者,可以连接到外部计算机(比如利用因特网服务提供商来通过因特网连接)。
本申请实施例提供一种计算机程序产品,计算机程序产品存储有程序指令,程序指令在计算机上运行时,使得计算机实施如上任意实施例描述的64b/66b编码信号的处理方法。
以上是对本申请的较佳实施进行了具体说明,但本申请并不局限于上述实施方式,熟悉本领域的技术人员在不违背本申请精神的。共享条件下还可作出种种等同的变形或替换,这些等同的变形或替换均包括在本申请所限定的范围内。

Claims (21)

1.一种64b/66b编码信号的处理方法,所述方法包括:
获取64b/66b编码信号,所述64b/66b编码信号包括多个64b/66b编码块,所述多个64b/66b编码块包括以下至少之一:S编码块、T编码块、C编码块、D编码块或者E编码块;
遍历所述64b/66b编码信号中的每个所述64b/66b编码块,在当前遍历的64b/66b编码块为S编码块且允许删除条件成立的情况下,将所述S编码块删除,得到降低速率的64b/66b编码信号;
发送降低速率的64b/66b编码信号。
2.根据权利要求1所述的方法,其特征在于,所述64b/66b编码块包括2比特同步头和64比特块负荷,所述块负荷包括8比特类型域和56比特信息域;
所述方法还包括:预定义多个类型的64b/66b编码块,所述多个类型的64b/66b编码块包括:
所述S编码块,所述S编码块中的所述同步头为10,所述类型域包括帧头标志,所述帧头标志为0x78;
所述T编码块,所述T编码块中的所述同步头为10,所述类型域包括帧尾标志,所述帧尾标志为以下之一:0x87、0x99、0xaa、0xb4、0xcc、0xd2、0xe1或者0xff;
所述C编码块,所述C编码块包括C-I编码块和C-O编码块,其中,所述C-I编码块中的所述同步头为10,所述类型域为0x1 E,所述信息域包括8个空闲控制字符,所述空闲控制字符为7比特的0;所述C-O编码块中的所述同步头为10,所述类型域为0x4B,所述信息域的前28比特包含有序集控制信息的内容和类型,所述信息域的后28比特固定为0x000_0000;
所述D编码块,所述D编码块中的所述同步头为01;
所述E编码块,表示除所述S编码块、所述T编码块、所述C编码块、所述D编码块以外的编码块。
3.根据权利要求2所述的方法,其特征在于,所述允许删除条件包括第一允许删除条件、第二允许删除条件、第三允许删除条件和第四允许删除条件,当所述第一允许删除条件、第二允许删除条件、第三允许删除条件、第四允许删除条件全部成立时所述允许删除条件成立。
4.根据权利要求3所述的方法,其特征在于,所述第一允许删除条件包括:当前遍历的S编码块之前存在N个C-O编码块,所述N个C-O编码块之前为1个T编码块,当前遍历的S编码块之后存在M个连续的D编码块,所述N为大于等于0且小于第一预设数值的整数,所述M为等于第二预设数值的整数。
5.根据权利要求4所述的方法,其特征在于,所述N个C-O编码块中的任意两个相邻C-O编码块的信息域不完全一致。
6.根据权利要求4所述的方法,其特征在于,在特定情况下,所述N个C-O编码块之前的所述T编码块所属的媒体访问控制帧能正常通过帧检测序列-32检测,所述帧检测序列-32位于媒体访问控制帧帧尾前的4字节。
7.根据权利要求3所述的方法,其特征在于,所述第二允许删除条件包括:所述S编码块的所述信息域为7字节的前导码,所述前导码为0xaa。
8.根据权利要求3所述的方法,其特征在于,所述第三允许删除条件包括:接收到降低信号速率请求。
9.根据权利要求3所述的方法,其特征在于,所述第四允许删除条件包括:当前遍历的所述S编码块与上一次删除的S编码块之间的64b/66b编码块个数大于第三预设数值。
10.根据权利要求1所述的方法,其特征在于,所述发送降低速率的64b/66b编码信号,包括:
通过物理介质发送所述降低速率的64b/66b编码信号;或者,
将所述降低速率的64b/66b编码信号封装至服务信号中,发送所述服务信号;或者,
将所述降低速率的64b/66b编码信号转换为其他格式的编码信号,发送所述其他格式的编码信号。
11.根据权利要求1所述的方法,其特征在于,所述方法还包括:
接收所述降低速率的64b/66b编码信号;
遍历所述降低速率的64b/66b编码信号中的每个64b/66b编码块;
在当前遍历的64b/66b编码块为所述D编码块且允许添加条件成立的情况下,在当前遍历的64b/66b编码块之前添加所述S编码块,添加的所述S编码块的信息域包括7字节的前导码,所述前导码为0xaa,以获得恢复速率的64b/66b编码信号。
12.根据权利要求11所述的方法,其特征在于,所述允许添加条件包括第一允许添加条件和第二允许添加条件,当所述第一允许添加条件和所述第二允许添加条件全部成立时所述允许添加条件成立。
13.根据权利要求12所述的方法,其特征在于,所述第一允许添加条件包括:当前遍历的D编码块之前存在N个C-O编码块,所述N个C-O编码块之前为1个T编码块,当前遍历的D编码块之后存在J个连续的D编码块,所述N为大于等于0且小于第一预设数值的整数,所述J为等于第四预设数值的整数,所述第四预设数值等于第二预设数值减1。
14.根据权利要求13所述的方法,其特征在于,所述N个C-O编码块中的任意两个相邻C-O编码块的信息域不完全一致。
15.根据权利要求12所述的方法,其特征在于,所述第二允许添加条件包括:当前遍历的D编码块与上一次添加的S编码块之间的64b/66b编码块个数大于第三预设数值。
16.根据权利要求13所述的方法,其特征在于,在特定情况下,所述N个C-O编码块之前的所述T编码块所属的媒体访问控制帧能正常通过帧检测序列-32检测,所述帧检测序列-32位于媒体访问控制帧帧尾前的4字节。
17.根据权利要求11所述的方法,其特征在于,所述接收所述降低速率的64b/66b编码信号,包括:
通过物理介质接收所述降低速率的64b/66b编码信号;或者,
接收服务信号,从所述服务信号中提取出所述降低速率的64b/66b编码信号;或者,
接收其他格式的编码信号,将所述其他格式的编码信号转换为所述降低速率的64b/66b编码信号。
18.一种通信设备,其特征在于,包括发送模块和接收模块;其中,
所述发送模块用于执行如权利要求1至10任意一项所述的64b/66b编码信号的处理方法;
所述接收模块用于执行如权利要求11至17任意一项所述的64b/66b编码信号的处理方法。
19.一种通信设备,其特征在于,包括:
至少一个处理器;
至少一个存储器,用于存储至少一个程序;
当至少一个所述程序被至少一个所述处理器执行时实现如权利要求1至17任意一项所述的64b/66b编码信号的处理方法。
20.一种计算机可读存储介质,其特征在于,其中存储有处理器可执行的程序,所述处理器可执行的程序被处理器执行时用于实现如权利要求1至17任意一项所述的64b/66b编码信号的处理方法。
21.一种计算机程序产品,包括计算机程序或计算机指令,其特征在于,所述计算机程序或所述计算机指令存储在计算机可读存储介质中,计算机设备的处理器从所述计算机可读存储介质读取所述计算机程序或所述计算机指令,所述处理器执行所述计算机程序或所述计算机指令,使得所述计算机设备执行如权利要求1至17任意一项所述的64b/66b编码信号的处理方法。
CN202211383267.4A 2022-11-07 2022-11-07 64b/66b编码信号的处理方法、通信设备和存储介质 Pending CN118041487A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211383267.4A CN118041487A (zh) 2022-11-07 2022-11-07 64b/66b编码信号的处理方法、通信设备和存储介质
PCT/CN2023/128550 WO2024099180A1 (zh) 2022-11-07 2023-10-31 64b/66b编码信号的处理方法、通信设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211383267.4A CN118041487A (zh) 2022-11-07 2022-11-07 64b/66b编码信号的处理方法、通信设备和存储介质

Publications (1)

Publication Number Publication Date
CN118041487A true CN118041487A (zh) 2024-05-14

Family

ID=90988060

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211383267.4A Pending CN118041487A (zh) 2022-11-07 2022-11-07 64b/66b编码信号的处理方法、通信设备和存储介质

Country Status (2)

Country Link
CN (1) CN118041487A (zh)
WO (1) WO2024099180A1 (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113300810B (zh) * 2016-12-23 2023-03-10 华为技术有限公司 一种传输速率的调整方法及网络设备
CN110830152B (zh) * 2018-08-07 2021-04-09 华为技术有限公司 接收码块流的方法、发送码块流的方法和通信装置
CN112511266A (zh) * 2020-07-01 2021-03-16 中兴通讯股份有限公司 传输方法、检测方法及装置、获取方法、网络设备及系统
CN113938245A (zh) * 2020-07-13 2022-01-14 华为技术有限公司 一种速率适配方法及装置

Also Published As

Publication number Publication date
WO2024099180A1 (zh) 2024-05-16

Similar Documents

Publication Publication Date Title
EP2966823B1 (en) Encoding and decoding methods and apparatuses of ethernet physical layer
EP3041157A1 (en) Physical layer coding/decoding method and apparatus thereof
EP1410592A1 (en) Method and system for encoding data for transmission over a serial link
US20130346823A1 (en) Encoding of data for transmission
CN112865910A (zh) 一种数据传输方法、装置、终端设备和存储介质
US8031746B2 (en) Synchronized receiver
EP1648133A1 (en) A method for encapsulating data stream
CN118041487A (zh) 64b/66b编码信号的处理方法、通信设备和存储介质
JP3080149B2 (ja) パタン符号化方法及び復号化方法とこの方法を用いた符号化装置及び復号化装置
CN112887054B (zh) 一种基于长度转义的数据流封包方法、解包方法及系统
US10355823B2 (en) System and method for block-coding transcoding
CN111966627B (zh) 用于串行总线的8b/9b编解码方法
CN113541871B (zh) 一种生成码字的方法及编解码器
CN110830152B (zh) 接收码块流的方法、发送码块流的方法和通信装置
CN113381836B (zh) 一种线路编码方法及装置
JPH02246649A (ja) 特に自動車のための通信ネットワークのステーション間の情報伝送方法および装置
US8289996B2 (en) Multi-purpose PDU container for delineating PDU datagrams and PDU datagram attributes in an 8B/10B coded system
WO2024001230A1 (zh) 承载方法、通信设备以及存储介质
EP4362361A1 (en) Service processing method and service processing device
CN111937329B (zh) 传输数据的方法和转发设备
WO2024032297A1 (zh) 业务信息的处理方法、网络设备及存储介质
CN109639608B (zh) 数据编码的方法
WO2023231429A1 (zh) 数据传输方法、源端设备、宿端设备及存储介质
WO2023124551A1 (zh) 分组信号的发送方法、装置、存储介质以及电子装置
KR100443012B1 (ko) 압축데이터의 바이트열 복원 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication