CN117957808A - 数据传输设备及数据传输系统 - Google Patents

数据传输设备及数据传输系统 Download PDF

Info

Publication number
CN117957808A
CN117957808A CN202280059417.8A CN202280059417A CN117957808A CN 117957808 A CN117957808 A CN 117957808A CN 202280059417 A CN202280059417 A CN 202280059417A CN 117957808 A CN117957808 A CN 117957808A
Authority
CN
China
Prior art keywords
signal
circuit
data transmission
hpf
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280059417.8A
Other languages
English (en)
Inventor
诸桥英雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Semiconductor Solutions Corp
Original Assignee
Sony Semiconductor Solutions Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Semiconductor Solutions Corp filed Critical Sony Semiconductor Solutions Corp
Publication of CN117957808A publication Critical patent/CN117957808A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Power Engineering (AREA)
  • Dc Digital Transmission (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

本技术涉及能够实现更适当的数据传输的数据传输设备和数据传输系统。本技术的数据传输设备包括:公共端子,连接到传输第一信号和第二信号的传输路径,第二信号在与第一信号相反的方向上被传输并且具有与第一信号的频带不同的频带;接收电路,被配置为经由公共端子接收来自传输路径的第一信号;以及发送电路,被配置为经由所述公共端子发送第二信号。本技术可以应用于例如经由AC耦合传输路径传输视频数据的数据传输系统。

Description

数据传输设备及数据传输系统
技术领域
本技术涉及数据传输设备和数据传输系统,并且更特别地涉及能够实现更适当的数据传输的数据传输设备和数据传输系统。
背景技术
一些设备使用一对信号线来传输信号,以便高速传输大量数据。例如,专利文献1描述了一种数据传输/接收设备,其除了差动缆线之外还使用同轴缆线作为传输路径来传输数据。
引文列表
专利文献
专利文献1:WO 2019/049524
发明内容
本发明要解决的问题
由于近来数据量的进一步增加,需要更适当的数据传输。
本技术是鉴于这样的情况而做出的,并且旨在能够实现更适当的数据传输。
针对问题的解决方案
根据本技术的第一方面的数据传输设备包括:公共端子,连接到传输第一信号和第二信号的传输路径,第二信号在与第一信号相反的方向上被传输并且具有与第一信号的频带不同的频带;接收电路,被配置为经由公共端子接收来自传输路径的第一信号;以及发送电路,被配置为经由所述公共端子发送第二信号。
根据本技术的第二方面的数据传输系统包括:数据接收设备,包括:公共端子,连接到传输第一信号和第二信号的传输路径,第二信号在与第一信号相反的方向上被传输并且具有与第一信号的频带不同的频带;下行信号接收电路,被配置为经由公共端子接收来自传输路径的第一信号;以及上行信号发送电路,被配置为经由公共端子发送第二信号;以及数据发送设备,包括:发送第一信号的下行信号发送电路;以及接收来自所述传输路径的第二信号的上行信号接收电路。
在本技术的第一方面中,经由连接到传输路径的公共端子,接收来自传输路径的第一信号,并且经由公共端子发送第二信号,其中,传输路径传输第一信号和第二信号,第二信号在与第一信号相反的方向上传输并且具有与第一信号的频带不同的频带。
在本技术的第二方面中,通过一种数据接收设备,经由公共端子接收来自传输路径的第一信号,数据接收设备包括连接到传输路径的公共端子,传输路径传输第一信号和第二信号,第二信号在与第一信号相反的方向上传输并且具有与第一信号的频带不同的频带,并且经由公共端子发送第二信号。此外,数据发送设备发送第一信号并且从传输路径接收第二信号。
附图说明
图1是示出根据本技术的实施例的数据传输系统的配置的示例的框图。
图2是示出源设备的下行信号发送电路和上行信号接收电路的电路配置的具体示例的图。
图3是示出传统信宿设备的上行信号发送电路和下行信号接收电路的电路配置的具体示例的图。
图4是示出本技术的信宿设备的上行信号发送电路和下行信号接收电路的电路配置的具体示例的图。
图5是示出上行信号和下行信号的传输频带的示例的图。
图6是示出本技术的数据传输系统中的上行信号和下行信号的流的图。
具体实施方式
在下文中,将描述用于执行本技术的模式。将按以下顺序给出描述。
1.数据传输系统的概述
2.电路配置的示例
<1.数据传输系统的概述>
图1是示出根据本技术的实施例的数据传输系统的配置的示例的框图。
根据本技术的实施例的数据传输系统是使用一对信号线将差动信号、同相信号等从发送侧设备(源设备1)传输到接收侧设备(信宿设备2)的系统。在使用信号线对的信号传输中执行从源设备1到信宿设备2的高速数据传送。
数据传输系统使用例如串行数据传输技术发送和接收数字视频和音频数据。作为数字视频和音频数据,基于例如千兆位(bit,或“比特”)特视频接口(GVIF)(注册商标)标准来传输诸如24位灰度视频图形阵列(VGA)、宽VGA(WVGA)、超VGA(SVGA)、扩展图形阵列(XGA)、宽XGA(WXGA)、超XGA(SXGA)和超XGA(UXGA)之类的运动图像。
如图1所示,数据传输系统包括源设备1、信宿设备2和作为要传输的数据的路径的传输路径3。在以下描述中,从源设备1到信宿设备2的方向被称为下行,并且从信宿设备到源设备的方向被称为上行。以下,将描述下行信号包括视频信号等并且上行信号包括诸如控制信号之类的低速信号的一般情况。传输路径3包括例如屏蔽的成对缆线。
源设备1包括下行发送处理单元11、下行信号发送电路12、上行信号接收电路13和上行接收处理单元14。
下行发送处理单元11确定要从源设备1发送到信宿设备2的数据,并将所确定的数据提供给下行信号发送电路12。例如,在要将下行数据发送到信宿设备2的情况下,下行发送处理单元11使下行数据与作为用于传输的时钟的发送时钟TCLK同步,并将同步后的下行数据提供给下行信号发送电路12。
此外,在从上行接收处理单元14提供参考时钟发送指示的情况下,下行发送处理单元11将通过将发送时钟TCLK除以N而获得的时钟提供给下行信号发送电路12作为参考时钟。
下行信号发送电路12生成用于通过传输路径3串行地传送从下行发送处理单元11提供的信号的信号。例如,下行信号发送电路12生成具有彼此相反相位的一对信号(差动信号),并且经由传输路径3将该对信号发送到信宿设备2。
上行信号接收电路13包括低通滤波器(LPF)21。LPF 21是衰减从下行信号发送电路12输出的信号并使从信宿设备2通过传输路径3传输的信号通过的滤波电路。
在本技术的数据传输系统中,从源设备1传输到信宿设备2的下行信号和从信宿设备2传输到源设备1的上行信号具有彼此不同的频带。这里,下行信号以高频传输,上行信号以低频传输。因此,LPF 21具有通过使上行信号通过并衰减下行信号而根据频率分离上行信号和下行信号的特性。
上行信号接收电路13将已经通过LPF的信号提供给上行接收处理单元14。
上行接收处理单元14分析从上行信号接收电路13提供的信号,并输出分析结果。例如,在上行信号接收电路13提供的信号是上行信号的数据(这里称为用户数据)的情况下,上行接收处理单元14将用户数据提供给使用源设备1中的用户数据的电路(未示出)。上行接收处理单元14将上行数据clk提供给使用源设备1中的上行数据clk的电路(未示出)。
此外,在上行信号接收电路13提供的信号是请求参考时钟的信号(参考时钟请求信号)的情况下,上行接收处理单元14向下行发送处理单元11提供参考时钟发送指示。
上行接收处理单元14的配置不限于特定配置。例如,上行接收处理单元14被配置为具有通过例如将从上行信号接收电路13提供的信号与作为预定电位的参考电位进行比较,并且将比较结果与在源设备1中生成的预定时钟进行比较来检测数据的功能。
信宿设备2包括上行发送处理单元41、上行信号发送电路42、下行信号接收电路43和下行接收处理单元44。
上行发送处理单元41确定要从信宿设备2发送给源设备1的数据,并将所确定的数据提供给上行信号发送电路42。例如,在从下行接收处理单元44提供参考时钟请求发送指示的情况下,上行发送处理单元41将参考时钟请求信号提供给上行信号发送电路42。
此外,在没有提供参考时钟请求发送指示并且提供了作为要发送的数据的用户数据的情况下,上行发送处理单元41将用户数据提供给上行信号发送电路42。在这种情况下,上行发送处理单元41使得用户数据与作为用于在上行方向上发送数据的时钟的上行发送时钟(上行数据clk)同步,并且将同步后的用户数据提供给上行信号发送电路42。
上行信号发送电路42生成信号,以通过传输路径3传送从上行发送处理单元41提供的信号。例如,上行信号发送电路42生成差动信号,并经由传输路径3将该差动信号提供给源设备1的上行信号接收电路13。
下行信号接收电路43包括高通滤波器(HPF)51。HPF 51是衰减从上行信号发送电路42输出的信号并通过传输路径3使从源设备1发送的信号通过的滤波电路。如上所述,在本技术的数据传输系统中,下行信号和上行信号具有彼此不同的频带。因此,HPF 51具有通过衰减上行信号并使下行信号通过而根据频率分离上行信号和下行信号的特性。
下行信号接收电路43接收经由传输路径3提供的并通过HPF 51的信号。即,下行信号接收电路43接收从源设备1的下行信号发送电路12发送的信号,并将该信号提供给下行接收处理单元44。
下行接收处理单元44分析从下行信号接收电路43提供的信号,并且输出分析结果。例如,在已经传输了下行数据的情况下,下行接收处理单元44将下行数据和发送时钟TCLK提供给使用信宿设备2中的下行数据的电路(未示出)。
此外,在需要接收参考时钟的情况下,下行接收处理单元44将用于发送参考时钟请求信号的信号(参考时钟请求发送指示)提供给上行发送处理单元41。
在已经接收到参考时钟的情况下,下行接收处理单元44使在下行接收处理单元44检测下行数据时使用的时钟(标准时钟)与参考时钟同步。下行接收处理单元44将发送时钟TCLK提供给使用信宿设备2中的发送时钟TCLK的电路(未示出)。
<2.电路配置的示例>
·源设备1的电路配置的示例
图2是示出源设备1的下行信号发送电路12和上行信号接收电路13的电路配置的具体示例的图。
下行信号发送电路12例如是差动电路。在下行信号发送电路12的后级处设置电阻元件R1。
下行信号也被输入到上行信号接收电路13。因此,LPF 21被设置在前级处以衰减下行信号分量,使得上行信号接收电路13可以仅接收上行信号。
·信宿设备2的电路配置的示例
这里,在详细描述本技术的信宿设备2的电路配置之前,将描述传统信宿设备的电路配置。图3是示出传统信宿设备的上行信号发送电路42A和下行信号接收电路43A的电路配置的具体示例的图。
上行信号发送电路42A具有推挽配置,并且被配置为通过相对于电流源71至74切换开关75至78来使电流流入和流出。开关75至78中的每一个包括例如金属氧化物半导体场效应晶体管(MOSFET)。
上行信号发送电路42A设置有电阻元件R11,用于分割电源的电压,以便在电流被切断时固定DC电平。这些电流通过传输路径3流到下行信号发送电路12的电阻元件R1,并且电压改变。
将铁氧体珠(FB)201设置在上行信号发送电路42A的后级处。FB 201是在高频具有高阻抗、在低频具有低阻抗的元件,并且被插入以减小负载对上行信号发送电路42A的影响。
下行信号接收电路43A的输入在电阻元件R21处被端接。电阻元件R21的前级包括电容元件C11,其构成HPF。另一个前级包括电容元件C51,其构成附加HPF,用于切断DC分量。这些HPF衰减输入到下行信号接收电路43A的上行信号。
图4是示出本技术的信宿设备2的上行信号发送电路42和下行信号接收电路43的电路配置的具体示例的图。
传统的信宿设备必须在设置有上行信号发送电路42A和下行信号接收电路43A的集成电路(IC)的外部设置有FB 201。设置在IC外部的FB 201使得上行信号发送电路42A的输出端子和下行信号接收电路43A的输入端子被设置为IC中的分开的端子。结果,IC的端子的数量增加。此外,设置在上行信号发送电路42A的输出端子的外部的诸如FB 201之类的部件需要包含外围部件的安装面积。
在IC中安装具有与FB 201相同规格的部件需要几百nH级别的电感器。在IC中设置电感器是不实际的。因此,本技术的信宿设备2具有设置在IC中的电阻元件R31而不是FB201,如图4所示。在IC中安装该部件允许上行信号发送电路42和下行信号接收电路43经由IC的公共端子81连接到传输路径3。即,上行信号发送电路42经由公共端子81发送上行信号,下行信号接收电路43经由公共端子81接收来自传输路径3的下行信号。因此,可以减少IC的端子数量。此外,通过减少外围部件的数量,能够减少安装面积。
然而,与FB 201不同,电阻元件R31不能减小低频时的阻抗,并且不能增加高频时的阻抗,并且具有与频率无关的恒定阻抗。在上行信号发送电路42端增加的所得电压振幅降低了包括在电流源中的MOS晶体管的性能,这妨碍了电阻元件R31的电阻值增加。因此,与传统的相比,难以实现下行侧和上行侧之间的隔离。换句话说,上行信号分量容易干扰下行信号。
因此,本技术的信宿设备2设置有通过从产生上行信号的原始电路61的复制电路62产生反相信号并将反相信号与下行信号相加来消除下行信号中包括的上行信号分量的电路。设置这种电路允许下行信号接收电路43将已经去除了上行信号分量的下行信号输出到后级。
首先,将描述上行信号发送电路42的具体电路配置。上行信号发送电路42包括原始电路61和复制电路62。
原始电路61具有与参考图3描述的上行信号发送电路42A的配置类似的电路配置。例如,开关75和开关78在高状态中接通,而在低状态中断开。开关76和开关77在低状态下接通,在高状态下断开。
复制电路62是其中以预定的减小比率减小原始电路61的输出电流的复制电路。复制电路62包括其中原始电路61的输出电流被减小到例如1/40的电路。包括其中输出电流被缩减的电路允许复制电路62的电路面积被减小。复制电路62也可以包括具有与原始电路61的尺寸相同的尺寸的电路。
与原始电路61相似,复制电路62具有推挽配置,并且被配置为通过相对于电流源91至94切换开关95至98来使电流流入和流出。电流源91至94的输出电流I11/I12具有通过以减小比率1/40减小原始电路61的电流源71至74的输出电流I1/I2而获得的值。
开关95至98中的每一个包括例如MOSFET。例如,开关95和开关98在高状态下接通,在低状态下断开。开关96和开关97在低状态下接通,在高状态下断开。复制电路62设置有对应于电阻元件R11的电阻元件R12。
接下来,将描述下行信号接收电路43的具体电路配置。下行信号接收电路43的输入经由电阻元件R31连接到原始电路61的输出。下行信号接收电路43的输入在电阻元件R41处被端接。电阻元件R41的前级包括电容元件C11,其构成原始电路61侧的HPF 51。HPF 51衰减从原始电路61输入到下行信号接收电路43的上行信号。
参考图3描述的下行信号接收电路43A具有接地到GND的电阻元件R21。这种配置不利于构建高频电路,因为在下一级处的电路的输入处不能设置负沟道MOS(NMOS)。因此,在后级的包括电容元件C51的HPF切断DC分量,并且单独设置了VDD基准的偏置电路。
本技术的下行信号接收电路43也可以具有类似的配置,但是串联进入的两级电容元件可能增加由寄生电容衰减的信号的比率。为了避免这种情况,电阻元件R41通过偏置到VDD-V11的低压差(LDO)电路而接地。结果,可以利用单级电容元件来产生下一级电路的偏置。
在复制电路62的输出侧设置电阻元件R51。复制电路62的输出由电阻元件R52端接,并经由电容元件C21由电阻元件R61端接。电容元件C21和电阻元件R61在复制电路62侧构成HPF 52。HPF 52衰减被输入到下行信号接收电路43的来自复制电路62的输出信号。电阻元件R61也通过偏置至VDD-V11的LOD电路接地。
包括在原始电路61侧的HPF 51中的电容元件C11具有当安装在IC中时需要成比例面积的电容值。包括在复制电路62侧的HPF 52中并且具有减小至1/40(复制电路62的输出电流的减小比率)的电容值的电容元件C21减小了下行信号接收电路43中的电容元件C11的安装面积。
此外,在下行信号接收电路43中,为了实现与由以下等式1表示的HPF 51的截止频率HPF-fc相同的HPF 52的截止频率HPF-fc,将包括在HPF 52中的电阻元件R61的电阻值调整为包括在HPF 51中的电阻元件R41的电阻值的40倍。由以下等式2表示HPF 52的截止频率HPF-fc。
[等式1]
[等式2]
注意,因为复制电路62的输出电流被调整为具有原始电路61的输出电流的1/40的值,所以需要基于原始电路61侧的HPF 51的输入的电压电平由电阻元件R51和R52调整复制电路62侧的HPF 52的输入的电压电平。
例如,确定电阻元件R51和电阻元件R52的电阻值,使得由下面的等式3表示的在复制电路62侧的HPF 52的输入的电压电平与由下面的等式4表示的在原始电路61侧的HPF 51的输入的电压电平基本相同。注意,在等式3和4中,IBC表示原始电路61的输出电流。
[等式3]
[等式4]
在下行信号接收电路43中,包括已经通过HPF 51的上行信号分量的下行信号和来自复制电路62的已经通过HPF 52的输出信号的反相信号被提供给消除器电路101。
消除器电路101将来自复制电路62的输出信号的反相信号与下行信号相加。
图5是示出上行信号和下行信号的传输频带的示例的图。图5中的虚线表示HPF的滤波器特性。
图5中的图A示出了传统数据传输系统中的上行信号和下行信号的传输频带的示例。传统上,如图5中的图A所示,设置在下行信号接收电路43A中的HPF的衰减频带中的频带被用作上行信号的传输频带,并且HPF的通带和过渡频带中的频带被用作下行信号的传输频带。
由于近来视频分辨率更高的趋势,上行信号和下行信号的每个传输频带被加宽,如图5中的图B所示。此外,如上所述,本技术的信宿设备2具有电阻元件R31,而不是FB 201,其设置在上行信号发送电路42和下行信号接收电路43之间,导致下行信号容易被上行信号分量干扰。
因此,如图5中的椭圆圈所示,例如设置在下行信号接收电路43中的HPF 51的过渡频带的频带被用作上行信号的传输频带的一部分,并且HPF 51不能完全衰减上行信号。仅使用HPF 51来分离上行信号和下行信号使得已经通过HPF 51的上行信号分量对于下行信号接收电路43成为噪声,导致下行信号接收电路43的接收灵敏度劣化。
图6是示出本技术的数据传输系统中的上行信号和下行信号的流的图。
如图6中的白色箭头所示,来自下行信号发送电路12的下行信号通过HPF 51并被提供给下行信号接收电路43的消除器电路101。此外,下行信号的一部分通过LPF 21并被提供给上行信号接收电路13。
如图6中的彩色箭头所示,来自上行信号发送电路42的原始电路61的上行信号通过LPF 21,并被提供给上行信号接收电路13。此外,上行信号的一部分通过HPF 51,并被提供给消除器电路101。
此外,如图6中的彩色箭头所示,来自上行信号发送电路42的复制电路62的输出信号的一部分已经通过HPF 52,并且已经通过HPF 52的输出信号的反相信号被提供给消除器电路101。
消除器电路101将已经通过HPF 51的信号与已经通过HPF 52的信号的反相信号相加,使得能够消除已经通过HPF 51的信号中包括的上行信号分量以降低噪声。
此外,如上所述,下行信号接收电路43具有包括在HPF 51中并通过LDO电路接地的电阻元件R41,允许HPF 51布置有单级电容元件并允许防止由于寄生电容引起的信号衰减。
如上所述,可以减少当经由使用一对信号线AC耦合的双向传输路径的传输路径3传输高频信号时产生的噪声。因此,即使在上行信号和下行信号的传输频带之间的频率差很小的情况下,也可以使用高频信号实现高速通信,并且可以实现更合适的数据传输。
注意,在本说明书中,系统意味着一组多个组件(设备、模块(部件)等),并且所有组件可以在或可以不在同一外壳中。因此,容纳在单独的外壳中并经由网络连接的多个设备和其中多个模块容纳在外壳中的设备都是系统。
注意,本说明书中描述的效果仅仅是示例而不是限制,并且可以产生其他效果。
<配置组合的示例>
本技术还可以具有以下配置。
(1)一种数据传输设备,包括:
公共端子,连接到传输第一信号和第二信号的传输路径,第二信号在与第一信号相反的方向上被传输并且具有与第一信号的频带不同的频带;
接收电路,被配置为经由公共端子接收来自传输路径的第一信号;以及
发送电路,被配置为经由所述公共端子发送第二信号。
(2)根据(1)的数据传输设备,
其中,接收电路包括滤波电路,滤波电路被配置为根据频率来分离经由所述公共端子传输的第一信号和第二信号。
(3)根据(2)所述的数据传输设备,
其中,所述滤波电路被配置为衰减第二信号。
(4)根据(3)所述的数据传输设备,
其中,所述滤波电路是包括第一电容器和第一电阻器的第一HPF。
(5)根据(4)所述的数据传输设备,
其中,所述接收电路还包括消除器电路,所述消除器电路被配置为将来自所述发送电路的复制电路的输出信号的反相信号与已经通过第一HPF的信号相加。
(6)根据(5)所述的数据传输设备,
其中所述发送电路包括所述复制电路。
(7)根据(5)或(6)的数据传输设备,
其中,所述复制电路是以预定减小比率减小所述发送电路的输出电流的电路。
(8)根据(7)所述的数据传输设备,
其中,所述接收电路还包括第二HPF,第二HPF具有与第一HPF的截止频率相同的截止频率,以及
消除器电路被配置为将来自复制电路的已经通过第二HPF的输出信号的反相信号与已经通过第一HPF的信号相加。
(9)根据(8)所述的数据传输设备,
其中第二HPF包括:第二电容器,具有通过以复制电路的输出电流的减小比率减小第一电容器的电容值而获得的电容值;以及第二电阻器,具有通过将第一电阻器的电阻值乘以与复制电路的输出电流的减小比率相对应的放大比率而获得的电阻值。
(10)根据(8)或(9)所述的数据传输设备,
其中,所述接收电路还包括电阻器,所述电阻器被配置为将基于所述复制电路的输出信号的电压电平的输入到第二HPF的电压电平调整为经由所述公共端子从所述发送电路传输的第二信号的电压电平。
(11)根据(4)至(10)中任一项所述的数据传输设备,
其中,第一电阻器通过偏置到预定电压的LDO电路接地。
(12)根据(1)至(11)中任一项所述的数据传输设备,
其中通过传输路径传输的数据是视频数据。
(13)根据(12)的数据传输设备,包括
接收所述视频数据的设备。
(14)根据(12)或(13)所述的数据传输设备,
其中,基于千兆位视频接口(GVIF)(注册商标)标准来传输所述视频数据。
(15)一种数据传输系统,包括:
数据接收设备,包括:
公共端子,连接到传输第一信号和第二信号的传输路径,第二信号在与第一信号相反的方向上被传输并且具有与第一信号的频带不同的频带;
下行信号接收电路,被配置为经由公共端子接收来自传输路径的第一信号;以及
上行信号发送电路,被配置为经由公共端子发送第二信号;以及
数据发送设备,包括:
发送第一信号的下行信号发送电路;以及
接收来自所述传输路径的第二信号的上行信号接收电路。
附图标记列表
1 源设备
2 信宿设备
3 传输路径
11 下行发送处理单元
12 下行信号发送电路
13 上行信号接收电路
14 上行接收处理单元
21 LPF
41 上行发送处理单元
42 上行信号发送电路
43 下行信号接收电路
44 下行接收处理单元
51,52 HPF
61 原始电路
62 复制电路
81 公共端子
101 消除器电路。

Claims (15)

1.一种数据传输设备,包括:
公共端子,连接到传输第一信号和第二信号的传输路径,第二信号在与第一信号相反的方向上被传输并且具有与第一信号的频带不同的频带;
接收电路,被配置为经由公共端子接收来自传输路径的第一信号;以及
发送电路,被配置为经由所述公共端子发送第二信号。
2.根据权利要求1所述的数据传输设备,
其中,接收电路包括滤波电路,滤波电路被配置为根据频率来分离经由所述公共端子传输的第一信号和第二信号。
3.根据权利要求2所述的数据传输设备,
其中,所述滤波电路被配置为衰减第二信号。
4.根据权利要求3所述的数据传输设备,
其中,所述滤波电路是包括第一电容器和第一电阻器的第一HPF。
5.根据权利要求4所述的数据传输设备,
其中,所述接收电路还包括消除器电路,所述消除器电路被配置为将来自所述发送电路的复制电路的输出信号的反相信号与已经通过第一HPF的信号相加。
6.根据权利要求5所述的数据传输设备,
其中所述发送电路包括所述复制电路。
7.根据权利要求5所述的数据传输设备,
其中,所述复制电路是以预定减小比率减小所述发送电路的输出电流的电路。
8.根据权利要求7所述的数据传输设备,
其中,所述接收电路还包括第二HPF,第二HPF具有与第一HPF的截止频率相同的截止频率,以及
消除器电路被配置为将来自复制电路的已经通过第二HPF的输出信号的反相信号与已经通过第一HPF的信号相加。
9.根据权利要求8所述的数据传输设备,
其中第二HPF包括:第二电容器,具有通过以复制电路的输出电流的减小比率减小第一电容器的电容值而获得的电容值;以及第二电阻器,具有通过将第一电阻器的电阻值乘以与复制电路的输出电流的减小比率相对应的放大比率而获得的电阻值。
10.根据权利要求8所述的数据传输设备,
其中,所述接收电路还包括电阻器,所述电阻器被配置为将基于所述复制电路的输出信号的电压电平的输入到第二HPF的电压电平调整为经由所述公共端子从所述发送电路传输的第二信号的电压电平。
11.根据权利要求4所述的数据传输设备,
其中,第一电阻器通过偏置到预定电压的LDO电路接地。
12.根据权利要求1所述的数据传输设备,
其中通过传输路径传输的数据是视频数据。
13.根据权利要求12所述的数据传输设备,包括
接收所述视频数据的设备。
14.根据权利要求12所述的数据传输设备,
其中,基于千兆位视频接口GVIF(注册商标)标准来传输所述视频数据。
15.一种数据传输系统,包括:
数据接收设备,包括:
公共端子,连接到传输第一信号和第二信号的传输路径,第二信号在与第一信号相反的方向上被传输并且具有与第一信号的频带不同的频带;
下行信号接收电路,被配置为经由公共端子接收来自传输路径的第一信号;以及
上行信号发送电路,被配置为经由公共端子发送第二信号;以及
数据发送设备,包括:
发送第一信号的下行信号发送电路;以及
接收来自所述传输路径的第二信号的上行信号接收电路。
CN202280059417.8A 2021-09-08 2022-03-10 数据传输设备及数据传输系统 Pending CN117957808A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2021145925 2021-09-08
JP2021-145925 2021-09-08
PCT/JP2022/010491 WO2023037607A1 (ja) 2021-09-08 2022-03-10 データ伝送装置およびデータ伝送システム

Publications (1)

Publication Number Publication Date
CN117957808A true CN117957808A (zh) 2024-04-30

Family

ID=85507458

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280059417.8A Pending CN117957808A (zh) 2021-09-08 2022-03-10 数据传输设备及数据传输系统

Country Status (4)

Country Link
JP (1) JPWO2023037607A1 (zh)
CN (1) CN117957808A (zh)
DE (1) DE112022004297T5 (zh)
WO (1) WO2023037607A1 (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003237464A1 (en) * 2002-10-30 2004-06-07 Chaos Telecom, Inc. A multistage nonlinear echo-canceller for digital communication systems with or without frequency division duplexing
WO2019049524A1 (ja) 2017-09-11 2019-03-14 ソニーセミコンダクタソリューションズ株式会社 データ受信装置及びデータ送受信装置
JP2022031983A (ja) * 2018-10-02 2022-02-24 ソニーセミコンダクタソリューションズ株式会社 送信装置、受信装置及び送受信システム

Also Published As

Publication number Publication date
JPWO2023037607A1 (zh) 2023-03-16
DE112022004297T5 (de) 2024-07-18
WO2023037607A1 (ja) 2023-03-16

Similar Documents

Publication Publication Date Title
US10536178B2 (en) High speed receivers circuits and methods
US8222919B2 (en) Multichannel interfacing device having a termination circuit
KR100672987B1 (ko) 고속 아날로그 인벨롭 디텍터
US9432230B1 (en) Passive equalizer capable of use in a receiver
US6781481B2 (en) Methods and apparatus for filtering electromagnetic interference from a signal in an input/output port
US9985684B2 (en) Passive equalizer capable of use in high-speed data communication
US8599966B2 (en) Coupling system for data receivers
EP3138205B1 (en) Coaxial data communication with reduced emi
US9866270B2 (en) Coaxial data communication with reduced EMI
US11894959B2 (en) Ultra-high-speed PAM-N CMOS inverter serial link
US9178549B2 (en) High performance, low cost receiver front end
US6696890B2 (en) Differential signal transfer circuit
EP3526903B1 (en) Coaxial data communication with reduced emi
US10536135B2 (en) Pseudo resistor with tunable resistance
US11606187B2 (en) Transmitting device, receiving device, repeating device, and transmission/reception system
US20140079106A1 (en) System And Method To Actively Drive The Common Mode Voltage Of A Receiver Termination Network
CN117957808A (zh) 数据传输设备及数据传输系统
US6985021B1 (en) Circuits and techniques for conditioning differential signals
WO2017112379A1 (en) Adaptable receiver amplifier
US20140333380A1 (en) Class ab differential line drivers
US20100128814A1 (en) Pseudo-differential interfacing device having a balancing circuit
US20210143861A1 (en) Transceiver device
US9459648B2 (en) AC coupled single-ended LVDS receiving circuit comprising low-pass filter and voltage regulator
US10528324B2 (en) Virtual hybrid for full duplex transmission
JP2011130281A (ja) 受信装置および送受信システム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination