CN117953927A - 数据采样方法、数据采样电路以及存储系统 - Google Patents

数据采样方法、数据采样电路以及存储系统 Download PDF

Info

Publication number
CN117953927A
CN117953927A CN202211289793.4A CN202211289793A CN117953927A CN 117953927 A CN117953927 A CN 117953927A CN 202211289793 A CN202211289793 A CN 202211289793A CN 117953927 A CN117953927 A CN 117953927A
Authority
CN
China
Prior art keywords
input data
sampling
data
voltage
noise
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211289793.4A
Other languages
English (en)
Inventor
李琪
魏胜涛
方海彬
谢瑞杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhaoyi Innovation Technology Group Co ltd
Original Assignee
Zhaoyi Innovation Technology Group Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhaoyi Innovation Technology Group Co ltd filed Critical Zhaoyi Innovation Technology Group Co ltd
Priority to CN202211289793.4A priority Critical patent/CN117953927A/zh
Publication of CN117953927A publication Critical patent/CN117953927A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供了一种数据采样方法、数据采样电路以及存储系统,数据采样方法包括:获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据,其中,选择信号携带上一采样节点的噪声影响信息,噪声影响信息指示噪声是正向噪声还是负向噪声,之后,根据噪声影响信息,从第一待选输入数据和第二待选输入数据中确定当前目标输入数据,并对当前目标输入数据进行暂存,在本发明所提供的数据采样方法中,通过以指示噪声是正向噪声还是负向噪声的噪声影响信息为依据来从多个待选择输入数据中确定出当前目标输入数据,可以保证识别模拟输入信号在当前采样节点下所对应的数据的准确性。

Description

数据采样方法、数据采样电路以及存储系统
技术领域
本发明总体上涉及存储器技术领域,具体的,涉及一种数据采样方法、数据采样电路以及存储系统。
背景技术
随着电子技术的不断发展,存储器的读写速度变得越来越快,基于此,如何保证识别存储器的输入数据的准确性,是目前需要解决的问题。
发明内容
为了解决上述问题或其他问题,本发明提供了以下技术方案。
第一方面,本发明提供了一种数据采样方法,所述数据采样方法包括:
获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据,其中,所述选择信号携带上一采样节点的噪声影响信息,所述噪声影响信息指示噪声是正向噪声还是负向噪声;
根据所述噪声影响信息,从所述第一待选输入数据和所述第二待选输入数据中确定当前目标输入数据;以及,
对所述当前目标输入数据进行暂存。
根据本发明一实施例的数据采样方法,其中,在所述获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据的步骤之前,还包括:
获取所述模拟输入信号,并在时钟信号的多个采样节点对所述模拟输入信号进行采样,得到所述模拟输入信号在每个所述采样节点下的采样电压,其中,所述多个采样节点包括所述当前采样节点以及所述上一采样节点,所述模拟输入信号在所述当前采样节点下具有当前采样电压;
根据所述当前采样电压与第一预设电压的比较结果生成所述第一待选输入数据,并根据所述当前采样电压与第二预设电压的比较结果生成所述第二待选输入数据。
根据本发明一实施例的数据采样方法,其中,所述模拟输入信号具有最大电压、最小电压以及介于所述最大电压和所述最小电压之间的中间电压,其中,所述第一预设电压比所述中间电压大第一预设值,所述第二预设电压比所述中间电压小第二预设值。
根据本发明一实施例的数据采样方法,其中,所述第一待选输入数据不大于所述第二待选输入数据,所述根据所述噪声影响信息,从所述第一待选输入数据和所述第二待选输入数据中确定当前目标输入数据的步骤,具体包括:
若所述噪声影响信息指示所述噪声是所述正向噪声,确定所述第一待选输入数据为所述当前目标输入数据;或,
若所述噪声影响信息指示所述噪声是所述负向噪声,确定所述第二待选输入数据为所述当前目标输入数据。
根据本发明一实施例的数据采样方法,其中,在所述获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据的步骤之前,还包括:
获取所述模拟输入信号在所述上一采样节点下的上一目标输入数据;
根据所述上一目标输入数据的数值生成选择信号。
根据本发明一实施例的数据采样方法,其中,在获取所述模拟输入信号在所述上一采样节点下的上一目标输入数据的步骤之前,还包括:
以暂存的当前目标输入数据,更新暂存的上一目标输入数据。
根据本发明一实施例的数据采样方法,其中,所述根据所述上一目标输入数据的数值生成选择信号的步骤,具体包括:
若所述数值为1,生成携带指示所述噪声是所述正向噪声的所述噪声影响信息的所述选择信号;或,
若所述数值为0,生成携带指示所述噪声是所述负向噪声的所述噪声影响信息的所述选择信号。
根据本发明一实施例的数据采样方法,其中,若所述比较结果指示所述当前采样电压大于所述第一预设电压或所述第二预设电压,则生成的所述第一待选输入数据或所述第二待选输入数据为1,若所述比较结果指示所述当前采样电压小于所述第一预设电压或所述第二预设电压,则生成的所述第一待选输入数据或所述第二待选输入数据为0。
根据本发明一实施例的数据采样方法,其中,所述时钟信号具有时钟周期,所述当前采样节点与所述上一采样节点位于所述时钟信号的上升沿或下降沿、且间隔一个所述时钟周期。
根据本发明一实施例的数据采样方法,其中,所述时钟信号具有时钟周期,所述当前采样节点与所述上一采样节点分别位于所述时钟信号的上升沿和下降沿或分别位于所述时钟信号的下降沿和上升沿、且间隔二分之一个所述时钟周期。
第二方面,本发明提供了一种数据采样电路,所述数据采样电路包括:
选择模块,所述选择模块被配置为获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据,并根据所述选择信号携带的上一采样节点的噪声影响信息,从所述第一待选输入数据和所述第二待选输入数据中确定当前目标输入数据,其中,所述噪声影响信息指示噪声是正向噪声还是负向噪声;以及,
暂存模块,与所述选择模块耦接,所述暂存模块被配置为接收所述当前目标输入数据,并对所述当前目标输入数据进行暂存。
根据本发明一实施例的数据采样电路,其中,所述数据采样电路还包括:
采样模块,所述采样模块被配置为获取所述模拟输入信号,并在时钟信号的多个采样节点对所述模拟输入信号进行采样,得到所述模拟输入信号在每个所述采样节点下的采样电压,其中,所述多个采样节点包括所述当前采样节点以及所述上一采样节点,所述模拟输入信号在所述当前采样节点下具有当前采样电压;以及,
比较模块,与所述采样模块和所述选择模块耦接,且具有第一比较单元以及第二比较单元,所述第一比较单元被配置为根据所述当前采样电压与第一预设电压的比较结果生成所述第一待选输入数据,所述第二比较单元被配置为根据所述当前采样电压与第二预设电压的比较结果生成所述第二待选输入数据。
根据本发明一实施例的数据采样电路,其中,所述模拟输入信号具有最大电压、最小电压以及介于所述最大电压和所述最小电压之间的中间电压,其中,所述第一预设电压比所述中间电压大第一预设值,所述第二预设电压比所述中间电压小第二预设值。
根据本发明一实施例的数据采样电路,其中,所述数据采样电路还包括:
选择信号产生模块,与所述暂存模块的输出端口和所述选择模块耦接,所述选择信号产生模块被配置为从所述暂存模块中获取所述模拟输入信号在所述上一采样节点下的上一目标输入数据,并根据所述上一目标输入数据的数值生成选择信号。
根据本发明一实施例的数据采样电路,其中,所述选择信号产生模块包括:
第一生成单元,所述第一生成单元被配置为在所述数值为1时,生成携带指示所述噪声是所述正向噪声的所述噪声影响信息的所述选择信号;以及,
第二生成单元,所述第二生成单元被配置为在所述数值为0时,生成携带指示所述噪声是所述负向噪声的所述噪声影响信息的所述选择信号。
根据本发明一实施例的数据采样电路,其中,所述选择模块具有第一选择单元以及第二选择单元,所述暂存模块具有第一暂存单元以及第二暂存单元,所述选择信号产生模块具有第一选择信号产生单元以及第二选择信号产生单元,其中:
所述第一选择单元被配置为获取第一选择信号以及所述模拟输入信号在上升沿采样节点下的第一上升沿待选输入数据和第二上升沿待选输入数据,并根据所述第一选择信号,从所述第一上升沿待选输入数据和所述第二上升沿待选输入数据中确定第一当前目标输入数据;
所述第二选择单元被配置为获取第二选择信号以及所述模拟输入信号在下降沿采样节点下的第一下降沿待选输入数据和第二下降沿待选输入数据,并根据所述第二选择信号,从所述第一下降沿待选输入数据和所述第二下降沿待选输入数据中确定第二当前目标输入数据;
所述第一暂存单元与所述第一选择单元耦接,并被配置为接收所述第一当前目标输入数据,并对所述第一当前目标输入数据进行暂存,所述第二暂存单元与所述第二选择单元耦接,并被配置为接收所述第二当前目标输入数据,并对所述第二当前目标输入数据进行暂存;
所述第一选择信号产生单元与所述第二暂存单元的输出端口和所述第一选择单元耦接,并被配置为根据所述第二当前目标输入数据生成所述第一选择信号,所述第二选择信号产生单元与所述第一暂存单元的输出端口和所述第二选择单元耦接,并被配置为根据所述第一当前目标输入数据生成所述第二选择信号。
根据本发明一实施例的数据采样电路,其中,若所述比较结果指示所述当前采样电压大于所述第一预设电压或所述第二预设电压,则所述第一比较单元或所述第二比较单元生成的所述第一待选输入数据或所述第二待选输入数据为1,若所述比较结果指示所述当前采样电压小于所述第一预设电压或所述第二预设电压,则所述第一比较单元或所述第二比较单元生成的所述第一待选输入数据或所述第二待选输入数据为0。
第三方面,本发明提供了一种存储系统,所述存储系统包括:
存储器,用以存储数据;
控制器,与所述存储器电连接,具有上述任一项所述的数据采样电路。
本发明的有益效果为:本发明提供了一种数据采样方法、数据采样电路以及存储系统,数据采样方法包括:获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据,其中,选择信号携带上一采样节点的噪声影响信息,噪声影响信息指示噪声是正向噪声还是负向噪声,之后,根据噪声影响信息,从第一待选输入数据和第二待选输入数据中确定当前目标输入数据,并对当前目标输入数据进行暂存,在本发明所提供的数据采样方法中,通过以指示噪声是正向噪声还是负向噪声的噪声影响信息为依据来从多个待选择输入数据中确定出当前目标输入数据,可以保证识别模拟输入信号在当前采样节点下所对应的数据的准确性。
附图说明
为了更清楚地说明本发明的技术方案,下面将对根据本发明而成的各实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是一些实施例下的数据采样方法的应用示意图。
图2是一些实施例下的数据采样电路的结构示意图。
图3是根据本发明而成的第一实施例提供的数据采样方法的流程示意图。
图4是根据本发明而成的第一实施例提供的数据采样方法的进一步流程示意图。
图5是根据本发明而成的第一实施例提供的噪声对模拟输入信号影响的信号波形示意图。
图6是根据本发明而成的第一实施例提供的数据采样方法的选择逻辑示意图。
图7是根据本发明而成的第一实施例提供的数据采样方法的应用示意图。
图8是根据本发明而成的第一实施例提供的数据采样电路的结构示意图。
图9是根据本发明而成的第二实施例提供的数据采样电路的结构示意图。
图10是根据本发明而成的第二实施例提供的数据采样方法的选择逻辑示意图。
图11是根据本发明而成的第二实施例提供的数据采样方法的应用示意图。
图12是根据本发明而成的实施例提供的存储系统的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
下文的公开提供了许多不同的实施方式或例子以实现本发明的不同结构。为了简化本发明的公开,下文中对特定例子的部件和设置进行描述。当然,他们仅仅为示例,并且目的不在于限制本发明。此外,本发明可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本发明提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
NAND闪存存储器(NAND Flash)已被广泛地应用于嵌入式系统、固态硬盘(SolidState Drive,SSD)、个人电脑(Personal Computer,PC)以及手机等电子产品领域。进一步地,NAND闪存存储器的主要接口协议包括ONFI(Open Nand Flash Interface)和SPI(Serial Peripheral Interface),在基于ONFI2.1标准协议的NAND闪存存储器中,其带宽速度可以高达200Mhz。
具体的,请参阅图1和图2,图1示出了一些实施例下的数据采样方法的应用示意图,图2示出了一些实施例下的数据采样电路的结构示意图。
如图1和图2所示,存储器所接收到的输入信号PAD_IN是电压值介于电源电压VCCQ和地电压VSSQ之间的全摆幅信号,进一步地,存储器的控制器可以在利用具有多个采样节点的时钟信号PAD_CLK对该输入信号PAD_IN进行采样后,再利用比较器将采样结果与预设电压Vref进行比较,以确定输入信号PAD_IN在对应采样节点下的输入数据IN是“0”还是“1”,其中,上述预设电压Vref的电压值可以是(VCCQ+VSSQ)/2。
需要说明的是,如图1所示,在这些实施例中,会出现在某一采样节点下所取得的输入信号PAD_IN的电压值恰好等于预设电压Vref的电压值的情况,这将导致控制器无法判断出输入信号PAD_IN在该采样节点下所对应的输入数据IN是“0”还是“1”。
进一步地,在另外一些情况下,不同的环境噪声会对输入信号PAD_IN造成不同程度的影响,从而导致控制器所识别出的输入数据IN缺乏准确性。
进一步地,在另外一些情况下,通常会选择将上述输入信号PAD_IN的摆幅(也即,使其为非全摆幅信号)降低,以获得更高的充放电速度,从而提高存储器的写数据的速度。但由于控制器具有一定的噪声容限,因此,在这种情况下,控制器识别各采样节点下的输入信号PAD_IN所对应的输入数据IN的准确性也将会受到影响。
接下来,请参阅图3和图8,图3示出了根据本发明而成的第一实施例所提供的数据采样方法的流程示意图,图8示出了根据本发明而成的第一实施例提供的数据采样电路100的结构示意图。
如图3和图8所示,该数据采样方法具体可以包括如下步骤:
获取步骤S101:获取选择信号SEL以及模拟输入信号PAD_IN在当前采样节点下的第一待选输入数据INA和第二待选输入数据INB,其中,选择信号SEL携带上一采样节点的噪声影响信息,噪声影响信息指示噪声是正向噪声还是负向噪声;
确定步骤S102:根据噪声影响信息,从第一待选输入数据INA和第二待选输入数据INB中确定当前目标输入数据IN;
暂存步骤S103:对当前目标输入数据IN进行暂存。
需要说明的是,在根据本发明而成的实施例中,通过取得上述模拟输入信号PAD_IN在当前采样节点下的多个待选择输入数据,并以噪声影响信息为判断依据,从中确定出目标输入数据IN,可以保证控制器所识别出的模拟输入信号PAD_IN在当前采样节点下所对应的当前目标输入数据IN的准确性。
需要说明的是,上述暂存的动作具体可以包括寄存、缓存以及锁存等。
具体的,请继续参阅图8,如图8所示,数据采样电路100具体包括选择模块110和暂存模块120,且暂存模块120的输入端口与选择模块110的输出端口耦接,其中:
选择模块110被配置为执行上述获取步骤S101和上述确定步骤S102,具体的,选择模块110具有被配置为接收第一待选输入数据INA的第一数据输入端口、被配置为接收第二待选输入数据INB的第二数据输入端口以及被配置为接收选择信号SEL的选择信号输入端口;
暂存模块120被配置为执行上述暂存步骤S103,具体的,暂存模块120的输入端口被配置为接收从选择模块110的输出端口所输出的当前目标输入数据IN,暂存模块120的输出端口被配置为输出上一目标输入数据IN’。
具体的,在根据本发明而成的实施例中,选择模块110可以是二选一数据选择器,暂存模块120可以是D触发器、锁存器、寄存器或者其他具有例如寄存、缓存或暂存功能的任意类型的存储单元。需要说明的是,在根据本发明而成的其他实施例中,选择模块110和暂存模块120也可以是其他的电路结构,本发明对此并不加以限制。
进一步地,请参阅图4,图4示出了根据本发明而成的第一实施例所提供的数据采样方法的进一步流程示意图,如图4和图8所示,在上文所述的获取步骤S101之前,还包括:
采样步骤S104:获取模拟输入信号PAD_IN,并在时钟信号PAD_CLK的多个采样节点对模拟输入信号PAD_IN进行采样,得到模拟输入信号PAD_IN在每个采样节点下的采样电压,其中,多个采样节点包括当前采样节点以及上一采样节点,模拟输入信号PAD_IN在当前采样节点下具有当前采样电压;
比较步骤S105:根据当前采样电压与第一预设电压Vrefa的比较结果生成第一待选输入数据INA,并根据当前采样电压与第二预设电压Vrefb的比较结果生成第二待选输入数据INB。
具体的,请继续参阅图8,如图8所示,数据采样电路100还包括采样模块130和比较模块140,且比较模块140的输入端口与采样模块130的输出端口耦接,其中:
采样模块130被配置为执行上述采样步骤S104,具体的,采样模块130具有被配置为接收模拟输入信号PAD_IN的第一信号输入端口、被配置为接收时钟信号PAD_CLK的第二信号输入端口以及被配置为输出采样电压的输出端口;
比较模块140被配置为执行上述比较步骤S105,具体的,比较模块140具有第一比较单元141和第二比较单元142,第一比较单元141被配置为执行根据当前采样电压与第一预设电压Vrefa的比较结果生成第一待选输入数据INA,第二比较单元142被配置为执行根据当前采样电压与第二预设电压Vrefb的比较结果生成第二待选输入数据INB。
具体的,上述第一待选输入数据INA的具体数值和上述第二待选输入数据INB的具体数值,由上述比较步骤S105中的比较结果所确定。具体的,若比较结果指示当前采样电压大于第一预设电压Vrefa,或者,当前采样电压大于第二预设电压Vrefb,那么,由第一比较单元141生成的第一待选输入数据INA的数值为1,或者,由第二比较单元142生成的第二待选输入数据INB的数值为1,相应的,若比较结果指示当前采样电压小于第一预设电压Vrefa,或者,当前采样电压小于第二预设电压Vrefb,那么,由第一比较单元141生成的第一待选输入数据INA的数值为0,或者,由第二比较单元142生成的第二待选输入数据INB的数值为0。
进一步地,在图7所示出的根据本发明而成的第一实施例提供的数据采样方法的应用示意图中,模拟输入信号PAD_IN具有最大电压VCCQ、最小电压VSSQ以及介于最大电压VCCQ和最小电压VSSQ之间的中间电压Vref,且其中,第一预设电压Vrefa比中间电压Vref大第一预设值,第二预设电压Vrefb比中间电压Vref小第二预设值。
具体的,如图7所示,在本实施例中,第一预设值和第二预设值相等,取值均为x,该预设值x的大小与上述正向噪声或上述负向噪声对模拟输入信号PAD_IN的平均电压所造成的影响的幅度呈正相关。
应当理解的是,在根据本发明而成的其他变形例中,上述第一预设值和第二预设值也可以取不同的值,第一预设值和第二预设值的大小关系可以根据噪声影响信息来确定,例如,当噪声影响信息指示噪声为正向噪声时,则在进行取值时,使第一预设值大于第二预设值,反之,当噪声影响信息指示噪声为负向噪声时,则在进行取值时,使第一预设值小于第二预设值。
需要说明的是,请参阅图5,图5示出了根据本发明而成的第一实施例所提供的噪声对模拟输入信号PAD_IN影响的信号波形示意图。如图5所示,经本案发明人研究发现,当模拟输入信号PAD_IN受正向噪声的影响时,其平均电压的变化趋势呈上升的走向(如图5中的“信号波段A”),当模拟输入信号PAD_IN受负向噪声的影响时,其平均电压的变化趋势呈下降的走向(如图5中的“信号波段B”)。因此,当模拟输入信号PAD_IN受正向噪声的影响而导致其在当前采样节点下的当前采样电压被抬高后,需要选择由当前采样电压与高于中间电压Vref的第一预设电压Vrefa进行比较而生成的第一待选输入数据INA作为当前目标输入数据IN,以补偿当前采样电压中被正向噪声所抬高的部分,从而达到保证所识别出的当前目标输入数据IN的准确性的目的,相应的,当模拟输入信号PAD_IN受负向噪声的影响而导致其在当前采样节点下的当前采样电压被拉低后,需要选择由当前采样电压与低于中间电压Vref的第二预设电压Vrefb进行比较而生成的第二待选输入数据INB作为当前目标输入数据IN,以补偿当前采样电压中被负向噪声所拉低的部分,从而达到保证所识别出的当前目标输入数据IN的准确性的目的。
具体的,请继续参阅图4和图8,上述确定步骤S102具体包括:
第一确定子步骤S1021:若噪声影响信息指示噪声是正向噪声,确定第一待选输入数据INA为当前目标输入数据IN;
第二确定子步骤S1022:若噪声影响信息指示噪声是负向噪声,确定第二待选输入数据INB为当前目标输入数据IN。
具体的,请继续参阅图7,在本实施例中,时钟信号PAD_CLK具有时钟周期,上述采样节点(包括当前采样节点和上一采样节点)均位于时钟信号PAD_CLK的上升沿,且当前采样节点与上一采样节点间隔一个时钟周期。进一步地,在根据本发明而成的其他实施例中,上述采样节点也可以均位于时钟信号PAD_CLK的下降沿,本发明对此并不加以限制。
需要说明的是,在根据本发明而成的实施例中,选择模块110在获取步骤S101中所取得的噪声影响信息具体是由模拟输入信号PAD_IN在上一采样节点下所对应的上一目标输入数据IN’的数值决定。进一步地,请继续参阅图4和图8,在上文所述的获取步骤S101之前,还包括:
上一目标输入数据获取步骤S106:获取模拟输入信号PAD_IN在上一采样节点下的上一目标输入数据IN’;
选择信号生成步骤S107:根据上一目标输入数据IN’的数值生成选择信号SEL。
具体的,请继续参阅图8,如图8所示,数据采样电路100还包括选择信号产生模块150,其中,选择信号产生模块150的输入端口与暂存模块120的输出端口耦接,且选择信号产生模块150的输出端口和选择模块110的选择信号输入端口耦接,进一步地,该选择信号产生模块150被配置为从暂存模块120的输出端口获取模拟输入信号PAD_IN在上一采样节点下的上一目标输入数据IN’,并根据上一目标输入数据IN’的数值生成选择信号SEL。
需要说明的是,在本发明实施例中,暂存模块120具体为“先进先出”模式,以暂存模块120的位数为1为例进行说明,当前采样节点下,在当前目标输入数据IN被确定出之前,暂存模块120中暂存的是上一采样节点下的上一目标输入数据IN’,在当前目标输入数据IN被确定出之后,暂存的上一目标输入数据IN’被当前目标输入数据IN更新替代(也即,当前目标输入数据IN被暂存于暂存模块120中),与此同时,上一目标输入数据IN’经由暂存模块120的输出端口而被读出。
也就是说,在上一目标输入数据获取步骤S106之后,还包括以下步骤:
以暂存的当前目标输入数据IN,更新暂存的上一目标输入数据IN’。
需要说明的是,当暂存模块120的位数为多位(例如2位)时,上文所述的“上一采样节点下的上一目标输入数据IN’”应理解成“邻近采样节点下的邻近目标输入数据”,具体的,该邻近目标输入数据为当前采样节点下,最早被暂存于暂存模块120中的数据。
进一步地,上述选择信号生成步骤S107具体可以包括以下判断步骤:
若上一目标输入数据IN’的数值为1,生成携带指示噪声是正向噪声的噪声影响信息的选择信号SEL;
若上一目标输入数据IN’的数值为0,生成携带指示噪声是正向噪声的噪声影响信息的选择信号SEL。
相应的,如图8所示,选择信号产生模块150具体包括生成单元151,该生成单元151被配置为执行以下步骤:
在上一目标输入数据IN’的数值为1时,生成携带指示噪声是正向噪声的噪声影响信息的选择信号SEL;以及,
在上一目标输入数据IN’的数值为0时,生成携带指示噪声是负向噪声的噪声影响信息的选择信号SEL。
接下来,以一个具体的示例来对本发明第一实施例所提供的数据采样方法的操作过程进行详细阐述。
请参阅图6和图7,图6示出了根据本发明而成的第一实施例提供的数据采样方法的选择逻辑示意图。如图6和图7所示,首先,选择模块110在第一采样节点所获取到的第一待选输入数据INA和第二待选输入数据INB的数值均为1,且在本实施例中,上述数据采样电路100首次在第一待选输入数据INA和第二待选输入数据INB中进行选择时,被配置为选择第二待选输入数据INB,因此,确定第一采样节点所对应的目标输入数据IN为1,并指示数据采样电路100在第二采样节点应当选择第一待选输入数据INA,接着,选择模块110在第二采样节点所获取到的第一待选输入数据INA和第二待选输入数据INB的数值分别为0和1,因此,确定第二采样节点所对应的目标输入数据IN为0,并指示数据采样电路100在第三采样节点应当选择第二待选输入数据INB,以此类推,在此不再进行赘述。
需要说明的是,在根据本发明而成的其他实施例中,数据采样电路100首次在第一待选输入数据INA和第二待选输入数据INB中进行选择时,也可以被配置为选择第一待选输入数据INA。进一步地,可以根据在使数据采样电路100执行该数据采样方法之前,周围的环境噪声是正向噪声还是负向噪声来决定数据采样电路100的初始选择数据是第一待选输入数据INA还是第二待选输入数据INB。
请参阅图9至图11,其中,图9示出了根据本发明而成的第二实施例所提供的数据采样电路200的结构示意图,图10和图11分别示出了根据本发明而成的第二实施例所提供的数据采样方法的选择逻辑示意图和应用示意图。
如图9至图11所示,在本实施例中,选择模块(图中未标示)具有第一选择单元211以及第二选择单元212,暂存模块(图中未标示)具有第一暂存单元221以及第二暂存单元222,选择信号产生模块(图中未标示)具有第一选择信号产生单元251以及第二选择信号产生单元252,其中:
第一选择单元211具体被配置为获取第一选择信号SELH以及模拟输入信号PAD_IN在上升沿采样节点下的第一上升沿待选输入数据INA_CLKH和第二上升沿待选输入数据INB_CLKH,并进一步被配置为根据第一选择信号SELH从上述第一上升沿待选输入数据INA_CLKH以及上述第二上升沿待选输入数据INB_CLKH中确定第一当前目标输入数据IN_CLKH;
第二选择单元212具体被配置为获取第二选择信号SELL以及模拟输入信号PAD_IN在下降沿采样节点下的第一下降沿待选输入数据INA_CLKL和第二下降沿待选输入数据INB_CLKL,并进一步被配置为根据第二选择信号SELL从上述第一下降沿待选输入数据INA_CLKL以及上述第二下降沿待选输入数据INB_CLKL中确定第二当前目标输入数据IN_CLKL;
第一暂存单元221的输入端口与第一选择单元211的输出端口耦接,并被配置为接收第一当前目标输入数据IN_CLKH,并对第一当前目标输入数据IN_CLKH进行暂存,相应的,第二暂存单元222的输入端口与第二选择单元212的输出端口耦接,并被配置为接收第二当前目标输入数据IN_CLKL,并对第二当前目标输入数据IN_CLKL进行暂存;
第一选择信号产生单元251与第二锁存单元222的输出端口和第一选择单元211耦接,并被配置为根据第二当前目标输入数据IN_CLKL生成第一选择信号SELH,相应的,第二选择信号产生单元252与第一锁存单元221的输出端口和第二选择单元212耦接,并被配置为根据第一当前目标输入数据IN_CLKH生成第二选择信号SELL。
需要说明的是,与上文所述的第一实施例所不同的是,在本实施例中,时钟信号PAD_CLK具有时钟周期,上述采样节点可以位于时钟信号PAD_CLK的上升沿,也可以位于时钟信号PAD_CLK的下降沿。具体的,上述当前采样节点和上一采样节点可以分别位于时钟信号PAD_CLK的上升沿和下降沿,或着,可以分别位于时钟信号PAD_CLK的下降沿和上升沿,并且,当前采样节点与上一采样节点之间间隔二分之一个时钟周期。
接下来,以一个具体的示例来对本发明第二实施例所提供的数据采样方法的操作过程进行详细阐述。
请继续参阅图10和图11,在本实施例中,时钟信号PAD_CLK的第一上升沿采样节点最先到来,因此,首先是第一选择单元211在第一上升沿采样节点获取到数值均为1的第一上升沿待选输入数据INA_CLKH和第二上升沿待选输入数据INB_CLKH,且在本实施例中,第一选择单元211首次在第一上升沿待选输入数据INA_CLKH和第二上升沿待选输入数据INB_CLKH中进行选择时,被配置为选择第二上升沿待选输入数据INB_CLKH,因此,确定第一上升沿采样节点所对应的第一当前目标输入数据IN_CLKH为1,并指示第二选择单元212在第一下降沿采样节点应当选择第一下降沿待选输入数据INA_CLKL,接着,第二选择单元212在第一下降沿采样节点获取到数值均为0的第一下降沿待选输入数据INA_CLKL和第二下降沿待选输入数据INB_CLKL,因此,确定第一下降沿采样节点所对应的第二当前目标输入数据IN_CLKL为0,并指示第一选择单元211在第二上升沿采样节点应当选择第二上升沿待选输入数据INB_CLKH,以此类推,在此不再进行赘述。
请参阅图12,图12示出了根据本发明而成的实施例提供的存储系统300的结构示意图,从图中可以很直观的看到根据本发明而成的实施例的各组成部分,以及各组成部分的相对位置关系。
如图12所示,存储系统300包括相耦接的存储器310以及控制器320,其中,存储器310用以存储数据,且控制器320具有如上文第一实施例所述的数据采样电路100,或者,具有如上文第二实施例所述的数据采样电路200,进一步地,控制器320被配置为对存储器310执行如上文第一实施例或第二实施例所述的数据采样方法。
根据前述内容,本发明第一是实施例和第二实施例提供了一种数据采样方法、数据采样电路和存储系统,数据采样方法包括:获取选择信号SEL以及模拟输入信号PAD_IN在当前采样节点下的第一待选输入数据INA和第二待选输入数据INB,其中,选择信号SEL携带上一采样节点的噪声影响信息,噪声影响信息指示噪声是正向噪声还是负向噪声,之后,根据噪声影响信息,从第一待选输入数据INA和第二待选输入数据INB中确定当前目标输入数据IN,并对当前目标输入数据IN进行暂存,在本发明所提供的数据采样方法中,通过以指示噪声是正向噪声还是负向噪声的噪声影响信息为依据来从多个待选择输入数据中确定出当前目标输入数据IN,可以保证识别模拟输入信号PAD_IN在当前采样节点下所对应的当前目标输入数据IN的准确性。
除上述实施例外,本发明还可以有其他实施方式。凡采用等同替换或等效替换形成的技术方案,均落在本发明要求的保护范围。
综上所述,虽然本发明已将优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (18)

1.一种数据采样方法,其特征在于,所述数据采样方法包括:
获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据,其中,所述选择信号携带上一采样节点的噪声影响信息,所述噪声影响信息指示噪声是正向噪声还是负向噪声;
根据所述噪声影响信息,从所述第一待选输入数据和所述第二待选输入数据中确定当前目标输入数据;以及,
对所述当前目标输入数据进行暂存。
2.根据权利要求1所述的数据采样方法,其特征在于,在所述获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据的步骤之前,还包括:
获取所述模拟输入信号,并在时钟信号的多个采样节点对所述模拟输入信号进行采样,得到所述模拟输入信号在每个所述采样节点下的采样电压,所述模拟输入信号在所述当前采样节点下具有当前采样电压;
根据所述当前采样电压与第一预设电压的比较结果生成所述第一待选输入数据,并根据所述当前采样电压与第二预设电压的比较结果生成所述第二待选输入数据。
3.根据权利要求2所述的数据采样方法,其特征在于,所述模拟输入信号具有最大电压、最小电压以及介于所述最大电压和所述最小电压之间的中间电压,其中,所述第一预设电压比所述中间电压大第一预设值,所述第二预设电压比所述中间电压小第二预设值。
4.根据权利要求1所述的数据采样方法,其特征在于,所述第一待选输入数据不大于所述第二待选输入数据,所述根据所述噪声影响信息,从所述第一待选输入数据和所述第二待选输入数据中确定当前目标输入数据的步骤,具体包括:
若所述噪声影响信息指示所述噪声是所述正向噪声,确定所述第一待选输入数据为所述当前目标输入数据;或,
若所述噪声影响信息指示所述噪声是所述负向噪声,确定所述第二待选输入数据为所述当前目标输入数据。
5.根据权利要求1所述的数据采样方法,其特征在于,在所述获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据的步骤之前,还包括:
获取所述模拟输入信号在所述上一采样节点下的上一目标输入数据;
根据所述上一目标输入数据的数值生成选择信号。
6.根据权利要求5所述的数据采样方法,其特征在于,在获取所述模拟输入信号在所述上一采样节点下的上一目标输入数据的步骤之后,还包括:
以暂存的当前目标输入数据,更新暂存的上一目标输入数据。
7.根据权利要求5所述的数据采样方法,其特征在于,所述根据所述上一目标输入数据的数值生成选择信号的步骤,具体包括:
若所述数值为1,生成携带指示所述噪声是所述正向噪声的所述噪声影响信息的所述选择信号;或,
若所述数值为0,生成携带指示所述噪声是所述负向噪声的所述噪声影响信息的所述选择信号。
8.根据权利要求2所述的数据采样方法,其特征在于,若所述比较结果指示所述当前采样电压大于所述第一预设电压或所述第二预设电压,则生成的所述第一待选输入数据或所述第二待选输入数据为1,若所述比较结果指示所述当前采样电压小于所述第一预设电压或所述第二预设电压,则生成的所述第一待选输入数据或所述第二待选输入数据为0。
9.根据权利要求2所述的数据采样方法,其特征在于,所述时钟信号具有时钟周期,所述当前采样节点与所述上一采样节点位于所述时钟信号的上升沿或下降沿、且间隔一个所述时钟周期。
10.根据权利要求2所述的数据采样方法,其特征在于,所述时钟信号具有时钟周期,所述当前采样节点与所述上一采样节点分别位于所述时钟信号的上升沿和下降沿或分别位于所述时钟信号的下降沿和上升沿、且间隔二分之一个所述时钟周期。
11.一种数据采样电路,其特征在于,所述数据采样电路包括:
选择模块,所述选择模块被配置为获取选择信号以及模拟输入信号在当前采样节点下的第一待选输入数据和第二待选输入数据,并根据所述选择信号携带的上一采样节点的噪声影响信息,从所述第一待选输入数据和所述第二待选输入数据中确定当前目标输入数据,其中,所述噪声影响信息指示噪声是正向噪声还是负向噪声;以及,
暂存模块,与所述选择模块耦接,所述暂存模块被配置为接收所述当前目标输入数据,并对所述当前目标输入数据进行暂存。
12.根据权利要求11所述的数据采样电路,其特征在于,所述数据采样电路还包括:
采样模块,所述采样模块被配置为获取所述模拟输入信号,并在时钟信号的多个采样节点对所述模拟输入信号进行采样,得到所述模拟输入信号在每个所述采样节点下的采样电压,其中,所述模拟输入信号在所述当前采样节点下具有当前采样电压;以及,
比较模块,与所述采样模块和所述选择模块耦接,且具有第一比较单元以及第二比较单元,所述第一比较单元被配置为根据所述当前采样电压与第一预设电压的比较结果生成所述第一待选输入数据,所述第二比较单元被配置为根据所述当前采样电压与第二预设电压的比较结果生成所述第二待选输入数据。
13.根据权利要求12所述的数据采样电路,其特征在于,所述模拟输入信号具有最大电压、最小电压以及介于所述最大电压和所述最小电压之间的中间电压,其中,所述第一预设电压比所述中间电压大第一预设值,所述第二预设电压比所述中间电压小第二预设值。
14.根据权利要求11所述的数据采样电路,其特征在于,所述数据采样电路还包括:
选择信号产生模块,与所述暂存模块的输出端口和所述选择模块耦接,所述选择信号产生模块被配置为从所述暂存模块中获取所述模拟输入信号在所述上一采样节点下的上一目标输入数据,并根据所述上一目标输入数据的数值生成选择信号。
15.根据权利要求14所述的数据采样电路,其特征在于,所述选择信号产生模块包括生成单元,所述生成单元被配置为:
在所述数值为1时,生成携带指示所述噪声是所述正向噪声的所述噪声影响信息的所述选择信号;以及,
在所述数值为0时,生成携带指示所述噪声是所述负向噪声的所述噪声影响信息的所述选择信号。
16.根据权利要求14所述的数据采样电路,其特征在于,所述选择模块具有第一选择单元以及第二选择单元,所述暂存模块具有第一暂存单元以及第二暂存单元,所述选择信号产生模块具有第一选择信号产生单元以及第二选择信号产生单元,其中:
所述第一选择单元被配置为获取第一选择信号以及所述模拟输入信号在上升沿采样节点下的第一上升沿待选输入数据和第二上升沿待选输入数据,并根据所述第一选择信号,从所述第一上升沿待选输入数据和所述第二上升沿待选输入数据中确定第一当前目标输入数据;
所述第二选择单元被配置为获取第二选择信号以及所述模拟输入信号在下降沿采样节点下的第一下降沿待选输入数据和第二下降沿待选输入数据,并根据所述第二选择信号,从所述第一下降沿待选输入数据和所述第二下降沿待选输入数据中确定第二当前目标输入数据;
所述第一暂存单元与所述第一选择单元耦接,并被配置为接收所述第一当前目标输入数据,并对所述第一当前目标输入数据进行暂存,所述第二暂存单元与所述第二选择单元耦接,并被配置为接收所述第二当前目标输入数据,并对所述第二当前目标输入数据进行暂存;
所述第一选择信号产生单元与所述第二暂存单元的输出端口和所述第一选择单元耦接,并被配置为根据所述第二当前目标输入数据生成所述第一选择信号,所述第二选择信号产生单元与所述第一暂存单元的输出端口和所述第二选择单元耦接,并被配置为根据所述第一当前目标输入数据生成所述第二选择信号。
17.根据权利要求12所述的数据采样电路,其特征在于,若所述比较结果指示所述当前采样电压大于所述第一预设电压或所述第二预设电压,则所述第一比较单元或所述第二比较单元生成的所述第一待选输入数据或所述第二待选输入数据为1,若所述比较结果指示所述当前采样电压小于所述第一预设电压或所述第二预设电压,则所述第一比较单元或所述第二比较单元生成的所述第一待选输入数据或所述第二待选输入数据为0。
18.一种存储系统,其特征在于,所述存储系统包括:
存储器,用以存储数据;
控制器,与所述存储器电连接,具有如权利要求11-17所述的数据采样电路。
CN202211289793.4A 2022-10-20 2022-10-20 数据采样方法、数据采样电路以及存储系统 Pending CN117953927A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211289793.4A CN117953927A (zh) 2022-10-20 2022-10-20 数据采样方法、数据采样电路以及存储系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211289793.4A CN117953927A (zh) 2022-10-20 2022-10-20 数据采样方法、数据采样电路以及存储系统

Publications (1)

Publication Number Publication Date
CN117953927A true CN117953927A (zh) 2024-04-30

Family

ID=90803571

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211289793.4A Pending CN117953927A (zh) 2022-10-20 2022-10-20 数据采样方法、数据采样电路以及存储系统

Country Status (1)

Country Link
CN (1) CN117953927A (zh)

Similar Documents

Publication Publication Date Title
US8386860B2 (en) Methods of calculating compensation voltage and adjusting threshold voltage and memory apparatus and controller
US8429501B2 (en) Memory storage device, memory controller thereof, and method thereof for generating log likelihood ratio
JP4896450B2 (ja) 記憶装置
KR101981355B1 (ko) 메모리 시스템들을 위한 소프트 정보 생성
US10409525B2 (en) Memory management method, memory control circuit unit and memory storage device
US11635777B2 (en) Temperature control circuit, memory storage device and temperature control method
CN114047887B (zh) 一种提高数据读取的成功率的方法、装置及介质
CN109256166A (zh) 闪存器的擦除方法及闪存器
US11206157B1 (en) Signal receiving circuit, memory storage device and calibration method of equalizer circuit
US10627841B2 (en) Reference voltage generation circuit with reduced process variation on the reference voltage
CN117953927A (zh) 数据采样方法、数据采样电路以及存储系统
CN105117168A (zh) 一种信息处理方法和电子设备
US7212463B2 (en) Method and system of operating mode detection
CN106354651B (zh) 平均磨损方法、存储器控制电路单元及存储器储存装置
US8437203B2 (en) Nonvolatile memory apparatus and method for processing configuration information thereof
CN108536423B (zh) 随机数据产生电路、存储器存储装置及随机数据产生方法
US20120002486A1 (en) Nonvolatile memory apparatus and method for processing configuration information thereof
CN211628706U (zh) 铁电存储器
CN111831210B (zh) 存储器管理方法、存储器控制电路单元及存储器存储装置
US20160189785A1 (en) Data sampling circuit module, data sampling method and memory storage device
CN108399933B (zh) 参考电压产生电路、存储器储存装置及参考电压产生方法
CN112532240B (zh) 展频频率产生器、存储器储存装置及信号产生方法
US20230230652A1 (en) Testing system and testing method
CN112242171A (zh) 参考电压确定方法及装置
US20180165241A1 (en) Channel switching device, memory storage device and channel switching method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination