CN117795458A - 电源管理电路及电子设备 - Google Patents
电源管理电路及电子设备 Download PDFInfo
- Publication number
- CN117795458A CN117795458A CN202280055994.XA CN202280055994A CN117795458A CN 117795458 A CN117795458 A CN 117795458A CN 202280055994 A CN202280055994 A CN 202280055994A CN 117795458 A CN117795458 A CN 117795458A
- Authority
- CN
- China
- Prior art keywords
- power supply
- circuit
- power management
- management circuit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000009849 deactivation Effects 0.000 claims abstract description 3
- 239000004065 semiconductor Substances 0.000 claims description 7
- 239000000758 substrate Substances 0.000 claims description 6
- 230000004913 activation Effects 0.000 abstract description 9
- 238000010586 diagram Methods 0.000 description 14
- 238000012545 processing Methods 0.000 description 8
- 230000004048 modification Effects 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 230000001960 triggered effect Effects 0.000 description 6
- 102100030462 Pleckstrin homology domain-containing family B member 1 Human genes 0.000 description 5
- 101150031793 Plekhb1 gene Proteins 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 230000007704 transition Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000010200 validation analysis Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 230000010485 coping Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J1/00—Circuit arrangements for dc mains or dc distribution networks
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Power Engineering (AREA)
- Power Sources (AREA)
Abstract
定序器(210)包括能够控制多个电源电路(250)的起动、关闭的逻辑电路(212)。向至少一个控制管脚(EVT)中分别输入事件信号(Sig)。定序器(210)的动作能够根据非易失性存储器(230)所存储的设定数据(CONFIG)设定。
Description
技术领域
本发明涉及管理、控制多个电源的电源管理电路。
背景技术
手机、平板终端、笔记本型个人电脑(PC)、台式PC、游戏设备具备进行运算处理的CPU(Central Processing Unit:中央处理器)、GPU(Graphics Processing Unit:图形处理器)等的微处理器。
搭载微处理器的电子设备随着半导体制造工艺的细微化、搭载的周边电路增加、低耗电化的要求,其构成被细分成多个电路块,并能够针对每个电路块独立控制电源电压。
在这样的设备中,为了控制与多个电路块对应的多个电源系统,使用电源管理IC(PMIC:Power Management Integrated Circuit:电源管理集成电路)。对于PMIC,要求其根据预定的顺序可靠地控制多个电源的接通、断开。
PMIC由多个电源电路(电源通道)和控制它们的定序器所构成。用通用的微控制器实现定序器的部分,成为成本上升的主要原因。因此,以往,为了针对每个电子设备满足其规格要求,需要在硬件上每次设计专用的定序器。
现有技术文献
专利文献
专利文献1:日本特许第6285779号
发明内容
发明要解决的技术问题
以往,在想要变更几个电源的起动顺序时,不得不进行硬件的大幅度的设计变更。由此,即使是微小的变更,也需要进行掩模修正,还存在设计期间增长的问题。
本公开是在相关状况下得到的,其一方案的例示性的目的之一在于,提供一种能够灵活应对各种规格要求的电源管理电路。
用于解决技术问题的方法
本公开的一方案涉及电源管理电路。电源管理电路包括:多个电源电路;定序器,包
括能够控制多个电源电路的起动、关闭的逻辑电路;非易失性存储器;以及接收至少一个事件信号的至少一个控制管脚。能够根据非易失性存储器所存储的设定数据,设定定序器的动作。
此外,将上述构成要素任意组合的方案、或将本公开的表现在方法、装置等之间转换的方案作为本发明的方案也是有效的。
发明效果
根据本公开的一方案,能够提供一种可灵活地应对各种规格要求的电源管理电路。
附图说明
图1是具备实施方式1的电源管理集成电路的电子设备的框图。
图2是说明图1的PMIC的动作的时序图。
图3是示出PMIC驱动时的顺序的图。
图4是示出PMIC关闭时的顺序的图。
图5是示出定序器的构成例的电路图。
图6是计时器电路生成的多个定时信号的波形图。
图7是示出定序器的其他构成例的电路图。
图8是实施方式2的PMIC的电路图。
具体实施方式
(实施方式的概要)
说明本公开的几个例示性的实施方式的概要。该概要作为后续的详细说明的前言,以实施方式的基本性理解为目的,简要说明一个或多个实施方式的几个概念,并不在于限定发明或公开的范围。该概要并不是应考虑的所有的实施方式的统括性的概要,并不在于限定所有实施方式的重要要素,也不在于划定一部分或所有方案的范围。为了方便起见,“一实施方式”有时用作指示本说明书公开的一个实施方式(实施例或变形例)或多个实施方式(实施例或变形例)。
一实施方式的电源管理电路包括:定序器,包括能够控制多个电源电路的起动、关闭的逻辑电路;非易失性存储器;以及接收至少一个事件信号的至少一个控制管脚。能够根据非易失性存储器所存储的设定数据,设定定序器的动作。
根据该结构,能够根据非易失性存储器中写入的设定数据,变更多个电源电路的起动或关闭顺序或定时的至少一者,能够灵活应对各种规格要求。
在一实施方式中,至少一个控制管脚可以是包含多个控制管脚。设定数据也可以包含第一数据,其指定将多个电源电路各者分配给多个控制管脚的哪一个。
在一实施方式中,多个控制管脚也可以为2个。
在一实施方式中,设定数据也可以包含第二数据,其将多个电源电路各者,与对应的事件信号的生效(assert)建立关联地指定起动开始定时。由此,能够变更各电源电路的起动定时。
在一实施方式中,第二数据还可以表示以事件信号的生效为基准的多个时隙之一。由此,能够简化定序器的结构。
在一实施方式中,设定数据还可以包含第三数据,其针对多个电源电路各者,以对应的事件信号的失效(negate)为基准指定关闭开始定时。由此,能够变更各电源电路的关闭开始的定时。
在一实施方式中,第三数据也可以表示以事件信号的失效为基准的多个时隙之一。由此,能够简化定序器的结构。
在一实施方式中,电源管理电路还可以具备外部控制器能够访问的寄存器。第一数据也可以为能够指定将多个电源电路各者分配给多个控制管脚的任一者,或者不分配给任一者。定序器针对没有被分配给多个控制管脚的任一者的电源电路,也可以是能够根据寄存器的值接通、断开。由此,能够将多个电源电路的一部分在电子设备的动作中任意地接通、断开。
在一实施方式中,电源管理电路还可以包含复位管脚。定序器也可以在多个电源电路起动完成后,使复位管脚的复位信号失效。设定数据还可以包含第四数据,其规定在多个电源电路起动完成后,至使复位信号失效之间的时间。由此,在设置电源后的适当的定时,能够向外部电路供给复位信号。
在一实施方式中,至少一个控制管脚也可以是包含多个控制管脚。定序器也可以在多个控制管脚的规定的一个失效后,经过规定时间后使复位信号失效。
在一实施方式中,电源管理电路还可以具备故障管脚。定序器还可以包括第五数据,其在多个电源电路起动完成后,使故障管脚的故障信号生效,设定数据规定在多个电源电路起动完成后,至使故障信号生效之间的时间。由此,能够向外部的电路通知起动成功。
在一实施方式中,至少一个控制管脚也可以是包含多个控制管脚。定序器也可以在多个控制管脚的规定的一个失效后,经过规定时间后使故障信号失效。
在一实施方式中,电源管理电路还可以具备与至少一个事件信号对应的至少一个计时器电路。至少一个计时器电路分别将对应的事件信号的生效作为触发而开始动作,在规定的多个定时使时隙信号生效,多个电源电路也可以与至少一个计时器电路生成的多个定时之一建立对应。
在一实施方式中,电源管理电路还可以具备多个电源电路。
在一实施方式中,电源管理电路也可以被集成在一个半导体基板上。所谓“一体集成化”包括电路的全部构成要素形成在半导体基板上的情况、或一体集成电路的主要构成要素的情况,为了调节电路常数也可以将一部分电阻或电容器等设置于半导体基板的外部。通过使电路集成在一个芯片上,从而能削减电路面积,同时能够均匀地确保电路元件的特性。
(实施方式)
下面,针对优选的实施方式,参照附图进行说明。对于各附图所示的相同或同等的构成要素、部件、处理标注相同的附图标记,适当省略重复的说明。此外,实施方式并不用于限定公开及发明而是例示,并非实施方式所记载的所有特征或其组合都是公开及发明的本质部分。
在本说明书中,所谓“部件A与部件B连接的状态”,包括部件A和部件B物理地直接地连接的情况,还包括部件A和部件B经由对它们的电连接状态不产生实质影响的、或不损害通过它们的耦合所实现的功能或效果的其他部件间接地连接的情况。
同样地,所谓“部件C被设置在部件A和部件B之间的状态”是指,除直接连接部件A和部件C,或直接连接部件B和部件C的情况外,还包含对它们的电连接状态不产生实质影响地、或不损害通过它们的耦合所实现的功能或效果地、经由其他部件间接地连接的情况。
(实施方式1)
图1是具备实施方式1的电源管理集成电路(PMIC:Power Management IC)200的电子设备500的框图。电子设备可以是民用设备,也可以是车载设备,也可以是工业设备。PMIC200被搭载于具有多个负载502_1~502_n的电子设备500,向多个负载502_1~502_n供给适当的电源电压VOUT1~VOUTn。负载502的种类或个数并不特别限定。例如多个负载502_1~502_n例示出CPU(Central Processing Unit:中央处理器)、RAM(Random Access Memory:随机存取存储器)、HDD(Hard Disk Drive:硬盘驱动器)、SSD(Solid State Drive:固态驱动器)、音频电路、显示器驱动器等。
例如多个负载502_1~502_n的一部分或全部可以是被设置于微控制器的内部的多个模块(CPU块,存储器块)。或者多个负载502_1~502_n也可以是不同的设备。
为了使电子设备500正常地工作,需要使多个负载502以预定的顺序起动,因此电源电压对于这些部件的接通、断开的顺序需要以几μs的次序正确地控制。例如对RAM的电源供给必须在CPU访问RAM之前结束。
PMIC200主要包括定序器210,非易失性存储器230,多个电源电路250_1~250_n,内部调节器270、272,UVLO(低电压停止)电路280、282、284,是被一体集成在一个半导体基板的功能IC。
向PMIC200的输入电压管脚VIN中供给直流的输入电压VIN。内部调节器270根据输入电压VIN,生成稳定化的5V的电源电压VREG50。内部调节器270根据输入电压VIN,生成稳定化的1.5V的电源电压VREG15。
UVLO电路280、282、284分别将输入电压VIN、电源电压VREG50、电源电压VREG15与对应的阈值电压相比较,检测低电压停止状态。UVLO电路280、282、284的示出比较结果的信号UVLOVIN、UVLOREG50、UVLOREG15被供给至定序器210。
PMIC200具备至少一个(m个)控制管脚EVT。各控制管脚EVT1~EVTm中被输入与电子设备500的状态转换相关的事件信号Sig1~Sigm。
多个事件信号Sig1~Sigm之一可以是与电子设备500的主电源按钮、操作键、复位键的按下建立关联而生成的信号,也可以是某种中断请求(IRQ:Interrupt ReQuest)。
多个电源电路250_1~250_n对应于多个负载502_1~502_n。多个电源电路250_1~250_n被构成为能够单独切换接通、断开。电源电路250可以是升压型、降压型、升降压型DC/DC转换器,也可以是LDO(Low Drop Output:低压差线性稳压器)等的线性调节器,或者也可以是电荷泵电路等。本领域技术人员可以理解为构成电源电路250的部件的一部分,例如感应器或变压器、平滑电容器、反馈用的电阻、开关元件等由芯片部件或分立部件构成,外设于PMIC200的IC外部。
定序器210包括以多个事件信号Sig1~Sigm为触发,控制多个电源电路250的起动、关闭的逻辑电路212。定序器210除逻辑电路212之外,还可以包含模拟或数字的计时器电路等。从定序器210向多个电源电路250_1~250_n供给用于控制各自的起动及停止的控制信号ctrl1~ctrln。
此外,PMIC200具备复位管脚RSTB及故障管脚FLTB。B表示负逻辑,低为生效,高为失效。
PMIC200在所有的电源电路250_1~250_n起动完成之前,将复位管脚RSTB的复位信号及故障管脚FLTB的故障信号设为低,即生效,所有的电源电路250_1~250_n起动完成后,使它们失效。
非易失性存储器230存储指定定序器210的动作的设定数据CONFIG。非易失性存储器230例如为单次ROM(Read Only Memory:只读存储器)等的OTP(One Time Programmable:一次可编程的)ROM。此外,非易失性存储器230也可以是闪速存储器等的EPROM(ErasableProgrammable Read Only Memory:可擦可编程只读存储器)。
定序器210,其动作能够根据非易失性存储器230所存储的设定数据CONFIG进行设定。
在下文中,针对设定数据CONFIG详细地说明。
设定数据CONFIG可以包含下面的数据。
·第一数据D1
针对多个电源电路250_250_n各者,指定分配给多个控制管脚EVT1~EVTm的哪一个。
例如,第一数据D1[i](i=1~n)表示将第i个电源电路250_i分配给控制管脚EVT1~EVTm的哪一个。D1[i]的值为x时,电源电路250_i与第x个控制管脚EVTx建立对应。
定序器210以事件信号Sigx的生效为触发,起动电源电路250_i,以事件信号Sigx的失效为触发,关闭电源电路250_i。
·第二数据D2
针对多个电源电路250_250_n各者,将起动开始定时与对应的事件信号EVT的生效建立关联地指定。
例如,第i个电源电路250_i被与第y个事件信号Sigy建立对应。此时,第二数据D2[i](i=1~n)将第i个电源电路250_i的起动开始定时与对应的事件信号Sigy的生效建立关联地指定。
例如,也可以与事件信号Sigy的生效建立关联地,确定多个时隙SLOTy_1~SLOTy_k。此时,第二数据D2[i]的值p可以取1~k的任一者。时隙SLOTy_1~SLOTy_k可以在时间上等间隔,也可以为不等间隔。时隙的间隔也可以通过设定数据CONFIG设定。
定序器210在以事件信号Sigy的生效为基准的第p个时隙SLOTy_p的定时,起动电源电路250i。
·第三数据D3
针对多个电源电路250_250_n各者,将关闭开始定时以对应的事件信号EVT的失效为基准进行指定。
例如,第i个电源电路250_i与第y个事件信号Sigy建立对应。此时,第三数据D3[i](i=1~n)将第i个电源电路250_i的关闭开始定时以对应的事件信号Sigy的失效为基准进行指定。
例如,以事件信号Sigy的失效为基准,确定多个时隙SLOTy_1~SLOTy_k。此时,第三数据D3[i]的值q可以取1~k的任一者。
定序器210在以事件信号Sigy的失效为基准的第q个时隙SLOTy_q的定时,开始电源电路250_i的关闭。
·第四数据D4
第四数据D4在多个电源电路250_1~250_n起动完成后,即最后的电源电路250起动完成后,规定至使复位信号RSTB失效的时间。
·第五数据D5
第五数据D5在多个电源电路250_1~250_n起动完成后,即最后的电源电路250起动完成后,规定至使故障信号FLTB失效的时间。
以上为PMIC200的基本构成。接着说明其动作。在下面的说明中,控制管脚的个数设定为m=2,将一个事件信号Sig1称为使能信号EN,将另一个事件信号Sig2称为唤醒信号WU。此外,PMIC200的信道数n为4,生成4通道的电源电压VOUT1~VOUT4。
图2是说明图1的PMIC200的动作的时序图。PMIC200转换多个状态。
·待机状态STBY
首先,PMIC200为待机状态STBY。输入电压VIN在时刻t1超过阈值时,解除UVLOVIN信号。
在时刻t2,使能信号EN生效后,定序器210起动内部调节器270。其结果,5V的电源电压VREG50上升,UVLOREG50信号在时刻t3解除。定序器210起动内部电源272。其结果,1.5V的电源电压VREG15上升,UVLOREG15信号在时刻t4解除。
UVLOREG15信号解除后,在经过时间t-start后的时刻t5,从待机状态STBY转换至D-BIST状态。
·D-BIST状态
在D-BIST状态下,在PMIC200执行数字BIST(Built-in Self Test:内置自检)。通过数字BIST后,成为OTP载入状态。
·OTP载入状态
定序器210从非易失性存储器230加载设定数据CONFIG。
·A-BIST状态
在A-BIST状态下,在PMIC200中执行模拟BIST。通过模拟BIST后,在时刻t6成为起动状态STARTUP。
·起动状态STARTUP
在起动状态下,被分配给使能管脚(使能信号EN)的电源电路起动。在该例子中,4信道的电源电路250_1~250_4之中,第4个电源电路2504被分配给使能管脚EN,该电源电路250_4在起动状态下起动。该分配是基于上述第一数据D1[4]的。
·唤醒状态WAKEUP
唤醒信号WAKEUP在时刻t7生效后,成为唤醒状态。在唤醒状态下,被分配给唤醒管脚(唤醒信号WU)的电源电路起动。在该例中,4信道的电源电路250_1~250_4之中,1~3信道的电源电路250_1~250_3被分配给唤醒管脚WU,该电源电路250_1~250_3在唤醒状态期间起动。该分配是基于上述第一数据D1[1]~D1[3]的。
各电源电路250_1~250_3进入唤醒状态后,在经过起动延迟时间t_ondly1~t_ondly3后起动开始。起动延迟时间t_ondly1~t_ondly3是基于上述的第二数据D2[1]~D2[3]的。
·活动状态ACTIVE
在所有电源电路250_1~250_4起动完成后的时刻t8,复位信号RSTB失效,PMIC200成为活动状态ACTIVE。
以上为起动顺序。接着说明关闭顺序。
·关闭状态SHTDNWU
在时刻t9,唤醒信号WU失效后,移至关闭状态SHTDNWU。在关闭状态SHTDNWU下,被分配给唤醒信号WU的电源电路250_1~250_3依次关闭。
各电源电路250_1~250_3进入关闭状态SHTDNWU后,经过停止延迟时间t_offdly1~t_offdly3后,开始关闭。停止延迟时间t_offdly1~t_offdly3是基于上述第三数据D3[1]~D3[3]的。
在时刻t10,被分配给唤醒信号WU的电源电路250_1~250_3关闭后,移至起动状态STARTUP。
·关闭状态SHTDNEN
在起动状态STARTUP下,使能信号EN在时刻t11失效后,移至关闭状态SHTDNEN。在关闭状态SHTDNEN,被分配给使能信号EN的电源电路250_4关闭。此外,在该关闭状态SHTDNEN,内部调节器270、272停止,成为待机状态STBY。
如果在起动状态STARTUP下,唤醒信号WU生效,则返回时刻t7。
接着,说明起动时的顺序的详细内容。
图3是示出PMIC200起动时的顺序的图。被分配给使能信号EN的电源电路250被分配给以从A-BIST状态向起动状态STARTUP转换为基准的多个时隙A之一。时隙的间隔tSLOTUP也可以通过设定数据CONFIG来设定。
被分配给唤醒信号WU的电源电路250被分配给以唤醒信号WU的生效为基准的多个时隙C之一。时隙的间隔tSLOTUP1可以设定为能够通过设定数据CONFIG设定。
也可以设定为从唤醒信号WU的生效开始,在前面的时隙之间插入延迟时间B,能够通过设定数据CONFIG设定该延迟时间的长度tDLY_WU。
以被分配给唤醒信号WU的电源电路的最后一个起动完成为基准,规定多个时隙D、E。该时隙的间隔tSLoTUP2也可以设为能够通过设定数据CONFIG设定。复位信号RSTB及故障信号FLTB能够设定为时隙D、E之一。
接着,说明关闭时的顺序的详细内容。
图4是示出PMIC200的关闭时的顺序的图。被分配给唤醒信号WU的电源电路250被分配给以从活动状态向关闭状态SHTDNWU的转换为基准的多个时隙H之一。时隙的间隙tSLOTDN也可以为能够通过设定数据CONFIG来设定。
也可以设定为从唤醒信号WU失效开始,在前面的时隙H之间插入延迟时间,能够通过设定数据CONFIG设定该延迟时间的长度tDLY_WU。
此外,复位信号RSTB及故障信号FLTB的生效与时隙H相同,被分配给时隙F的任一者。
被分配给使能信号EN的电源电路250与使能信号EN的失效实质上同时地关闭。此时,内部调节器270、272也被关闭。
以上为PMIC200的动作。
基于该PMIC200,能够根据非易失性存储器230中写入的设定数据CONFIG,变更多个电源电路250的起动或关闭的顺序或定时的至少一者,灵活应对各种规格要求。
接着说明定序器210的具体构成例。
图5是示出定序器210的构成例的电路图。定序器210包括与m个事件信号Sig1~Sigm对应的m个计时器电路214_1~214_m。第i个计时器电路214_i以对应的事件信号Sigi的生效为触发,生成规定多个时隙的定时信号SLOTi_1~SLOTi_k。
n个计数器216_1~216_n及D/A转换器218_1~218_n对应于多个电源电路250_1~250_n。
选择器220对n个计数器216_1~216_n各者,供给多个定时信号之中对应的一者。计数器216_i以被输入的定时信号为触发进行递增计数或递减计数。D/A转换器218_i将计数器216_i的计数值转换为模拟的基准电压VREFi。根据该构成,进行软启动动作。在该例子中,基准电压VREFi作为图1的控制信号ctrli供给至电源电路250_i。电源电路250_i生成与基准电压VREFi对应的输出电压VOUTi。此外,在D/A转换器218_i被安装于电源电路250_i侧时,计数器216_i的计数值为控制信号ctrli。
此外,在使电源电路250_i停止时,可以使计数器216_i递减计数,使基准电压VREFi随着时间缓慢降低。或者,也可以将计数器216_i归零,使基准电压VREFi变为0V,从而使电源电路250_i的输出电压VOUTi变为0V,并停止。
在想要短时间断开电源电路250_i的情况下,对控制信号ctrli施加与基准电压VREFi不同的停止信号(使能信号),使停止信号转变为规定电平,从而可以对电源电路250_i施加停止指示。电源电路250_i被构成为响应于停止指示,立即停止输出及工作。
图6是m=2个时的计时器电路生成的多个定时信号的波形图。
图7是示出定序器210的其他构成例的电路图。定序器210包括与多个电源电路250_1~250_n对应的多个计时器电路214_1~214_n、及多个选择器213_1~213_n。
选择器213_i选择m个事件信号Sig1~Sigm之中的一者,供给至计时器电路214_i。第i个计时器电路214_i以对应的事件信号Sig的生效(或失效)为触发开始时间测定,生成表示对应的电源电路250_i起动开始的(关闭开始)定时的开始信号STARTi。
计数器216_i以开始信号STARTi为触发,递增计数。D/A转换器218_i将计数器216_i的输出转换为基准电压VREFi。根据该构成,能够进行软启动动作。
此外,如上所述,也可以在使电源电路250_i停止时,使计数器216_i递减计数,使基准电压VREFi随着时间缓慢降低。或者也可以使计数器216_i归零,使基准电压VREFi变为0V,从而使电源电路250_i的输出电压VOUTi变为0V,并停止。
在想要短时间断开电源电路250_i的情况下,也可以对控制信号ctrli施加与基准电压VREFi不同的停止信号(使能信号),使停止信号转变为规定电平,从而对电源电路250_i施加停止指示。电源电路250_i被构成为响应于停止指示,直接停止输出及工作。
(实施方式2)
图8是实施方式2的PMIC200A的电路图。在实施方式1中,根据第一数据D1[1]~D1[n],多个电源电路250_1~250_n分别被分配给多个控制管脚EVT1~EVTm的一个。相对于此,在实施方式2中,多个电源电路250_1~250_n也能够不分配、不对应于多个控制管脚EVT1~EVTm的任一者。
PMIC200A具备外部控制器504能够访问的寄存器260。该寄存器260中能够存储指定多个电源电路250_1~250_n的使能、非使能的控制信号CTRL[1]~CTRL[n]。
定序器210根据第一数据D1,针对没有被分配给任一管脚的电源电路250_j,与事件的发生无关系地,即与事件信号Sig1~Sigm无关系地,根据寄存器260所存储的控制信号CTRL[j],控制起动、停止。
根据实施方式2,能够使多个电源电路250_1~250_n的一部分在电子设备500的工作中任意地断开、接通。
(变形例)
上述的实施方式为例示,本领域技术人员应当理解,对这些各构成要素或各处理工艺的组合能够得到各种变形例。下面,针对这些变形例进行说明。
在第一、第二实施方式中,针对定序器210与电源电路250一起集成的方案进行了说明,但并不限定于此,仅定序器210的部分可以是独立的IC。
实施方式为例示,本领域技术人员应当理解,这些各构成要素或各处理工艺的组合中存在各种变形例,并且这样的变形例也包含在本公开或本发明的范围中。
(附记)
本说明书中公开了以下的技术。
(项目1)
一种电源管理电路,包括:
定序器,其包括能够控制多个电源电路的起动、关闭的逻辑电路,
非易失性存储器,以及
接收至少一个事件信号的至少一个控制管脚;
能够根据所述非易失性存储器所存储的设定数据,设定所述定序器的动作。
(项目2)
如项目1所述的电源管理电路,
所述至少一个控制管脚包含多个控制管脚,
所述设定数据包括第一数据,其指定将所述多个电源电路各者分配给所述多个控制管脚的哪一者。
(项目3)
如项目2所述的电源管理电路,
所述多个控制管脚为2个。
(项目4)
如项目1至3的任一项所述的电源管理电路,
所述设定数据包括第二数据,其针对所述多个电源电路各者,与对应的事件信号的生效建立关联地指定起动开始定时。
(项目5)
如项目1至4的任一项所述的电源管理电路,
所述设定数据包括第三数据,其针对所述多个电源电路各者,以对应的事件信号的失效为基准指定关闭开始定时。
(项目6)
如项目2或3所述的电源管理电路,
还具备外部控制器能够访问的寄存器,
所述第一数据能够指定将所述多个电源电路各者分配给所述多个控制管脚的哪一个,或者不分配给任一个,
关于没有被分配给所述多个控制管脚的任一者的电源电路,能够根据所述寄存器的值接通、断开。
(项目7)
如项目1至6的任一项所述的电源管理电路,
还具备复位管脚,
所述定序器在所述多个电源电路起动完成后,使所述复位管脚的复位信号失效,
所述设定数据包括第四数据,其规定在所述多个电源电路起动完成后,至使所述复位信号失效的时间。
(项目8)
如项目7所述的电源管理电路,
所述至少一个控制管脚包括多个控制管脚,
所述定序器在所述多个控制管脚的规定的一个失效后,在经过规定时间后使所述复位信号失效。
(项目9)
如项目1至8的任一项所述的电源管理电路,
还具备故障管脚,
所述定序器在所述多个电源电路起动完成后,使所述故障管脚的故障信号生效,
所述设定数据包括第五数据,其规定所述多个电源电路起动完成后,至使所述故障信号生效的时间。
(项目10)
如项目9所述的电源管理电路,
所述至少一个控制管脚包括多个控制管脚,
所述定序器在所述多个控制管脚的规定的一个失效后,在经过规定时间后使所述故障信号失效。
(项目11)
如项目1至10的任一项所述的电源管理电路,
具备与所述至少一个事件信号对应的至少一个计时器电路,
所述至少一个计时器电路分别以对应的所述事件信号的生效为触发而开始工作,按规定的多个定时使时隙信号生效,
所述多个电源电路与所述至少一个计时器电路生成的所述多个定时之一建立对应。
(项目12)
如项目1至11的任一项所述的电源管理电路,
还包括所述多个电源电路。
(项目13)
如项目1至12的任一项所述的电源管理电路,
被集成于一个半导体基板。
(项目14)
一种电子设备,
其具备项目1至13的任一项所述的电源管理电路。
工业上的可利用性
本发明涉及管理、控制多个电源的电源管理电路。
附图标记说明
200PMIC
210定序器
212逻辑电路
230非易失性存储器
EN使能管脚
WU唤醒管脚
213选择器
214计时器电路
216计数器
218D/A转换器
250电源电路
260寄存器
500电子设备
502负载
504外部控制器
Claims (14)
1.一种电源管理电路,包括:
定序器,其包括能够控制多个电源电路的起动、关闭的逻辑电路,
非易失性存储器,以及
至少一个控制管脚,接收至少一个事件信号;
能够根据所述非易失性存储器中存储的设定数据,设定所述定序器的动作。
2.根据权利要求1所述的电源管理电路,
所述至少一个控制管脚包括多个控制管脚,
所述设定数据包括第一数据,其指定将所述多个电源电路各者分配给所述多个控制管脚的哪一个。
3.根据权利要求2所述的电源管理电路,
所述多个控制管脚为2个。
4.根据权利要求1至3的任一项所述的电源管理电路,
所述设定数据包括第二数据,其针对所述多个电源电路各者,与对应的事件信号的生效相关联地指定起动开始定时。
5.根据权利要求1至4的任一项所述的电源管理电路,
所述设定数据包括第三数据,其针对所述多个电源电路各者,以对应的事件信号失效为基准指定关闭开始定时。
6.根据权利要求2或3所述的电源管理电路,
还具备外部控制器能够访问的寄存器,
所述第一数据能够指定将所述多个电源电路各者分配给所述多个控制管脚的任一者,或者不分配给任一者,
关于没有分配给所述多个控制管脚的任一者的电源电路,能够根据所述寄存器的值而接通、断开。
7.根据权利要求1至6的任一项所述的电源管理电路,
还具备复位管脚,
所述定序器在所述多个电源电路起动完成后,使所述复位管脚的复位信号失效,
所述设定数据包括第四数据,其规定所述多个电源电路起动完成后,至使所述复位信号失效的时间。
8.根据权利要求7所述的电源管理电路,
所述至少一个控制管脚包括多个控制管脚,
所述定序器在所述多个控制管脚的规定的一个被失效后,在经过规定时间后,使所述复位信号失效。
9.根据权利要求1至8的任一项所述的电源管理电路,
还具备故障管脚,
所述定序器在所述多个电源电路起动完成后,使所述故障管脚的故障信号生效,
所述设定数据包括第五数据,其规定所述多个电源电路起动完成后,至使所述故障信号生效的时间。
10.根据权利要求9所述的电源管理电路,
所述至少一个控制管脚包括多个控制管脚,
所述定序器在所述多个控制管脚的规定的一个失效后,在经过规定时间后使所述故障信号失效。
11.根据权利要求1至10的任一项所述的电源管理电路,
具备与所述至少一个事件信号对应的至少一个计时器电路,
所述至少一个计时器电路分别以对应的所述事件信号的生效为触发而开始动作,按规定的多个定时使时隙信号生效,
所述多个电源电路与所述至少一个计时器电路生成的所述多个定时之一建立对应。
12.根据权利要求1至11的任一项所述的电源管理电路,
还具备所述多个电源电路。
13.根据权利要求1至12的任一项所述的电源管理电路,
被集成于一个半导体基板。
14.一种电子设备,
具备权利要求1至13的任一项所述的电源管理电路。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021134312 | 2021-08-19 | ||
JP2021-134312 | 2021-08-19 | ||
PCT/JP2022/031180 WO2023022189A1 (ja) | 2021-08-19 | 2022-08-18 | 電源管理回路および電子機器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117795458A true CN117795458A (zh) | 2024-03-29 |
Family
ID=85239873
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280055994.XA Pending CN117795458A (zh) | 2021-08-19 | 2022-08-18 | 电源管理电路及电子设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20240184352A1 (zh) |
JP (1) | JPWO2023022189A1 (zh) |
CN (1) | CN117795458A (zh) |
WO (1) | WO2023022189A1 (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4577021B2 (ja) * | 2005-01-20 | 2010-11-10 | 日本電気株式会社 | 電源投入順序制御装置、方法及びプログラム |
JP4976745B2 (ja) * | 2006-05-26 | 2012-07-18 | ローム株式会社 | バッテリ充電制御回路及び携帯用電子機器 |
JP2009181380A (ja) * | 2008-01-31 | 2009-08-13 | Rohm Co Ltd | 半導体装置及びこれを用いた電子機器 |
JP5867173B2 (ja) * | 2012-03-05 | 2016-02-24 | 株式会社リコー | 電源起動制御装置 |
-
2022
- 2022-08-18 WO PCT/JP2022/031180 patent/WO2023022189A1/ja active Application Filing
- 2022-08-18 JP JP2023542439A patent/JPWO2023022189A1/ja active Pending
- 2022-08-18 CN CN202280055994.XA patent/CN117795458A/zh active Pending
-
2024
- 2024-02-14 US US18/441,369 patent/US20240184352A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
JPWO2023022189A1 (zh) | 2023-02-23 |
WO2023022189A1 (ja) | 2023-02-23 |
US20240184352A1 (en) | 2024-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9052892B2 (en) | Power supply management integrated circuit | |
US9841805B2 (en) | Power management circuit and electronic device employing the same | |
JP5039322B2 (ja) | 起動回路、方法ならびにそれを用いた低電圧誤動作防止回路、電源回路および電子機器 | |
US9612653B2 (en) | Integrated circuit with selectable power-on reset mode | |
US8179193B1 (en) | Intelligent voltage regulator | |
US9348346B2 (en) | Voltage regulation subsystem | |
GB2472051A (en) | Booting power management circuits by loading configuration data from an external memory into dedicated non-volatile memory. | |
US10572266B2 (en) | Systems, methods, and apparatus for controlling the power-on or boot sequence of an integrated circuit based on power harvesting conditions | |
US9519326B2 (en) | Power management controller, power management circuit using the same, and electronic device | |
US10831255B2 (en) | Sequence controller and electronic device | |
EP2804285B1 (en) | Power arbitration method and apparatus having a control logic circuit for assessing and selecting power supplies | |
US9292301B1 (en) | Systems, methods, and apparatus for controlling the power-on or boot sequence of an integrated circuit based on power harvesting conditions | |
JP6638068B2 (ja) | システム電源回路および電子機器、電子機器の保護方法 | |
CN117795458A (zh) | 电源管理电路及电子设备 | |
US20070271478A1 (en) | Robust power sequencing management solution for notebook computers | |
JP2020170377A (ja) | 電源制御回路、パワーマネージメント回路および電子機器 | |
JP2000200110A (ja) | 電圧降下回路 | |
JP4472106B2 (ja) | 全ての出力をモニタリングすることなしに主atx出力をアクセスする方法 | |
JP2021082100A (ja) | フラッシュメモリシステム | |
US20240097570A1 (en) | Memory system and power control circuit | |
US20240029799A1 (en) | Semiconductor apparatus and system | |
KR101211987B1 (ko) | 복수의 전원 레벨을 가진 프로세서를 위한 전원 공급 장치 및 전원 공급 방법 | |
CN105988548B (zh) | 用于集成电路的初始操作模式 | |
SUFFIX et al. | 14 channel configurable power management integrated circuit | |
JPWO2023022189A5 (zh) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |