CN117762701A - 芯片、部件调试方法、装置、计算机设备、存储介质 - Google Patents

芯片、部件调试方法、装置、计算机设备、存储介质 Download PDF

Info

Publication number
CN117762701A
CN117762701A CN202311518169.1A CN202311518169A CN117762701A CN 117762701 A CN117762701 A CN 117762701A CN 202311518169 A CN202311518169 A CN 202311518169A CN 117762701 A CN117762701 A CN 117762701A
Authority
CN
China
Prior art keywords
component
memory
information
read
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311518169.1A
Other languages
English (en)
Inventor
陈天乐
陈争胜
彭亮
罗勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Yuxian Microelectronics Co ltd
Original Assignee
Shenzhen Yuxian Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Yuxian Microelectronics Co ltd filed Critical Shenzhen Yuxian Microelectronics Co ltd
Priority to CN202311518169.1A priority Critical patent/CN117762701A/zh
Publication of CN117762701A publication Critical patent/CN117762701A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本申请涉及一种芯片、部件调试方法、装置、计算机设备、存储介质。上述芯片包括:一个只读存储器和与所述只读存储器所连接的部件,其中,所述只读存储器用于存储所有所述部件的部件信息;所述部件信息包括部件地址、部件存储属性及部件访问属性。采用本方法能够提高部件信息获取效率以及信息更新效率。

Description

芯片、部件调试方法、装置、计算机设备、存储介质
技术领域
本申请涉及集成电路技术领域,特征是涉及一种芯片、部件调试方法、装置、计算机设备、存储介质和计算机程序产品。
背景技术
在芯片的开发验证和调试过程中,往往需要获取芯片内部的设备或者部件的布局信息,从而方便确定需要处理的目标设备或者部件信息,从而对其进行进一步处理。传统技术通过将芯片内部的设备的信息字块散列放在只读存储器(ROM,read only memory)中,通过编写访问程序获取内部设备的布局信息,但是当内部部件的布局信息发生变化时,往往需要通过人工维护或更改ROM中保存的设备信息,信息更新效率较低。
发明内容
基于此,有必要针对上述技术问题,提供一种能够提高信息更新效率的芯片、部件调试方法、装置、计算机设备、计算机可读存储介质和计算机程序产品。
第一方面,本申请提供了一种芯片,包括一个只读存储器和与所述只读存储器所连接的部件,其中:
所述只读存储器用于存储所有所述部件的部件信息;
所述部件信息包括部件地址、部件存储属性及部件访问属性。
在其中一个实施例中,所述只读存储器与所述部件之间通过硬连线连接。
在其中一个实施例中,所述芯片还包括寄存器,所述寄存器与所述只读存储器连接,所述寄存器用于存储更新后的部件信息。
在其中一个实施例中,所述部件还用于通过硬连线将所述寄存器中所存储的更新后的部件信息发送给只读存储器;所述只读存储器还用于存储所述更新后的部件信息。
第二方面,本申请提供了一种部件调试方法。所述方法包括:
接收部件调试请求;
基于所述部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息;
根据所述目标部件的部件信息对所述目标部件进行调试。
在其中一个实施例中,所述只读存储器所存储的部件信息的更新方式,包括:
若部件的部件信息存在更新,则通过所述部件与所述只读存储器之间的硬连线,将更新后的部件信息发送给所述只读存储器,以指示所述只读存储器存储所述更新后的部件信息。
第三方面,本申请提供了一种部件调试装置。所述装置包括:
调试请求模块,用于接收部件调试请求;
信息获取模块,用于基于所述部件调试请求从芯片中的只读存储器中获取目标部件的部件信息;
部件调试模块,根据所述目标部件的部件信息对所述目标部件进行调试。
第四方面,本申请还提供了一种计算机设备。所述计算机设备包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现以下步骤:
接收部件调试请求;
基于所述部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息;
根据所述目标部件的部件信息对所述目标部件进行调试。
第五方面,本申请还提供了一种计算机可读存储介质。所述计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现以下步骤:
接收部件调试请求;
基于所述部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息;
根据所述目标部件的部件信息对所述目标部件进行调试。
第六方面,本申请还提供了一种计算机程序产品。所述计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现以下步骤:
接收部件调试请求;
基于所述部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息;
根据所述目标部件的部件信息对所述目标部件进行调试。
上述芯片、部件调试方法、装置、计算机设备、存储介质和计算机程序产品,将部件与一个只读存储器连接,只读存储器可以存储所有部件的部件信息,部件信息包括部件地址、部件存储属性及部件访问属性,可以实现快速获取部件信息,并在部件信息存在更新时,可以直接将更新后的部件信息同步到对应的只读存储器中,实现只读存储器存储的部件信息的自动更新,降低更新成本,提高更新效率。
附图说明
图1为一个实施例中芯片的结构示意图;
图2为一个实施例中硬连线连接的流程示意图;
图3为一个实施例中只读存储器存储部件信息示意图;
图4为另一个实施例中只读存储器存储部件信息示意图;
图5为一个实施例中部件调试方法流程示意图;
图6为另一个实施例中部件调试方法流程示意图;
图7为一个实施例中部件调试装置的结构框图;
图8为一个实施例中计算机设备的内部结构图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
图1为一个实施例中芯片的结构示意图。如图1所示,在一个实施例中提供的芯片100包括一个只读存储器102和与该只读存储器所连接的部件104,其中,只读存储器102可以存储所有部件104的部件信息,部件104可以是一个或多个;部件信息包括部件地址、部件存储属性及部件访问属性等,相应地,部件104可以将更新的部件信息同步至只读存储器102,只读存储器102根据更新的信息对所存储的部件信息进行更新。
通常情况下,芯片100可以包括存储部件、IO(Input/Output,输入/输出)部件、电源部件、中断控制部件、定时部件或者数模转换部件等部件,这些部件可以与一个只读存储器连接。可以理解地,本申请实施例中的部件104也可以是外设部件,与芯片中的只读存储器102连接,具体的外设部件可以根据实际应用场景进行选择或设置。其中,存储部件例如可以是缓存(Cache memory)、flash(闪存)或者DDR(Double Data Rate,双倍速率同步动态随机存储器)模块等;IO部件例如可以是I2C(I2C总线,I2C bus)、UART(通用异步收发传输器,Universal Asynchronous Receiver/Transmitter)、SPI(串行外设接口,SerialPeripheral Interface)、DMA(Direct Memory Access,直接存储器存取)、PCIE(PCI-Express)、USB(Universal Serial Bus,通用串行总线);电源部件例如可以是复位模块、低功耗模块等;中断控制部件例如可以是GIC(Generic Interrupt Controller,通用中断控制器)、NVIC(Nested Vectored Interrupt Controller,内嵌向量中断控制器);定时部件例如可以是时钟模块、看门狗(watchdog)、GCounter(通用计数器)等。
只读存储器(Read-Only Memory,ROM)102,设置于芯片100内部,可以非破坏性读出方式工作,只能读出无法写入信息,信息一旦写入ROM后就固定下来,即使切断电源,信息也不会丢失,所以ROM又称为固定存储器。本实施例中的ROM可以是可编程只读存储器(PROM)、可擦可编程序只读存储器(EPROM)或者带电可擦可编程只读存储器(EEPROM)等,通过设置一个ROM存储芯片100对应的所有部件104的部件信息。
可选地,部件信息包括部件地址、部件存储属性及部件访问属性。其中,部件地址是指存储部件对应的存储空间,包括存储基址和空间大小;部件存储属性例如对应的存储IO区、存储区等;部件访问属性包括预取或者缓冲等。
可选地,只读存储器与部件之间通过硬连线连接,其中,硬连线表征一种逻辑连接方式,可以通过赋值的方式实现将部件信息同步至ROM。
上述实施例中的芯片,通过一个只读存储器存储与其直接连接的所有部件的部件信息,部件信息包括部件地址、部件存储属性及部件访问属性,可以实现从只读存储器中快速获取所存储的部件信息,当部件信息更新时,可以及时方便地将只读存储器中的部件信息进行更新,能够降低更新成本,提高只读存储器的信息更新效率。
在一些实施例中,只读存储器与部件之间通过硬连线连接。
本实施例中,硬连线表征一种逻辑连接方式,可以通过赋值的方式实现将部件信息同步至只读存储器,从而实现对只读存储器中的信息更新,例如,可以通过RTL(Register-Transfer Level,寄存器传输级)代码中的参数赋值表征只读存储器与部件之间的硬连线。RTL是一种对同步数位电路的抽象模型,这种模型是根据数字信号在硬件寄存器、存储器、组合逻辑装置和总线等逻辑单元之间的流动,以及其逻辑代数运作方式来确定的。
在一个示例中,可以通过RTL代码实现通过硬连线连接只读存储器和部件,如下所示:
reg device_id_1;
reg device_id_2;
……//此处可以有多个寄存器放置不同的部件的信息,若有更多部件信息,则以此类推;reg类型是寄存器类型,表明部件device_id放在寄存器,device_id表征对应的部件名称或部件标识。
module output_device_id(input wire device_id_1,input wire device_id_2,output wire rom_id_1,output wire rom_id_2)//相当于将device_id的信息传送给rom_id对应的ROM
assign rom_id_1=device_id_1;
assign rom_id_2=device_id_2;
.......//实现一个连续的赋值
endmodule//表示信息传送结束。
output_device_id output_id(//声明名称为output_device_id output_id
.rom_id_1(rom_id_1),
.rom_id_2(rom_id_2),
.device_id_1(device_id_1),
.device_id_2(device_id_2)
)
上述示例中,可以实现rom_id_1获取reg device_id,即只读存储器可以获取部件信息。
在一个示例中,如图2所示,芯片包括一个只读存储器202,与该只读存储器202所连接的部件204至部件210,其中,部件1通过硬连线204与只读存储器202连接,部件2通过硬连线206与只读存储器202连接,部件3通过硬连线208与只读存储器202连接,部件4通过硬连线210与只读存储器202连接。
本实施例中,通过硬连线实现只读存储器和部件之间的连接,可以实现将部件信息同步传输给只读存储器,从而实现只读存储器中的部件信息的更新,相比通过人工进行只读存储器的信息更新的方式,降低了信息更新成本,提高信息更新效率。
在一个实施例中,芯片还包括寄存器,寄存器与只读存储器连接,寄存器用于存储更新后的部件信息。
本实施例中,芯片还包括寄存器,寄存器中存储有更新后的部件信息,寄存器与只读存储器连接,部件用于将寄存器中所存储的更新后的部件信息发送给只读存储器,只读存储器可以根据接收到的更新后的部件信息对所存储的部件信息进行更新。
可选地,寄存器可以设置于芯片内部,也可以设置于部件内部,通过寄存器可以存储更新后的部件信息。例如,可以将寄存器设置于芯片内部独立存在,但未设置于部件内部;或者,可以将寄存器设置于部件内部,部件内部的寄存器相应部件的更新后的部件信息。芯片可以包括一个或多个寄存器,可选地,可以通过一个寄存器存储所有部件对应的更新后的部件信息,也可以通过多个寄存器对应存储多个部件对应的更新后的部件信息,例如,一个寄存器存储一个部件对应的更新后的部件信息。
本实施例中,通过寄存器存储更新后的部件信息,寄存器与只读存储器连接,可以将所存储的更新后的部件信息发送给只读存储器,实现对更新后的部件信息的存储,可以方便快速地进行只读存储器中的部件信息的更新,提高只读存储器的信息更新效率。
在一些实施例中,部件还用于通过硬连线将寄存器中所存储的更新后的部件信息发送给只读存储器;其中,只读存储器还用于存储更新后的部件信息。
部件可以通过硬连线将寄存器中所存储的更新后的部件信息发送给只读存储器,从而实现只读存储器中存储的部件信息的更新。其中,硬连线是一种逻辑连接方式,可以通过赋值的方式实现将更新后的部件信息同步至只读存储器。
在一个示例中,如图3所示,芯片中的部件包括随机存取存储器、通用异步收发传输器、计时器和中央处理器,只读存储器中存储有随机存取存储器、通用异步收发传输器、计时器和中央处理器对应的部件信息,若通用异步收发传输器部件对应的存储地址为1,对应存储的信息标识为36001572,那么,若将通用异步收发传输器移除,则地址1对应存储的信息标识对应去除,未存储信息对应的信息标识为00000000,如图4所示。
本实施例中,部件用于通过硬连线将寄存器中所存储的更新后的部件信息发送给只读存储器,只读存储器存储对应部件的更新后的部件信息,可以实现较低成本地对只读存储器中的部件信息的更新,提高信息更新效率。
在一个实施例中,提供了一种部件调试方法。本申请实施例提供的部件调试方法,可以应用于如图5所示的应用环境中。其中,芯片包括只读存储器502,以及与只读存储器502连接的部件,位于不同APB(Advanced Peripheral Bus,外围总线)的各个部件通过硬连线与部件连接,其中,部件1通过硬连线504与只读存储器连接,部件2通过硬连线506与只读存储器连接,部件3通过硬连线508与只读存储器连接,部件4通过硬连线510与只读存储器连接。通过Jtag接口接收部件调试请求,Jtag接口将部件调试请求传送给调试接口,调试接口将部件调试请求发送给调试芯片,调试芯片基于部件调试请求,从只读存储器502中获取目标部件的部件信息,根据目标部件的部件信息对目标部件进行调试,可以实现快速获取目标部件的部件信息,从而提高部件调试效率。其中,Jtag是用于芯片内部测试的一种国际标准测试协议(IEEE 1149.1)。
在一个实施例中,如图6所示,提供了一种部件调试方法,包括步骤602至步骤606。
步骤602,接收部件调试请求。
芯片可以通过调试接口接收部件调试请求,部件调试请求用于请求对芯片部件的参数进行调试。其中,部件调试请求可以包括需调试部件的部件标识或者存储需调试部件的只读存储器标识。
步骤604,基于部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息。
芯片基于部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息。可选地,基于部件调试请求,从芯片中的只读存储器中获取所存储部件的部件布局信息,根据部件布局信息,获取目标部件的部件信息,其中,部件布局信息包括所有部件的部件信息,部件信息包括部件地址、部件存储属性及部件访问属性等。或者,也可以是基于部件调试请求,部件调试请求中包括目标部件的部件标识,然后从只读存储器中获取目标部件的部件信息。
步骤606,根据目标部件的部件信息对目标部件进行调试。
根据目标部件的部件信息可以对目标部件进行调试,由于目标部件的部件信息中包括目标部件的存储地址、目标部件的存储属性以及目标部件的访问属性,因此可以根据目标部件的部件信息对目标部件进行调试。
上述实施例中,通过接收部件调试请求,基于部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息,根据目标部件的部件信息对目标部件进行调试,可以快速从只读存储器中获取目标部件的部件信息,从而提高部件调试的效率。
在一些实施例中,只读存储器所存储的部件信息的更新方式,包括:若部件的部件信息存在更新,则通过部件与只读存储器之间的硬连线,将更新后的部件信息发送给只读存储器,以指示只读存储器存储更新后的部件信息。
本实施例中,若芯片的部件有发生变化时,需要对应更新只读存储器存储的部件信息,只读存储器所存储的部件信息的更新方式可以是,若部件的部件信息存在更新,则通过部件与只读存储器之间的硬连线,将更新后的部件信息同步传送给只读存储器,从而指示只读存储器存储更新后的部件信息。例如,芯片去除了某一部件,则对应只读存储器中关于该部件的部件信息归零;若芯片中某一部件的部件信息发生变化,通过该部件与只读存储器之间的硬连线,将更新后的部件信息发送给只读存储器,只读存储器将变化后的信息覆盖变化前的信息进行存储。
上述实施例中,若部件的部件信息存在更新,则通过部件与只读存储器之间的硬连线,将更新后的部件信息发送给只读存储器,以指示只读存储器存储更新后的部件信息,可以实现只读存储器中信息的快速更新,而且更新成本低,更新效率高。
在一些实施例中,对芯片中的只读存储器进行读操作,可以获取所存储部件的所有部件信息,即可以获取所存储部件的布局和部件参数等信息,有利于进行芯片架构调整及优化,提高目标部件验证和调试的效率。
例如,设备树(Device Tree)是供Linux操作系统识别当前所连接的部件信息的,Linux可以根据设备树配置进行对应硬件驱动的初始化硬件资源的分配,若设备树配置系统中的可变区域出现设备信息变化,传统技术需要通过人工通过操作系统修改DTS(DeviceTree Source,设备树源文件)文件,才能对应实现部件信息的更新,人力成本较高,更新准确度较低。
基于上述问题,本申请实施例中当部件信息发生变化时,可以实现自动将更新后的部件信息同步到只读存储器中,只读存储器可以对所存储的部件信息进行更新,进而可以对部件对应的设备树进行更新,设备树是指保留着存在于系统上的设备信息,当机器引导时,操作系统可以通过使用驱动程序和其他组件获得的信息建立设备树,并且当添加或删除设备时更新该设备树。在此需要说明的是,设备树上保留的存在于系统上的设备信息可以是本申请实施例中的部件信息。也就是说,设备树可以从只读存储器中获取最新的部件信息,实现对设备树上的设备信息的更新,可以降低人力成本,提高设备更新效率和更新准确度,从而提高芯片的工作效率。
应该理解的是,虽然如上所述的各实施例所涉及的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,如上所述的各实施例所涉及的流程图中的至少一部分步骤可以包括多个步骤或者多个阶段,这些步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤中的步骤或者阶段的至少一部分轮流或者交替地执行。
基于同样的发明构思,本申请实施例还提供了一种用于实现上述所涉及的部件调试方法的部件调试装置。该装置所提供的解决问题的实现方案与上述方法中所记载的实现方案相似,故下面所提供的一个或多个部件调试装置实施例中的具体限定可以参见上文中对于部件调试方法的限定,在此不再赘述。
在一个实施例中,如图7所示,提供了一种部件调试装置,包括:调试请求模块702、信息获取模块704和部件调试模块706,其中:
调试请求模块702,用于接收部件调试请求;
信息获取模块704,用于基于所述部件调试请求从芯片中的只读存储器中获取目标部件的部件信息;
部件调试模块706,根据所述目标部件的部件信息对所述目标部件进行调试。
在一个实施例中,部件调试装置还包括信息更新模块,用于对只读存储器所存储部件的信息进行更新,若部件的部件信息存在更新,则通过所述部件与所述只读存储器之间的硬连线,将更新后的部件信息发送给所述只读存储器,以指示所述只读存储器存储所述更新后的部件信息。
上述部件调试装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在一个实施例中,提供了一种计算机设备,该计算机设备可以是服务器,其内部结构图可以如图8所示。该计算机设备包括处理器、存储器、输入/输出接口(Input/Output,简称I/O)和通信接口。其中,处理器、存储器和输入/输出接口通过系统总线连接,通信接口通过输入/输出接口连接到系统总线。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质和内存储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的数据库用于存储部件信息数据。该计算机设备的输入/输出接口用于处理器与外部设备之间交换信息。该计算机设备的通信接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种部件调试方法。
本领域技术人员可以理解,图8中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该处理器执行计算机程序时实现上述实施例中部件调试方法的步骤。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述实施例中部件调试方法的步骤。
在一个实施例中,提供了一种计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现上述实施例中部件调试方法的步骤。
需要说明的是,本申请所涉及的用户信息(包括但不限于用户设备信息、用户个人信息等)和数据(包括但不限于用于分析的数据、存储的数据、展示的数据等),均为经用户授权或者经过各方充分授权的信息和数据,且相关数据的收集、使用和处理需要遵守相关法规和标准。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。非易失性存储器可包括只读存储器(Read-OnlyMemory,ROM)、磁带、软盘、闪存、光存储器、高密度嵌入式非易失性存储器、阻变存储器(ReRAM)、磁变存储器(Magnetoresistive Random Access Memory,MRAM)、铁电存储器(Ferroelectric Random Access Memory,FRAM)、相变存储器(Phase Change Memory,PCM)、石墨烯存储器等。易失性存储器可包括随机存取存储器(Random Access Memory,RAM)或外部高速缓冲存储器等。作为说明而非局限,RAM可以是多种形式,比如静态随机存取存储器(Static Random Access Memory,SRAM)或动态随机存取存储器(Dynamic RandomAccess Memory,DRAM)等。本申请所提供的各实施例中所涉及的数据库可包括关系型数据库和非关系型数据库中至少一种。非关系型数据库可包括基于区块链的分布式数据库等,不限于此。本申请所提供的各实施例中所涉及的处理器可为通用处理器、中央处理器、图形处理器、数字信号处理器、可编程逻辑器、基于量子计算的数据处理逻辑器等,不限于此。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请的保护范围应以所附权利要求为准。

Claims (10)

1.一种芯片,其特征在于,包括一个只读存储器和与所述只读存储器所连接的部件,其中:
所述只读存储器用于存储所有所述部件的部件信息;
所述部件信息包括部件地址、部件存储属性及部件访问属性。
2.根据权利要求1所述的芯片,其特征在于,所述只读存储器与所述部件之间通过硬连线连接。
3.根据权利要求1所述的芯片,其特征在于,所述芯片还包括寄存器,所述寄存器与所述只读存储器连接,所述寄存器用于存储更新后的部件信息。
4.根据权利要求3所述的芯片,其特征在于,所述部件还用于通过硬连线将所述寄存器中所存储的更新后的部件信息发送给只读存储器;所述只读存储器还用于存储所述更新后的部件信息。
5.一种部件调试方法,其特征在于,所述方法包括:
接收部件调试请求;
基于所述部件调试请求,从芯片中的只读存储器中获取目标部件的部件信息;
根据所述目标部件的部件信息对所述目标部件进行调试。
6.根据权利要求5所述的方法,其特征在于,所述只读存储器所存储的部件信息的更新方式,包括:
若部件的部件信息存在更新,则通过所述部件与所述只读存储器之间的硬连线,将更新后的部件信息发送给所述只读存储器,以指示所述只读存储器存储所述更新后的部件信息。
7.一种部件调试装置,其特征在于,所述装置包括:
调试请求模块,用于接收部件调试请求;
信息获取模块,用于基于所述部件调试请求从芯片中的只读存储器中获取目标部件的部件信息;
部件调试模块,根据所述目标部件的部件信息对所述目标部件进行调试。
8.一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求5至6中任一项所述的方法的步骤。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求5至6中任一项所述的方法的步骤。
10.一种计算机程序产品,包括计算机程序,其特征在于,该计算机程序被处理器执行时实现权利要求5至6中任一项所述的方法的步骤。
CN202311518169.1A 2023-11-14 2023-11-14 芯片、部件调试方法、装置、计算机设备、存储介质 Pending CN117762701A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311518169.1A CN117762701A (zh) 2023-11-14 2023-11-14 芯片、部件调试方法、装置、计算机设备、存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311518169.1A CN117762701A (zh) 2023-11-14 2023-11-14 芯片、部件调试方法、装置、计算机设备、存储介质

Publications (1)

Publication Number Publication Date
CN117762701A true CN117762701A (zh) 2024-03-26

Family

ID=90318994

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311518169.1A Pending CN117762701A (zh) 2023-11-14 2023-11-14 芯片、部件调试方法、装置、计算机设备、存储介质

Country Status (1)

Country Link
CN (1) CN117762701A (zh)

Similar Documents

Publication Publication Date Title
JP7252789B2 (ja) Ssdに対するfpgaベースのアクセラレーションモジュール及びシステムとその動作方法
US11042297B2 (en) Techniques to configure a solid state drive to operate in a storage mode or a memory mode
TWI484407B (zh) 週邊模組暫存器存取方法及裝置
US8387005B1 (en) Generation of multi-domain code from a graphical program
CN113835945B (zh) 芯片的测试方法、装置、设备及系统
US8631186B2 (en) Hardware and file system agnostic mechanism for achieving capsule support
US20140068344A1 (en) Method and apparatus for filtering trace information
US20140068345A1 (en) Method and apparatus for filtering trace information
US20210165657A1 (en) Module with a serialization unit and improved compatibility with deserialization units of different series
US9880966B1 (en) Encapsulating metadata of a platform for application-specific tailoring and reuse of the platform in an integrated circuit
US10496422B2 (en) Serial device emulator using two memory levels with dynamic and configurable response
US9251107B2 (en) Immediate direct memory access descriptor-based write operation
CN114510432A (zh) 一种寄存器调试平台和调试方法
CN111782577B (zh) 数据处理装置及方法以及相关产品
CN117762701A (zh) 芯片、部件调试方法、装置、计算机设备、存储介质
CN111143273B (zh) 一种片上系统
CN211878599U (zh) 应用于现场可编辑门阵列fpga的仿真验证系统
US9442788B2 (en) Bus protocol checker, system on chip including the same, bus protocol checking method
CN114579131A (zh) 用于获取硬件性能数据的方法、设备和系统
US9779012B1 (en) Dynamic and global in-system debugger
JP2020140380A (ja) 半導体装置及びデバッグシステム
CN103136063A (zh) 除错方法及相关电脑系统
US11797421B2 (en) Semiconductor apparatus and debug system
JP2004013289A (ja) マイクロコントローラのオンチップデバッグ方法
CN107305533B (zh) 资料传输方法及服务器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination