CN107305533B - 资料传输方法及服务器 - Google Patents

资料传输方法及服务器 Download PDF

Info

Publication number
CN107305533B
CN107305533B CN201610257238.1A CN201610257238A CN107305533B CN 107305533 B CN107305533 B CN 107305533B CN 201610257238 A CN201610257238 A CN 201610257238A CN 107305533 B CN107305533 B CN 107305533B
Authority
CN
China
Prior art keywords
data
transmitted
south bridge
bios
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610257238.1A
Other languages
English (en)
Other versions
CN107305533A (zh
Inventor
林启荣
管纪豪
黄翔瑞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shencloud Technology Co Ltd
Shunda Computer Factory Co Ltd
Original Assignee
Shencloud Technology Co Ltd
Shunda Computer Factory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shencloud Technology Co Ltd, Shunda Computer Factory Co Ltd filed Critical Shencloud Technology Co Ltd
Priority to CN201610257238.1A priority Critical patent/CN107305533B/zh
Publication of CN107305533A publication Critical patent/CN107305533A/zh
Application granted granted Critical
Publication of CN107305533B publication Critical patent/CN107305533B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration

Abstract

一种资料传输方法,由一服务器执行,该服务器包括一基本输入输出单元、一南桥,及一电连接一存储器并包括一周边装置芯片及一基板管理控制器的芯片组,该资料传输方法包含:该基本输入输出单元取得一存储器位址信息,该存储器位址信息相关于该存储器中分配给该周边装置芯片存放资料并能供该基板管理控制器存取的一存储器区块;该基本输入输出单元发送一通知命令经由该南桥至该基板管理控制器,指示一待传送资料的一资料大小;该基本输入输出单元根据该存储器位址信息复制该待传送资料于该存储器区块中;该基本输入输出单元发送一资料已准备命令经由该南桥至该基板管理控制器,指示该待传送资料已载入该存储器区块中。

Description

资料传输方法及服务器
技术领域
本发明是有关于一种资料传输技术,特别是指一种资料传输方法及服务器。
背景技术
随着科技的进步,服务器的市场需求日益大增,发展的范围除了结合网际网络与电信业的应用外,也更深入到一般人的生活中,例如金融、财经、网络银行、网络信用卡的使用等,这些都必须靠着服务器强大的运算与资料传输能力。
服务器的基本输入输出单元(Basic Input/Output System,BIOS)与基板管理控制器(Baseboard Management Controller,BMC)在资料传输方面扮演重要角色。目前基本输入输出单元跟基板管理控制器的资料传输方式主要是透过低脚位数(Low Pin Count,LPC)总线,并符合键盘控制器规格(Keyboard Controller Style,KCS)界面传输标准,经常以每秒约4bytes的速度传输资料。但是这种做法的缺点在于,当基本输入输出单元传送的资料量过大时,其所需消耗的资料传输时间会过长。
发明内容
因此,本发明之目的,即在提供一种能节省资料传送时间的资料传输方法。
于是,本发明资料传输方法,由一服务器执行,该服务器包括一基本输入输出单元、一电连接该基本输入输出单元的南桥,及一电连接该南桥与一存储器的芯片组,且该芯片组包括一周边装置芯片及一基板管理控制器,该资料传输方法包含一步骤(A)、一步骤(D)、一步骤(F)、一步骤(G)。
该步骤(A)是该基本输入输出单元取得一存储器位址信息,该存储器位址信息相关于该存储器中分配给该周边装置芯片存放资料并能供该基板管理控制器存取的一存储器区块。
该步骤(D)是该基本输入输出单元发送一通知命令经由该南桥至该基板管理控制器,该通知命令指示该一传送资料的一资料大小。
该步骤(F)是该基本输入输出单元根据该存储器位址信息复制该待传送资料于该存储器区块中。
该步骤(G)是该基本输入输出单元发送一资料已准备命令经由该南桥至该基板管理控制器,该资料已准备命令指示该待传送资料已载入该存储器区块中。
本发明之另一目的,即在提供一种能执行该资料传输方法的服务器。
于是,本发明服务器,包含一南桥、一存储器、一芯片组,及一基本输入输出单元。
该芯片组电连接该南桥与该存储器,并包括一周边装置芯片及一基板管理控制器。
该基本输入输出单元电连接该南桥,且该基本输入输出单元取得一存储器位址信息,该存储器位址信息相关于该存储器中分配给该周边装置芯片存放资料并能供该基板管理控制器存取的一存储器区块。
其中,该基本输入输出单元发送一通知命令经由该南桥至该基板管理控制器以指示该待传送资料的一资料大小,且该基本输入输出单元复制该待传送资料于该存储器区块中,并发送一资料已准备命令经由该南桥至该基板管理控制器,该资料已准备命令指示该待传送资料已载入该存储器区块中。
本发明之功效在于:通过该基本输入输出单元取得该存储器位址信息,而能复制该待传送资料于该分配给该周边装置芯片存放资料的存储器区块,而供该基板管理控制器于该存储器区块存取该待传送资料。
【附图说明】
图1是一方块图,说明本发明服务器的一实施例;及
图2是一流程图,说明本发明资料传输方法的一实施例。
【具体实施方式】
参阅图1,本发明服务器的一实施例,包含一南桥(South Bridge)11、一存储器12、一芯片组13、一基本输入输出单元(Basic Input/Output System,BIOS)14、一处理单元15,及一主存储器16。
该南桥11包括多个根端口(root port),且支援高速周边元件互连(PeripheralComponent Interconnect Express,PCIe)的界面传输标准。
该芯片组13电连接该南桥11与该存储器12,并包括一周边装置芯片131及一基板管理控制器(Baseboard Management Controller,BMC)132,该存储器12包括一存储器区块121,为该存储器12中分配给该周边装置芯片131存放资料并能供该基板管理控制器132存取。在本实施例中,该周边装置芯片131是电连接该南桥11的其中一个根端口。该基板管理控制器132与该南桥11经由一低脚位数(LPC)总线17进行资料传输并且符合键盘控制器规格(Keyboard Controller Style,KCS)的界面传输标准,其中,该周边装置芯片131例如为一在板(on-board)的视讯图形阵列(VGA)芯片。该存储器12例如为一供该VGA芯片存放资料的第二代双倍资料率(DDR2)存储器、或例如为一第三代双倍资料率(DDR3)存储器。
该基本输入输出单元14电连接该南桥11,在执行开机自我检测(POST)的过程中,准备进行一待传送资料的传输时,取得一存储器位址信息,该存储器位址信息记录该存储器区块121的一起始位址及一相关于一可存放之总资料大小的存取范围。在本实施例中,该待传送资料例如为一系统管理基本输入输出系统(SMBIOS)资料、一先进组态与电源界面(ACPI)资料、E820、一PCIe进阶错误报告(PCIe AER)等。
该处理单元15电连接该南桥11及该主存储器16,该主存储器16包括一基底位址暂存器161。该处理单元15为该服务器的中央处理单元,执行资料运算及处理等功能。该主存储器16的基底位址暂存器(base address register)161储存的值供该基本输入输出单元14读取,以使该基本输入输出单元14能对其识别到的所有装置,例如该周边装置芯片131,进行存储器位址分配。
参阅图2,本发明资料传输方法的一实施例,于图1所示的该服务器执行,且该方法包含以下步骤。
在步骤(S),该基本输入输出单元14读取该南桥11的根端口以判断是否存在该周边装置芯片131,若判断的结果为存在,则进到步骤(A);若判断的结果为不存在,则结束本次资料传输。详细而言,此步骤是在该基本输入输出单元14的开机自我检测过程中,准备开始执行该待传送资料之传输时,该基本输入输出单元14扫描(scan)连接于该南桥11的PCIe总线(图未示出)并判断是否存在该周边装置芯片131。
在步骤(A),该基本输入输出单元14取得该存储器位址信息。详细来说,该存储器位址信息的获取方式为:该基本输入输出单元14读取该处理单元15的主存储器16的基底位址暂存器161所储存的值,借以动态分配一基底位址(base address)予所识别到的该周边装置芯片131,并且使用存储器位址映射(memory mapped I/O,MMIO)技术,将该基底位址映射至该存储器12的存储器区块121的该起始位址与该存取范围,而使该存储器12的存储器区块121能作为该待传送资料的资料缓冲区(buffer)。
在步骤(B),该基本输入输出单元14发送一询问命令经由该南桥11、该LPC总线17至该基板管理控制器132,该询问命令确认该基板管理控制器132的一前次资料处理状态是否为完成,若是进到步骤(D),若否,进到步骤(C)。该前次资料处理状态例如为该基板管理控制器132执行环境温度、风扇转速、供应电压等例行之监看功能。
在步骤(C),该基本输入输出单元14判断发送该询问命令的次数是否达到一上限次数,若否,返回该步骤(B);若是,则结束本次资料传输。
如此一来,该基本输入输出单元14即能于确认该基板管理控制器132完成该前次资料处理状态而非忙碌状态时,开始执行该待传送资料的传输步骤。
在步骤(D),该基本输入输出单元14发送一通知命令经由该南桥11、该LPC总线17至该基板管理控制器132,该通知命令指示该待传送资料的一资料大小,例如指示该待传送资料为140K或是5K。
在步骤(E),该基本输入输出单元14发出一清除命令经由该南桥11、该LPC总线17至该基板管理控制器132,该清除命令指示清除该存储器区块121中的已储存资料。
在步骤(F),该基本输入输出单元14根据该存储器位址信息复制该待传送资料于该存储器区块121中。更详细来说,该基本输入输出单元14将该待传送资料经由PCIe总线复制至该存储器区块121的该起始位址,且该基本输入输出单元14复制符合该存取范围内的该待传送资料于该存储器区块121中,并记录已传送的一累计资料大小。举例而言,若该存取范围的该可存放之总资料大小为64K,而该待传送资料的该资料大小为140K时,该基本输入输出单元14仅复制第0~64K于该存储器区块121,并且记录该笔待传送资料已传送的该累计资料大小是64K。当该待传送资料的该资料大小为5K时,该基本输入输出单元14则完全复制5K于该存储器区块121,并且记录已传送的该累计资料大小是5K。
在步骤(G),该基本输入输出单元14发送一资料已准备命令经由该南桥11、该LPC总线17至该基板管理控制器132,该资料已准备命令指示该待传送资料已载入该存储器区块121中。
在步骤(H),该基板管理控制器132根据该资料已准备命令,以从该存储器区块121中存取该待传送资料。更详细来说,该基板管理控制器132根据该基本输入输出单元14的该通知命令所指示的资料大小,从该存储器区块121的该起始位址取出该存取范围内的该资料大小,例如该通知命令指示该待传送资料为5K,该基板管理控制器132自该起始位址取出5K的资料;又例如该通知命令指示该待传送资料为140K,则该基板管理控制器132自该起始位址取出64K的资料。
在步骤(I),该基本输入输出单元14发送一询问命令经由该南桥11、该LPC总线17至该基板管理控制器132,该询问命令确认该基板管理控制器132的一前次资料处理状态是否为完成,若是,进到步骤(K),若否,进到步骤(J)。该前次资料处理状态表示该基板管理控制器132从该存储器区块121中存取该待传送资料。
在步骤(J),该基本输入输出单元14判断发送该询问命令的次数是否达到一上限次数,若是,则结束本次的资料传输;若否,返回该步骤(I)。
在步骤(K),该基本输入输出单元14比对已传送的该累计资料大小是否符合该待传送资料的该资料大小,以判断是否有尚未传完的该待传送资料,若判断的结果为否,则本次资料传输完成,若判断的结果为是,则返回步骤(E)。继续以前例说明,若该待传送资料的资料大小为140K,当该基本输入输出单元14比对已传送的该累计资料大小64K与140K并不相符时,该基本输入输出单元14判断该待传送资料尚未传完,则返回步骤(E)以清除该存储器区块121已储存的第0~64K,并重复步骤(F)至步骤(K)进行第二次传送,将该待传送资料的第65~128K复制到存储器区块121,且根据该累计资料大小128K判断该待传送资料尚未传完,再返回步骤(E),清除该存储器区块121已储存的第65~128K,并重复步骤(F)至步骤(K)进行第三次传送,将该待传送资料第129K~140K复制到该存储器区块121,直到比对该累计资料大小符合140K,才判断该待传送资料传输完成,并结束本次资料传输。另外,若该待传送资料的该资料大小为5K,则该基本输入输出单元14根据已传送的该累计资料大小5K与该资料大小比对得知两者相符,则判断该待传送资料已经传完,并结束本次资料传输。
综上所述,本发明资料传输方法,通过该基本输入输出单元14取得该存储器位址信息该分配供该周边装置芯片131存放资料的存储器区块121,并复制该待传送资料于该存储器区块121,故该待传送资料时能透过该例如为DDR2或DDR3的存储器12(工作频率400MHz),以大约1600Mbytes/秒的速度来进行传输,相较于习知技术仅透过LPC总线17(工作频率33MHz),以约4bytes/秒的传输速度更为快速,并搭配该基本输入输出单元14传送该询问命令、该通知命令及该资料已准备命令,与该基板管理控制器132互相沟通,故确实能达成本发明之目的。
上面结合附图对本发明的具体实施方式和实施例做了详细说明,但不能以之限定本发明的范围,在本发明申请专利范围内所作的均等修饰和变化,皆应该属于本发明专利范围内。

Claims (8)

1.一种资料传输方法,由一服务器执行,该服务器包括一基本输入输出单元、一电连接该基本输入输出单元的南桥,及一电连接该南桥与一存储器的芯片组,且该芯片组包括一周边装置芯片及一基板管理控制器,其特征在于:该资料传输方法包含:
A.该基本输入输出单元取得一存储器位址信息,该存储器位址信息相关于该存储器中分配给该周边装置芯片存放资料并能供该基板管理控制器存取的一存储器区块;
D.该基本输入输出单元发送一通知命令经由该南桥至该基板管理控制器,该通知命令指示一待传送资料的一资料大小;
E.该基本输入输出单元发出一清除命令经由该南桥至该基板管理控制器,该清除命令指示清除该存储器区块中的已储存资料;
F.该基本输入输出单元根据该存储器位址信息复制该待传送资料于该存储器区块中;
G.该基本输入输出单元发送一资料已准备命令经由该南桥至该基板管理控制器,该资料已准备命令指示该待传送资料已载入该存储器区块中;及
K.该基本输入输出单元根据该待传送资料的该资料大小,判断是否有尚未传完的该待传送资料,若判断的结果为是,则返回该步骤E。
2.根据权利要求1所述的资料传输方法,其特征在于:该南桥经由一根端口电连接于该芯片组的周边装置芯片,且该资料传输方法还包含:
S.该基本输入输出单元读取该南桥的根端口以判断是否存在该周边装置芯片,若判断的结果为存在,则进到该步骤A。
3.根据权利要求1所述的资料传输方法,其特征在于:还包含在该步骤A之后的一步骤B与一步骤C:
B.该基本输入输出单元发送一询问命令经由该南桥至该基板管理控制器,该询问命令确认该基板管理控制器的一前次资料处理状态是否为完成,若是进到步骤D,若否,进到该步骤C;及
C.该基本输入输出单元判断发送该询问命令的次数是否达到一上限次数,若否,返回该步骤B。
4.根据权利要求1所述的资料传输方法,其特征在于:还包含在该步骤G之后的一步骤H:
H.该基板管理控制器根据该资料已准备命令,以从该存储器区块中存取该待传送资料。
5.根据权利要求4所述的资料传输方法,其特征在于:还包含在该步骤H之后的一步骤I及一步骤J:
I.该基本输入输出单元发送一询问命令经由该南桥至该基板管理控制器,该询问命令确认该基板管理控制器的一前次资料处理状态是否为完成,若否,进到该步骤J;及
J.该基本输入输出单元判断发送该询问命令的次数是否达到一上限次数,若否,返回该步骤I。
6.根据权利要求1所述的资料传输方法,其特征在于:该存储器位址信息记录该存储器区块的一起始位址及一相关于一可存放之总资料大小的存取范围,且在该步骤F中,该基本输入输出单元根据该起始位址,复制该存取范围内的该待传送资料于该存储器区块中,且该资料传输方法还包含:
K.该基本输入输出单元根据该待传送资料的该资料大小,判断是否有尚未传完的该待传送资料,若判断的结果为是,则返回该步骤E。
7.一种服务器,其特征在于:包含:
一南桥;
一存储器;
一芯片组,电连接该南桥与该存储器,并包括一周边装置芯片及一基板管理控制器;及
一基本输入输出单元,电连接该南桥,该基本输入输出单元取得一存储器位址信息,该存储器位址信息相关于该存储器中分配给该周边装置芯片存放资料并能供该基板管理控制器存取的一存储器区块;
其中,该基本输入输出单元发送一通知命令经由该南桥至该基板管理控制器以指示一待传送资料的一资料大小;
其中,该基本输入输出单元发出一清除命令经由该南桥至该基板管理控制器,该清除命令指示清除该存储器区块中的已储存资料;
其中,该基本输入输出单元根据该存储器位址信息复制该待传送资料于该存储器区块中;
其中,该基本输入输出单元发送一资料已准备命令经由该南桥至该基板管理控制器,该资料已准备命令指示该待传送资料已载入该存储器区块中;
其中,该基本输入输出单元根据该待传送资料的该资料大小,判断是否有尚未传完的该待传送资料。
8.根据权利要求7所述的服务器,其特征在于:该基本输入输出单元发送一询问命令经由该南桥至该基板管理控制器,该询问命令确认该基板管理控制器的一前次资料处理状态是否为完成,若是,该基本输入输出单元发送该通知命令;若否,该基本输入输出单元判断发送该询问命令的次数是否达到一上限次数,若否,再次发送该询问命令。
CN201610257238.1A 2016-04-21 2016-04-21 资料传输方法及服务器 Active CN107305533B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610257238.1A CN107305533B (zh) 2016-04-21 2016-04-21 资料传输方法及服务器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610257238.1A CN107305533B (zh) 2016-04-21 2016-04-21 资料传输方法及服务器

Publications (2)

Publication Number Publication Date
CN107305533A CN107305533A (zh) 2017-10-31
CN107305533B true CN107305533B (zh) 2020-07-21

Family

ID=60150734

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610257238.1A Active CN107305533B (zh) 2016-04-21 2016-04-21 资料传输方法及服务器

Country Status (1)

Country Link
CN (1) CN107305533B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008181442A (ja) * 2007-01-26 2008-08-07 Nec Corp 情報処理システム、及びシステムデータ格納方法
CN102375787A (zh) * 2010-08-12 2012-03-14 鸿富锦精密工业(深圳)有限公司 利用内存窗口实现接口的系统及方法
WO2014186945A1 (zh) * 2013-05-21 2014-11-27 华为技术有限公司 实现物理资源和虚拟资源对应的方法和基础输入输出系统
CN104679685A (zh) * 2013-11-29 2015-06-03 英业达科技有限公司 基板管理控制器存取方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7752428B2 (en) * 2005-03-31 2010-07-06 Intel Corporation System and method for trusted early boot flow

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008181442A (ja) * 2007-01-26 2008-08-07 Nec Corp 情報処理システム、及びシステムデータ格納方法
CN102375787A (zh) * 2010-08-12 2012-03-14 鸿富锦精密工业(深圳)有限公司 利用内存窗口实现接口的系统及方法
WO2014186945A1 (zh) * 2013-05-21 2014-11-27 华为技术有限公司 实现物理资源和虚拟资源对应的方法和基础输入输出系统
CN104679685A (zh) * 2013-11-29 2015-06-03 英业达科技有限公司 基板管理控制器存取方法

Also Published As

Publication number Publication date
CN107305533A (zh) 2017-10-31

Similar Documents

Publication Publication Date Title
US10002085B2 (en) Peripheral component interconnect (PCI) device and system including the PCI
US10496388B2 (en) Technologies for securing a firmware update
US9378846B2 (en) Non-mounted storage test device based on FPGA
US10055366B2 (en) Method for data transmission and server for implementing the method
US20190171392A1 (en) Method of operating storage device capable of reducing write latency
US10606677B2 (en) Method of retrieving debugging data in UEFI and computer system thereof
US8990486B2 (en) Hardware and file system agnostic mechanism for achieving capsule support
US9721104B2 (en) CPU-based measured boot
US8700807B2 (en) High speed baseboard management controller and transmission method thereof
US10762029B2 (en) Electronic apparatus and detection method using the same
CN116521429B (zh) 资产信息的上报方法及装置、存储介质及电子设备
CN115269454A (zh) 数据访问方法、电子设备和存储介质
CN108628761B (zh) 原子命令执行方法与装置
US7725806B2 (en) Method and infrastructure for recognition of the resources of a defective hardware unit
US20150326684A1 (en) System and method of accessing and controlling a co-processor and/or input/output device via remote direct memory access
CN107305533B (zh) 资料传输方法及服务器
CN110765060A (zh) Mdio总线到并行总线转换方法及装置、设备、介质
CN116089124A (zh) 一种仿真系统通信方法、装置、介质
CN112270948B (zh) 支持DRAM x16颗粒的测试方法及装置、DRAM存储器的测试设备
US11733764B2 (en) Devices capable of detecting and allocating power and associated method
CN109445686B (zh) 一种存储磁盘以及存取数据的方法
CN114968735A (zh) 获取命令处理时间的方法及存储设备
CN109582523B (zh) 有效分析SSD前端NVMe模块性能的方法及系统
US10853299B2 (en) Hot-plugged PCIe device configuration system
CN114765051A (zh) 内存测试方法及装置、可读存储介质、电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant