CN117746799A - 显示面板及其亮度补偿方法、像素阵列、显示装置 - Google Patents

显示面板及其亮度补偿方法、像素阵列、显示装置 Download PDF

Info

Publication number
CN117746799A
CN117746799A CN202410138743.9A CN202410138743A CN117746799A CN 117746799 A CN117746799 A CN 117746799A CN 202410138743 A CN202410138743 A CN 202410138743A CN 117746799 A CN117746799 A CN 117746799A
Authority
CN
China
Prior art keywords
transistor
electrode
node
display
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410138743.9A
Other languages
English (en)
Inventor
喻勇
向志伟
刘庭良
魏春丽
唐霞
曹席磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Beijing BOE Technology Development Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Beijing BOE Technology Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd, Beijing BOE Technology Development Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202410138743.9A priority Critical patent/CN117746799A/zh
Publication of CN117746799A publication Critical patent/CN117746799A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开提供一种显示面板及其亮度补偿方法、像素阵列、显示装置,属于显示技术领域,其可解决现有的OLED显示产品所显示的画面容易出现多条暗纹,形成三分屏,影响显示效果的问题。本公开的显示面板,具有显示区及至少设置于显示区一侧的周边区,其中,显示面板包括:位于显示区的多行第一像素单元和多行第二像素单元;第二像素单元的行数小于第一像素单元的行数;在同一帧显示画面中,第一像素单元输入的第一数据电压小于第二像素单元输入的第二数据电压。

Description

显示面板及其亮度补偿方法、像素阵列、显示装置
技术领域
本公开属于显示技术领域,具体涉及一种显示面板及其亮度补偿方法、像素阵列、显示装置。
背景技术
有机电致发光二极管(Organic Light-Emitting Diode,OLED)是一种利用有机固态半导体作为发光材料的发光器件,由于其具有制备工艺简单、成本低、功耗低、发光亮度高、工作温度适应范围广等优点,因而有着广阔的应用前景。
为了实现OLED显示产品不同刷新频率之间的切换,可以采用跳帧(Frame Skip)的方式,将一帧显示画面划分为刷新阶段和多个保持阶段。然而,限于显示面板中的像素结构,目前的OLED显示产品所显示的画面容易出现多条暗纹,形成三分屏,影响显示效果。
发明内容
本公开旨在至少解决现有技术中存在的技术问题之一,提供了一种显示面板及其亮度补偿方法、像素阵列、显示装置。
第一方面,本公开实施例提供了一种显示面板,具有显示区及至少设置于所述显示区一侧的周边区,其中,所述显示面板包括:位于所述显示区的多行第一像素单元和多行第二像素单元;所述第二像素单元的行数小于所述第一像素单元的行数;
在同一帧显示画面中,所述第一像素单元输入的第一数据电压小于所述第二像素单元输入的第二数据电压。
在一些可实现的具体方式中,所述第一像素单元包括:第一像素驱动电路;所述第一像素驱动电路包括:第一初始化晶体管、阈值补偿晶体管、驱动晶体管、数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管、第二初始化晶体管、第三初始化晶体管、存储电容和发光器件;
所述驱动晶体管的控制极连接第一节点,第一极连接第二节点,第二极连接第三节点;
所述数据写入晶体管的控制极连接第一扫描信号线,第一极连接数据信号线,第二极连接第二节点;
所述阈值补偿晶体管的控制极连接第二扫描信号线,第一极连接第三节点,第二极连接第一节点;
所述存储电容的一端连接第一节点,另一端连接第一电源信号线;
所述第一发光控制晶体管的控制极连接发光控制信号线,第一极连接第一电源信号线,第二极连接第二节点;
所述第二发光控制晶体管的控制极连接发光控制信号线,第一极连接第三节点,第二极连接第四节点;
所述第一初始化晶体管的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接第三节点;
所述第二初始化晶体管的控制极连接第二复位信号线,第一极连接第二初始化信号线,第二极连接第四节点;
所述第三初始化晶体管的控制极连接第二复位信号线,第一极连接第三初始化信号线,第二极连接第二节点;
所述发光器件的第一电极连接第四节点,第二电极连接第二电源信号线。
在一些可实现的具体方式中,所述第二像素单元包括:第二像素驱动电路;所述第二像素驱动电路和所述第一像素驱动电路的结构相同。
在一些可实现的具体方式中,在同一帧显示画面中,所述发光控制信号线传输的发光控制信号的脉冲数量与所述第二复位信号线传输的第二复位信号的脉冲数量相同。
在一些可实现的具体方式中,在刷新帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均导通,向所述第一节点写入数据电压和阈值电压,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光;
在保持帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均关闭,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光。
在一些可实现的具体方式中,所述显示面板还包括:位于所述周边区的多个移位寄存器和选通电路;
每个所述移位寄存器通过所述选通电路与一行所述第一像素单元或一行所述第二像素单元连接。
第二方面,本公开实施例提供了一种像素阵列,所述像素阵列包括:多行第一像素单元和多行第二像素单元;所述第二像素单元的行数小于所述第一像素单元的行数;
在同一帧显示画面中,所述第一像素单元输入的第一数据电压小于所述第二像素单元输入的第二数据电压。
在一些可实现的具体方式中,第一像素单元包括:第一像素驱动电路;所述第一像素驱动电路包括:第一初始化晶体管、阈值补偿晶体管、驱动晶体管、数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管、第二初始化晶体管、第三初始化晶体管、存储电容和发光器件;
所述驱动晶体管的控制极连接第一节点,第一极连接第二节点,第二极连接第三节点;
所述数据写入晶体管的控制极连接第一扫描信号线,第一极连接数据信号线,第二极连接第二节点;
所述阈值补偿晶体管的控制极连接第二扫描信号线,第一极连接第三节点,第二极连接第一节点;
所述存储电容的一端连接第一节点,另一端连接第一电源信号线;
所述第一发光控制晶体管的控制极连接发光控制信号线,第一极连接第一电源信号线,第二极连接第二节点;
所述第二发光控制晶体管的控制极连接发光控制信号线,第一极连接第三节点,第二极连接第四节点;
所述第一初始化晶体管的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接第三节点;
所述第二初始化晶体管的控制极连接第二复位信号线,第一极连接第二初始化信号线,第二极连接第四节点;
所述第三初始化晶体管的控制极连接第二复位信号线,第一极连接第三初始化信号线,第二极连接第二节点;
所述发光器件的第一电极连接第四节点,第二电极连接第二电源信号线。
在一些可实现的具体方式中,所述第二像素单元包括:第二像素驱动电路;所述第二像素驱动电路和所述第一像素驱动电路的结构相同。
在一些可实现的具体方式中,在同一帧显示画面中,所述发光控制信号线传输的发光控制信号的脉冲数量与所述第二复位信号线传输的第二复位信号的脉冲数量相同。
在一些可实现的具体方式中,在刷新帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均导通,向所述第一节点写入数据电压和阈值电压,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光;
在保持帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均关闭,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光。
第三方面,本公开实施例提供了一种显示装置,其中,所述显示装置包括如上述提供的显示面板,或如上述提供的像素阵列。
第四方面,本公开实施例提供了一种显示面板的亮度补偿方法,其中,所述显示面板的亮度补偿方法包括:
根据预显示的显示画面的亮度,向第一像素单元输入第一数据电压,并向第二像素单元输入第二数据电压;所述第一数据电压小于所述第二数据电压。
在一些可实现的具体方式中,根据预显示的同一显示画面的亮度,向第一像素单元输入第一数据电压,并向第二像素单元输入第二数据电压,之后还包括:
根据不同的显示画面的亮度,对所述第一数据电压和所述第二数据电压之间的数据电压差值进行拟合。
在一些可实现的具体方式中,根据不同的显示画面的亮度,对所述第一数据电压和所述第二数据电压之间的数据电压差值进行拟合,包括:
向显示面板中的所述第一像素单元和所述第二像素单元输入与第一显示亮度值、第一灰阶值对应的数据电压,以显示第一显示画面;
根据所述第一显示画面与预设显示画面,计算所述第一显示画面与所述预设显示画面之间的第一显示亮度差值;
根据所述第一显示亮度差值,利用标准伽马曲线计算第一灰阶差值;
向显示面板中的所述第一像素单元和所述第二像素单元输入与第一显示亮度值、第二灰阶值对应的数据电压,以显示第二显示画面;
根据所述第二显示画面和预设显示画面,计算所述第二显示画面与所述预设显示画面之间的第二显示亮度差值;
根据所述第二显示亮度差值,利用标准伽马曲线计算第二灰阶差值;
根据所述第一灰阶差值和所述第二灰阶差值,计算每个灰阶值的补偿值。
在一些可实现的具体方式中,根据不同的显示画面的亮度,对所述第一数据电压和所述第二数据电压之间的数据电压差值进行拟合,还包括:
向显示面板中的所述第一像素单元和所述第二像素单元输入与第二显示亮度值、第一灰阶值对应的数据电压,以显示第三显示画面;
根据所述第三显示画面和预设显示画面,计算所述第三显示画面与所述预设显示画面之间的第三显示亮度差值;
根据所述第三显示亮度差值,利用标准伽马曲线计算第三灰阶差值;
根据所述第一灰阶差值和所述第三灰阶差值,计算每个灰阶值的补偿值。
附图说明
图1为一种示例性的显示面板的结构示意图。
图2为图1所示的显示面板中的一种示例性像素驱动电路的结构示意图。
图3为图2所示的像素驱动电路的时序图。
图4为本公开实施例提供的一种显示面板的结构示意图。
图5为图4所示的显示面板中的第一像素驱动电路的结构示意图。
图6为图5所示的第一像素驱动电路的时序图。
图7为本公开实施例提供的一种显示面板的亮度补偿方法的流程示意图。
图8为本公开实施例提供的一种亮度补偿方式的流程示意图。
图9为本公开实施例提供的另一种亮度补偿方式的流程示意图。
具体实施方式
为使本领域技术人员更好地理解本公开的技术方案,下面结合附图和具体实施方式对本公开作进一步详细描述。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在此需要说明的是,本公开实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本实施例中,每个晶体管的漏极和源极的耦接方式可以互换,因此,本公开实施例中各晶体管的漏极、源极实际是没有区别的。这里,仅仅是为了区分晶体管除控制极(即栅极)之外的两极,而将其中一极称为漏极,另一极称为源极。本公开实施例中移位寄存器中采用的薄膜晶体管可以为P型晶体管,也可以为N型晶体管。其控制极可以是栅极,第一极可以是源极,第二极可以是漏极。对于P型晶体管而言,栅极输入低电平信号时,源极和漏极之间导通,栅极输入高电平信号时,源极和漏极之间关闭。对于N型晶体管,其工作原理相反,其工作原理将不再进行详述。发光器件具体可以为OLED等器件,其中的第一电极可以为阳极,第二电极可以为阴极,发光层可以在阳极和阴极的电场的驱动下进行发光。
图1为一种示例性的显示面板的结构示意图,如图1所示,该显示面板具有显示区、设置于显示区至少一侧的周边区;显示面板包括:位于显示区阵列排布的多个像素单元101、位于周边区的多个移位寄存器102和选通电路103;每个移位寄存器102通过选通电路103与一行像素单元101连接。
选通电路103连接选通信号线GE,可以通过控制选通信号来控制移位寄存器102中的输出信号在一定时间内是否进入显示区中的像素单元101,来调整显示面板的显示区的刷新频率。例如,显示面板显示区的刷新频率可以为120Hz,可以保持高频刷新,显示面板显示区的刷新频率也可以为40Hz,可以保持低频刷新,实现高刷新频率和低刷新频率之间的切换,以节约能耗。在此需要说明的是,此处的一个显示周期具体可以为1秒,高刷新频率(120Hz)下在1秒内显示面板可以显示120帧显示画面,低刷新频率(40Hz)下在1秒内显示面板可以显示40帧显示画面。其中,刷新频率也可以根据需要进行设置,将不再进行一一列举。
像素单元101中设置有像素驱动电路,像素驱动电路可以采用7T1C(7个薄膜晶体管和1个存储电容)或8T1C(8个薄膜晶体管和1个存储电容)的电路结构。由于8T1C的电路结构具有第三初始刷信号进行调节,具有更佳优良的频率切换效果和避免闪烁的效果,一般采用8T1C的电路结构。
图2为图1所示的显示面板中的一种示例性像素驱动电路的结构示意图,如图2所示,该像素驱动电路包括:第一初始化晶体管T1、阈值补偿晶体管T2、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8、存储电容Cst和发光器件OLED。
驱动晶体管T3的栅极连接第一节点N1,源极连接第二节点N2,漏极连接第三节点N3。数据写入晶体管T4的栅极连接第一扫描信号线Pgate,源极连接数据信号线Data,漏极连接第二节点N2。阈值补偿晶体管T2的栅极连接第二扫描信号线Ngate,源极连接第三节点N3,漏极连接第一节点N1。存储电容Cst的一端连接第一节点N1,另一端连接第一电源信号线VDD。第一发光控制晶体管T5的栅极连接发光控制信号线EM,源极连接第一电源信号线VDD,漏极连接第二节点N2。第二发光控制晶体管T6的栅极连接发光控制信号线EM,源极连接第三节点N3,漏极连接第四节点N4。第一初始化晶体管T1的栅极连接第一复位信号线Preset1,源极连接第一初始化信号线Vinit1,漏极连接第三节点N3。第二初始化晶体管T7的栅极连接第二复位信号线Preset2,源极连接第二初始化信号线Vinit2,漏极连接第四节点N4。第三初始化晶体管T8的栅极连接第二复位信号线Preset2,源极连接第三初始化信号线Vref,漏极连接第二节点N2。发光器件OLED的阳极连接第四节点N4,阴极连接第二电源信号线VSS。
其中,阈值补偿晶体管T2为N型晶体管,例如,阈值补偿晶体管T2可以为N型金属氧化物薄膜晶体管,金属氧化物薄膜晶体管具有较小的漏电流,从而可以避免发光阶段,第一节点N1通过阈值补偿晶体管T2发生漏电。同时,第一初始化晶体管T1、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8为P型晶体管,例如,第一初始化晶体管T1、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8为P型低温多晶硅薄膜晶体管,低温多晶硅薄膜晶体管具有较高的载流子迁移率,从而有利于实现高分辨率、高反应速度、高像素密度、高开口率的显示面板。第一初始化信号线Vinit1、第二初始化信号线Vinit2、第三初始化信号线Vref可以根据实际情况输出相同或者不同的电压信号。
图3为图2所示的像素驱动电路的时序图,下面结合图3对图2所示的像素驱动电路的工作原理进行进一步描述。
如图3所示,在刷新帧时间内,第一复位信号线Preset1输出低电平信号,第一初始化晶体管T1导通,第一初始化信号线Vinit1向第三节点N3输入初始信号。第一扫描信号线Pgate输出低电平信号,第二扫描信号线Ngate输出高电平信号,数据写入晶体管T4、阈值补偿晶体管T2导通,同时数据信号线Data输出驱动信号以向第一节点N1写入电压Vdata+Vth,其中Vdata为驱动信号的电压,Vth为驱动晶体管T3的阈值电压。第二复位信号线Preset2输出高电平信号,第二初始化晶体管T7导通,第二初始化信号线Vinit2向第四节点N4(即发光器件OLED的阳极)输入第二初始信号。同时,第三初始化晶体管T8导通,第三初始化信号线Vref向第二节点N2输入第三初始信号。发光控制信号线EM输出高电平信号,第一发光控制晶体管T5、第二发光控制晶体管T6导通,发光器件OLED在电容Cst存储的电压Vdata+Vth作用下发光。在保持帧时间内,与上述的时序类似,只是不进行数据写入、阈值补偿,但是依然进行第二节点N2和第三节点N3的复位,其实现原理可以参考上述描述,在此不再进行赘述。
在实际应用中,为了避免集成电路中的数据电压等信号在爬升过程中对显示画面造成影响,显示面板的周边区还一般会设置的多行冗余像素单元101A,此处的周边区可以记作空白区。由于采用上述的8T1C像素驱动电路并结合上述的时序,第一个EM off/Preset2 on脉冲在空白区,由于在空白区并不进行显示,并不会对显示画面造成影响。在空白区第二初始化信号写入负载(loading)为Lx值,当空白区中的第一个脉冲随着移位寄存器102移动到屏幕显示区时,第二初始化信号写入负载(loading)为Ly值,第二复位晶体管T7开启时对第四节点N4充电,第二初始化信号电压被拉高,空白区中第二初始化信号写入负载偏小,则被拉高的幅度偏小,则空白区中第四节点N4电压偏低,对应行的像素单元101的亮度偏暗,在显示面板的三分之一处出现第一条暗纹,并随着移位寄存器102继续往下移动,同样的原理在显示面板的三分之二处出现第二条暗纹,自此一帧显示画面内出现了三分屏,影响显示效果。
为了至少解决上述的技术问题之一,本公开实施例提供了一种显示面板及其亮度补偿方法、像素阵列、显示装置,下面将结合附图及具体实施方式,对本公开实施例提供的显示面板及其亮度补偿方法、像素阵列、显示装置进行进一步详细描述。
第一方面,本公开实施例提供了一种显示面板,图4为本公开实施例提供的一种显示面板的结构示意图,如图4所示,显示面板包括:多行第一像素单元1011和多行第二像素单元1012;第二像素单元1012的行数小于第一像素单元1011的行数;在同一帧显示画面中,第一像素单元1011输入的第一数据电压小于第二像素单元1012输入的第二数据电压。
以显示面板的分辨率为1920×1080为例,即显示面板中包含1080行像素单元101,其中,第一像素单元1011的行数较多,第二像素单元1012的行数较少,例如,第二像素单元1012的行数仅为20行,其余均为第一像素单元1011。其中,10行第二像素单元1012恰好设置于显示面板中出现第一条暗纹处,即显示面板的三分之一处,另外10行第二像素单元1012恰好设置于显示面板中出现第二条暗纹处,即显示面板的三分之二处。
可以理解的是,如上述图4所示,为了避免集成电路中的数据电压等信号在爬升过程中对显示画面造成影响,显示面板的周边区还一般会设置的多行冗余像素单元101A,此处的周边区可以记作空白区。
本公开实施例提供的显示面板中,在同一帧显示画面中,第一像素单元1011输入的第一数据电压小于第二像素单元1012输入的第二数据电压,可以降低原本出现暗纹的区域的第二像素单元1012的驱动电压,因此可以提高第二像素单元1012中的驱动电流,使得第一像素单元1011和第二像素单元1012的驱动电流基本相等,从而可以使得第一像素单元1011和第二像素单元1012的亮度基本相同,避免出现由于负载不同造成的暗纹,进而可以提高显示面板的亮度均一性,提高显示效果。
第一像素单元101可以包括第一像素驱动电路,图5为图4所示的显示面板中的第一像素驱动电路的结构示意图,如图5所示,第一像素驱动电路包括:第一初始化晶体管T1、阈值补偿晶体管T2、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8、存储电容Cst和发光器件OLED。
其中,驱动晶体管T3的栅极连接第一节点N1,源极连接第二节点N2,漏极连接第三节点N3。数据写入晶体管T4的栅极连接第一扫描信号线Pgate,源极连接数据信号线Data,漏极连接第二节点N2。阈值补偿晶体管T2的栅极连接第二扫描信号线Ngate,源极连接第三节点N3,漏极连接第一节点N1。存储电容Cst的一端连接第一节点N1,另一端连接第一电源信号线VDD。第一发光控制晶体管T5的栅极连接发光控制信号线EM,源极连接第一电源信号线VDD,漏极连接第二节点N2。第二发光控制晶体管T6的栅极连接发光控制信号线EM,源极连接第三节点N3,漏极连接第四节点N4。第一初始化晶体管T1的栅极连接第一复位信号线Preset1,源极连接第一初始化信号线Vinit1,漏极连接第三节点N3。第二初始化晶体管T7的栅极连接第二复位信号线Preset2,源极连接第二初始化信号线Vinit2,漏极连接第四节点N4。第三初始化晶体管T8的栅极连接第二复位信号线Preset2,源极连接第三初始化信号线Vref,漏极连接第二节点N2。发光器件OLED的阳极连接第四节点N4,阴极连接第二电源信号线VSS。
其中,阈值补偿晶体管T2为N型晶体管,例如,阈值补偿晶体管T2可以为N型金属氧化物薄膜晶体管,金属氧化物薄膜晶体管具有较小的漏电流,从而可以避免发光阶段,第一节点N1通过阈值补偿晶体管T2发生漏电。同时,第一初始化晶体管T1、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8为P型晶体管,例如,第一初始化晶体管T1、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8为P型低温多晶硅薄膜晶体管,低温多晶硅薄膜晶体管具有较高的载流子迁移率,从而有利于实现高分辨率、高反应速度、高像素密度、高开口率的显示面板。第一初始化信号线Vinit1、第二初始化信号线Vinit2、第三初始化信号线Vref可以根据实际情况输出相同或者不同的电压信号。
图6为图5所示的第一像素驱动电路的时序图,下面结合图6对图5所示的第一像素驱动电路的工作原理进行进一步描述。
如图6所示,在刷新帧时间内,第一复位信号线Preset1输出低电平信号,第一初始化晶体管T1导通,第一初始化信号线Vinit1向第三节点N3输入初始信号。第一扫描信号线Pgate输出低电平信号,第二扫描信号线Ngate输出高电平信号,数据写入晶体管T4、阈值补偿晶体管T2导通,同时数据信号线Data输出驱动信号以向第一节点N1写入电压Vdata+Vth,其中Vdata为驱动信号的电压,Vth为驱动晶体管T3的阈值电压。第二复位信号线Preset2输出高电平信号,第二初始化晶体管T7导通,第二初始化信号线Vinit2向第四节点N4(即发光器件OLED的阳极)输入第二初始信号。同时,第三初始化晶体管T8导通,第三初始化信号线Vref向第二节点N2输入第三初始信号。发光控制信号线EM输出高电平信号,第一发光控制晶体管T5、第二发光控制晶体管T6导通,发光器件OLED在电容Cst存储的电压Vdata+Vth作用下发光。在保持帧时间内,与上述的时序类似,只是不进行数据写入、阈值补偿,但是依然进行第二节点N2和第三节点N3的复位,其实现原理可以参考上述描述,在此不再进行赘述。
在实际应用中,第二像素单元1012可以包括第二像素驱动电路,第二像素驱动电路的结构与图5所示的第一像素驱动电路的结构及驱动方法相同,在此不在进行赘述。
在同一帧显示画面中,第一像素单元1011输入的第一数据电压小于第二像素单元1012输入的第二数据电压,可以降低原本出现暗纹的区域的第二像素单元1012的驱动电压,因此可以提高第二像素单元1012中的驱动电流,使得第一像素单元1011和第二像素单元1012的驱动电流基本相等,从而可以使得第一像素单元1011和第二像素单元1012的亮度基本相同,避免出现由于第二初始化信号负载不同造成的暗纹,进而可以提高显示面板的亮度均一性,提高显示效果。
在一些实施例中,如图6所示,在同一帧显示画面中,发光控制信号线EM传输的发光控制信号的脉冲数量与第二复位信号线Preset2传输的第二复位信号的脉冲数量相同。
在一帧显示画面的时间内,发光控制信号的脉冲数量为3个,相应的第二复位信号的脉冲数量也为3个,第二复位信号可以控制初始化信号多次输入至第四节点N4(即发光器件OLED的阳极),并对第四节点N4的电压进行多次复位,以对第四节点N4的电压进行充分复位,以避免上一帧显示画面对当前帧显示画面的影响,从而可以提高显示效果。
在一些实施例中,如图4所示,显示面板还包括:位于周边区的多个移位寄存器102和选通电路103;每个移位寄存器102通过选通电路103与一行第一像素单元1011或一行第二像素单元1012连接。
选通电路103连接选通信号线GE,可以通过控制选通信号来控制移位寄存器102中的输出信号在一定时间内是否进入显示区中的第一像素单元1011和第二像素单元1012,来调整显示面板的显示区的刷新频率。例如,显示面板显示区的刷新频率可以为120Hz,可以保持高频刷新,显示面板显示区的刷新频率也可以为40Hz,可以保持低频刷新,实现高刷新频率和低刷新频率之间的切换,以节约能耗。在此需要说明的是,此处的一个显示周期具体可以为1秒,高刷新频率(120Hz)下在1秒内显示面板可以显示120帧显示画面,低刷新频率(40Hz)下在1秒内显示面板可以显示40帧显示画面。其中,刷新频率也可以根据需要进行设置,将不再进行一一列举。
第二方面,本公开实施例提供了一种像素阵列,该像素阵列的排布方式与图4所示的显示面板中的像素单元的排布方式相同,可以参考图4,像素阵列包括:多行第一像素单1011和多行第二像素单元1012;第二像素单元1012的行数小于第一像素单元1011的行数;在同一帧显示画面中,第一像素单元1011输入的第一数据电压小于第二像素单元1012输入的第二数据电压。
第一像素单元101可以包括第一像素驱动电路,该第一像素驱动电路与图5所示的第一像素驱动电路的结构相同,可以继续参考图5,第一像素驱动电路包括:第一初始化晶体管T1、阈值补偿晶体管T2、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8、存储电容Cst和发光器件OLED。
其中,驱动晶体管T3的栅极连接第一节点N1,源极连接第二节点N2,漏极连接第三节点N3。数据写入晶体管T4的栅极连接第一扫描信号线Pgate,源极连接数据信号线Data,漏极连接第二节点N2。阈值补偿晶体管T2的栅极连接第二扫描信号线Ngate,源极连接第三节点N3,漏极连接第一节点N1。存储电容Cst的一端连接第一节点N1,另一端连接第一电源信号线VDD。第一发光控制晶体管T5的栅极连接发光控制信号线EM,源极连接第一电源信号线VDD,漏极连接第二节点N2。第二发光控制晶体管T6的栅极连接发光控制信号线EM,源极连接第三节点N3,漏极连接第四节点N4。第一初始化晶体管T1的栅极连接第一复位信号线Preset1,源极连接第一初始化信号线Vinit1,漏极连接第三节点N3。第二初始化晶体管T7的栅极连接第二复位信号线Preset2,源极连接第二初始化信号线Vinit2,漏极连接第四节点N4。第三初始化晶体管T8的栅极连接第二复位信号线Preset2,源极连接第三初始化信号线Vref,漏极连接第二节点N2。发光器件OLED的阳极连接第四节点N4,阴极连接第二电源信号线VSS。其中,阈值补偿晶体管T2为N型晶体管,例如,阈值补偿晶体管T2可以为N型金属氧化物薄膜晶体管,金属氧化物薄膜晶体管具有较小的漏电流,从而可以避免发光阶段,第一节点N1通过阈值补偿晶体管T2发生漏电。同时,第一初始化晶体管T1、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8为P型晶体管,例如,第一初始化晶体管T1、驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、第二初始化晶体管T7、第三初始化晶体管T8为P型低温多晶硅薄膜晶体管,低温多晶硅薄膜晶体管具有较高的载流子迁移率,从而有利于实现高分辨率、高反应速度、高像素密度、高开口率的显示面板。第一初始化信号线Vinit1、第二初始化信号线Vinit2、第三初始化信号线Vref可以根据实际情况输出相同或者不同的电压信号。
该第一像素驱动电路的时序图与图6所示的第一像素驱动电路的时序图相同,可以继续参考图6,
如图6所示,在刷新帧时间内,第一复位信号线Preset1输出低电平信号,第一初始化晶体管T1导通,第一初始化信号线Vinit1向第三节点N3输入初始信号。第一扫描信号线Pgate输出低电平信号,第二扫描信号线Ngate输出高电平信号,数据写入晶体管T4、阈值补偿晶体管T2导通,同时数据信号线Data输出驱动信号以向第一节点N1写入电压Vdata+Vth,其中Vdata为驱动信号的电压,Vth为驱动晶体管T3的阈值电压。第二复位信号线Preset2输出高电平信号,第二初始化晶体管T7导通,第二初始化信号线Vinit2向第四节点N4(即发光器件OLED的阳极)输入第二初始信号。同时,第三初始化晶体管T8导通,第三初始化信号线Vref向第二节点N2输入第三初始信号。发光控制信号线EM输出高电平信号,第一发光控制晶体管T5、第二发光控制晶体管T6导通,发光器件OLED在电容Cst存储的电压Vdata+Vth作用下发光。在保持帧时间内,与上述的时序类似,只是不进行数据写入、阈值补偿,但是依然进行第二节点N2和第三节点N3的复位,其实现原理可以参考上述描述,在此不再进行赘述。
在实际应用中,第二像素单元1012可以包括第二像素驱动电路,第二像素驱动电路的结构与图5所示的第一像素驱动电路的结构及驱动方法相同,在此不在进行赘述。
在同一帧显示画面中,第一像素单元1011输入的第一数据电压小于第二像素单元1012输入的第二数据电压,可以降低原本出现暗纹的区域的第二像素单元1012的驱动电压,因此可以提高第二像素单元1012中的驱动电流,使得第一像素单元1011和第二像素单元1012的驱动电流基本相等,从而可以使得第一像素单元1011和第二像素单元1012的亮度基本相同,避免出现由于第二初始化信号负载不同造成的暗纹,进而可以提高显示面板的亮度均一性,提高显示效果。
在一些实施例中,如图6所示,在同一帧显示画面中,发光控制信号线EM传输的发光控制信号的脉冲数量与第二复位信号线Preset2传输的第二复位信号的脉冲数量相同。
在一帧显示画面的时间内,发光控制信号的脉冲数量为3个,相应的第二复位信号的脉冲数量也为3个,第二复位信号可以控制初始化信号多次输入至第四节点N4(即发光器件OLED的阳极),并对第四节点N4的电压进行多次复位,以对第四节点N4的电压进行充分复位,以避免上一帧显示画面对当前帧显示画面的影响,从而可以提高显示效果。
第三方面,本公开实施例提供了一种显示装置,该显示装置包括如上述任一实施例提供的显示面板,或如上述任一实施例提供的像素阵列,该显示装置可以为电视机、手机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。其实现原理与上述的显示面板的实现原理类似,在此不再赘述。
第四方面,本公开实施例提供了一种显示面板的亮度补偿方法,图7为本公开实施例提供的一种显示面板的亮度补偿方法的流程示意图,如图7所示,该显示面板的亮度补偿方法包括如下步骤S701至步骤S702。
S701,根据预显示的显示画面的亮度,向第一像素单元输入第一数据电压,并向第二像素单元输入第二数据电压;第一数据电压小于第二数据电压。
在同一帧显示画面中,第一像素单元1011输入的第一数据电压小于第二像素单元1012输入的第二数据电压,可以降低原本出现暗纹的区域的第二像素单元1012的驱动电压,因此可以提高第二像素单元1012中的驱动电流,使得第一像素单元1011和第二像素单元1012的驱动电流基本相等,从而可以使得第一像素单元1011和第二像素单元1012的亮度基本相同,避免出现由于负载不同造成的暗纹,进而可以提高显示面板的亮度均一性,提高显示效果。
S702,根据不同的显示画面的亮度,对第一数据电压和第二数据电压之间的数据电压差值进行拟合。
可以对第一数据电压和第二数据电压的数据电压差值进行拟合,以计算同一灰阶值不同显示亮度值对应的不同数据电压,以及同一显示亮度不同灰阶值对应的不同数据电压,以彩色画面和更加细腻灰阶值补偿值,从而可以进一步提高显示面板的显示效果,提升用户使用体验。
图8为本公开实施例提供的一种亮度补偿方式的流程示意图,如图8所示,上述步骤S702,根据不同的显示画面的亮度,对第一数据电压和第二数据电压之间的数据电压差值进行拟合,具体包括如下步骤S801至步骤S807。
S801,向显示面板中的第一像素单元和第二像素单元输入与第一显示亮度值、第一灰阶值对应的数据电压,以显示第一显示画面。
S802,根据第一显示画面与预设显示画面,计算第一显示画面与预设显示画面之间的第一显示亮度差值。
S803,根据第一显示亮度差值,利用标准伽马曲线计算第一灰阶差值。
S804,向显示面板中的第一像素单元和第二像素单元输入与第一显示亮度值、第二灰阶值对应的数据电压,以显示第二显示画面。
S805,根据第二显示画面和预设显示画面,计算第二显示画面与预设显示画面之间的第二显示亮度差值。
S806,根据第二显示亮度差值,利用标准伽马曲线计算第二灰阶差值。
S807,根据第一灰阶差值和第二灰阶差值,计算每个灰阶值的补偿值。
上述步骤S801至步骤S807中,可以在保证显示亮度值不变的情况下,改变不同灰阶值对应的数据电压,得到不同的第一灰阶差值和第二灰阶差值,并计算出每个灰阶值的补偿值,这样可以提高输入至第一像素单元1011的第一数据电压和输入至第二像素单元1012的第二数据电压的精确度,避免出现三分屏的现象,从而可以保证显示画面的亮度均一性,进而可以提高用户使用体验。
图9为本公开实施例提供的另一种亮度补偿方式的流程示意图,如图9所示,上述步骤S702,根据不同的显示画面的亮度,对第一数据电压和第二数据电压之间的数据电压差值进行拟合,具体包括如下步骤S901至步骤S904。
S901,向显示面板中的第一像素单元和第二像素单元输入与第二显示亮度值、第一灰阶值对应的数据电压,以显示第三显示画面。
S902,根据第三显示画面和预设显示画面,计算第三显示画面与预设显示画面之间的第三显示亮度差值。
S903,根据第三显示亮度差值,利用标准伽马曲线计算第三灰阶差值。
S904,根据第一灰阶差值和第三灰阶差值,计算每个灰阶值的补偿值。
上述步骤S901至步骤S904中,可以在保证灰阶值不变的情况下,改变不同显示亮度值对应的数据电压,得到不同的第一灰阶差值和第三灰阶差值,并计算出每个灰阶值的补偿值,这样可以提高输入至第一像素单元1011的第一数据电压和输入至第二像素单元1012的第二数据电压的精确度,避免出现三分屏的现象,从而可以保证显示画面的亮度均一性,进而可以提高用户使用体验。
可以理解的是,以上实施方式仅仅是为了说明本公开的原理而采用的示例性实施方式,然而本公开并不局限于此。对于本领域内的普通技术人员而言,在不脱离本公开的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本公开的保护范围。

Claims (16)

1.一种显示面板,具有显示区及至少设置于所述显示区一侧的周边区,其中,所述显示面板包括:位于所述显示区的多行第一像素单元和多行第二像素单元;所述第二像素单元的行数小于所述第一像素单元的行数;
在同一帧显示画面中,所述第一像素单元输入的第一数据电压小于所述第二像素单元输入的第二数据电压。
2.根据权利要求1所述的显示面板,其中,所述第一像素单元包括:第一像素驱动电路;所述第一像素驱动电路包括:第一初始化晶体管、阈值补偿晶体管、驱动晶体管、数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管、第二初始化晶体管、第三初始化晶体管、存储电容和发光器件;
所述驱动晶体管的控制极连接第一节点,第一极连接第二节点,第二极连接第三节点;
所述数据写入晶体管的控制极连接第一扫描信号线,第一极连接数据信号线,第二极连接第二节点;
所述阈值补偿晶体管的控制极连接第二扫描信号线,第一极连接第三节点,第二极连接第一节点;
所述存储电容的一端连接第一节点,另一端连接第一电源信号线;
所述第一发光控制晶体管的控制极连接发光控制信号线,第一极连接第一电源信号线,第二极连接第二节点;
所述第二发光控制晶体管的控制极连接发光控制信号线,第一极连接第三节点,第二极连接第四节点;
所述第一初始化晶体管的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接第三节点;
所述第二初始化晶体管的控制极连接第二复位信号线,第一极连接第二初始化信号线,第二极连接第四节点;
所述第三初始化晶体管的控制极连接第二复位信号线,第一极连接第三初始化信号线,第二极连接第二节点;
所述发光器件的第一电极连接第四节点,第二电极连接第二电源信号线。
3.根据权利要求2所述的显示面板,其中,所述第二像素单元包括:第二像素驱动电路;所述第二像素驱动电路和所述第一像素驱动电路的结构相同。
4.根据权利要求2所述的显示面板,其中,在同一帧显示画面中,所述发光控制信号线传输的发光控制信号的脉冲数量与所述第二复位信号线传输的第二复位信号的脉冲数量相同。
5.根据权利要求2所述的显示面板,其中,在刷新帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均导通,向所述第一节点写入数据电压和阈值电压,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光;
在保持帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均关闭,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光。
6.根据权利要求1所述的显示面板,其中,所述显示面板还包括:位于所述周边区的多个移位寄存器和选通电路;
每个所述移位寄存器通过所述选通电路与一行所述第一像素单元或一行所述第二像素单元连接。
7.一种像素阵列,其中,所述像素阵列包括:多行第一像素单元和多行第二像素单元;所述第二像素单元的行数小于所述第一像素单元的行数;
在同一帧显示画面中,所述第一像素单元输入的第一数据电压小于所述第二像素单元输入的第二数据电压。
8.根据权利要求7所述的像素阵列,其中,第一像素单元包括:第一像素驱动电路;所述第一像素驱动电路包括:第一初始化晶体管、阈值补偿晶体管、驱动晶体管、数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管、第二初始化晶体管、第三初始化晶体管、存储电容和发光器件;
所述驱动晶体管的控制极连接第一节点,第一极连接第二节点,第二极连接第三节点;
所述数据写入晶体管的控制极连接第一扫描信号线,第一极连接数据信号线,第二极连接第二节点;
所述阈值补偿晶体管的控制极连接第二扫描信号线,第一极连接第三节点,第二极连接第一节点;
所述存储电容的一端连接第一节点,另一端连接第一电源信号线;
所述第一发光控制晶体管的控制极连接发光控制信号线,第一极连接第一电源信号线,第二极连接第二节点;
所述第二发光控制晶体管的控制极连接发光控制信号线,第一极连接第三节点,第二极连接第四节点;
所述第一初始化晶体管的控制极连接第一复位信号线,第一极连接第一初始化信号线,第二极连接第三节点;
所述第二初始化晶体管的控制极连接第二复位信号线,第一极连接第二初始化信号线,第二极连接第四节点;
所述第三初始化晶体管的控制极连接第二复位信号线,第一极连接第三初始化信号线,第二极连接第二节点;
所述发光器件的第一电极连接第四节点,第二电极连接第二电源信号线。
9.根据权利要求8所述的像素阵列,其中,所述第二像素单元包括:第二像素驱动电路;所述第二像素驱动电路和所述第一像素驱动电路的结构相同。
10.根据权利要求8所述的像素阵列,其中,在同一帧显示画面中,所述发光控制信号线传输的发光控制信号的脉冲数量与所述第二复位信号线传输的第二复位信号的脉冲数量相同。
11.根据权利要求8所述的像素阵列,其中,在刷新帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均导通,向所述第一节点写入数据电压和阈值电压,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光;
在保持帧时间内,所述第一初始化晶体管、所述第二初始化晶体管和所述第三初始化晶体管均导通,向第三节点、第四节点和第二节点的电压分别写入第一初始化信号、第二初始化信号和第三初始化信号;
所述数据写入晶体管和所述阈值补偿晶体管均关闭,并在所述第一发光控制晶体管和所述第二发光控制晶体管的控制下,利用所述驱动晶体管驱动所述发光器件发光。
12.一种显示装置,其中,所述显示装置包括如权利要求1至6任一项所述的显示面板,或如权利要求7至11任一项所述的像素阵列。
13.一种显示面板的亮度补偿方法,其中,所述显示面板的亮度补偿方法包括:
根据预显示的显示画面的亮度,向第一像素单元输入第一数据电压,并向第二像素单元输入第二数据电压;所述第一数据电压小于所述第二数据电压。
14.根据权利要求13所述的显示面板的亮度补偿方法,其中,根据预显示的同一显示画面的亮度,向第一像素单元输入第一数据电压,并向第二像素单元输入第二数据电压,之后还包括:
根据不同的显示画面的亮度,对所述第一数据电压和所述第二数据电压之间的数据电压差值进行拟合。
15.根据权利要求14所述的显示面板的亮度补偿方法,其中,根据不同的显示画面的亮度,对所述第一数据电压和所述第二数据电压之间的数据电压差值进行拟合,包括:
向显示面板中的所述第一像素单元和所述第二像素单元输入与第一显示亮度值、第一灰阶值对应的数据电压,以显示第一显示画面;
根据所述第一显示画面与预设显示画面,计算所述第一显示画面与所述预设显示画面之间的第一显示亮度差值;
根据所述第一显示亮度差值,利用标准伽马曲线计算第一灰阶差值;
向显示面板中的所述第一像素单元和所述第二像素单元输入与第一显示亮度值、第二灰阶值对应的数据电压,以显示第二显示画面;
根据所述第二显示画面和预设显示画面,计算所述第二显示画面与所述预设显示画面之间的第二显示亮度差值;
根据所述第二显示亮度差值,利用标准伽马曲线计算第二灰阶差值;
根据所述第一灰阶差值和所述第二灰阶差值,计算每个灰阶值的补偿值。
16.根据权利要求15所述的显示面板的亮度补偿方法,其中,根据不同的显示画面的亮度,对所述第一数据电压和所述第二数据电压之间的数据电压差值进行拟合,还包括:
向显示面板中的所述第一像素单元和所述第二像素单元输入与第二显示亮度值、第一灰阶值对应的数据电压,以显示第三显示画面;
根据所述第三显示画面和预设显示画面,计算所述第三显示画面与所述预设显示画面之间的第三显示亮度差值;
根据所述第三显示亮度差值,利用标准伽马曲线计算第三灰阶差值;
根据所述第一灰阶差值和所述第三灰阶差值,计算每个灰阶值的补偿值。
CN202410138743.9A 2024-01-31 2024-01-31 显示面板及其亮度补偿方法、像素阵列、显示装置 Pending CN117746799A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410138743.9A CN117746799A (zh) 2024-01-31 2024-01-31 显示面板及其亮度补偿方法、像素阵列、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410138743.9A CN117746799A (zh) 2024-01-31 2024-01-31 显示面板及其亮度补偿方法、像素阵列、显示装置

Publications (1)

Publication Number Publication Date
CN117746799A true CN117746799A (zh) 2024-03-22

Family

ID=90277945

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410138743.9A Pending CN117746799A (zh) 2024-01-31 2024-01-31 显示面板及其亮度补偿方法、像素阵列、显示装置

Country Status (1)

Country Link
CN (1) CN117746799A (zh)

Similar Documents

Publication Publication Date Title
US11631369B2 (en) Pixel circuit and driving method thereof, display panel
CN112397026B (zh) 像素驱动电路、显示面板及其驱动方法
CN110268465B (zh) 像素电路、显示面板及像素电路的驱动方法
US11620942B2 (en) Pixel circuit, driving method thereof and display device
US11386838B2 (en) Pixel circuit and method of driving the same, display panel
CN108630151B (zh) 像素电路及其驱动方法、阵列基板及显示装置
CN111105751B (zh) 显示设备、用于驱动显示设备的方法以及电子装置
US20240105119A1 (en) Pixel Circuit, Driving Method Therefor, and Display Apparatus
CN112992070B (zh) 像素电路及其驱动方法、显示面板及显示装置
US10714002B2 (en) Pixel circuit and driving method thereof, display panel and display device
US11367393B2 (en) Display panel, driving method thereof and display device
CN113689825A (zh) 一种驱动电路及驱动方法、显示装置
US11620939B2 (en) Pixel driving circuit and driving method therefor, display panel, and display apparatus
US11170714B2 (en) Pixel circuit, method for driving the same, display panel and display device
GB2620507A (en) Pixel circuit and driving method therefor and display panel
CN111383598A (zh) 像素补偿电路及其控制方法、显示驱动装置、显示设备
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
CN113990261B (zh) 像素电路及其驱动方法和显示面板
CN115565493A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN112863436B (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置
CN115101008A (zh) 显示面板及其驱动方法和显示装置
CN117746799A (zh) 显示面板及其亮度补偿方法、像素阵列、显示装置
CN114120907A (zh) 像素电路、显示装置及其驱动方法
CN114203109A (zh) 像素驱动电路及其补偿方法、显示面板
CN117877425A (zh) 显示面板的控制方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination