CN117707936B - 多系统多版本全链路测试方法、装置、设备和存储介质 - Google Patents

多系统多版本全链路测试方法、装置、设备和存储介质 Download PDF

Info

Publication number
CN117707936B
CN117707936B CN202311605481.4A CN202311605481A CN117707936B CN 117707936 B CN117707936 B CN 117707936B CN 202311605481 A CN202311605481 A CN 202311605481A CN 117707936 B CN117707936 B CN 117707936B
Authority
CN
China
Prior art keywords
test
version
link
links
coefficients
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202311605481.4A
Other languages
English (en)
Other versions
CN117707936A (zh
Inventor
魏勇
纪飞
张哲�
陆颂华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Haitong Securities Co ltd
Original Assignee
Haitong Securities Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Haitong Securities Co ltd filed Critical Haitong Securities Co ltd
Priority to CN202311605481.4A priority Critical patent/CN117707936B/zh
Publication of CN117707936A publication Critical patent/CN117707936A/zh
Application granted granted Critical
Publication of CN117707936B publication Critical patent/CN117707936B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/30Computing systems specially adapted for manufacturing

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本申请提供一种多系统多版本全链路测试方法、装置、设备和存储介质。该方法包括:根据业务信息确定全链路中的多个系统,其中,每个系统包括至少一个版本;遍历多个系统的多个版本,确定多个测试链路;根据预设条件,计算多个测试链路的测试指数,预设条件包括每个版本的测试系数以及每个系统的交互系数;根据多个测试链路的测试指数,确定至少一个目标测试链路。本申请的方法,提高了多系统多版本全链路测试的效率。

Description

多系统多版本全链路测试方法、装置、设备和存储介质
技术领域
本申请涉及计算机技术领域,尤其涉及一种多系统多版本全链路测试方法、装置、设备和存储介质。
背景技术
系统测试是验证整个系统的功能是否完整、性能是否稳定的关键步骤,有利于及时发现并修复系统缺陷。
多系统集成的全链路测试主要是针对系统的功能或压力测试场景,通过建立全链路的系统验证链路上各个系统可能存在的功能问题;或通过在终端与后台之间的链路上模拟一定的性能压力,观察在压力场景下各个应用系统可能存在的性能瓶颈,由此来实现全链路的测试过程,进而发现潜在的隐患。在系统存在多个版本时,由于测试时间或资源要求,并不能对所有测试链路进行遍历。通常是人工选择更重要的版本作为对应系统的测试节点,并由所选择的多个系统的测试节点组成测试链路。
然而,人工选择测试版本不仅会导致测试效率低,还会使被测试的链路可能并非最佳选择,而导致测试结果用于评价全链路性能时并不准确。
发明内容
本申请提供一种多系统多版本全链路测试方法、装置、设备和存储介质,用以解决现有技术中多系统多版本全链路测试效率低的问题。
第一方面,本申请提供一种多系统多版本全链路测试方法,包括:
根据业务信息确定全链路中的多个系统,其中,每个系统包括至少一个版本;
遍历多个系统的多个版本,确定多个测试链路;
根据预设条件,计算多个测试链路的测试指数,预设条件包括每个版本的测试系数以及每个系统的交互系数;
根据多个测试链路的测试指数,确定至少一个目标测试链路。
可选地,根据预设条件,计算多个测试链路的测试指数,包括:
根据每个版本的测试系数,计算每个系统的每个版本的测试指数;
根据测试链路上每个系统的交互系数以及每个版本的测试指数,计算测试链路的测试指数。
可选地,根据多个测试链路的测试指数,确定至少一个目标测试链路之前,还包括:
根据测试预留时长以及单次测试所需时长,确定目标测试链路的数量;
根据多个测试链路的测试指数,确定至少一个目标测试链路,包括:
根据测试指数从高到低,从多个测试链路中选取目标测试链路的数量的测试链路作为目标测试链路。
可选地,方法还包括:目标测试链路的数量大于1时,若多个目标测试链路的至少一个版本存在重合,则按照测试指数从高到低依次对多个目标测试链路进行测试。
可选地,方法还包括:目标测试链路的数量大于1时,若多个目标测试链路的至少一个版本不存在重合,则同时对多个目标测试链路进行测试。
第二方面,本申请提供一种多系统多版本全链路测试装置,包括:
确定模块,用于根据业务信息确定全链路中的多个系统,其中,每个系统包括至少一个版本;
确定模块,还用于遍历多个系统的多个版本,确定多个测试链路;
处理模块,用于根据预设条件,计算多个测试链路的测试指数,预设条件包括每个版本的测试系数以及每个系统的交互系数;
确定模块,还用于根据多个测试链路的测试指数,确定至少一个目标测试链路。
可选地,处理模块,还用于根据每个版本的测试系数,计算每个系统的每个版本的测试指数;
处理模块,还用于根据测试链路上每个系统的交互系数以及每个版本的测试指数,计算测试链路的测试指数。
可选地,确定模块,还用于根据测试预留时长以及单次测试所需时长,确定目标测试链路的数量;
确定模块,还用于根据测试指数从高到低,从多个测试链路中选取目标测试链路的数量的测试链路作为目标测试链路。
第三方面,本申请提供一种电子设备,包括:存储器和处理器;
存储器用于存储计算机程序;处理器用于执行存储器存储的计算机程序,实现第一方面及第一方面任一种实施例中的多系统多版本全链路测试方法。
第四方面,本申请提供一种计算机可读存储介质,计算机可读存储介质中存储有计算机程序,该计算机程序被处理器执行时,实现第一方面及第一方面任一种实施例中的多系统多版本全链路测试方法。
第五方面,本申请提供一种计算机程序产品,计算机程序产品包括计算机程序,该计算机程序被处理器执行时,实现第一方面及第一方面任一种实施例中的多系统多版本全链路测试方法。
本申请提供的多系统多版本全链路测试方法、装置、设备和存储介质,通过根据全链路中的多个系统以及多个系统所包括的版本,确定所有测试链路,再根据预设条件确定所有测试链路的测试指数,从而确定目标测试链路,实现提高测试效率的效果。
附图说明
为了更清楚地说明本申请或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一实施例提供的一种多系统多版本全链路测试的场景示意图;
图2为本申请一实施例提供的一种多系统多版本全链路测试方法的流程图;
图3为本申请一实施例提供的一种多系统多版本全链路测试装置的结构示意图;
图4为本申请一实施例提供的一种电子设备的硬件结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请中的附图,对本申请中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
取决于语境,如在此所使用的词语“若”可以被解释成为“在……时”或“当……时”或“响应于确定”。
目前,业内的全链路测试主要是针对系统的压力测试场景,通过在终端与后台之间的链路上模拟一定的性能压力,观察在压力场景下各个应用系统可能存在的性能瓶颈,由此来实现全链路的测试场景,进而发现潜在的性能隐患。
然而,在实际测试过程中,全链路的每个应用系统都可能存在多个版本,由于测试时间限制,不可能对所有的链路进行测试。这就需要选择一部分链路,也即对全链路中每个系统的重要版本进行选择,并将这些版本组成最终的测试链路。对版本的重要性判断通常是有人工来完成,组成的测试链路可能对评价全链路性能的参考意义并不大,并且测试链路的选择由人工完成,会导致测试效率偏低。
针对上述问题,本申请提出了一种多系统多版本全链路测试方法、装置、设备和存储介质。通过对多系统多版本所涉及的所有链路进行测试指数的判断,根据测试指数来判断测试链路的测试必要性,便于在有限的测试时间内选取最需要测试的链路进行测试。
下面以具体地实施例对本申请的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
图1示出了本申请一实施例提供的一种多系统多版本全链路测试的场景示意图。如图1所示,完整的业务涉及四个系统,分别是C终端、M中台、N中台以及B后台,其中,C终端包括2个版本,分别为C-V1、C-V2;M中台包括2个版本,分别为M-V1、M-V2;N中台包括3个版本,分别为N-V1、N-V2、N-V3;B后台包括2个版本,分别为B-V1、B-V2。
若测试时间充足,这一多系统多版本的全链路测试应当是对所有的测试链路进行测试。测试链路包括:C-V1→M-V1→N-V1→B-V1、C-V1→M-V1→N-V1→B-V2、C-V1→M-V1→N-V2→B-V1、C-V1→M-V2→N-V1→B-V1等,共计24个测试链路。
但通常情况下,测试时间并不充足,为了在有限的时间内,尽可能测试更重要的测试链路,就需要对测试链路的重要程度进行判断。本申请的方案即针对这一场景展开。
本申请中,以电子设备为执行主体,执行如下实施例的多系统多版本全链路测试方法。具体地,该执行主体可以为电子设备的硬件装置,或者为电子设备中实现下述实施例的软件应用,或者为安装有实现下述实施例的软件应用的计算机可读存储介质,或者为实现下述实施例的软件应用的代码。
图2示出了本申请一实施例提供的一种多系统多版本全链路测试方法的流程图。如图2所示,以电子设备为执行主体,本实施例的方法可以包括如下步骤:
S101、根据业务信息确定全链路中的多个系统。
其中,每个系统包括至少一个版本。
具体地,业务信息确定后,全链路所涉及的多个系统也随之确定。例如,某业务需要通过某终端应用程序来完成,终端确定之后,其后端服务器系统也随之确定。
S102、遍历多个系统的多个版本,确定多个测试链路。
例如图1中,遍历四个系统的多个版本,确定测试链路共计24个,如表1所示。可以理解,测试链路的数量L为多个系统多个版本的笛卡尔积,表示为
其中,J为交互链路上的系统个数;nj为第j个系统的版本个数。
S103、根据预设条件,计算多个测试链路的测试指数。
其中,预设条件包括每个版本的测试系数以及每个系统的交互系数。
具体地,每个系统的每个版本的测试系数,可以根据版本重要性设置,版本越重要,系数越大。也可以设定测试系数计算方式来计算,满足版本越重要,系数越大这一要求即可。例如,对于任意一个系统,当前正在使用的版本测试系数最高,待发布的新版本的测试系数次之,上一个版本的测试系数再次之,以此类推。
系统的交互系数也与系统的重要程度有关。多个系统中,越重要的系统,其交互系数越大。例如对于某购物平台而言,若后台算力服务更重要,则后台系统的交互系数就更大;若前端服务更重要,则前端系统的交互系数就更大。也即,系统的交互系数以及版本的测试系数均可以按需设置。
测试链路的测试指数即为测试链路上的各个版本的测试系数与对应系统的交互系数乘积的和。
以测试链路C-V1→M-V1→N-V1→B-V1为例,若C-V1、M-V1、N-V1、B-V1的测试系数均为0.6;C系统的交互系数为0.8,M系统的交互系数为0.6,N系统的交互系数为0.7,B系统的交互系数为1,则此测试链路的测试指数为0.6×0.8+0.6×0.6+0.6×0.7+0.6×1=1.86。
表1测试链路及对应测试指数
S104、根据多个测试链路的测试指数,确定至少一个目标测试链路。
例如,若测试时间仅足够测试一个测试链路,则选取测试指数最高的测试链路作为目标测试链路。若测试时间足够测试三个测试链路,则选取测试指数前三的测试链路作为目标测试链路。
本实施例提供的多系统多版本全链路测试方法,通过根据全链路中的多个系统以及多个系统所包括的版本,确定所有测试链路,再根据预设条件确定所有测试链路的测试指数,从而确定目标测试链路,提高了确定目标测试链路的效率以及测试效率,实现了链路上所有系统重要版本的测试覆盖,有效保障系统质量。此外,本实施例的方法还解决了多套系统存在不同的发布版本导致的并行测试的协调规划问题,易于实践,可操作性强。
在一些实施例中,步骤S103的具体实现方式可以包括如下步骤:
S201、根据每个版本的测试系数,计算每个系统的每个版本的测试指数。
首先,对于每个系统的多个版本的编号i按照如下方式确定:
对于当前生产在线版本,i=1;对于最新待发布版本,i=2;对于当前生产在线版本的前1个版本,i=3;对于当前生产在线版本的前m-2个版本(即按版本发布时间倒序排列),i=m。
每个版本的测试系数Φi按照如下公式来确定:
对于当前生产在线版本(即当i=1时),
对于非生产在线版本(即当i>1时),
其中,
为生产在线版本的基准测试系数,s为次基准系数,/>s的值应满足以下条件:
以图1全链路测试为例,C终端的C-V1、C-V2的分别为当前生产在线的版本和待发布版本,分别对应i=1、i=2。M中台、N中台以及B后台与C终端类似,M-V1、M-V2分别对应i=1、i=2;N-V1、N-V2、N-V3分别对应i=1、i=2、i=3;B-V1、B-V2分别对应i=1、i=2。
设定生产在线版本的基准测试系数次基准系数s=0.5,/>s的值满足公式(5)、(6)。
根据公式(2)-(4),计算得到每个系统每个版本的测试指数Φk如下:
对于C终端,n=2,有
对于M中台,n=2,有
对于N中台,n=3,有
对于B中台,n=2,有
S202、根据测试链路上每个系统的交互系数以及每个版本的测试指数,计算测试链路的测试指数。
设定4个系统的交互系数ak分别为:C终端aC=0.8;M中台aM=0.6;N中台aN=0.7;B后台aB=1。
测试链路的测试指数TIk
计算得到24个测试链路的测试指数如表1所示。
本实施例中,通过预设的每个版本的测试系数和每个系统的交互系数,计算每个测试链路的测试指数,从而确定测试指数更高的测试链路进行测试,提高了测试结果的参考价值。
在一些实施例中,电子设备执行步骤S104之前,还可以根据测试预留时长以及单次测试所需时长,确定目标测试链路的数量。
在上述实施例的基础上,步骤S104的具体实现方式为:
根据测试指数从高到低,从多个测试链路中选取目标测试链路的数量的测试链路作为目标测试链路。
例如,本次测试预留的总时间T为15天,测试链路上C、M、N、B等4套系统的平均测试时间之和TA为4天,也即,单次测试所需时长为4天。需选择的测试链路个数P为:
P=T/TA=3 (8)
以图1全链路测试为例,根据表1中测试链路的测试指数以及目标测试链路的数量,确定目标测试链路为1、7、13。
在一些实施例中,目标测试链路的数量大于1时,若多个目标测试链路的至少一个版本存在重合,则按照测试指数从高到低依次对多个目标测试链路进行测试。
例如,目标测试链路1、7、13中的N-V1、B-V1为重合版本,此时需要按照测试指数从高到低依次对目标测试链路1、7、13进行测试。
本实施例中,对于存在重合版本的多个测试链路,按照测试指数从高到低依次测试,避免同时开展测试活动导致的环境冲突,同时最大程度利用测试资源。
在一些实施例中,目标测试链路的数量大于1时,若多个目标测试链路的至少一个版本不存在重合,则同时对多个目标测试链路进行测试。
例如,目标测试链路为1和23,两个测试链路中没有重合的版本,则两个链路可以同时进行测试,提高测试效率。
图3示出了本申请一实施例提供的一种多系统多版本全链路测试装置的结构示意图,如图3所示,本实施例的多系统多版本全链路测试装置10用于实现上述任一方法实施例中对应于电子设备的操作,本实施例的多系统多版本全链路测试装置10包括:
确定模块11,用于根据业务信息确定全链路中的多个系统,其中,每个系统包括至少一个版本;
确定模块11,还用于遍历多个系统的多个版本,确定多个测试链路;
处理模块12,用于根据预设条件,计算多个测试链路的测试指数,预设条件包括每个版本的测试系数以及每个系统的交互系数;
确定模块11,还用于根据多个测试链路的测试指数,确定至少一个目标测试链路。
在一些实施例中,处理模块12,还用于根据每个版本的测试系数,计算每个系统的每个版本的测试指数;
处理模块12,还用于根据测试链路上每个系统的交互系数以及每个版本的测试指数,计算测试链路的测试指数。
在一些实施例中,确定模块11,还用于根据测试预留时长以及单次测试所需时长,确定目标测试链路的数量;
确定模块11,还用于根据测试指数从高到低,从多个测试链路中选取目标测试链路的数量的测试链路作为目标测试链路。
在一些实施例中,目标测试链路的数量大于1时,若多个目标测试链路的至少一个版本存在重合,则处理模块12,还用于按照测试指数从高到低依次对多个目标测试链路进行测试。
在一些实施例中,目标测试链路的数量大于1时,若多个目标测试链路的至少一个版本不存在重合,则处理模块12,还用于同时对多个目标测试链路进行测试。
本实施例提供的多系统多版本全链路测试装置10,可执行上述方法实施例,其具体实现原理和技术效果,可参见上述方法实施例,本实施例此处不再赘述。
图4示出了本申请实施例提供的一种电子设备的硬件结构示意图。如图4所示,该电子设备20,用于实现上述任一方法实施例中对应于电子设备的操作,本实施例的电子设备20可以包括:存储器21,处理器22和通信接口24。
存储器21,用于存储计算机程序。该存储器21可能包含高速随机存取存储器(Random Access Memory,RAM),也可能还包括非易失性存储(Non-Volatile Memory,NVM),例如至少一个磁盘存储器,还可以为U盘、移动硬盘、只读存储器、磁盘或光盘等。
处理器22,用于执行存储器存储的计算机程序,以实现上述实施例中的多系统多版本全链路测试方法。具体可以参见前述方法实施例中的相关描述。该处理器22可以是中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific IntegratedCircuit,ASIC)等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合发明所公开的方法的步骤可以直接体现为硬件处理器执行完成,或者用处理器中的硬件及软件模块组合执行完成。
可选地,存储器21既可以是独立的,也可以跟处理器22集成在一起。
当存储器21是独立于处理器22之外的器件时,电子设备20还可以包括总线23。该总线23用于连接存储器21和处理器22。该总线23可以是工业标准体系结构(IndustryStandard Architecture,ISA)总线、外部设备互连(Peripheral ComponentInterconnect,PCI)总线或扩展工业标准体系结构(Extended Industry StandardArchitecture,EISA)总线等。总线可以分为地址总线、数据总线、控制总线等。为便于表示,本申请附图中的总线并不限定仅有一根总线或一种类型的总线。
通信接口24,可以通过总线23与处理器22连接。处理器22可以控制通信接口24来实现信号的接收和发送的功能。
本实施例提供的电子设备20可用于执行上述的多系统多版本全链路测试方法,其实现方式和技术效果类似,本实施例此处不再赘述。
本申请还提供一种计算机可读存储介质,计算机可读存储介质中存储有计算机程序/指令,计算机程序/指令被处理器执行时用于实现上述的各种实施方式提供的方法。
其中,计算机可读存储介质可以是计算机存储介质,也可以是通信介质。通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。计算机存储介质可以是通用或专用计算机能够存取的任何可用介质。例如,计算机可读存储介质耦合至处理器,从而使处理器能够从该计算机可读存储介质读取信息,且可向该计算机可读存储介质写入信息。当然,计算机可读存储介质也可以是处理器的组成部分。处理器和计算机可读存储介质可以位于专用集成电路(Application Specific Integrated Circuits,ASIC)中。另外,该ASIC可以位于用户设备中。当然,处理器和计算机可读存储介质也可以作为分立组件存在于通信设备中。
具体地,该计算机可读存储介质可以是由任何类型的易失性或非易失性存储设备或者它们的组合实现,如静态随机存取存储器(Static Random-Access Memory,SRAM),电可擦除可编程只读存储器(Electrically-Erasable Programmable Read-Only Memory,EEPROM),可擦除可编程只读存储器(Erasable Programmable Read Only Memory,EPROM),可编程只读存储器(Programmable read-only memory,PROM),只读存储器(Read-OnlyMemory,ROM),磁存储器,快闪存储器,磁盘或光盘。存储介质可以是通用或专用计算机能够存取的任何可用介质。
本申请还提供一种计算机程序产品,该计算机程序产品包括计算机程序/指令,该计算机程序/指令存储在计算机可读存储介质中。设备的至少一个处理器可以从计算机可读存储介质中读取该计算机程序/指令,至少一个处理器执行该计算机程序/指令使得设备实施上述的各种实施方式提供的方法。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅是示意性的,例如,模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
其中,各个模块可以是物理上分开的,例如安装于一个的设备的不同位置,或者安装于不同的设备上,或者分布到多个网络单元上,或者分布到多个处理器上。各个模块也可以是集成在一起的,例如,安装于同一个设备中,或者,集成在一套代码中。各个模块可以以硬件的形式存在,或者也可以以软件的形式存在,或者也可以采用软件加硬件的形式实现。本申请可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
应该理解的是,虽然上述实施例中的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,其可以以其他的顺序执行。而且,图中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,其执行顺序也不必然是依次进行,而是可以与其他步骤或者其他步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制。尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换。而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (9)

1.一种多系统多版本全链路测试方法,其特征在于,所述方法包括:
根据业务信息确定全链路中的多个系统,其中,每个系统包括至少一个版本;
遍历所述多个系统的多个版本,确定多个测试链路;
根据预设条件,计算所述多个测试链路的测试指数,所述预设条件包括每个版本的测试系数以及每个系统的交互系数;
根据所述多个测试链路的测试指数,确定至少一个目标测试链路;
所述根据预设条件,计算所述多个测试链路的测试指数,所述预设条件包括每个版本的测试系数以及每个系统的交互系数,包括:
根据所述每个版本的测试系数,计算每个系统的每个版本的测试指数;
根据所述测试链路上的所述各个版本的测试系数与对应系统的交互系数乘积的和,确定所述测试链路的测试指数;
所述测试链路的测试指数,用于表征所述测试链路的重要程度;
所述系统的交互系数,用于表征系统的重要程度;
所述版本的测试系数,用于表征版本的重要性;
所述每个版本的测试系数按照如下公式来确定:
对于当前生产在线版本,对于非生产在线版本,/> 其中,/> 为生产在线版本的基准测试系数,s为次基准系数,/>s的值应满足以下条件:/>
2.根据权利要求1所述的方法,其特征在于,根据所述多个测试链路的测试指数,确定至少一个目标测试链路之前,还包括:
根据测试预留时长以及单次测试所需时长,确定目标测试链路的数量;
根据所述多个测试链路的测试指数,确定至少一个目标测试链路,包括:
根据测试指数从高到低,从所述多个测试链路中选取所述目标测试链路的数量的测试链路作为目标测试链路。
3.根据权利要求2所述的方法,其特征在于,所述方法还包括:
所述目标测试链路的数量大于1时,若多个所述目标测试链路的至少一个版本存在重合,则按照所述测试指数从高到低依次对多个所述目标测试链路进行测试。
4.根据权利要求2所述的方法,其特征在于,所述方法还包括:
所述目标测试链路的数量大于1时,若多个所述目标测试链路的至少一个版本不存在重合,则同时对多个所述目标测试链路进行测试。
5.一种多系统多版本全链路测试装置,其特征在于,所述装置包括:
确定模块,用于根据业务信息确定全链路中的多个系统,其中,每个系统包括至少一个版本;
所述确定模块,还用于遍历所述多个系统的多个版本,确定多个测试链路;
处理模块,用于根据预设条件,计算所述多个测试链路的测试指数,所述预设条件包括每个版本的测试系数以及每个系统的交互系数;
所述确定模块,还用于根据所述多个测试链路的测试指数,确定至少一个目标测试链路;
所述处理模块,具体用于根据所述每个版本的测试系数,计算每个系统的每个版本的测试指数,根据所述测试链路上的所述各个版本的测试系数与对应系统的交互系数乘积的和,确定所述测试链路的测试指数;
所述测试链路的测试指数,用于表征所述测试链路的重要程度;
所述系统的交互系数,用于表征系统的重要程度;
所述版本的测试系数,用于表征版本的重要性;
所述每个版本的测试系数按照如下公式来确定:
对于当前生产在线版本,对于非生产在线版本,/> 其中,/> 为生产在线版本的基准测试系数,s为次基准系数,/>s的值应满足以下条件:/>
6.根据权利要求5所述的装置,其特征在于,
所述确定模块,还用于根据测试预留时长以及单次测试所需时长,确定目标测试链路的数量;
所述确定模块,还用于根据测试指数从高到低,从所述多个测试链路中选取所述目标测试链路的数量的测试链路作为目标测试链路。
7.一种电子设备,其特征在于,所述设备包括:存储器和处理器;
所述存储器用于存储计算机程序;
所述处理器用于执行所述存储器存储的计算机程序,实现如权利要求1-4任一项所述的多系统多版本全链路测试方法。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,所述计算机程序被处理器执行时用于实现如权利要求1-4任一项所述的多系统多版本全链路测试方法。
9.一种计算机程序产品,其特征在于,所述计算机程序产品包括计算机程序,所述计算机程序被处理器执行时用于实现如权利要求1-4任一项所述的多系统多版本全链路测试方法。
CN202311605481.4A 2023-11-28 2023-11-28 多系统多版本全链路测试方法、装置、设备和存储介质 Active CN117707936B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311605481.4A CN117707936B (zh) 2023-11-28 2023-11-28 多系统多版本全链路测试方法、装置、设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311605481.4A CN117707936B (zh) 2023-11-28 2023-11-28 多系统多版本全链路测试方法、装置、设备和存储介质

Publications (2)

Publication Number Publication Date
CN117707936A CN117707936A (zh) 2024-03-15
CN117707936B true CN117707936B (zh) 2024-06-11

Family

ID=90159766

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311605481.4A Active CN117707936B (zh) 2023-11-28 2023-11-28 多系统多版本全链路测试方法、装置、设备和存储介质

Country Status (1)

Country Link
CN (1) CN117707936B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109240936A (zh) * 2018-10-17 2019-01-18 深圳壹账通智能科技有限公司 应用程序的兼容性测试方法、终端设备及介质
CN110362481A (zh) * 2019-06-21 2019-10-22 深圳壹账通智能科技有限公司 自动测试方法及终端设备
CN111078551A (zh) * 2019-12-13 2020-04-28 浙江诺诺网络科技有限公司 一种全链路测试方法、装置、系统及计算机可读存储介质
CN111930613A (zh) * 2020-07-14 2020-11-13 深圳市紫光同创电子有限公司 待测芯片的测试用例生成方法、装置、电子设备以及介质
CN114168486A (zh) * 2021-12-27 2022-03-11 深圳前海微众银行股份有限公司 接口自动化测试方法、装置、介质、设备及程序
CN116431505A (zh) * 2023-04-18 2023-07-14 中国建设银行股份有限公司 一种回归测试方法、装置、电子设备、存储介质及产品

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9689923B2 (en) * 2013-08-03 2017-06-27 Kla-Tencor Corp. Adaptive electrical testing of wafers

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109240936A (zh) * 2018-10-17 2019-01-18 深圳壹账通智能科技有限公司 应用程序的兼容性测试方法、终端设备及介质
CN110362481A (zh) * 2019-06-21 2019-10-22 深圳壹账通智能科技有限公司 自动测试方法及终端设备
CN111078551A (zh) * 2019-12-13 2020-04-28 浙江诺诺网络科技有限公司 一种全链路测试方法、装置、系统及计算机可读存储介质
CN111930613A (zh) * 2020-07-14 2020-11-13 深圳市紫光同创电子有限公司 待测芯片的测试用例生成方法、装置、电子设备以及介质
CN114168486A (zh) * 2021-12-27 2022-03-11 深圳前海微众银行股份有限公司 接口自动化测试方法、装置、介质、设备及程序
CN116431505A (zh) * 2023-04-18 2023-07-14 中国建设银行股份有限公司 一种回归测试方法、装置、电子设备、存储介质及产品

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Test Case Generation and Optimization for Critical Path Testing Using Genetic Algorithm;Deepti Bala Mishra 等;《Soft Computing for Problem Solving》;20181031;第67–80页 *
基于XPath路径的Web应用测试脚本修复;王曙燕 等;《计算机应用研究》;20170531;第34卷(第5期);第1393-1396页 *
构件回归测试方法研究与实现;周晓波;《中国优秀硕士学位论文全文数据库 信息科技辑》;20121215;I138-94 *

Also Published As

Publication number Publication date
CN117707936A (zh) 2024-03-15

Similar Documents

Publication Publication Date Title
CN109241772B (zh) 发票区块链记录方法、装置、区块链网关服务器和介质
CN108595157B (zh) 区块链数据的处理方法、装置、设备和存储介质
CN108920135B (zh) 一种自定义业务生成方法、装置、计算机设备及存储介质
CN110554958B (zh) 图数据库测试方法、系统、设备和存储介质
CN111221726A (zh) 一种测试数据生成方法、装置、存储介质和智能设备
CN110830234B (zh) 一种用户流量分配方法及装置
CN107451062B (zh) 一种用户界面遍历测试方法、装置、服务器、存储介质
CN110060139B (zh) 账务处理方法及装置
CN111580855B (zh) 一种基于全流程灰度发布的策略发布方法、系统和电子设备
CN109508912B (zh) 一种业务调度方法、装置、设备和存储介质
CN110647447A (zh) 用于分布式系统的异常实例检测方法、装置、设备和介质
CN110321219A (zh) 一种事务请求的并行执行方法、装置、设备和介质
CN111311392A (zh) 风控决策方法、装置、服务器及存储介质
CN117707936B (zh) 多系统多版本全链路测试方法、装置、设备和存储介质
CN108961071B (zh) 自动预测组合业务收益的方法及终端设备
CN116955148A (zh) 业务系统测试方法、装置、设备、存储介质及产品
CN111143092A (zh) 故障录波数据处理方法、系统及终端设备
CN113055459B (zh) 日志投递方法和装置、电子设备及存储介质
CN115358825A (zh) 一种基于区块链预言机的撮合交易方法及系统
CN112001787B (zh) 用户分流方法、装置、服务器及存储介质
CN113986334A (zh) 基于自动化发布平台的蓝绿自动化发布方法
CN112965745A (zh) 一种系统接入方法、装置、设备及计算机可读介质
CN108171567B (zh) 一种订单转发方法和设备以及计算机存储介质
CN111369238A (zh) 一种支付通道选择方法、系统、支付设备和存储介质
CN104424060A (zh) 一种用于确定故障的方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant