CN117672138A - 像素电路、显示面板以及显示设备 - Google Patents
像素电路、显示面板以及显示设备 Download PDFInfo
- Publication number
- CN117672138A CN117672138A CN202211015017.5A CN202211015017A CN117672138A CN 117672138 A CN117672138 A CN 117672138A CN 202211015017 A CN202211015017 A CN 202211015017A CN 117672138 A CN117672138 A CN 117672138A
- Authority
- CN
- China
- Prior art keywords
- controlled switch
- energy storage
- controlled
- output
- storage unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004146 energy storage Methods 0.000 claims abstract description 112
- 238000000034 method Methods 0.000 claims description 16
- 239000000758 substrate Substances 0.000 claims description 9
- 239000011159 matrix material Substances 0.000 claims description 5
- 230000000694 effects Effects 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 12
- 229920001621 AMOLED Polymers 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 230000006978 adaptation Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请提供了一种像素电路、显示面板以及显示设备,包括:第一储能单元,其中,第一储能单元用于接收受控子像素的供电信号并将供电信号转换成电能存储;第二储能单元,用于接受第一储能单元的供电;控制单元,控制单元包括第一受控开关,第一受控开关的输入端与第一储能单元的输出端连接,控制单元的输出端以及第一受控开关的控制端均与第二储能单元连接;第一受控开关的输出端,用于与受控子像素连接;其中,第二储能单元的输出电压,用于控制第一受控开关导通。通过该像素电路对第一受控开关的电压阈值进行补偿,能够提高受控子像素的显示效果。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种像素电路、显示面板以及显示设备。
背景技术
显示屏包含像素矩阵,像素矩阵内的单个像素均可以单独控制其进行发光。
示例性地,所述显示屏可包括:液晶显示屏和有机发光二极管(organic light-emitting diode,OLED)显示屏。
例如,针对OLED显示屏可包括:有源矩阵有机发光二极管(Active-matrixorganic light-emitting diode,AMOLED)。AMOLED具有驱动电压低、发光效率高、色彩鲜艳、功耗低以及视角宽等众多优点。
在一些情况下,显示屏可能具有发光稳定性差的问题。
发明内容
本公开实施例提供一种像素电路、显示面板以及显示设备,可以提高显示效果。
根据本公开实施例的第一方面,提供一种像素电路,包括:
第一储能单元,其中,所述第一储能单元用于接收受控子像素的供电信号并将所述供电信号转换成电能存储;
第二储能单元,用于接受所述第一储能单元的供电;
控制单元,所述控制单元包括第一受控开关,所述第一受控开关的输入端与所述第一储能单元的输出端连接,所述控制单元的输出端以及所述第一受控开关的控制端均与所述第二储能单元连接;
所述第一受控开关的输出端,用于与所述受控子像素连接;
其中,所述第二储能单元的输出电压,用于控制所述第一受控开关导通。
可选地,所述第一储能单元,具体用于在第一时段接收受控子像素的供电信号并将所述供电信号转换成电能存储;
所述第二储能单元,具体用于在第二时段接受所述第一储能单元的供电;
其中,在所述子像素的一个开关周期内,所述第二时段晚于所述第一时段,且在所述第二时段内所述供电信号停止。
可选地,所述第一储能单元,包括:
第二受控开关,所述第二受控开关的输入端用于接收所述供电信号;
第一电容元件,所述第一电容元件的第一端与所述第二受控开关的输出端连接;
第三受控开关,所述第三受控开关的输入端与所述第一电容元件的第一端连接,所述第三受控开关的输出端与所述第一受控开关的输入端连接。
可选地,所述控制单元还包括:
第四受控开关,所述第四受控开关的输入端与所述第一受控开关的输出端连接,所述第四受控开关的输出端为所述控制单元的输出端;
第五受控开关,所述第五受控开关的输入端与所述第一受控开关的输出端连接,所述第五受控开关的输出端与所述受控子像素连接。
可选地,所述像素电路还包括:
第六受控开关,所述第六受控开关的输出端与所述第一受控开关的输入端连接;
电源,所述电源的输出端与所述第六受控开关的输入端连接;
所述第五受控开关和所述第六受控开关导通,所述电源为所述受控子像素的发光过程供电。
可选地,所述像素电路还包括:
第七受控开关,所述七受控开关的输入端用于接收第一电压输出单元输出的第一电压,所述第七受控开关的输出端与所述第一受控开关的输入端连接;
所述第七受控开关导通,所述第一受控开关的输入端的电压恢复为所述第一电压。
可选地,所述像素电路还包括:
第八受控开关;所述第八受控开关的输入端用于接收所述第二电压输出单元输出的第一电压,所述第八受控开关的输出端与所述第二储能单元的第一端连接;
所述第八受控开关导通,所述第所述第二储能单元的第一端的电压恢复至第二电压;
可选地,所述像素电路还包括:
第九受控开关,所述第九受控开关的输入端用于接收第三电压输出单元输出的第三电压,所述第九受控开关的输出端与所述受控子像素连接。
可选地,所述第二受控开关、第七受控开关、第八受控开关和/或所述第九受控开关的控制端均与所述第一信号输出单元的输出端连接;
所述第一信号输出单元用于输出控制所述第二受控开关、第七受控开关、第八受控开关和/或所述第九受控开关导通和断开的第一信号。
可选地,所述第三受控开关和/或第四受控开关的控制端均与所述第二信号输出单元的输出端连接;
所述第二信号输出单元用于输出控制所述第三受控开关和/或第四受控开关导通和断开的第二信号。
可选地,所述第五受控开关和/或所述第六受控开关的控制端均与控制信号输出单元的输出端连接;
所述控制信号输出单元的输出端用于输出控制所述第五受控开关和/或所述第六受控开关导通或断开的控制信号。
本申请实施例的第二方面,提供了一种显示面板,包括:
显示基板;其中,
所述显示基板具有像素阵列,其中,所述像素阵列包括:矩阵排布的受控子像素;
所述显示基板上还具有上述提供的像素电路。
本申请实施例第三方面,提供了一种显示设备,包括:
上述提供的显示面板。
本申请实施例提供的技术方案可以包括以下有益效果:
在本申请实施例中,在第一时段将供电信号转化为电能存储至第一储能单元中,并在第二阶段基于第一储能单元中存储的电能为第二储能单元进行供电,由于本申请实施例中的像素电路包括两个储能单元,因此,在供电信号的供电时长不变的情况下,可以存储更多的电量,从而满足第一受控开关的阈值电压漂移后所需电量,改善受控子像素在各个发光周期的末期不稳定的情况,从而提高了受控子像素的发光的稳定性,使其显示出的像素值更为的准确。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。
图1是一种相关技术提供的像素电路的电路图的示意图;
图2是一种驱动相关技术中的像素电路的驱动时序图;
图3是根据一示例性实施例示出的一种像素电路的示意图;
图4是根据一示例性实施例示出的另一种像素电路的示意图;
图5是根据一示例性实施例示出的另一种像素电路的示意图;
图6是根据一示例性实施例示出的一种像素电路的驱动时序图;
图7是根据一示例性实施例示出的第一时段的像素电路的示意图;
图8是根据一示例性实施例示出的第二时段的像素电路的示意图;
图9是根据一示例性实施例示出的第三时段的像素电路的示意图。
附图标记:
M1.第一开关晶体管,M2.第二开关晶体管,M3.第三开关晶体管,M4.第四开关晶体管,M5.第五开关晶体管,M6.第六开关晶体管,M7.第七开关晶体管;
T1.第一受控开关,T2.第二受控开关,T3.第三受控开关,T4.第四受控开关,T5.第五受控开关,T6.第六受控开关,T7.第七受控开关,T8.第八受控开关,T9.第九受控开关,C1.第一电容元件,C2.第二电容元件,C3.第三电容元件,G1.第一信号,G2.第二信号,EM.控制信号,V1.第一电压,V2.第二电压,V3.第三电压,V4.第四电压,V5.第五电压,SD.供电信号,VDD.电源,VSS.接地。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本公开实施例相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本公开实施例的一些方面相一致的装置和方法的例子。
在本公开实施例使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本公开实施例。在本公开实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。还应当理解,本文中使用的术语“和/或”是指并包含一个或多个相关联的列出项目的任何或所有可能组合。
应当理解,尽管在本公开实施例可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本公开实施例范围的情况下,第一信息也可以被称为第二信息,类似地,第二信息也可以被称为第一信息。取决于语境,如在此所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。
在采用AMOLED技术进行显示时,对于任一像素点,均是通过一个薄膜晶体管(ThinFilm Transistor,TFT)控制流经对应的发光二极管中的电流来实现不同像素值的显示,但是,由于TFT材料的限制,在使用过程中,可能会存TFT的阈值电压的漂移,导致发光二极管发光稳定性差,进而导致显示的不均匀。
为解决上述问题,本申请实施例提供一种像素电路,如图1所示,该像素电路,包括:
第一开关晶体管M1、第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5、第六开关晶体管M6、第七开关晶体管M7、第三电容元件C3和发光二极管。
其中,第一开关晶体管M1的输入端与第二开关晶体管M2的输出端和第六开关晶体管M6的输出端连接,第一开关晶体管M1的输出端与第三开关晶体管M3的输入端和第五开关晶体管M5的输入端连接,第一开关晶体管M1的控制端与第一电容元件的第一端和第四开关晶体管M4的输出端连接。
第二开关晶体管M2的输入端用于接收受控子像素的供电信号(图1中的SD),第二开关晶体管M2的输出端与第一开关晶体管M1的输入端连接,第二开关晶体管M2的控制端与第二信号输出单元的输出端连接,用于接收第二信号输出单元输出的第二信号G2。
第三开关晶体管M3的输入端与第一开关晶体管M1的输出端连接,第三开关晶体管M3的输出端与第三电容元件C3的第一端连接,第三开关晶体管M3的控制端与第二信号输出单元的输出端连接,用于接收第二信号输出单元输出的第二信号G2。
第三电容元件C3的第二端与电源VDD连接。
第四开关晶体管M4的输入端用于接收第第四电压输出单元输出的第四电压V4,第四开关晶体管M4的输出端与第一电容元件C1的第一端连接,第四开关晶体管M4的控制端与第一信号输出单元的输出端连接,用于接收第一信号输出单元输出的第一信号G1。
第五开关晶体管M5的输入端与第一开关晶体管M1的输出端连接,第五开关晶体管M5的输出端与发光二极管的阳极连接,第五开关晶体管M5的控制端与控制信号输出单元的输出端连接,用于接收控制信号输出单元输出的控制信号EM。
第六开关晶体管M6的输入端与电源VDD连接,第六开关晶体管M6的输出端与第一开关晶体管M1的输入端连接,第六开关晶体管的控制端与控制信号输出单元的输出端连接,用于接收控制信号输出单元输出的控制信号EM。
第七开关晶体管M7的输入端用于接收第五电压输出单元输出的第五电压V5,第七开关晶体管M7的输出端与发光二极管的阳极连接,第七开关晶体管M7的控制端与第一信号输出单元的输出端连接,用于接收第一信号输出单元输出的第一信号G1。
其中,上述的第一开关晶体管M1、第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5、第六开关晶体管M6和第七开关晶体管M7可以均为TFT,也可以为金属-氧化物半导体场效应管(Metal-Oxide-Semiconductor Field-EffectTransistor,MOSFET)例如,P型的MOS管。
当上述的第一开关晶体管M1至第七开关晶体管M7均为TFT时,开关晶体管的输入端为TFT的源极,开关晶体管的输出端为TFT的漏极,开关晶体管的控制端的为TFT的栅极。
参考图2,图2为本申请实施例提供的一种像素电路的驱动时序图,图2中的像素电路的驱动时序图可以驱动图1中的像素电路,具体如下:
t1时段,第一信号输出单元输出的第一信号G1为负电压信号,第二信号输出单元输出的第二信号G2为正电压信号,控制信号输出单元输出的控制信号EM为正电压信号。
此时,由于第一信号输出单元加载在第四开关晶体管M4和第七开关晶体管M7的控制端上的第一信号G1为负电压信号,第四开关晶体管和第七开关晶体管导通。
由于第二信号输出单元加载在第二开关晶体管M2和第三开关晶体管M3的控制端上的第二信号G2为正电压信号,第二开关晶体管M2和第三开关晶体管M3断开。
由于控制信号输出单元加载在第五开关晶体管M5和第六开关晶体管M6的控制端的控制信号为正电压信号,第五开关晶体管M5和第六开关晶体管M6断开。
基于此,可以将第三电容元件C3的第一端(图1中的B点)的电压恢复至第四电压V4,将发光二极管的阳极的电压恢复至第五电压V5,其中,第四电压V4和第五电压V5为像素电路的复位电压。
其中,第四电压V4和第五电压V5的大小可以相同,也可以不同。另外,第四电压V4和第五电压V5的电压值均较小,但具体的电压值可以根据实际需要进行设定,本申请实施例对此不作限定。
t2时段,第一信号输出单元输出的第一信号为正电压信号,第二信号输出单元输出的第二信号为负电压信号,控制信号输出单元输出的控制信号为正电压信号。
此时,由于第一信号输出单元加载在第四开关晶体管M4和第七开关晶体管M7的控制端上的第一信号为正电压信号,第四开关晶体管M4和第七开关晶体管M7断开。
由于第二信号输出单元加载在第二开关晶体管M2和第三开关晶体管M3的控制端上的第二信号为负电压信号,第二开关晶体管M2和第三开关晶体管M3导通。
由于控制信号输出单元加载在第五开关晶体管M5和第六开关晶体管M6的控制端的控制信号为正电压信号,第五开关晶体管M5和第六开关晶体管M6断开。
基于此,供电信号输出单元至第三电容元件C3之间的电路导通,第三电容元件接收受控子像素的供电信号SD,并将收到的受控子像素的供电信号转化为电能存储至第三电容元件中。
t3时段,第一信号输出单元输出的第一信号为正电压信号,第二信号输出单元输出的第二信号为正电压信号,控制信号输出单元输出的控制信号为负电压信号。
此时,由于第一信号输出单元加载在第四开关晶体管M4和第七开关晶体管M7的控制端上的第一信号为正电压信号,第四开关晶体管M4和第七开关晶体管M7断开。
由于第二信号输出单元加载在第二开关晶体管M2和第三开关晶体管M3的控制端上的第二信号为正电压信号,第二开关晶体管M2和第三开关晶体管M3断开。
由于控制信号输出单元加载在第五开关晶体管M5和第六开关晶体管M6的控制端的控制信号为负电压信号,第五开关晶体管M5和第六开关晶体管M6导通。
基于此,电源与发光二极管之间的电路导通,电源为发光二极管的发光过程进行供电,由于第一开关晶体管M1的控制端与第三电容元件C3的第一端连接,因此,第三电容元件C3可以基于第二阶段存储的电能控制第一开关晶体管的控制端的电压,并通过控制第一开关晶体管M1的控制端的电压来控制流经第一开关晶体管的输入端与输出端之间的电流,以达到控制流经发光二极管的电流大小的目的。
由于流经发光二极管的电流的大小不同,发光二极管所发出的光的亮度不同,因此,通过控制流经发光二极管的电流的大小可以控制受控像素点显示不同的像素值。但是,当一帧图像的像素点较多且帧频率较高时,分配至一帧图像的显示时间会较短,进而导致t1时段和t2时段的时长较短,也即,第三电容元件将供电信号转换为电能的时间较短,使第三电容元件无法存储足够的电能,来为第一开关晶体管的电压阈值进行补偿,导致二极管发光稳定性较差,出现显示不均匀问题。
参考图3,本申请实施例提供一种像素电路,包括:
第一储能单301,其中,所述第一储能单元用于接收受控子像素的供电信号并将所述供电信号转换成电能存储;
第二储能单元302,用于接受所述第一储能单元的供电;
控制单元303,所述控制单元包括第一受控开关,所述第一受控开关的输入端与所述第一储能单元的输出端连接,所述控制单元的输出端以及所述第一受控开关的控制端均与所述第二储能单元连接;
所述第一受控开关的输出端,用于与所述受控子像素连接;
其中,所述第二储能单元的输出电压,用于控制所述第一受控开关导通。
在一个实施例中,参考图,本申请实施例提供一种像素电路,包括:
第一储能单301,其中,所述第一储能单元用于在第一时段接收受控子像素的供电信号并将所述供电信号转换成电能存储;
第二储能单元302,用于在第二时段接受所述第一储能单元的供电;其中,在子像素的一个开关周期内,所述第二时段晚于所述第一时段,且在所述第二时段内所述供电信号停止;
控制单元303,所述控制单元包括第一受控开关,所述第一受控开关的输入端与所述第一储能单元的输出端连接,所述控制单元的输出端以及所述第一受控开关的控制端均与所述第二储能单元连接;
所述受控子像素,与所述第一受控开关的输出端连接;
其中,所述第二储能单元的输出电压,用于控制所述第一受控开关导通时输入端和所述输出端之间的电流;其中,所述电流,用于控制所述受控子像素的发光亮度。
基于上述连接关系,在第一时段,第一储能单元与供电信号输出单元的输出端之间的电路导通,第一储能单元可以接收供电信号输出单元输出的供电信号,并将该供电信号转换为电能进行存储。
由于第一储能单元与供电信号输出单元的输出端之间的电路相较于第二储能单元与供电信号输出单元的输出端之间的电路更短,基于此,相同时间内,假设第一储能单元和第二储能单元的储电能力相同的情况下,第一储能单元相较于第二储能单元可以接收更多的供电信号,存储更多的电能。
在第二时段内,第一储能单元与供电信号输出单元的输出端之间的电路断开,也即,供电信号输出单元停止向第一储能单元提供供电信号,第一储能单元与第二储能单元之间的电路导通,第一储能单元可以基于第一时段存储的电能,在第二时段内为第二储能单元进行供电,此时,第一储能单元存储的电能越多,其能够提供给第二储能单元的电能也就越多。
第三时段,第二储能单元基于第二时段存储的电能对第一受控开关的控制端的电压进行控制,由于通过控制第一受控开关的控制端的电压可以控制流经第一受控开关的输入端和输出端之间的电流,进而实现对流经受控子像素的电流的控制。
在第一时段内,第一储能单元和第二储能单元之间的电路可以处于导通状态,也可以处于断开状态。
当第一储能单元和第二储能单元之间的电路处于导通状态时,第一储能单元和第二储能单元可以同时接收供电信号,并将供电信号转换为电能进行存储。且在供电信号输出单元停止输出供电信号时,第一储能单元还可以基于第一时段存储的电能继续为第二储能单元供电,如此,第二储能单元可以在供电信号的供电时长不变的情况下,使像素电路整体上存储更多的电能来对第一受控开关的电压阈值进行补偿,提高了第一受控开关的电压阈值的补偿效果,进而提高了受控子像素的发光稳定性。
上述的第一储能单元中的储能元件和第二储能单元中的储能元件可以为电容元件,也可以为其他储能元件,如果第一储能单元和第二储能单元中的储能元件为电容元件,第一储能单元包括的电容元件的电容量与第二储能元件包括的电容元件的电容量可以相同,也可以不同,本申请实施例对此不作限定。
当第一储能单元中的电容元件的电容量大于第二储能单元中的电容元件的电容量时,第一储能单元在第一时段内能够存储更多的电能,这样,在第二时段内就能够为第二储能单元提供更多的电能,同样可以提高第一受控开关的电压阈值的补偿效果,进而提高受控子像素的发光稳定性。
另外,还可以控制第二时段的时长大于第一时段的时长,这样,由于在第二时段时,第一储能单元会基于自身存储的电能为第二储能单元进行供电,供电时间越长,第二储能单元中存储的电能越多,因此,通过控制第二时段的时长大于第一时段的时长,也可以提高第一受控开关的电压阈值的补偿效果,进而提高受控子像素的发光稳定性。
上述受控子像素可以为发光二极管,该发光二极管为能够发出红色,绿色或蓝色光的发光二极管,且流经发光二极管的电流不同,发光二极管所发出的光的亮度不同。
本申请实施例中的受控开关可以为TFT管,也可以为MOS管,例如,P型的MOS管。
当本申请实施例的受控开关为TFT管时,受控开关的控制端为TFT管的栅极,受控开关的输入端为TFT管的源极,受控开关的输出端为TFT管的漏极。
在本申请实施例中,在第一时段将供电信号转化为电能存储至第一储能单元中,并在第二阶段基于第一储能单元中存储的电能为第二储能单元进行供电,由于本申请实施例中的像素电路包括两个储能单元,因此,在供电信号的供电时长不变的情况下,可以存储更多的电量,从而满足第一受控开关的阈值电压漂移后所需电量,改善受控子像素在各个发光周期的末期不稳定的情况,从而提高了受控子像素的发光的稳定性,使其显示出的像素值更为的准确。
参考图4,在一种实施例中,所述第一储能单元,包括:
第二受控开关T2,所述第二受控开关T2的输入端用于接收所述供电信号;
第一电容元件C1,所述第一电容元件C1的第一端与所述第二受控开关T2的输出端连接;
第三受控开关T3,所述第三受控开关T3的输入端与所述第一电容元件C1的第一端连接,所述第三受控开关T3的输出端与所述第一受控开关T1的输入端连接。
其中,第二受控开关T2用于接收供电点信号输出单元输出的供电信号SD,第二受控开关T2的输出端与第一电容元件C1的第一端连接,第二受控开关T2的控制端与第一信号输出单元的输出端连接,其中,第一信号输出单元用于输出控制第二受控开关T2导通和断开的第一信号G1。
示例性地,当第一信号输出单元输出的第一信号为负电压信号时,第二受控开关T2导通,当第一信号输出单元输出的第一信号为正电压信号时,第二受控开关T2断开。
第一电容元件C1的第二端与第一电压输出单元的输出端连接,以使第一电容元件C1的第二端的电压为第一电压V1。
第三受控开关T3的输入端与第一电容元件C1的第一端连接,第三受控开关T3的输出端与第一受控开关T1的输入端连接,第三受控开关T3的控制端与第二信号输出单元的输出端连接,其中,第二信号输出单元用于输出控制第三受控开关T3的导通和断开的第二信号G2。
示例性地,当第二信号输出单元输出的第二信号为负电压信号时,第三受控开关T3导通,当第二信号输出单元输出的第二信号为正电压信号时,第三受控开关T3断开。
基于上述连接关系,第二受控开关T2导通,第一电容元件C1与供电信号输出单元之间的电路导通,第一电容元件C1接收供电信号输出单元输出的供电信号,并将该供电信号转换为电能进行存储。
相应地,第二受控开关T2断开,第一电容元件C1与供电信号输出单元之间的电路断开,第一电容元件C1停止接收供电信号。
第三受控开关T3导通,第一电容元件C1与控制单元之间的电路导通,进而使第一储能单元与第二储能单元之间的电路导通,第一储能单元基于存储的电能为第二储能单元进行供电。
相应地,第三受控开关T3断开,第一储能单元与第二储能单元之间的电路断开,第一储能单元停止向第二储能单元供电。
需要说明的是,在第二受控开关T2导通时,第三受控开关T3可以处于导通状态,也可以处于关断状态,本申请实施例对此不作限定。
参考图5,在一种实施例中,所述控制单元303还包括:
第四受控开关T4,所述第四受控开关T4的输入端与所述第一受控开关T1的输出端连接,所述第四受控开关T4的输出端为所述控制单元303的输出端;
第五受控开关T5,所述第五受控开关T5的输入端与所述第一受控开关T1的输出端连接,所述第五受控开关T5的输出端与所述受控子像素连接。
第四受控开关T4的控制端与第二信号输出单元的输出端连接。
其中,第二信号输出单元控制第四受控开关T4的导通和断开的实现过程可以参考上述实现过程,本申请实施例在此不再赘述。
第五受控开关T5的控制端与控制信号输出单元的输出端连接,其中,控制信号输出单元用于输出控制信号EM。
示例性地,当控制信号输出单元输出的控制信号为负电压信号时,第五受控开关T5导通,当控制信号输出单元输出的第五信号为正电压信号时,第五受控开关T5断开。
当第四开关导通时,控制单元303与第二储能单元302之间的电路导通,当第四开关断开时,控制单元303与第二储能单元302之间的电路断开。
由于第三受控开关T3和第四受控开关T4的控制端均与第二信号输出单元的输出端连接,因此,第二信号输出单元可以同时控制第三受控开关T3和第四受控开关T4的导通和断开。第二受控开关T3和第四受控开关T4导通,第一电容元件C1与第二电容元件C2之间的电路导通,第一电容元件C1基于存储的电能向第二电容元件C2进行供电。
在一种实施例中,所述像素电路还包括:
第六受控开关T6,所述第六受控开关T6的输出端与所述第一受控开关T1的输入端连接;
电源VDD,所述电源VDD的输出端与所述第六受控开关T6的输入端连接;
所述第五受控开关T5和所述第六受控开关T6导通,所述电源为所述受控子像素的发光过程供电。
其中,第六受控开关T6的控制端与控制信号输出单元的输出端连接。
其中,控制信号输出单元通过控制信号EM控制第六受控开关T6的导通和断开的实现方式可以参考上述实现方式,本申请实施例对此不作限定。
由于第五受控开关T5和第六受控开关T6的控制端均与控制信号输出单元的输出端连接,因此,可以通过控制信号EM同时控制第五受控开关T5和第六受控开关T6的导通和断开。
基于此,当第五受控开关T5和第六受控开关T6导通时,电源VDD与受控子像素(图5中的发光二极管)之间的电路导通,此时,电源为受控子像素的发光过程进行供电,受控子像素发光,其中,受控子像素的发光亮度通过第一受控开关T1的控制端的电压进行控制。
当第五受控开关T5和第六受控开关T6断开时,电源VDD与受控子像素之间的电路断开,电源停止为受控子像素供电,受控子像素停止发光。
在一种实施例中,第七受控开关T7,所述七受控开关的输入端用于接收第一电压输出单元输出的第一电压V1,所述第七受控开关T7的输出端与所述第一受控开关T1的输入端连接;
其中,第七受控开关T7的控制端与第一信号输出单元的输出端连接。
通过第一信号输出单元输出的第一信号G1控制第七受控开关的导通和断开的具体实现过程可以参考上述实现过程,本申请实施例在此不再赘述。
由于第七受控开关T7的输入端与第一电压输出单元的输出端连接,因此,当第七受控开关T7导通时,可以控制第一受控开关T1的输入端(图5中的A点)的电压恢复为第一电压。
其中,第一电压为像素电路的初始化电压,第一电压的电压值可以根据实际需要进行控制,本申请实施例对此不作限定。
在一种实施例中,所述像素电路还包括:
第八受控开关T8,所述第八受控开关T8的输入端用于接收所述第二电压输出单元输出的第二电压,所述第八受控开关T8的输出端与所述第二储能单元的第一端连接;
所述第八受控开关T8导通,所述第二储能单元的第一端的电压恢复至第二电压;
其中,第八受控开关T8的输入端与第二电压输出单元的输出端连接,第八受控开关T8的输出端与第二储能单元的第一端连接,第八受控开关T8的控制端与第一信号输出单元的输出端连接。
第一信号输出单元通过第一信号G1控制第八受控开关T8的导通和断开的实现过程可以参考上述实现过程,本申请实施例在此不在赘述。
由于第八受控开关T8的输入端与第二电压输出单元连接,因此,第八受控开关T8导通,第二储能单元中的第一端(图5中的B点)的电压恢复至第二电压V2。
在一种实施例中,所述像素电路还包括:
第九受控开关T9,所述第九受控开关T9的输入端用于接收第三电压输出单元输出的第三电压,所述第九受控开关T9的输出端与所述受控子像素连接。
示例性地,第九受控开关T9的输入端与第三电压输出单元的输出端连接,第九受控开关T9的输出端与发光二极管的阳极连接,第九受控开关T9的控制端与第一信号输出单元的输出端连接。
所述发光二极管的阴极接地(图5中的VSS)。
第一信号输出单元通过第一信号G1控制第九受控开关T9的导通和断开的实现过程可以参考上述实现过程,本申请实施例在此不再赘述。
由于第九受控开关T9的输入端与第三电压输出单元的输出端连接,因此,第九受控开关T9导通,发光二极管的阳极的电压恢复至第三电压,基于此,可以在发光二极管显示新的像素值之前,对发光二极管进行初始化,提高了所显示的像素值的准确性。
第一电压输出单元输出的第一电压、第二电压输出单元输出的第二电压以及第三电压输出单元输出的第三电压可以相同也可以不相同,本申请实施例对此不作限定。
从上述介绍可知,第二受控开关T2至第九受控开关T9的导通和断开受第一信号、第二信号和控制信号的控制。
示例性地,参考图6,图6提供了另一种驱动像素电路的驱动时序图,通过图6中所示的驱动时序可以驱动本申请实施例的像素电路,具体如下:
如图6所示,第一时段(图6中的t1),控制信号输出单元输出的控制信号EM为正电压信号,第一信号输出单元输出的第一信号G1为负电压信号,第二信号输出单元输出的第二信号为正电压信号。
此时,参考图7,由于第六受控开关T6和第七受控开关T7上加载的EM信号为正电压,第六受控开关T6和第七受控开关T7断开;
由于第三受控开关T3和第四受控开关T4上加载的第二信号也为正电压信号,第三受控开关T3和第四受控开关T4断开。
由于第二受控开关T2、第七受控开关T7、第八受控开关T8和第九受控开关T9上加载的G1信号为负电压信号,因此,第二受控开关T2、第七受控开关T7、第八受控开关T8和第九受控开关T9导通。
第二受控开关T2导通,第一电容元件C1接收供电信号SD,并将供电信号SD转换为电能进行存储。
第七受控开关T7导通,第一受控开关T1的输入端(图7中的A点)的电压恢复至第一电压。
第八受控开关T8导通,第二储能单元的第一端(图7中的B点)的电压恢复至第二电压。
第九受控开关T9导通,发光二极管的阳极(图7中的C点)的电压恢复至第三电压。
第二时段(图6中的t2),控制信号输出单元输出的控制信号EM为正电压信号,第一信号输出单元输出的第一信号G1为正电压信号,第二信号输出单元输出的第二信号G2为负电压信号。
参考图8,由于第六受控开关T6和第七受控开关T7上加载的EM信号为正电压信号,第六受控开关T6和第七受控开关T7断开;
由于第三受控开关T3和第四受控开关T4上加载的第二信号G2为负电压信号,因此,第三受控开关T3和第四受控开关T4导通。
由于第二受控开关T2、第七受控开关T7、第八受控开关T8和第九受控开关T9上加载的G1信号为正电压信号,因此,第二受控开关T2、第七受控开关T7、第八受控开关T8和第九受控开关T9断开。
第三受控开关T3和第四受控开关T4导通,第一电容元件C1与第二储能单元中的第二电容元件C2之间的电路导通,第一电容元件C1基于第一时段存储的电能向第二电容元件C2供电。
第三时段(图6中的t3),也即,控制受控子像素发光的时段,控制信号输出单元输出的控制信号EM为负电压信号,第一信号输出单元输出的第一信号G1为正电压信号,第二信号输出单元输出的第二信号G2为正电压信号。
此时,参考图9,由于第六受控开关T6和第七受控开关T7上加载的EM信号为负电压信号,第六受控开关T6和第七受控开关T7导通;
由于第三受控开关T3和第四受控开关T4上加载的第二信号G2为正电压信号,因此,第三受控开关T3和第四受控开关T4断开。
由于第二受控开关T2、第七受控开关T7、第八受控开关T8和第九受控开关T9上加载的G1信号为正电压信号,因此,第二受控开关T2、第七受控开关T7、第八受控开关T8和第九受控开关T9断开。
第六受控开关T6和第七受控开关T7导通,电源VDD与受控子像素(发光二极管)之间的电路导通,电源VDD为受控子像素的发光过程进行供电,且第二电容元件可以基于第二阶段存储的电能控制第一受控开关T1的控制端的电压,以实现对通过受控子像素的电流的大小的控制。
本申请实施例提供了一种显示面板,包括:
显示基板;其中,
所述显示基板具有像素阵列,其中,所述像素阵列包括:矩阵排布的受控子像素;
所述显示基板上还具有上述实施例提供的像素电路。
上述的显示面板可以为OLED显示面板。
本申请实施例提供的一种显示装置,包括上述实施例提供的显示面板。
上述显示装置可以为包括有OLED显示面板的手机、平板电脑、电视以及笔记本电脑等。
参考图5和图6,本申请实施例提供的一种像素电路包括:
第一时段(图6中的t1):EM和G2为正电压信号,G1为负电压信号,第二受控开关T2、第七受控开关T7、第八受控开关T8和第九受控开关T9导通,供电信号SD通过第二受控开关T2写入到第一电容元件C1的第一端D。
第一电容元件C1的第二端加载第一电压VI(也可以加载第二电压V2或第三电压V3),与加载电压VDD相比,由于第一电压V1、第二电压V2以及第三电压V3的电压值低于电源电压VDD,因此,加载第一电压V1、第二电压V2或第三电压V3可以最大限度的不去影响VDD信号稳定性,以免引发新的显示不良。
另外,第七受控开关T7导通,使低电位复位信号V1将节点A进行低电位复位。
第八受控开关T8和第九受控开关T9导通,分别用低电位复位信号将节点C和B进行复位。
第二时段(图6中的t2):EM和G1为正电压信号,G2为负电压信号,此时,第三受控开关T3和第四受控开关T4导通,使得第一电容元件C1的第一端D的电位高于节点A的电位,此时,第一电容元件C1通过第一受控开关T1的二极管连接模式,给第二电容元件C2的节点B充电,写入供电信号,并对第一受控开关T1的阈值电压进行补偿。这里的G2的脉冲与G1脉冲不一样,G2脉冲可以是G1脉冲的几倍关系,保证供电信号和T1的阈值电压补偿信号有充足时间进行写入,确保显示品质。
第三时段(图6中的t3):G1和G2为正电压信号,EM为负电压信号,第六受控开关T6和第五受控开关T5导通,电源与受控子像素之间的电路导通,受控子像素发光。
本申请实施例中的像素电路中的第一信号输出单元输出的第一信号G1和第二信号输出单元输出的第二信号G2分别通过独立的移位寄存器进行输出,G1是确保供电信号SD写入到第一电容元件C1的节点D,因为D节点只是SD信号写入的寄存,SD信号很容易充分写进去,此动作就相当于一个存储器。G2是第一受控开关T1的控制端的信号写入和补偿阈值写入阶段,此阶段要求时间充足,这样使补偿信号充分写入到节点B,保证显示品质。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本公开旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限制。
Claims (13)
1.一种像素电路,其特征在于,包括:
第一储能单元,其中,所述第一储能单元用于接收受控子像素的供电信号并将所述供电信号转换成电能存储;
第二储能单元,用于接受所述第一储能单元的供电;
控制单元,所述控制单元包括第一受控开关,所述第一受控开关的输入端与所述第一储能单元的输出端连接,所述控制单元的输出端以及所述第一受控开关的控制端均与所述第二储能单元连接;
所述第一受控开关的输出端,用于与所述受控子像素连接;
其中,所述第二储能单元的输出电压,用于控制所述第一受控开关导通。
2.根据权利要求1所述的像素电路,其特征在于,
所述第一储能单元,具体用于在第一时段接收受控子像素的供电信号并将所述供电信号转换成电能存储;
所述第二储能单元,具体用于在第二时段接受所述第一储能单元的供电;
其中,在所述子像素的一个开关周期内,所述第二时段晚于所述第一时段,且在所述第二时段内所述供电信号停止。
3.根据权利要求2所述的像素电路,其特征在于,所述第一储能单元,包括:
第二受控开关,所述第二受控开关的输入端用于接收所述供电信号;
第一电容元件,所述第一电容元件的第一端与所述第二受控开关的输出端连接;
第三受控开关,所述第三受控开关的输入端与所述第一电容元件的第一端连接,所述第三受控开关的输出端与所述第一受控开关的输入端连接。
4.根据权利要求3所述的像素电路,其特征在于,所述控制单元还包括:
第四受控开关,所述第四受控开关的输入端与所述第一受控开关的输出端连接,所述第四受控开关的输出端为所述控制单元的输出端;
第五受控开关,所述第五受控开关的输入端与所述第一受控开关的输出端连接,所述第五受控开关的输出端与所述受控子像素连接。
5.根据权利要求4所述的像素电路,其特征在于,所述像素电路还包括:
第六受控开关,所述第六受控开关的输出端与所述第一受控开关的输入端连接;
电源,所述电源的输出端与所述第六受控开关的输入端连接;
所述第五受控开关和所述第六受控开关导通,所述电源为所述受控子像素的发光过程供电。
6.根据权利要求5所述的像素电路,其特征在于,所述像素电路还包括:
第七受控开关,所述七受控开关的输入端用于接收第一电压输出单元输出的第一电压,所述第七受控开关的输出端与所述第一受控开关的输入端连接;
所述第七受控开关导通,所述第一受控开关的输入端的电压恢复为所述第一电压。
7.根据权利要求6所述的像素电路,其特征在于,所述像素电路还包括:
第八受控开关,所述第八受控开关的输入端用于接收所述第二电压输出单元输出的第二电压,所述第八受控开关的输出端与所述第二储能单元的第一端连接;
所述第八受控开关导通,所述第二储能单元的第一端的电压恢复至第二电压。
8.根据权利要求7所述的像素电路,其特征在于,所述像素电路还包括:
第九受控开关,所述第九受控开关的输入端用于接收第三电压输出单元输出的第三电压,所述第九受控开关的输出端与所述受控子像素连接。
9.根据权利要求1-8任一所述的像素电路,其特征在于,所述第二受控开关、第七受控开关、第八受控开关和/或所述第九受控开关的控制端均与所述第一信号输出单元的输出端连接;
所述第一信号输出单元用于输出控制所述第二受控开关、所述第七受控开关、所述第八受控开关和/或所述第九受控开关导通和断开的第一信号。
10.根据权利要求9所述的像素电路,其特征在于,所述第三受控开关和/或第四受控开关的控制端均与所述第二信号输出单元的输出端连接;
所述第二信号输出单元用于输出控制所述第三受控开关和/或第四受控开关导通和断开的第二信号。
11.根据权利要求10所述的像素电路,其特征在于,所述第五受控开关和/或所述第六受控开关的控制端均与控制信号输出单元的输出端连接;
所述控制信号输出单元的输出端用于输出控制所述第五受控开关和/或所述第六受控开关导通或断开的控制信号。
12.一种显示面板,其特征在于,包括:
显示基板;其中,
所述显示基板具有像素阵列,其中,所述像素阵列包括:矩阵排布的受控子像素;
所述显示基板上还具有如权利要求1至11任一项所述提供的像素电路。
13.一种显示设备,其特征在于,包括:
权利要求12提供的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211015017.5A CN117672138A (zh) | 2022-08-23 | 2022-08-23 | 像素电路、显示面板以及显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211015017.5A CN117672138A (zh) | 2022-08-23 | 2022-08-23 | 像素电路、显示面板以及显示设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117672138A true CN117672138A (zh) | 2024-03-08 |
Family
ID=90075515
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211015017.5A Pending CN117672138A (zh) | 2022-08-23 | 2022-08-23 | 像素电路、显示面板以及显示设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117672138A (zh) |
-
2022
- 2022-08-23 CN CN202211015017.5A patent/CN117672138A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
CN110176213B (zh) | 像素电路及其驱动方法、显示面板 | |
CN110634432B (zh) | Oled像素电路、驱动方法、老化检测方法和显示面板 | |
US10937852B2 (en) | Organic light emitting display apparatus | |
US7782277B2 (en) | Display device having demultiplexer | |
US8111216B2 (en) | Display system and pixel driving circuit thereof | |
US8018401B2 (en) | Organic electroluminescent display and demultiplexer | |
US11217177B2 (en) | Emission driver and display device including the same | |
CN109523956A (zh) | 像素电路及其驱动方法、显示装置 | |
CN106097964A (zh) | 像素电路、显示面板、显示设备及驱动方法 | |
US20150206476A1 (en) | Pixel circuit, display panel and display apparatus | |
CN108376534B (zh) | 像素电路及其驱动方法、显示面板 | |
KR20140071236A (ko) | 표시 장치 및 구동 방법 | |
CN110164375B (zh) | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 | |
US11881170B2 (en) | Light emitting display device and driving method thereof | |
GB2620507A (en) | Pixel circuit and driving method therefor and display panel | |
US9830862B2 (en) | Display device and electronic apparatus | |
CN115565493A (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
CN113658554B (zh) | 像素驱动电路、像素驱动方法及显示装置 | |
US7663579B2 (en) | Organic electroluminescence display device | |
KR101699045B1 (ko) | 유기 전계발광 표시장치 및 그의 구동방법 | |
CN117672138A (zh) | 像素电路、显示面板以及显示设备 | |
US11610540B2 (en) | Data driver, multi-channel sensing circuit and sensing method thereof | |
KR102696836B1 (ko) | 발광 제어 신호 발생부 및 이를 포함하는 발광 표시 장치 | |
US20140218270A1 (en) | Display device, driving method of display device, and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |