CN117591052A - 基于mipi_dsi虚拟通道的显示方法、系统和芯片 - Google Patents
基于mipi_dsi虚拟通道的显示方法、系统和芯片 Download PDFInfo
- Publication number
- CN117591052A CN117591052A CN202311550313.XA CN202311550313A CN117591052A CN 117591052 A CN117591052 A CN 117591052A CN 202311550313 A CN202311550313 A CN 202311550313A CN 117591052 A CN117591052 A CN 117591052A
- Authority
- CN
- China
- Prior art keywords
- image data
- sub
- display
- mipi
- data packets
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 55
- 238000004891 communication Methods 0.000 claims abstract description 79
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 33
- 238000003786 synthesis reaction Methods 0.000 claims abstract description 33
- 230000002194 synthesizing effect Effects 0.000 claims abstract description 15
- 230000002093 peripheral effect Effects 0.000 claims description 14
- 230000008569 process Effects 0.000 claims description 8
- 238000012545 processing Methods 0.000 claims description 4
- 239000011159 matrix material Substances 0.000 claims description 3
- 230000005540 biological transmission Effects 0.000 abstract description 20
- 238000011161 development Methods 0.000 abstract description 8
- 238000012423 maintenance Methods 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000003702 image correction Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1423—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
- G06F3/1438—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using more than one graphics controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1454—Digital output to display device ; Cooperation and interconnection of the display device with other functional units involving copying of the display data of a local workstation or window to a remote workstation or window so that an actual copy of the data is displayed simultaneously on two or more displays, e.g. teledisplay
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/147—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Graphics (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
基于MIPI_DSI虚拟通道的显示方法、系统和芯片,该方法包括:将待显示图像以第一拆分方式拆分为N个子图像;将N个子图像数据包,对应发送至N个显示控制器,生成N个行缓冲子图像数据包,发送至多路选择器,以基于相应显示控制器的识别号,确定所对应的虚拟通道,发送至对应的虚拟通道,生成N个MIPI通信子图像数据包;将N个MIPI通信子图像数据包,发送至显示屏,以使显示屏以第一合成方式合成出待显示图像;或,基于N个MIPI通信子图像数据包,以第一合成方式合成出待显示图像,发送至显示屏。从而不仅能够实现高传输速率,而且能够大幅提高通道配置的灵活性,进而有助于提高产品前期开发及后期升级维护的便捷性。
Description
技术领域
本申请涉及数据通信技术领域,特别是涉及基于MIPI_DSI虚拟通道的显示方法、系统和芯片。
背景技术
随着显示屏大尺寸化和高分辨率化的发展趋势,在数据带宽的限制下,显示数据的传输速率难以满足用户需求。
相关技术中,有通过硬件连接实现显示数据的双通道传输,即,通过硬件固定连接,使得一个通道传输左半屏的显示数据,另一个通道传输右半屏的显示数据,来提高数据传输速率。
然而,这种显示方式明显灵活性不足,容易给产品前期开发及后期升级维护带来不便。比如,在前期开发过程中,PCB板布线时,由于电磁干扰,需要对显示数据的传输通道连接进行调整,但由于传输通道连接为固定连接,难以实现通道连接接口的变更,只能更换PCB板,否则容易导致在电磁干扰下图像产生横线、闪烁等不良。又如,在后期升级过程中,难以实现对通道数量或连接方式的变更。
基于此,如何实现兼顾显示数据传输的高传输速率和高灵活性,成为亟待解决的问题。
发明内容
为了解决现有技术中存在的至少一个问题,本申请的目的在于提供基于MIPI_DSI虚拟通道的显示方法、系统和芯片,对于显示数据的传输,不仅能够实现高传输速率,而且能够大幅提高通道配置的灵活性,进而有助于提高产品前期开发及后期升级维护的便捷性,应用于高分辨率显示时,效果尤为明显。
为实现上述目的,本申请提供的基于MIPI_DSI虚拟通道的显示方法,应用于包括应用域和安全域的多核异构的系统芯片,所述应用域被配置有操作系统;所述安全域被配置N个显示控制器、多路选择器、显示屏和基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道;其中,N为大于等于2的整数;所述方法包括,
所述操作系统将待显示图像以第一拆分方式拆分为N个子图像;
将所述N个子图像相应的子图像数据包,对应发送至所述N个显示控制器,以生成N个行缓冲子图像数据包;
将所述N个行缓冲子图像数据包,发送至多路选择器,以使所述多路选择器基于所述行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道;
将所述多路选择器输出的行缓冲子图像数据包,发送至所述对应的虚拟通道,以生成N个MIPI通信子图像数据包;
将所述N个MIPI通信子图像数据包,发送至所述显示屏,以使所述显示屏以第一合成方式合成出所述待显示图像并显示;或,基于所述N个MIPI通信子图像数据包,以所述第一合成方式合成出所述待显示图像,并发送至所述显示屏;其中,所述第一合成方式与所述第一拆分方式相对应。
进一步地,所述安全域还被配置加串器和解串器,所述方法包括,
将N个所述MIPI通信子图像数据包发送至所述加串器,以使所述加串器以所述第一合成方式合成并输出所述待显示图像的串行图像数据;
将所述串行通信图像数据发送至所述解串器,以使所述解串器输出相应的嵌入式显示数据;
将所述嵌入式显示数据发送至所述显示器。
进一步地,所述基于所述MIPI通信子图像数据包向所述显示屏发送数据的步骤,包括,
将所述N个MIPI通信子图像数据包发送至所述显示屏。
进一步地,所述系统芯片中的所述应用域的个数为M个,每一应用域被配置有一个操作系统;其中,M为大于等于2的整数;所述方法还包括,
所述N个显示控制器中的每一个,被配置为接收由所述M个操作系统对应发送的M个子图像数据包,以将所述M个子图像数据包合成处理为一个行缓冲子图像数据包。
进一步地,所述方法还包括,
接收到所述行缓冲子图像数据包后,获取所述缓冲子图像数据包相应的显示控制器的识别号;
基于所述相应的显示控制器识别号,确定目标虚拟通道的识别号;
将所述缓冲子图像数据包,发送至所述目标虚拟通道。
进一步地,所述方法还包括,
预配置所述N个显示控制器与所述N个虚拟通道的一一对应关系。
进一步地,所述目标虚拟通道接收到所述行缓冲子图像数据包后,所述方法还包括,
基于所述目标虚拟通道的识别号,配置所述行缓冲子图像数据包的虚拟通道设定位;
其中,所述虚拟通道设定位,为对应待生成的MIPI通信子图像数据包的数据标识符的虚拟通道设定位。
进一步地,所述第一拆分方式,为矩阵式拆分。
进一步地,通过远程处理器消息传递将所述子图像数据包发送至所述显示控制器。
为实现上述目的,本申请还提供的多核异构的系统芯片,包括,
应用域,被配置有操作系统;所述操作系统,用于将待显示图像以第一拆分方式拆分为N个子图像,并将所述N个子图像相应的子图像数据包,对应发送至所述N个显示控制器;以及,
安全域,被配置N个显示控制器、多路选择器、显示屏和基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道;
其中,
所述安全域包括,
第一外设通信模块,用于使所述N个显示控制器分别接收对应的子图像数据包,以生成N个行缓冲子图像数据包;
第二外设通信模块,用于将所述N个行缓冲子图像数据包,发送至多路选择器,以使所述多路选择器基于所述行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道;
第三外设通信模块,用于将所述多路选择器输出的行缓冲子图像数据包,发送至所述对应的虚拟通道,以生成N个MIPI通信子图像数据包;
第四外设通信模块,将所述N个MIPI通信子图像数据包,发送至所述显示屏,以使所述显示屏以第一合成方式合成出所述待显示图像并显示;或,基于所述N个MIPI通信子图像数据包,以所述第一合成方式合成出所述待显示图像,并发送至所述显示屏;其中,所述第一合成方式与所述第一拆分方式相对应。
为实现上述目的,本申请还提供的基于MIPI_DSI虚拟通道的显示系统,包括,
如上所述的多核异构的系统芯片;以及,
外设设备;所述外设设备包括,
N个显示控制器,用于对接收到的相应子图像数据包分别进行显示控制处理,以生成N个行缓冲子图像数据包;
多路选择器,根据接收到的所述N个行缓冲子图像数据包相应显示控制器的识别号,确定所对应的目标虚拟通道;
基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道,基于所述行缓冲子图像数据包,生成N个MIPI通信子图像数据包;
显示屏,用于以第一合成方式合成出所述待显示图像并显示;或,基于所述N个MIPI通信子图像数据包,以所述第一合成方式合成出所述待显示图像,并发送至所述显示屏。
为实现上述目的,本申请还提供的车机,所述车机包括,如上所述的基于MIPI_DSI虚拟通道的显示系统。
为实现上述目的,本申请提供的一种计算机可读存储介质,其上存储有计算机指令,当计算机指令运行时执行如上所述的基于MIPI_DSI虚拟通道的显示方法的步骤。
本申请的基于MIPI_DSI虚拟通道的显示方法、系统和芯片,通过操作系统将待显示图像以第一拆分方式拆分为N个子图像;并通过将N个子图像相应的子图像数据包,对应发送至N个显示控制器;以及通过将N个行缓冲子图像数据包,发送至多路选择器,来使多路选择器基于行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道;并通过将多路选择器输出的行缓冲子图像数据包,发送至对应的虚拟通道,生成N个MIPI通信子图像数据包;以及通过将N个MIPI通信子图像数据包,发送至显示屏,以使显示屏以第一合成方式合成出待显示图像并显示;或基于N个MIPI通信子图像数据包,以第一合成方式合成出待显示图像;并通过采用与第一拆分方式相对应的第一合成方式。由此,对于显示数据的传输,不仅能够实现高传输速率,而且能够大幅提高通道配置的灵活性,进而有助于提高产品前期开发及后期升级维护的便捷性,应用于高分辨率显示时,效果尤为明显。
本申请的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请而了解。
附图说明
附图用来提供对本申请的进一步理解,并且构成说明书的一部分,并与本申请的实施例一起,用于解释本申请,并不构成对本申请的限制。在附图中:
图1为根据本申请实施例的基于MIPI_DSI虚拟通道的显示系统的结构框图;
图2为根据本申请实施例的基于MIPI_DSI虚拟通道的显示方法的流程图;
图3为根据本申请实施例的数据标识符的结构示意图;
图4为根据本申请实施例的多核异构的系统芯片的结构框图;
图5为根据本申请实施例的车机的结构框图。
具体实施方式
下面将参照附图更详细地描述本申请的实施例。虽然附图中显示了本申请的某些实施例,然而应当理解的是,本申请可以通过各种形式来实现,而且不应该被解释为限于这里阐述的实施例,相反提供这些实施例是为了更加透彻和完整地理解本申请。应当理解的是,本申请的附图及实施例仅用于示例性作用,并非用于限制本申请的保护范围。
应当理解,本申请的方法实施方式中记载的各个步骤可以按照不同的顺序执行,和/或并行执行。此外,方法实施方式可以包括附加的步骤和/或省略执行示出的步骤。本申请的范围在此方面不受限制。
本文使用的术语“包括”及其变形是开放性包括,即“包括但不限于”。术语“基于”是“至少部分地基于”。术语“一个实施例”表示“至少一个实施例”;术语“另一实施例”表示“至少一个另外的实施例”;术语“一些实施例”表示“至少一些实施例”。其他术语的相关定义将在下文描述中给出。
需要注意,本申请中提及的“第一”、“第二”等概念仅用于对不同的装置、模块、单元或数据进行区分,并非用于限定这些装置、模块、单元或数据所执行的功能的顺序或者相互依存关系。
需要注意,本申请中提及的“一个”、“多个”的修饰是示意性而非限制性的,本领域技术人员应当理解,除非在上下文另有明确指出,否则应该理解为“一个或多个”。“多个”应理解为两个或以上。
下面,将参考附图详细地说明本申请的实施例。
首先需要说明的是,本申请提供的基于MIPI_DSI虚拟通道的显示方法,应用于多核异构的系统芯片。如图1所示,该多核异构的系统芯片包括应用域110和安全域120。其中,应用域被配置有操作系统111;安全域120被配置外设设备。外设设备包括:N个显示控制器210、多路选择器220、基于MIPI(Mobile Industry Processor Interface,移动行业处理器接口)通信的DSI(Display Serial Interface,显示串行接口)的N个虚拟通道230和显示屏240。其中N为大于等于2的整数,具体示例中,如图1所示,N=4。
本申请实施例中,将基于MIPI_DSI虚拟通道的显示控制配置于安全域,有助于提高显示控制的安全性。
图2为根据本申请实施例的基于MIPI_DSI虚拟通道的显示方法流程图,下面将参考图2,对本申请的基于MIPI_DSI虚拟通道的显示方法进行详细描述。
在步骤301,操作系统将待显示图像以第一拆分方式拆分为N个子图像。
本申请实施例中,第一拆分方式为矩阵式拆分。具体地,可以拆分成田字格式,即两行两列;也可以沿水平方向拆分成多个,即一行多列;还可以沿竖直方向拆分成多个,即一列多行。在具体示例中,N可以等于2、3或4。
在具体示例中,可以将分辨率为3840x2160的图像,沿水平方向拆成四个分辨率为960x2160的图像。
在步骤302,将N个子图像相应的子图像数据包,对应发送至N个显示控制器,以生成N个行缓冲子图像数据包。
本申请实施例中,通过远程处理器消息传递(RPMSG,Remote ProcessorMessaging)将子图像数据包发送至显示控制器。即,通过RPMSG实现应用域至安全域的数据传输。
在具体示例中,可以将四个子图像数据包,对应发送至四个显示控制器(DC0、DC1、DC2、DC3),显示控制器将对接收到的子图像数据包进行显示时序处理,还可以进行图像增强、图像校正、图像调整中的至少一种显示控制,生成相应的行缓冲子图像数据包。
在步骤303,将N个行缓冲子图像数据包,发送至多路选择器,以使多路选择器基于行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道。
即,将N个行缓冲子图像数据包,由N个显示控制器发送至多路选择器,而后,多路选择器基于行缓冲子图像数据包的显示控制器的识别号(DC0、DC1、DC2、DC3),确定所对应的虚拟通道(MIPI_DSI0、MIPI_DSI1、MIPI_DSI2、MIPI_DSI3)。
本申请实施例中,该方法还包括,预配置N个显示控制器与N个虚拟通道的一一对应关系。即,对显示控制器的识别号(DC0、DC1、DC2、DC3)和虚拟通道的识别号(MIPI_DSI0、MIPI_DSI1、MIPI_DSI2、MIPI_DSI3),进行一一对应映射的预配置。由此,在产品前期开发及后期升级维护过程中,只需通过软件上的预配置,即可实现对通道连接的调整,这对于显示数据的传输,不仅能够实现高传输速率,而且能够大幅提高通道配置的灵活性,应用于高分辨率显示时,效果尤为明显。
在步骤304,将多路选择器输出的行缓冲子图像数据包,发送至对应的虚拟通道,以生成N个MIPI通信子图像数据包。
本申请实施例中,该方法还包括:接收到行缓冲子图像数据包后,获取缓冲子图像数据包相应的显示控制器的识别号(DC0、DC1、DC2或DC3);基于该显示控制器识别号(如DC0),确定目标虚拟通道的识别号(如MIPI_DSI0);将该缓冲子图像数据包,发送至目标虚拟通道(如MIPI_DSI0)。
本申请实施例中,目标虚拟通道接收到行缓冲子图像数据包后,该方法还包括,基于目标虚拟通道的识别号,配置行缓冲子图像数据包的虚拟通道设定位。其中,虚拟通道设定位,为对应待生成的MIPI通信子图像数据包的数据标识符的虚拟通道设定位。
在具体示例中,如图3所示,对于四个虚拟通道(MIPI_DSI0、MIPI_DSI1、MIPI_DSI2、MIPI_DSI3),其MIPI通信子图像数据包的数据标识符(Data Identifier,DI)的比特位(B0、B1、B2、B3、B4、B5、B6、B7)中,虚拟通道设定位(B6、B7)分别为0、1、2、3。即:
MIPI_DSI0的DI【7:6】=0;
MIPI_DSI1的DI【7:6】=1;
MIPI_DSI2的DI【7:6】=2;
MIPI_DSI3的DI【7:6】=3。
在步骤305,将N个MIPI通信子图像数据包,发送至显示屏,以使显示屏以第一合成方式合成出待显示图像并显示;或,基于N个MIPI通信子图像数据包,以第一合成方式合成出待显示图像,并发送至显示屏。
其中,第一合成方式与第一拆分方式相对应。具体示例中,第一拆分方式基于N个显示控制器与N个虚拟通道之间的一一对应关系、第一合成方式确定。例如,若第一拆分方式为:将分辨率为3840x2160的图像,沿水平方向拆成四个分辨率为960x2160的图像;则显示屏(分辨率为3840x2160)接收到相应的四个MIPI通信子图像数据包后,将其沿水平方向、按原排列顺序组合成待显示图像,并显示。
作为一种实施例,步骤305包括,将N个MIPI通信子图像数据包发送至显示屏。即,N个MIPI虚拟通道直接连接显示屏。
作为另一种实施例,安全域还被配置加串器(Serdes)和解串器(Deserdes)。在具体示例中,安全域被配置加串-串并收发器和解串-串并收发器。其中,加串-串并收发器为四路MIPI_DSI输入和FPD-LINK4(串行解串通信接口)输出,即,其输入端连接四个虚拟通道的输出端,其输出端连接解串-串并收发器的输入端;解串-串并收发器为FPD-LINK4输入和EDP(Embedded Display Port,嵌入式显示端口)输出,即,其输出端连接采用对应EDP的显示屏。
在该示例中,步骤205包括:将N个MIPI通信子图像数据包发送至加串器,以使加串器输出串行图像数据;将串行通信图像数据发送至解串器,以使解串器输出相应的嵌入式显示数据;将嵌入式显示数据发送至显示器。
在具体示例中,如图1所示,Serdes的四路MIPI_DSI虚拟通道,被配置为与SOC的四路MIPI_DSI虚拟通道一一对应。Serdes按照第一合成方式,进行四路MIPI_DSI合成,将四个分辨率为960*2160的图像合成为一个分辨率3840x2160图像。而后,Serdes将3840x2160图像通过FPD-LINK4传送给Deserdes。Deserdes接收到图像信号后,输出该3840x2160图像的EDP信号至显示屏。
本申请实施例中,系统芯片中的应用域的个数为M个,每一应用域被配置有一个操作系统;其中,M为大于等于2的整数。该方法还包括,N个显示控制器中的每一个,被配置为接收由M个操作系统对应发送的M个子图像数据包,以将M个子图像数据包合成处理为一个行缓冲子图像数据包。
具体地,对于多核异构的系统芯片来说,可以包括M个应用域,每一应用域被配置有一个操作系统。每个显示控制器可以连接M个应用域的M个操作系统。使得每个显示控制器可接收M个操作系统发送的子图像数据包,将M个子图像数据包合成处理为一个行缓冲子图像数据包,从而能够实现高分辨、高传输速率、高传输灵活性的同屏异显。
综上所述,通过操作系统将待显示图像以第一拆分方式拆分为N个子图像;并通过将N个子图像相应的子图像数据包,对应发送至N个显示控制器;以及通过将N个行缓冲子图像数据包,发送至多路选择器,来使多路选择器基于行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道;并通过将多路选择器输出的行缓冲子图像数据包,发送至对应的虚拟通道,生成N个MIPI通信子图像数据包;以及通过将N个MIPI通信子图像数据包,发送至显示屏,以使显示屏以第一合成方式合成出待显示图像并显示;或基于N个MIPI通信子图像数据包,以第一合成方式合成出待显示图像;并通过采用与第一拆分方式相对应的第一合成方式。由此,对于显示数据的传输,不仅能够实现高传输速率,而且能够大幅提高通道配置的灵活性,进而有助于提高产品前期开发及后期升级维护的便捷性,应用于高分辨率显示时,效果尤为明显。比如在PCB板布线时,若存在电磁干扰,只需要通过软件简单配置,即可实现通道连接接口的变更,而不用更换PCB板。又如,在后期升级过程中,也是通过软件简单配置,即可实现对通道数量或连接方式的变更。
图4为本申请实施例的多核异构的系统芯片的结构框图。参考图4所示,多核异构的系统芯片100,包括应用域110和安全域120。
其中,应用域110,被配置有操作系统111;操作系统111,用于将待显示图像以第一拆分方式拆分为N个子图像,并将N个子图像相应的子图像数据包,对应发送至N个显示控制器。安全域120,被配置N个显示控制器、多路选择器、显示屏和基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道。
其中,安全域包括:
第一外设通信模块121,用于使N个显示控制器分别接收对应的子图像数据包,以生成N个行缓冲子图像数据包。
第二外设通信模块122,用于将N个行缓冲子图像数据包,发送至多路选择器,以使多路选择器基于行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道。
第三外设通信模块123,用于将多路选择器输出的行缓冲子图像数据包,发送至对应的虚拟通道,以生成N个MIPI通信子图像数据包。
第四外设通信模块124,基于N个MIPI通信子图像数据包,向显示屏发送数据,以使显示屏以第一合成方式合成出待显示图像并显示;其中,第一合成方式与第一拆分方式相对应。
本申请实施例中,结合图1所示,安全域120还被配置加串器250和解串器260。第四外设通信模块124具体用于:将N个MIPI通信子图像数据包发送至加串器,以使加串器以第一合成方式合成并输出待显示图像的串行图像数据;将串行通信图像数据发送至解串器,以使解串器输出相应的嵌入式显示数据;将嵌入式显示数据发送至显示器。
本申请实施例中,系统芯片100中的应用域110的个数为M个,每一应用域110被配置有一个操作系统111;其中,M为大于等于2的整数。系统芯片100还包括配置模块(图中未示出),配置模块用于:N个显示控制器中的每一个,被配置为接收由M个操作系统对应发送的M个子图像数据包,以将M个子图像数据包合成处理为一个行缓冲子图像数据包。
本申请实施例中,配置模块用于将多路选择器配置为:接收到行缓冲子图像数据包后,获取缓冲子图像数据包相应的显示控制器的识别号;基于相应的显示控制器识别号,确定目标虚拟通道的识别号;将缓冲子图像数据包,发送至目标虚拟通道。
本申请实施例中,配置模块还用于:预配置N个显示控制器与N个虚拟通道的一一对应关系。
本申请实施例中,配置模块还用于:在目标虚拟通道接收到行缓冲子图像数据包后,基于目标虚拟通道的识别号,配置行缓冲子图像数据包的虚拟通道设定位。其中,虚拟通道设定位,为对应待生成的MIPI通信子图像数据包的数据标识符的虚拟通道设定位。
本申请实施例中,操作系统111用于:通过远程处理器消息传递将子图像数据包发送至显示控制器。
需要说明的是,上述实施例中对基于MIPI_DSI虚拟通道的显示方法的解释说明也适用于上述实施例中的多核异构的系统芯片,此处不再赘述。
图1为本申请实施例的基于MIPI_DSI虚拟通道的显示系统的结构框图。参考图1所示,基于MIPI_DSI虚拟通道的显示系统1000,包括,上述实施例中的多核异构的系统芯片和外设设备。
外设设备包括:
N个显示控制器210,用于对接收到的相应子图像数据包分别进行显示控制处理,以生成N个行缓冲子图像数据包。
多路选择器220,根据接收到的N个行缓冲子图像数据包相应显示控制器的识别号,确定所对应的目标虚拟通道。
基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道230,基于行缓冲子图像数据包,生成N个MIPI通信子图像数据包。
显示屏240,用于以第一合成方式合成出待显示图像并显示。或,基于N个MIPI通信子图像数据包,以第一合成方式合成出待显示图像,并发送至显示屏。
图5为本申请实施例的车机的结构框图。参考图5所示,车机2000包括,上述实施例中的基于MIPI_DSI虚拟通道的显示系统1000。
为实现上述目的,本申请提供的一种计算机可读存储介质,其上存储有计算机指令,当计算机指令运行时执行如上的基于MIPI_DSI虚拟通道的显示方法的步骤。
本申请一个实施例中,还提供了一种计算机可读存储介质,该计算机可读存储介质可以是上述实施例中描述的系统中所包含的;也可以是单独存在,而未装配入该系统中。上述计算机可读存储介质承载有一个或者多个计算机指令,当上述一个或者多个计算机指令被执行时,实现上述实施例的基于MIPI_DSI虚拟通道的显示方法的步骤。
本申请的实施例,计算机可读存储介质可以是非易失性的计算机可读存储介质,例如可以包括但不限于:便携式计算机磁盘、硬盘、随机访问存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件,或者上述的任意合适的组合。在本申请中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
需要说明的是,本申请中的方法被配置为运行于多核异构的系统芯片上,系统芯片上包含多种硬件资源,硬件资源包括计算类型的硬件资源,例如CPU核心、GPU核心等,存储类型的硬件资源,比如内存等,控制类型的硬件资源,比如电源控制器、时钟控制器、中断控制器等,通信类型的硬件资源,比如总线等。多种硬件资源被配置为多个硬件集合,每个硬件集合被配置为运行不同的操作系统,每个硬件集合不响应其他硬件集合的数据访问请求,也不响应除配置在本硬件集合上的操作系统之外,其他操作系统的调度。系统芯片上还设置有支持不同硬件集合之间通信的硬件资源,即核间通信通道,该硬件资源被配置为支持不同硬件集合中硬件的数据传输或者读取请求,以支持在不同操作系统之间建立数据通信链路,实现跨硬件资源的数据传输,以及跨操作系统的信息通信。本申请中基于MIPI_DSI虚拟通道的显示方法即是基于核间通信通道实现的。
应该理解的是,虽然说明书附图的流程图中的各个步骤按照箭头的指示依次显示,但这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其他的顺序执行。而且,流程图中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
需要指出的是,上述所提到的具体数值只为了作为示例详细说明本申请的实施,而不应理解为对本申请的限制。在其他例子或实施方式或实施例中,可根据本申请来选择其他数值,在此不作具体限定。
本领域普通技术人员可以理解:以上仅为本申请的优选实施例而已,并不用于限制本申请,尽管参照前述实施例对本申请进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (12)
1.一种基于MIPI_DSI虚拟通道的显示方法,其特征在于,应用于包括应用域和安全域的多核异构的系统芯片,所述应用域被配置有操作系统;所述安全域被配置N个显示控制器、多路选择器、显示屏和基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道;其中,N为大于等于2的整数;所述方法包括,
所述操作系统将待显示图像以第一拆分方式拆分为N个子图像;
将所述N个子图像相应的子图像数据包,对应发送至所述N个显示控制器,以生成N个行缓冲子图像数据包;
将所述N个行缓冲子图像数据包,发送至多路选择器,以使所述多路选择器基于所述行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道;
将所述多路选择器输出的行缓冲子图像数据包,发送至所述对应的虚拟通道,以生成N个MIPI通信子图像数据包;
将所述N个MIPI通信子图像数据包,发送至所述显示屏,以使所述显示屏以第一合成方式合成出所述待显示图像并显示;或,基于所述N个MIPI通信子图像数据包,以所述第一合成方式合成出所述待显示图像,发送至所述显示屏;其中,所述第一合成方式与所述第一拆分方式相对应。
2.根据权利要求1所述的基于MIPI_DSI虚拟通道的显示方法,其特征在于,所述安全域还被配置加串器和解串器,所述方法包括,
将N个所述MIPI通信子图像数据包发送至所述加串器,以使所述加串器以所述第一合成方式合成并输出所述待显示图像的串行图像数据;
将所述串行通信图像数据发送至所述解串器,以使所述解串器输出相应的嵌入式显示数据;
将所述嵌入式显示数据发送至所述显示器。
3.根据权利要求1所述的基于MIPI_DSI虚拟通道的显示方法,其特征在于,所述系统芯片中的所述应用域的个数为M个,每一应用域被配置有一个操作系统;其中,M为大于等于2的整数;所述方法还包括,
所述N个显示控制器中的每一个,被配置为接收由所述M个操作系统对应发送的M个子图像数据包,以将所述M个子图像数据包合成处理为一个行缓冲子图像数据包。
4.根据权利要求1所述的基于MIPI_DSI虚拟通道的显示方法,其特征在于,所述方法还包括,
预配置所述N个显示控制器与所述N个虚拟通道的一一对应关系。
5.根据权利要求4所述的基于MIPI_DSI虚拟通道的显示方法,其特征在于,所述方法还包括,
接收到所述行缓冲子图像数据包后,获取所述缓冲子图像数据包相应的显示控制器的识别号;
基于所述相应的显示控制器识别号,确定目标虚拟通道的识别号;
将所述缓冲子图像数据包,发送至所述目标虚拟通道。
6.根据权利要求5所述的基于MIPI_DSI虚拟通道的显示方法,其特征在于,所述目标虚拟通道接收到所述行缓冲子图像数据包后,所述方法还包括,
基于所述目标虚拟通道的识别号,配置所述行缓冲子图像数据包的虚拟通道设定位;
其中,所述虚拟通道设定位,为对应待生成的MIPI通信子图像数据包的数据标识符的虚拟通道设定位。
7.根据权利要求1所述的基于MIPI_DSI虚拟通道的显示方法,其特征在于,所述第一拆分方式,为矩阵式拆分。
8.根据权利要求1-7任一项所述的基于MIPI_DSI虚拟通道的显示方法,其特征在于,通过远程处理器消息传递将所述子图像数据包发送至所述显示控制器。
9.一种多核异构的系统芯片,其特征在于,所述系统芯片包括,
应用域,被配置有操作系统;所述操作系统,用于将待显示图像以第一拆分方式拆分为N个子图像,并将所述N个子图像相应的子图像数据包,对应发送至所述N个显示控制器;以及,
安全域,被配置N个显示控制器、多路选择器、显示屏和基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道;
其中,
所述安全域包括,
第一外设通信模块,用于使所述N个显示控制器分别接收对应的子图像数据包,以生成N个行缓冲子图像数据包;
第二外设通信模块,用于将所述N个行缓冲子图像数据包,发送至多路选择器,以使所述多路选择器基于所述行缓冲子图像数据包的显示控制器的识别号,确定所对应的虚拟通道;
第三外设通信模块,用于将所述多路选择器输出的行缓冲子图像数据包,发送至所述对应的虚拟通道,以生成N个MIPI通信子图像数据包;
第四外设通信模块,将所述N个MIPI通信子图像数据包,发送至所述显示屏,以使所述显示屏以第一合成方式合成出所述待显示图像并显示;或,基于所述N个MIPI通信子图像数据包,以所述第一合成方式合成出所述待显示图像,并发送至所述显示屏;其中,所述第一合成方式与所述第一拆分方式相对应。
10.一种基于MIPI_DSI虚拟通道的显示系统,其特征在于,所述系统包括,
如权利要求9所述的多核异构的系统芯片;以及,
外设设备;所述外设设备包括,
N个显示控制器,用于对接收到的相应子图像数据包分别进行显示控制处理,以生成N个行缓冲子图像数据包;
多路选择器,根据接收到的所述N个行缓冲子图像数据包相应显示控制器的识别号,确定所对应的目标虚拟通道;
基于MIPI通信的显示串行接口MIPI_DSI的N个虚拟通道,基于所述行缓冲子图像数据包,生成N个MIPI通信子图像数据包;
显示屏,用于以第一合成方式合成出所述待显示图像并显示;或,基于所述N个MIPI通信子图像数据包,以所述第一合成方式合成出所述待显示图像,并发送至所述显示屏。
11.一种车机,其特征在于,所述车机包括,如权利要求10所述的基于MIPI_DSI虚拟通道的显示系统。
12.一种计算机可读存储介质,其特征在于,其上存储有计算机指令,当计算机指令运行时执行权利要求1至8中任一项所述的基于MIPI_DSI虚拟通道的显示方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311550313.XA CN117591052A (zh) | 2023-11-20 | 2023-11-20 | 基于mipi_dsi虚拟通道的显示方法、系统和芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311550313.XA CN117591052A (zh) | 2023-11-20 | 2023-11-20 | 基于mipi_dsi虚拟通道的显示方法、系统和芯片 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117591052A true CN117591052A (zh) | 2024-02-23 |
Family
ID=89916010
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311550313.XA Pending CN117591052A (zh) | 2023-11-20 | 2023-11-20 | 基于mipi_dsi虚拟通道的显示方法、系统和芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117591052A (zh) |
-
2023
- 2023-11-20 CN CN202311550313.XA patent/CN117591052A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100383751B1 (ko) | 화상 디스플레이 시스템, 호스트 장치, 화상 디스플레이장치 및 화상 디스플레이 방법 | |
CN101349966A (zh) | 显示装置、主机设备及其控制方法 | |
TWI379311B (en) | Apparatus, mathod and system for performing memory accesses | |
CN204595844U (zh) | Usb多电脑切换器 | |
US20010038387A1 (en) | Image display method, image display system, host device, image display device and display interface | |
JP2009505127A (ja) | ディスプレイシステム、モジュールおよび方法 | |
JP6272670B2 (ja) | ディスプレードライバ集積回路及びディスプレーデータ処理方法 | |
CN105594181B (zh) | 发送装置、接收装置、收发系统以及图像显示系统 | |
US20130147782A1 (en) | Data driving apparatus and operation method thereof and display using the same | |
US10257440B2 (en) | Video matrix controller | |
CN110581963B (zh) | 一种v-by-one信号转换方法、装置及电子设备 | |
WO2019120222A1 (en) | Advanced peripheral bus based inter-integrated circuit communication device | |
EP3896964B1 (en) | Data processing method, apparatus and device, and storage medium | |
CN114267293B (zh) | 显示装置及其显示方法 | |
CN109240979A (zh) | 数据处理芯片及led显示系统 | |
CN111212439B (zh) | 移动终端试验装置、移动终端试验系统及nsa的试验方法 | |
CN117591052A (zh) | 基于mipi_dsi虚拟通道的显示方法、系统和芯片 | |
CN116016823B (zh) | 一种视频注入装置及系统 | |
CN101969552B (zh) | 一种视频数据并行处理系统及其方法 | |
KR20150047810A (ko) | 디스플레이 패널 검사를 위한 이미지 전송 장치 및 디스플레이 패널 검사 방법 | |
CN105489160B (zh) | 一种led显示屏的数据传输装置、数据传输方法及系统 | |
JP2016035488A (ja) | タイミングコントローラおよびそれを用いたディスプレイ装置 | |
CN108243293B (zh) | 一种基于虚拟现实设备的图像显示方法及系统 | |
CN113965702A (zh) | 一种基于国产化平台的多通道视频无缝切换电路及其方法 | |
CN107564492B (zh) | 一种自适应级联的图形信号发生系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |