CN117572799A - 一种二线输入四线输出六种状态的控制电路 - Google Patents

一种二线输入四线输出六种状态的控制电路 Download PDF

Info

Publication number
CN117572799A
CN117572799A CN202311563240.8A CN202311563240A CN117572799A CN 117572799 A CN117572799 A CN 117572799A CN 202311563240 A CN202311563240 A CN 202311563240A CN 117572799 A CN117572799 A CN 117572799A
Authority
CN
China
Prior art keywords
pin
circuit
output port
output
gate control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311563240.8A
Other languages
English (en)
Inventor
杨明涛
冯桂强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Saisite Intelligent Equipment Co ltd
Original Assignee
Shenzhen Saisite Intelligent Equipment Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Saisite Intelligent Equipment Co ltd filed Critical Shenzhen Saisite Intelligent Equipment Co ltd
Priority to CN202311563240.8A priority Critical patent/CN117572799A/zh
Publication of CN117572799A publication Critical patent/CN117572799A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25257Microcontroller

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开了一种二线输入四线输出六种状态的控制电路,第一输入信号线S1和门控电路1的第一信号输入端口相连,第二输入信号线S2和门控电路1的第二信号输入端口相连;门控电路1和Q1/Q4输出转换电路电连接,Q1/Q4输出转换电路具有第一信号输出端口和第四信号输出端口;第一输入信号线S1还和门控电路2、门控3附助电路、解锁电路电连接,第二输入信号线S2还和门控2附助电路、门控电路3、解锁电路电连接;门控2附助电路和门控电路2电连接,门控3附助电路和门控电路3电连接,门控电路2和自锁电路1电连接,门控电路3和自锁电路2电连接,自锁电路1具有第二信号输出端口。本发明可以以两个输入信号组合来控4路输出6种状态变换。

Description

一种二线输入四线输出六种状态的控制电路
技术领域
本发明涉及一种二线输入四线输出六种状态的控制电路,属于控制电路技术领域。
背景技术
一般控制电路是由MCU写程序来完成,但在一些简单的控制电路时,由于用MCU成本高,且要懂软件写法才能操做。
发明内容
本发明的目的在于,提供一种二线输入四线输出六种状态的控制电路,可以以两个输入信号组合来控4路输出6种状态变换。
为解决上述技术问题,本发明采用如下的技术方案:
一种二线输入四线输出六种状态的控制电路,包括门控电路1、门控电路2、门控电路3、门控2附助电路、门控3附助电路、解锁电路、自锁电路1、自锁电路2和Q1/Q4输出转换电路;第一输入信号线S1和门控电路1的第一信号输入端口相连,第二输入信号线S2和门控电路1的第二信号输入端口相连;门控电路1和Q1/Q4输出转换电路电连接,Q1/Q4输出转换电路具有第一信号输出端口和第四信号输出端口;第一输入信号线S1还和门控电路2、门控3附助电路、解锁电路电连接,第二输入信号线S2还和门控2附助电路、门控电路3、解锁电路电连接;门控2附助电路和门控电路2电连接,门控3附助电路和门控电路3电连接,门控电路2和自锁电路1电连接,门控电路3和自锁电路2电连接,自锁电路1具有第二信号输出端口;自锁电路1和自锁电路2均和解锁电路电连接,自锁电路2具有第三信号输出端口。
前述的一种二线输入四线输出六种状态的控制电路中,门控电路1、门控电路2、门控电路3的型号均是74HC08;Q1/Q4输出转换电路的型号是BL1551;门控2附助电路、门控3附助电路的型号均是BL1551;解锁电路的型号是BL1551、IN4148;自锁电路1、自锁电路2的型号均是BL1551、74HC08、IN4148。
前述的一种二线输入四线输出六种状态的控制电路中,第一输入信号线S1、第二输入信号线S2组合为0、0不跳变时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=0、第三信号输出端口Q3=0、第四信号输出端口Q4=0;第一输入信号线S1、第二输入信号线S2组合为0、0跳变为1、0组合时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=1、第三信号输出端口Q3=0、第四信号输出端口Q4=0;第一输入信号线S1、第二输入信号线S2组合为0、0跳变为0、1组合时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=0、第三信号输出端口Q3=1、第四信号输出端口Q4=0;第一输入信号线S1、第二输入信号线S2组合为0、0跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=0、第三信号输出端口Q3=0、第四信号输出端口Q4=1;第一输入信号线S1、第二输入信号线S2组合为1、0跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=1、第三信号输出端口Q3=0、第四信号输出端口Q4=1;第一输入信号线S1、第二输入信号线S2组合为0、1跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=0、第三信号输出端口Q3=1、第四信号输出端口Q4=1。
前述的一种二线输入四线输出六种状态的控制电路中,第一输入信号线S1连接门控电路1的引脚1、门控电路2的引脚4、门控3附助电路的引脚S;第二输入信号线S2连接门控电路1的引脚2、门控电路3的引脚9;门控电路1的引脚3连接Q1/Q4输出转换电路的引脚S,Q1/Q4输出转换电路的引脚A1为第一信号输出端口,Q1/Q4输出转换电路的引脚A2为第四信号输出端口。
前述的一种二线输入四线输出六种状态的控制电路中,Q1/Q4输出转换电路的引脚D连接自锁电路1中芯片U2D7408的引脚12,芯片U2D7408的引脚13经二极管D1连接门控电路2的引脚6;芯片U2D7408的引脚13经二极管D2连接芯片U2A7408的引脚3,芯片U2A7408的引脚2连接开关芯片K3的引脚D,开关芯片K3的引脚A1连接芯片U2D7408的引脚11。
前述的一种二线输入四线输出六种状态的控制电路中,开关芯片K3的引脚S连接解锁电路中开关芯片K6的引脚D,开关芯片K6的引脚S连接二极管D5和二极管D6,开关芯片K6的引脚S经电阻R3接地,开关芯片K6的引脚A2接地,开关芯片K6的引脚A1经电阻R37后连接5V电源。
前述的一种二线输入四线输出六种状态的控制电路中,门控2附助电路中开关芯片K2的引脚S连接门控电路1中芯片U3A7408的引脚2,开关芯片K2的引脚A1连接5V电源,开关芯片K2的引脚A2接地,开关芯片K2的引脚D连接门控电路2中芯片U3B7408的引脚5。
与现有技术相比,本发明可以以两个输入信号组合来控4路输出6种状态变换。不需要懂软件即可操做。本电路与2-4线译码器相近,输入为2线输出为4线,差别在于输入的组合方式及输出的状态差异,2-4译码器输出4种状态输出。本发明可以有6种输出状态且具有保持上次输出的功能,方便数字控制电路拓展,特别在控制信号只有2路输入时又想控制多种方式输出时比较实用。
附图说明
图1是本发明的一种实施例的控制电路原理图;
图2是本发明的一种实施例的控制电路电路图。
下面结合附图和具体实施方式对本发明作进一步的说明。
具体实施方式
本发明的实施例:一种二线输入四线输出六种状态的控制电路,包括门控电路1、门控电路2、门控电路3、门控2附助电路、门控3附助电路、解锁电路、自锁电路1、自锁电路2和Q1/Q4输出转换电路;第一输入信号线S1和门控电路1的第一信号输入端口相连,第二输入信号线S2和门控电路1的第二信号输入端口相连;门控电路1和Q1/Q4输出转换电路电连接,Q1/Q4输出转换电路具有第一信号输出端口和第四信号输出端口;第一输入信号线S1还和门控电路2、门控3附助电路、解锁电路电连接,第二输入信号线S2还和门控2附助电路、门控电路3、解锁电路电连接;门控2附助电路和门控电路2电连接,门控3附助电路和门控电路3电连接,门控电路2和自锁电路1电连接,门控电路3和自锁电路2电连接,自锁电路1具有第二信号输出端口;自锁电路1和自锁电路2均和解锁电路电连接,自锁电路2具有第三信号输出端口。
门控电路1、门控电路2、门控电路3的型号均是74HC08;Q1/Q4输出转换电路的型号是BL1551;门控2附助电路、门控3附助电路的型号均是BL1551;解锁电路的型号是BL1551、IN4148;自锁电路1、自锁电路2的型号均是BL1551、74HC08、IN4148。
输入与输出关系如下(0=低电平,1=高电平):第一输入信号线S1、第二输入信号线S2组合为0、0不跳变时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=0、第三信号输出端口Q3=0、第四信号输出端口Q4=0;第一输入信号线S1、第二输入信号线S2组合为0、0跳变为1、0组合时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=1、第三信号输出端口Q3=0、第四信号输出端口Q4=0;第一输入信号线S1、第二输入信号线S2组合为0、0跳变为0、1组合时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=0、第三信号输出端口Q3=1、第四信号输出端口Q4=0;第一输入信号线S1、第二输入信号线S2组合为0、0跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=0、第三信号输出端口Q3=0、第四信号输出端口Q4=1;第一输入信号线S1、第二输入信号线S2组合为1、0跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=1、第三信号输出端口Q3=0、第四信号输出端口Q4=1;第一输入信号线S1、第二输入信号线S2组合为0、1跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=0、第三信号输出端口Q3=1、第四信号输出端口Q4=1。
第一输入信号线S1连接门控电路1的引脚1、门控电路2的引脚4、门控3附助电路的引脚S;第二输入信号线S2连接门控电路1的引脚2、门控电路3的引脚9;门控电路1的引脚3连接Q1/Q4输出转换电路的引脚S,Q1/Q4输出转换电路的引脚A1为第一信号输出端口,Q1/Q4输出转换电路的引脚A2为第四信号输出端口。Q1/Q4输出转换电路的引脚D连接自锁电路1中芯片U2D7408的引脚12,芯片U2D7408的引脚13经二极管D1连接门控电路2的引脚6;芯片U2D7408的引脚13经二极管D2连接芯片U2A7408的引脚3,芯片U2A7408的引脚2连接开关芯片K3的引脚D,开关芯片K3的引脚A1连接芯片U2D7408的引脚11。开关芯片K3的引脚S连接解锁电路中开关芯片K6的引脚D,开关芯片K6的引脚S连接二极管D5和二极管D6,开关芯片K6的引脚S经电阻R3接地,开关芯片K6的引脚A2接地,开关芯片K6的引脚A1经电阻R37后连接5V电源。门控2附助电路中开关芯片K2的引脚S连接门控电路1中芯片U3A7408的引脚2,开关芯片K2的引脚A1连接5V电源,开关芯片K2的引脚A2接地,开关芯片K2的引脚D连接门控电路2中芯片U3B7408的引脚5。
本发明的一种实施例的工作原理(参考图1):
第一输入信号线S1、第二输入信号线S2输入信号分为4路输入:
第一路S1.S2两信号直接到门控电路1的S1.S2端,在门控电路1中确定SQ1是输出1(高电平)还是输出0(低电平),确定输出后由SQ1输出到Q1/Q4输出转换电路的SQ1端,在Q1/Q4输出转换电路中最终确定是Q1输出还时Q4输出。
第二路S1信号到门控电路2的S1端。S2信号到门控2附助电路的S2端,根据S2信号的状态在门控2附助电路中确定D1端的输出是1(高电平)还时0(低电平).确定后由门控2附助电路的D1端输出到门控电路2的D1端和S1信号配合使用,在门控电路2中确定SQ2是输出1(高电平)还是输出0(低电平),确定后SQ2输出到自锁电路1的SQ2端,在自锁电路中确定信号直接由Q2输出还时进行自锁后再由Q2输出。
第三路S2信号到门控电路3的要端。S1信号到门控3附助电路的S1端,根据S2信号的状态在门控3附助电路中确定D2端的输出是1(高电平)还时0(低电平).确定后由门控2附助电路的D2端输出到门控电路2的D2端和S2信号配合使用,在门控电路3中确定SQ3是输出1(高电平)还是输出0(低电平),确定后SQ3输出到自锁电路2的SQ3端,在自锁电路中确定信号是直接由Q3输出还时进行自锁后再由Q3输出。
第四路S1.S2两路信号直接到解锁电路的S1,S2端,在这个电路产生一个解锁信号,由SQ4输出到自锁电路1及自锁电路2的SQ4端,便于自锁电路1及自锁电路2的解锁时使用。
原理图中U2A,U2B,U2D,U3A,U3B,U3C,U3D为与门电路,每个与门电路的两个输入全为1时输出为1,输入端有一个为0时输出为0.D1-D6是快速二极管,正向导通,反向截止。K1-K6为6个电子开关,S脚为0时D与A1导通,S脚为1时D与A2导通。U2D,K3.U2A,D2.D1组成一个自锁电路为Q2输出服务。原理如下:当U3B的6脚输出是高电平时信号时,这个信号会使D1二极管正向导通,D2二极管反偏截止,再经过R27.C1滤波到U2D的13脚。这时的U2D的12脚接5V视为高电平,根据与门电路的直值表得知这时的U2D的11脚输出为高电平。这个高电平一路经Q2端输出,一路到K3的A1脚,这时K3的S脚为0(低电平),这时K3的A1-D是导通的。高电平信号经这A1-D再经R28下拉电阻滤波到U2A的2脚。这时U2A的1脚接5V视为高电平,根据与门电路的直值表得知这时的U2A的3脚输出为高电平。这个高电平会使D2二极管正向导通到U2D的13脚,与D1二极管输出的高电平叠加,U2D的11脚输出不在受U3B的6脚控制,就算这时U3B的6脚是低平,U2D的11脚会一直有高电平输出。
这样就进入了自锁状态。要解锁时只要K3有S脚来一个高电平时,使K3的A2脚与D脚导通,A2脚接在GND为低电平,故D脚为低电平,因K3的D脚与U2A的2脚互通,这时U2A的2脚为低电平,根据与门电路的真值表得知U2A的3脚输出为低电平,这时的D2二极管反向截止,U2D的13脚为低电平,故U2D的11脚输出为低电平。这时解除自锁。U3D,K4,U2B,D3,D4同样为一个自锁电路为Q3输出服务。其原理同上,这里不做说明。(注:这里的1代表为高电平,0代表为低电平。后面所用1和0类同)S1.S2两路输入信号为0.0组合时:S1信号经过R1电阻限流后标为AS.S2信号经过R2电阻限流后标为BS.AS与BS分为4路。
第1路:AS接到U3A的1脚。BS接到U3A的2脚,U3A为与门,因AS.BS同为0(低电平),故U3A的3脚这时输出为0(低电平),又因U3A的3脚与K1的S脚是互通的,那么K1的S脚为0(低电平)。这时K1的D与A1导通,因D脚接到5V为高电平,所以这时K1的A1脚为1(高电平),Q1与A1是互通的,因此Q1为1(高电平)。K1的A2经过R0下拉电阻接Q4端输出,这时K1的A2与D内部是断开的,外部只有RO电阻接到GND上,故Q4这时为0(低电平)。
第2路:AS接到U3B的4脚,BS接到K2的S脚,此时AS.BS两个信号均为0(低电平),K2的S脚为0(低电平)时,K2的A1-D引脚导通,这时D脚接5V高电平经过R17下拉电阻到U3B的5脚为1(高电平),因AS与U3A的4脚互通,故4脚为0(低电平),U3B为与门电路,故U3B的6脚输出为0(低电平),无法经二极管D1通到U2D的13脚,(二极管特性P/N结大于0.7V电压正向导通)U2D的13的脚接R27到GND,故U3B的13脚为0(低电平),这时U2D的12脚接5V电压为1(高电平),与门电路U2D的11脚这时输出为0(低电平),Q2与U2D的11脚互连,故Q2输出为0(低电平)。
第3路:BS接到U3C的9脚,AS接到K5的S脚,此时AS.BS两个信号均为0(低电平),K5的S脚为0(低电平)时,K5的A1-D引脚导通,这时D脚5V高电平经过R18下拉电阻到U3C的10脚为高电平,因U3C的9脚与BS互通这时9脚为0(低电平),10脚为高电平,U3C为与门电路,故U3C的8脚输出为0(低电平),无法经二极管D3通到U3D的13脚(二极管特性P/N结大于0.7V电压正向导通),U3D的13有R36电阻接到GND,故U3D的13脚为0(低电平),这时U3D的12脚接5V电压为1(高电平),与门电路U3D的11脚这时输出为0(低电平),因Q3与U3D的11脚互连,故Q3输出为0(低电平)。
第4路:AS经D5到K6的S脚,BS经过D6到K6的S脚,这两个信号有一个为1(高电平)都可以让K6的D脚从5V高电平转变为0V低电平,K6的D脚与K3.K4的S脚是互通的,这个信号主要做为K4.K3的解锁信号使用,因AS,BS现同为0(低电平)K6的A1-D为导通状态,这时5V高电平经R1A分别到K3.K4的S脚。使K3.K4的D-A2导通接GND.将U2A.U2B的4.5脚高电平拉为低电平,使U2A.U2D,U3D,U2B的自锁电路条件不成立,处在解锁状态。此阶段S1,S2输入为0.0模式时输出状态为,Q1=1.Q2=0,Q3=0.Q4=0.S1.S2信号由0.0组合跳转为1.0组合时:两个信号经过R1电阻限流后标为AS=1.R2电阻限流后标为BS=0.AS与BS分为4路。(0为低电平,1为高电平)第1路:AS到U3A的1脚,BS到U3A的2脚,1脚为1(高电平),2脚为0(低电平),U3A为与门,故U3A的3脚这时输出为0(低电平),因U3A的3脚与K1的S脚是相通的,那么K1的S脚同为0(低电平),这时K1的D与A1导通,因D接到5V为高电平,所以这时K1的A1脚为1(高电平),因Q1与A1互通,故Q1输出为1(高电平)。因K1的A1与D是导通的,故A2就无法与D相连,这时A2经过R0下拉电阻后接Q4端输出,因A2内部是断开的,只有RO电阻拉接到GND上,故Q4这时输出为0(低电平)。
第2路:AS接到U3B的4脚,BS接到K2的S脚,此时AS为1(高电平).BS为0(低电平),K2的S脚为0(低电平)时,K2的A1-D引脚导通,这时A1引脚5V高电平经过R17下拉电阻到U3B的5脚为1(高电平),因AS与U3B的4脚互通,这时4脚为1(高电平),U3B为与门电路,故U3B的6脚输出为1(高电平),这个高电平经过D1正向导通到U2D的13脚为1(高电平),这时U2D的12脚接5V电压也为高电平,与门电路U2D的11脚这时输出为1(高电平),Q2与U2D的11脚互连,故Q2输出为1(高电平)。同时Q2还与K3的A1脚互通,K3,U2A,D2组成一个互锁电路,确保因前级的不稳定影响Q2的输出。当U2D的11脚有高电平输出时,一路送到Q2输出,一路送到K3的A1脚当K3的S脚为低电平时A1与D导通,高电平从D脚经过R18下拉电阻到U2A的2脚,U2A的1脚有5V电压为高电平,这时U2A的3脚输出为高电平,再经过D2正向导通送至U2D的13脚为高电平,因U2D的12接有5V高电平,至此形成自锁回路使U2D的11脚一直输出为高电平,Q2输出与U2D的11脚互通,故这时Q2输出为高电平。要解除自锁时在K3的S脚加高电平即可。(此时K3的S为低电平故此电路为自锁状态,此时只有Q2输出为1(高电平))本节第4路信号控制此回路的解锁。
第3路:BS接到U3C的9脚,AS接到K5的S脚,此时AS为1(高电平).BS为0(低电平),K5的S脚为1(高电平)时,K5的A2-D引脚导通,这时0V低电平经R18下拉电阻到U3C的10脚为0(低电平),这时9脚与BS互通为0(低电平)10脚也为0(低电平),故U3C不满足输出高电平的条件,故U3C的8脚输出为0(低电平),无法经过二极管D3到U3D的13脚(二极管特性P/N结大于0.7V电压正向导通),U3D的13脚有R36电阻接到GND,故U3D的13脚为0(低电平),这时U3D的12脚接5V电压为高电平,与门电路U3D的11脚这时输出为0(低电平),Q3与U3D的11脚互连,故Q3输出为0(低电平)。
第4路:AS经D5到K6的S脚,BS经过D6到K6的S脚,这两个信号有一个为1(高电平)都可以让K6的D脚从5V高电平转变为0V低电平,K6的D脚与K3.K4的S脚是互通的,这个信号主要做为K4.K3的复位解锁信号使用,因AS为1(高电平),BS同为0(低电平)K6的A2-D为导通状态,这时0V低电平经R1A分别到K3.K4的S脚。使K3.K4的D-A1导通.使U2A.U2D进入自锁状态。解锁时将输入信号S1.S2置为0.0即可处在复位解锁状态(解锁参考2-4)。此阶段S1,S2输入为0.0模式转为1.0模式时输出状态为,Q1=1.Q2=1,Q3=0.Q4=0.S1.S2信号为0.0组合转为0.1组合时:两个信号经过R1电阻限流后为AS=0.R2电阻限流后标为BS=1.AS与BS分为4路。(0:低电平,1:高电平)第1路:AS到U3A的1脚,BS接到U3A的2脚。1脚为0(低电平),2脚为1(高电平),U3A的3脚这时输出为0(低电平),U3A的3脚与K1的S脚是相通的,那么K1的S脚为0(低电平),这时K1的D与A1互通,因D接到5V电压为高电平,所以这时K1的A1脚为1(高电平),Q1与K1的A1是互通的这时Q1输出为1(高电平)。因K1的A1与D是导通的,故A2就无法与D相连,这时A2经过R0下拉电后接Q4端输出,因A2内部是断开的,只有RO电阻拉接到GND上,故Q4这时为0(低电平)。
第2路:AS接到U3B的4脚,BS接到K2的S脚,此时AS为0(低电平).BS为1(高电平),K2的S脚为高电平,K2的A2-D引脚导通,这时0V低电平经过R17下拉电阻到U3B的5脚为0(低电平),因U3B的4脚与AS互通,故U3B的4脚为0(低电平),U3B为与门电路,故U3B的6脚输出为0(低电平),低电平无法经过二极管D1(二极管特性P/N结大于0.7V电压正向导通)到U2D的13脚,U2D的13的脚接R27到GND,故U3B的13脚为0(低电平),这时U2D的12脚接5V电压为高电平,与门电路U2D的11脚这时输出为低电平,Q2与U2D的11脚互连,故Q2输出为低电平。
第3路:BS接到U3C的9脚,AS接到K5的S脚,此时AS为0(低电平).BS为1(高电平),K5的S脚为低电平,K5的A1-D引脚导通,这时5V经过R18下拉电阻到U3C的10脚为1(高电平)因U3C的9脚与BS互通,这时9脚为1(高电平),U3C为与门电路,故U3C的8脚输出为1(高电平),经过D3正向导通到U3D的13脚为1(高电平),这时U3D的12脚接5V电压为高电平,与门电路U3D的11脚输出为1(高电平),Q3与U3D的11脚互连,故Q3输出为1(高电平)。同时Q3还与K4的A1脚互通,K4的A1脚为1(高电平).K4,U2B.D4组成一个互锁电路,确保因前级的不稳定影响Q3的输出。当U3D的11脚有高电平输出时,一路送到Q3输出,一路送到K4的A1脚,当K4的S脚为低电平时A1与D导通,高电平从K4的D脚经过R41下拉电阻到U2B的5脚,U2B的4脚有5V电压为高电平,U2B的6脚输出为高电平,再经过D4正向导通送至U3D的13脚,因U3D的12脚有5V高电平至此形成自锁回路,故U3D的11脚一直输出高电平。Q3与U3D的11脚互通,故Q3也一直输出为高电平。要解除自锁时在K4的S脚加高电平即可。(此时K4的S为低电平故此电路为自锁状态,此时只有Q3输出为1(高电平))本节第4路信号控制此回路的解锁。
第4路:AS经D5到K6的S脚,BS经过D6到K6的S脚,这两个信号有一个为1(高电平)都可以让K6的D脚从5V高电平转变为0V低电平,K6的D脚与K3.K4的S脚是互通的,这个信号主要做为K4.K3的复位解锁信号使用,因AS为0(低电平),BS同为1(高电平)K6的A2-D为导通,这时0V低电平经R1A分别到K3.K4的S脚。使K3.K4的D-A1导通接.使U2A.U2D处在自锁状态。解锁时将输入信号S1.S2置为0.0即可处在解锁状态(解锁参考2-4)。此阶段S1,S2输入为0.0模式转为0.1模式时输出状态为,Q1=1.Q2=0,Q3=1.Q4=0.S1.S2信号为0.0组合转为0.1组合时:两个信号经过R1电阻限流后为AS=0.R2电阻限流后标为BS=1.AS与BS分为4路。(0:低电平,1:高电平)
第1路:AS到U3A的1脚,BS接到U3A的2脚。1脚为高电平,2脚为高电平,按与门的逻辑分析U3A的3脚这时输出为1(高电平),又因U3A的3脚与K1的S脚是互通的,那么K1的S脚为高电平,这时D与A2导通,D与A1断开。因D接到5V,所以这时K1的A2脚为高电平,因A1为0(低电平)而Q1与A1互通,Q1变为0(低电平)。K1的A2经过R0下拉电阻后接Q4端输出,因A2与Q4互通,故Q4这时为高电平。
第2路:AS接到U3B的4脚,BS接到K2的S脚,此时AS为1(高电平).BS为1(高电平),K2的S脚为高电平,K2的A2-D引脚导通,因A2接GND,故0V低电平经过R17下拉电阻到U3B的5脚为0(低电平),这时U3B的4脚与AS互通为1(高电平),U3B为与门电路,故U3B的6脚输出为0(低电平),无法经过二极管D1到U2D的13脚(二极管特性P/N结大于0.7V电压正向导通).U2D的13脚有R27电阻接GND,故U2D的13脚为0(低电平),这时U2D的12脚接5V电压为高电平,与门电路U2D的11脚输出为0(低电平),Q2与U2D的11脚互连,故Q2输出为0(低电平)。
第3路:BS接到U3C的9脚,AS接到K5的S脚,此时AS为高电平.BS为
高电平,K5的S脚为高电平,K5的A2-D引脚导通,因A2脚接GND,这时0V低电平经过R18下拉电阻到U3C的10脚为0(低电平),U3C的9脚与BS互通为1(高电平),U3C为与门电路,故U3C的8脚输出为0(低电平),无法经过二极管D3到U3D的13脚,(二极管特性P/N结大于0.7V电压正向导通)U3D的13有R36电阻接到GND,故U3D的13脚为0(低电平),这时U3D的12脚接5V电压为高电平,与门电路U3D的11脚输出为0(低电平),Q3与U3D的11脚互连,故Q3输出为0(低电平)。
第4路AS经D5到K6的S脚,BS经过D6到K6的S脚,这两个信号有一个为1(高电平)都可以让K6的D脚,从5V高电平转变为0V低电平,K6的D脚与K3.K4的S脚是互通的,这个信号主要做为K4.K3的复位信号使用,因AS,BS现同为1(高电平)K6的A2-D为导通状态,这时0V低电平经R1A分别到K3.K4的S脚。使K3.K4的D-A1导通.使U2A.U2D进入自锁状态,因这时Q2.Q3为低电平,故自锁条件失效,所以这时不用锁。此阶段S1,S2输入为0.0模式转为1.1模式时输出状态为,Q1=0.Q2=0,Q3=0.Q4=1.S1.S2信号为0.0组合转为0.1组合时:两个信号经过R1电阻限流后为AS=0.R2电阻限流后标为BS=1.AS与BS分为4路。(0:低电平,1:高电平)S1.S2初始为1.0组合时参考第3项输出说明,就是在第三项的基础上改变输出状态。
第1路:(S1.S2在1.0组合时状态为Q1=1,Q2=1,Q3=0,Q4=0)AS到U3A的1脚,BS接到U3A的2脚。这时U3AR 1脚2脚同时跳转为高电平,按与门的逻辑分析U3A的3脚这时输出为1(高电平),又因U3A的3脚与K1的S脚是互通的,那么K1的S脚为1(高电平),这时K1的D与A2导通而D与A1断开,因D接到5V为1(高电平)这时K1的A2脚为1(高电平),而A1为0(低电平),Q1与K1的A1互通故Q1输出为0低电平。K1的A2经过R0下拉电后接Q4端输出,故Q4这时为1(高电平)。(这时S1.S2为1.1组合时状态为Q1=0,Q4=1)
第2路:AS接到U3B的4脚,BS接到K2的S脚,初始时AS为1(高电平).BS为0(低电平),S1.S2初始为1.0组合时参考第3项输出说明,就是在第三项的基础上改变输出状态。此时的Q2输出为1(高电平)。同时Q2还与K3的A1脚互通,K3,U2A,D2组成一个自锁电路,确保因前级的不稳定影响Q2的输出当U2D的11脚有高电平输出时,一路送到Q2输出。一路送到K3的A1脚当K3的S脚为低电平时A1与D导通,高电平从K3的A1-D脚经过R18下拉电阻到U2A的2脚,同时U2A的3脚有5V电压为高电平,这时U2A的3脚输出为1(高电平),再经过D2正向导通送至U2D的13脚,至此形成自锁回路。使Q2一直输出一个高电平。要解除自锁时在K3的S脚加高电平即可。本节第4路信号控制此回路的解锁。所以这个环节的S1.S2输入1.0组合跳为1.1组合时会维持原来的高电平
第3路:BS接到U3C的9脚,AS接到K5的S脚,此时AS这高电平.BS为高电平,K5的S脚为高电平,K5的A2-D引脚导通,因A2脚接GND,这时0V低电平经过R18下拉电阻到U3C的10脚为0(低电平),U3C的9脚与BS互通为1(高电平),U3C为与门电路,故U3C的8脚输出为0(低电平),无法经过二极管D3到U3D的13脚(二极管特性P/N结电大于0.7V正向导通),U3D的13有R36电阻接到GND,故U3D的13脚为0(低电平),这时U3D的12脚接5V电压为高电平,与门电路U3D的11脚输出为0(低电平),Q3与U3D的11脚互连,故Q3输出为0(低电平)。
第4路AS经D5到K6的S脚,BS经过D6到K6的S脚,这两个信号有一个为1(高电平)都可以让K6的D脚,从5V高电平转变为0V低电平,K6的D脚与K3.K4的S脚是互通的,这个信号主要做为K4.K3的复位信号使用,因AS,BS现同为1(高电平)K6的A2-D为导通状态,这时0V低电平经R1A分别到K3.K4的S脚。使K3.K4的D-A1导通.使U2A.U2D进入自锁状态,解锁时将输入信号S1.S2置为0.0即可处在复位解锁状态(解锁参考2-4)。此阶段S1,S2输入为1.0模式转为1.1模式时输出状态为Q1=0,Q2=1,Q3=0,Q4=1.S1.S2信号为0.0组合转为0.1组合时:两个信号经过R1电阻限流后为AS=0.R2电阻限流后标为BS=1.AS与BS分为4路。(0:低电平,1:高电平)S1.S2初始为0.1组合时参考第4项说明,就是在第4项的基础上改变输出状态。
第1路:(S1.S2在0.1组合时状态为Q1=1,Q2=0,Q3=1,Q4=0)AS到U3A的1脚,BS接到U3A的2脚。这时U3AR 1脚2脚同时跳转为高电平,按与门的逻辑分析U3A的3脚这时输出为1(高电平),又因U3A的3脚与K1的S脚是互通的,那么K1的S脚为1(高电平),这时K1的D与A2导通而D与A1断开,因D接到5V为1(高电平)这时K1的A2脚为1(高电平),而A1为0(低电平),Q1与K1的A1互通,故Q1输出为0低电平。K1的A2经过R0下拉电后接Q4端输出,故Q4这时为1(高电平)。(这时S1.S2为1.1组合时状态为Q1=0,Q4=1)
第2路AS接到U3B的4脚,BS接到K2的S脚,此时AS为1(高电平).BS为1(高电平),K2的S脚为1(高电平),K2的A2-D引脚导通,这时0V低电平经K2的A2-D过R17下拉电阻到U3B的5脚为0(低电平),这时U3B的4脚与AS互通为高电平,U3B为与门电路,故U3B的6脚输出为0(低电平),无法经过二极管D1到U2D的13脚,(二极管特性P/N结大于0.7V电压正向导通)U2D的13脚有R27电阻接GND,故U2D的13脚为0低电平,这时U2D的12脚接5V电压为高电平,U2D的11脚这时输出为0(低电平),Q2与U2D的11脚互连,故Q2输出为低电平。
第3路:BS接到U3C的9脚,AS接到K5的S脚,初始时BS为1(高电平).AS为0(低电平),S1.S2初始为0.1组合时参考第4项输出说明,就是在第4项的基础上改变输出状态。此时的Q3输出为1(高电平)。Q3输出为1(高电平)。同时Q3还与K4的A1脚互通,K4,U2B,D4组成一个自锁电路,确保因前级的不稳定应响Q3的输出当U3D的11脚有高电平输出时,一路送到Q3输出。一路送到K4的A1脚当K4的S脚为低电平时A1与D导通,高电平从K4的A1-D脚经过R41下拉电阻到U2B的5脚,同时U2B的4脚有5V电压为高电平,这时U2B的6脚输出为1(高电平),再经过D4送至U3D的13脚,至此形成自锁回路。使Q3一直输出一个高电平。要解除自锁时在K4的S脚加高电平即可。本节第4路信号控制此回路的解锁。所以这个环节的S1.S2输入0.1组合跳为1.1组合时会维持原来的高电平
第4路AS经D5到K6的S脚,BS经过D6到K6的S脚,这两个信号有一个为1(高电平)都可以让K6的D脚,从5V高电平转变为0V低电平,K6的D脚与K3.K4的S脚是互通的,这个信号主要做为K4.K3的复位信号使用,因AS,BS现同为1(高电平)K6的A2-D为导通状态,这时0V低电平经R1A分别到K3.K4的S脚。使K3.K4的D-A1导通.使U2A.U2D进入自锁状态,解锁时将输入信号S1.S2置为0.0即可处在复位解锁状态(解锁参考2-4)此阶段S1,S2输入为0.1模式转为1.1模式时输出状态为Q1=0,Q2=0,Q3=1,Q4=1.
以上为本电路的6种状态输出的原理分析。

Claims (7)

1.一种二线输入四线输出六种状态的控制电路,其特征在于,包括门控电路1、门控电路2、门控电路3、门控2附助电路、门控3附助电路、解锁电路、自锁电路1、自锁电路2和Q1/Q4输出转换电路;
第一输入信号线S1和门控电路1的第一信号输入端口相连,第二输入信号线S2和门控电路1的第二信号输入端口相连;
门控电路1和Q1/Q4输出转换电路电连接,Q1/Q4输出转换电路具有第一信号输出端口和第四信号输出端口;
第一输入信号线S1还和门控电路2、门控3附助电路、解锁电路电连接,第二输入信号线S2还和门控2附助电路、门控电路3、解锁电路电连接;
门控2附助电路和门控电路2电连接,门控3附助电路和门控电路3电连接,门控电路2和自锁电路1电连接,门控电路3和自锁电路2电连接,自锁电路1具有第二信号输出端口;自锁电路1和自锁电路2均和解锁电路电连接,自锁电路2具有第三信号输出端口。
2.根据权利要求1所述的一种二线输入四线输出六种状态的控制电路,其特征在于,门控电路1、门控电路2、门控电路3的型号均是74HC08;Q1/Q4输出转换电路的型号是BL1551;门控2附助电路、门控3附助电路的型号均是BL1551;解锁电路的型号是BL1551、IN4148;自锁电路1、自锁电路2的型号均是BL1551、74HC08、IN4148。
3.根据权利要求1所述的一种二线输入四线输出六种状态的控制电路,其特征在于,
第一输入信号线S1、第二输入信号线S2组合为0、0不跳变时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=0、第三信号输出端口Q3=0、第四信号输出端口Q4=0;
第一输入信号线S1、第二输入信号线S2组合为0、0跳变为1、0组合时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=1、第三信号输出端口Q3=0、第四信号输出端口Q4=0;
第一输入信号线S1、第二输入信号线S2组合为0、0跳变为0、1组合时,输出为:第一信号输出端口Q1=1、第二信号输出端口Q2=0、第三信号输出端口Q3=1、第四信号输出端口Q4=0;
第一输入信号线S1、第二输入信号线S2组合为0、0跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=0、第三信号输出端口Q3=0、第四信号输出端口Q4=1;
第一输入信号线S1、第二输入信号线S2组合为1、0跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=1、第三信号输出端口Q3=0、第四信号输出端口Q4=1;
第一输入信号线S1、第二输入信号线S2组合为0、1跳变为1、1组合时,输出为:第一信号输出端口Q1=0、第二信号输出端口Q2=0、第三信号输出端口Q3=1、第四信号输出端口Q4=1。
4.根据权利要求1所述的一种二线输入四线输出六种状态的控制电路,其特征在于,第一输入信号线S1连接门控电路1的引脚1、门控电路2的引脚4、门控3附助电路的引脚S;第二输入信号线S2连接门控电路1的引脚2、门控电路3的引脚9;门控电路1的引脚3连接Q1/Q4输出转换电路的引脚S,Q1/Q4输出转换电路的引脚A1为第一信号输出端口,Q1/Q4输出转换电路的引脚A2为第四信号输出端口。
5.根据权利要求4所述的一种二线输入四线输出六种状态的控制电路,其特征在于,Q1/Q4输出转换电路的引脚D连接自锁电路1中芯片U2D7408的引脚12,芯片U2D7408的引脚13经二极管D1连接门控电路2的引脚6;芯片U2D7408的引脚13经二极管D2连接芯片U2A7408的引脚3,芯片U2A7408的引脚2连接开关芯片K3的引脚D,开关芯片K3的引脚A1连接芯片U2D7408的引脚11。
6.根据权利要求5所述的一种二线输入四线输出六种状态的控制电路,其特征在于,开关芯片K3的引脚S连接解锁电路中开关芯片K6的引脚D,开关芯片K6的引脚S连接二极管D5和二极管D6,开关芯片K6的引脚S经电阻R3接地,开关芯片K6的引脚A2接地,开关芯片K6的引脚A1经电阻R37后连接5V电源。
7.根据权利要求5所述的一种二线输入四线输出六种状态的控制电路,其特征在于,门控2附助电路中开关芯片K2的引脚S连接门控电路1中芯片U3A7408的引脚2,开关芯片K2的引脚A1连接5V电源,开关芯片K2的引脚A2接地,开关芯片K2的引脚D连接门控电路2中芯片U3B7408的引脚5。
CN202311563240.8A 2023-11-22 2023-11-22 一种二线输入四线输出六种状态的控制电路 Pending CN117572799A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311563240.8A CN117572799A (zh) 2023-11-22 2023-11-22 一种二线输入四线输出六种状态的控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311563240.8A CN117572799A (zh) 2023-11-22 2023-11-22 一种二线输入四线输出六种状态的控制电路

Publications (1)

Publication Number Publication Date
CN117572799A true CN117572799A (zh) 2024-02-20

Family

ID=89891376

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311563240.8A Pending CN117572799A (zh) 2023-11-22 2023-11-22 一种二线输入四线输出六种状态的控制电路

Country Status (1)

Country Link
CN (1) CN117572799A (zh)

Similar Documents

Publication Publication Date Title
CN105680834B (zh) 一种高速低功耗的动态比较器
CN100566170C (zh) 差分电流型相位/频率检测器电路
US6181179B1 (en) Scan flip-flop circuit
EP0168231A2 (en) A combination circuit
JPH06224738A (ja) ディジタル回路
CN117572799A (zh) 一种二线输入四线输出六种状态的控制电路
JPH0752835B2 (ja) 多重位相分割器ttl出力回路
US3617776A (en) Master slave flip-flop
US4551638A (en) ECL Gate with switched load current source
JP2743401B2 (ja) Ecl回路
JPH0249024B2 (zh)
US5281871A (en) Majority logic circuit
CN104410403B (zh) 双电压亚阈值电平转换器
US5101124A (en) ECL to TTL translator circuit with improved slew rate
WO2022011801A1 (zh) 一种三重冗余中提高电流输出可靠性的电路方法
JPH0389623A (ja) 差動出力端を有するttlからecl/cmlへの変換回路
US4870301A (en) Differential emitter-coupled-logic bus driver
CN103049418B (zh) 一种对称无正反式k-rs232转换器
CN112659935A (zh) 一种高安全性的直流充电枪电子锁控制电路
IE52317B1 (en) Improvements in or relating to counters
CN216210992U (zh) 一种基于脉冲信号的高可靠性仲裁电路
CN206759420U (zh) 双向电平转换电路
SU1497753A1 (ru) Устройство дл приема и передачи информации
JP2681937B2 (ja) フリツプフロツプ
JP3939767B2 (ja) プロセッサユニット用電圧給電装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication