CN117389370A - 一种电压输出电路及芯片 - Google Patents

一种电压输出电路及芯片 Download PDF

Info

Publication number
CN117389370A
CN117389370A CN202311687945.0A CN202311687945A CN117389370A CN 117389370 A CN117389370 A CN 117389370A CN 202311687945 A CN202311687945 A CN 202311687945A CN 117389370 A CN117389370 A CN 117389370A
Authority
CN
China
Prior art keywords
circuit
voltage
resistor
voltage dividing
dividing circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202311687945.0A
Other languages
English (en)
Other versions
CN117389370B (zh
Inventor
张志辉
赵旻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chenxin Semiconductor Shenzhen Co ltd
Original Assignee
Chenxin Semiconductor Shenzhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chenxin Semiconductor Shenzhen Co ltd filed Critical Chenxin Semiconductor Shenzhen Co ltd
Priority to CN202311687945.0A priority Critical patent/CN117389370B/zh
Publication of CN117389370A publication Critical patent/CN117389370A/zh
Application granted granted Critical
Publication of CN117389370B publication Critical patent/CN117389370B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor

Abstract

本发明公开一种电压输出电路及芯片,电压输出电路包括:第一分压电路、第二分压电路和N个开关电路组,第二分压电路的第一电阻的第一端分别与第一分压电路的第N电阻的第二端和电压信号输出端连接,开关电路组包括第一开关电路和第二开关电路,N个开关电路组中的N个第一开关电路与第一分压电路的N个电阻一一对应并联连接,N个开关电路组中的N个第二开关电路与第二分压电路的N个电阻一一对应并联连接,本发明旨在提高电压输出电路输出电压的精准度,使输出的电压落在所需电压值附近。

Description

一种电压输出电路及芯片
技术领域
本发明涉及集成电路技术领域,特别涉及一种电压输出电路及芯片。
背景技术
电压输出电路用于根据接收到的控制信号输出不同数值的电压以满足各种需求,例如为芯片内部的各种模拟电路或数字电路提供不同大小的基准电压等,用户可通过调整控制信号的大小控制电压输出电路输出所需要的电压。现有的电压输出电路一般包括由多个电阻串联形成的电阻串和稳压源,电压信号输出端位于电阻串中的最后一个电阻,用户可通过控制电阻串中的相应电阻处于短路状态/正常状态,控制电阻串阻值之和的大小,从而控制电压信号输出端输出的电压的大小,但电阻串的电流会随着电阻值的变化而变化,使得输出电压的精准度不高,无法控制输出的电压落在所需电压值附近。
发明内容
本发明的主要目的是提供一种电压输出电路及芯片,旨在提高电压输出电路输出电压的精准度,使输出的电压落在所需电压值附近。
为实现上述目的,本发明提出的电压输出电路,应用于芯片,所述电压输出电路包括:第一分压电路,所述第一分压电路包括依次串联的第一电阻到第N电阻;所述第一分压电路的第一电阻的第一端用于接入第一电压;所述第一分压电路的第N电阻的第二端与所述电压信号输出端连接;其中,所述第一分压电路的第N电阻的阻值到所述第一分压电路的第一电阻的阻值依次从小到大等比设置;
第二分压电路,所述第二分压电路包括依次串联的第一电阻到第N电阻;所述第二分压电路的第一电阻的第一端分别与所述第一分压电路的第N电阻的第二端和所述电压信号输出端连接;所述第二分压电路的第N电阻接地;其中,所述第二分压电路的第一电阻的阻值到所述第二分压电路的第N电阻的阻值依次从小到大等比设置;
N个开关电路组,所述开关电路组包括第一开关电路和第二开关电路,N个所述开关电路组与N个所述信号输入端一一对应电连接;所述开关电路组的受控端为连接在一起的所述第一开关电路的受控端和所述第二开关电路的受控端;
N个所述开关电路组中的N个所述第一开关电路与所述第一分压电路的N个所述电阻一一对应并联连接;N个开关电路组中的N个所述第二开关电路与所述第二分压电路的N个所述电阻一一对应并联连接;
其中,在任一所述开关电路组中,所述第一开关电路与所述第一分压电路中的第M个电阻并联连接,所述第二开关电路与所述第二分压电路中的第N-M+1个电阻并联连接,所述第一分压电路的第M个电阻的阻值与所述第二分压电路的第N-M+1个电阻的阻值一致;所述第一开关电路具有导通/断开的工作状态,所述第二开关电路具有导通/断开的工作状态;所述第一开关电路和所述第二开关电路在接收到与其受控端连接的信号输入端输入的信号时,处于不同的工作状态;其中,N为偶数且为正整数,M为大于0且小于等于N的正整数。
可选的,所述第一分压电路的第N电阻的阻值到所述第一分压电路的第一电阻的阻值依次等比设置,且公比值为2;
所述第二分压电路的第一电阻的阻值到所述第二分压电路的第N电阻的阻值依次等比设置,且公比值为2。
可选的,所述第一开关电路包括第一MOS管,所述第二开关电路包括第二MOS管和反相器,所述反相器的输入端与所述第一MOS管的受控端连接,所述反相器的输出端与所述第二MOS管的受控端连接。
可选的,所述电压输出电路还包括:
电压跟随器,所述电压跟随器的同相端用于接入所述第一电压,所述电压跟随器的输出端与所述第一分压电路连接,所述电压跟随器的反相端与输出端连接。
可选的,所述电压输出电路还包括:
上拉电阻电路,所述上拉电阻电路的第一端用于接入所述第一电压,所述上拉电阻电路的第二端与所述第一分压电路的第一电阻的第一端连接;
下拉电阻电路,所述下拉电阻电路的第一电阻的第一端与所述第二分压电路的第N电阻的第二端连接,所述下拉电阻电路的最后一电阻的第二端接地。
可选的,所述第一分压电路的第一电阻到第N电阻均包括可变电阻,所述第二分压电路的第一电阻到第N电阻均包括可变电阻。
可选的,所述上拉电阻电路包括多个依次串联的电阻,所述下拉电阻电路包括多个依次串联的电阻,所述上拉电阻电路的电阻数量与所述下拉电阻电路的电阻数量相同。
一种芯片,包括上述任一项所述的电压输出电路。
本发明电压输出电路包括第一分压电路、第二分压电路和N个开关电路组,在任一开关电路组中,第一开关电路与第一分压电路中的第M个电阻并联连接,第二开关电路与第二分压电路中的第N-M+1个电阻并联连接,当任一开关电路组接收到信号输入端输入的信号时,该开关电路组的第一开关电路变为导通/断开的工作状态,相反,该开关电路组的第二开关电路变为断开/导通状态,此时第一分压电路的第M个电阻变为短路/正常状态,第二分压电路的第N-M+1个电阻变为正常/短路状态,由于第一分压电路的第M个电阻的阻值与第二分压电路的第N-M+1个电阻的阻值一致,此时流经第一分压电路和第二分压电路的电流保持不变,所以电压信号输出端输出的电压与第二分压电路的等效电阻阻值成正比,又因为第一分压电路的第N电阻的阻值到第一分压电路的第一电阻的阻值依次从小到大等比设置,第二分压电路的第一电阻的阻值到第二分压电路的第N电阻的阻值依次从小到大等比设置,所以信号输入端输入的信号每进/退一位,第二分压电路的阻值就增大/减少,电压信号输出端输出的电压增大/减少的值为第二分压电路的增大/减少的电阻的电压。
例如,假设当N等于3,当用户设置信号输入端输入的信号从001增大到010时,第二分压电路的第二电阻从短路状态变为正常状态,第二分压电路的第一电阻从正常状态变为短路状态,第二分压电路的第三电阻不变,处于从短路状态,此时电压信号输出端输出的电压增加了第二分压电路的第二电阻的电压与第二分压电路的第一电阻的电压的差值。如此设置,电压信号输出端输出的电压与第二分压电路的阻值成正比,以此提高了电压输出电路输出电压的精度,在实际应用中,用户可通过设置信号输入端输入的信号大小调整第二分压电路的阻值,进而控制电压信号输出端输出的电压大小,从而输出所需要的电压。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本发明一实施例的模块示意图;
图2为本发明另一实施例的电路结构示意图;
图3为本发明又一实施例的电路结构示意图;
图4为本发明再一实施例的电路结构示意图。
附图标号说明:
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明,本发明实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
另外,在本发明中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。
电压输出电路用于根据接收到的控制信号输出不同数值的电压以满足各种需求,例如为芯片内部的各种模拟电路或数字电路提供不同大小的基准电压等,用户可通过调整控制信号的大小控制电压输出电路输出所需要的电压。现有的电压输出电路一般包括由多个电阻串联形成的电阻串和稳压源,电压信号输出端位于电阻串中的最后一个电阻,用户可通过控制电阻串中的相应电阻处于短路状态/正常状态,控制电阻串阻值之和的大小,从而控制电压信号输出端输出的电压的大小,但电阻串的电流会随着电阻值的变化而变化,使得输出电压的精准度不高,无法控制输出的电压落在所需电压值附近。
为此,本发明提出了一种电压输出电路及芯片,旨在解决现有电压输出电路中控制信号与输出电压之间的非线性关系问题,提高电压输出电路输出电压的精准度。
参考图1,在本发明的一实施例中,一种电压输出电路,应用于芯片,所述电压输出电路包括N个信号输入端和电压信号输出端,所述电压输出电路包括:
第一分压电路10,所述第一分压电路10包括依次串联的第一电阻到第N电阻;所述第一分压电路10的第一电阻的第一端用于接入第一电压;所述第一分压电路10的第N电阻的第二端与所述电压信号输出端连接;其中,所述第一分压电路10的第N电阻的阻值到所述第一分压电路10的第一电阻的阻值依次从小到大等比设置;
第二分压电路20,所述第二分压电路20包括依次串联的第一电阻到第N电阻;所述第二分压电路20的第一电阻的第一端分别与所述第一分压电路10的第N电阻的第二端和所述电压信号输出端连接;所述第二分压电路20的第N电阻接地;其中,所述第二分压电路20的第一电阻的阻值到所述第二分压电路20的第N电阻的阻值依次从小到大等比设置;
N个开关电路组30,所述开关电路组30包括第一开关电路31和第二开关电路32,N个所述开关电路组30与N个所述信号输入端一一对应电连接;所述开关电路组30的受控端为连接在一起的所述第一开关电路31的受控端和所述第二开关电路32的受控端;
N个所述开关电路组30中的N个所述第一开关电路31与所述第一分压电路10的N个所述电阻一一对应并联连接;N个开关电路组30中的N个所述第二开关电路32与所述第二分压电路20的N个所述电阻一一对应并联连接;
其中,在任一所述开关电路组30中,所述第一开关电路31与所述第一分压电路10中的第M个电阻并联连接,所述第二开关电路32与所述第二分压电路20中的第N-M+1个电阻并联连接,所述第一分压电路10的第M个电阻的阻值与所述第二分压电路20的第N-M+1个电阻的阻值一致;所述第一开关电路31具有导通/断开的工作状态,所述第二开关电路32具有导通/断开的工作状态;所述第一开关电路31和所述第二开关电路32在接收到与其受控端连接的信号输入端输入的信号时,处于不同的工作状态;其中,N为偶数且为正整数,M为大于0且小于等于N的正整数。
在本实施例中,可选的,第一开关电路31和第二开关电路32可以采用至少一个开关管来实现,例如MOS管、IGBT管、晶闸管、三极管、功率管等,和/或采用至少一个开关器件来实现,例如接触器、断路器和继电器。第一开关电路31和第二开关电路32根据信号输入端输入的控制信号导通/断开。
具体的,第一分压电路10和第二分压电路20均用于对第一电压进行分压,电压信号输出端输出的电压为第二分压电路20的第一电阻到第N电阻的电压之和,信号输入端输入的信号可以为步长为N的二进制编码,二进制编码中第一位到第N位的1或0数值分别用于控制第一开关电路31导通/断开和第二开关电路32断开/导通;当任一开关电路组30接收到信号输入端输入的信号时,该开关电路组30的第一开关电路31变为导通/断开的工作状态,相反,该开关电路组30的第二开关电路32变为断开/导通状态,此时第一分压电路10的第M个电阻变为短路/正常状态,第二分压电路20的第N-M+1个电阻变为正常/短路状态,由于第一分压电路10的第M个电阻的阻值与第二分压电路20的第N-M+1个电阻的阻值一致,此时流经第一分压电路10和第二分压电路20的电流保持不变,所以电压信号输出端输出的电压与第二分压电路20的等效电阻阻值成正比,又因为第一分压电路10的第N电阻的阻值到第一分压电路10的第一电阻的阻值依次从小到大等比设置,第二分压电路20的第一电阻的阻值到第二分压电路20的第N电阻的阻值依次从小到大等比设置,所以信号输入端输入的信号例如二进制编码每进/退一位,第二分压电路20的阻值就增大/减少相应的值,电压信号输出端输出的电压增大/减少的值为第二分压电路20的增大/减少的电阻的电压。
例如,假设当N等于3,当用户设置信号输入端输入的二进制编码从001增大到010时,第二分压电路20的第二电阻从短路状态变为正常状态,第二分压电路20的第一电阻从正常状态变为短路状态,第二分压电路20的第三电阻不变,处于从短路状态,此时电压信号输出端输出的电压增加了第二分压电路20的第二电阻的电压与第二分压电路20的第一电阻的电压的差值。再例如,假设N等于3,当信号输入端输入的二进制编码从000增大到111时,第一分压电路10的第一电阻到第三电阻均从正常状态转变为短路状态,相反第二分压电路20的第一电阻到第三电阻均从短路状态转变为正常状态,电压信号输出端输出的电压从0增大至第二分压电路20的第一电阻到第三电阻的电压之和。如此设置,电压信号输出端输出的电压与第二分压电路20的阻值成正比,以此提高了电压输出电路输出电压的精度,在实际应用中,用户可通过设置信号输入端输入的信号大小调整第二分压电路20的阻值,进而控制电压信号输出端输出的电压大小,从而输出所需要的电压。
在本发明的一实施例中,所述第一分压电路10的第N电阻的阻值到所述第一分压电路10的第一电阻的阻值依次等比设置,且公比值为2;所述第二分压电路20的第一电阻的阻值到所述第二分压电路20的第N电阻的阻值依次等比设置,且公比值为2。
在本实施例中,第一分压电路10的第N电阻的阻值到第一分压电路10的第一电阻的阻值为公比值为2的等比数列,第二分压电路20的第一电阻的阻值到第二分压电路20的第N电阻的阻值为公比值为2的等比数列,如此设置,第一分压电路10的第M个电阻的阻值为第M+1个到第N个电阻的阻值之和,第二分压电路20的第M个电阻的阻值为第一个到第M-1个电阻的阻值之和,从而使电压信号输出端输出的电压为等差数列。例如,假设N等于3,第一电压为U,当第一分压电路10的第一电阻阻值为4R时,第二电阻的阻值为2R,第三电阻的阻值为R,则第二分压电路20的第一电阻阻值为R,第二电阻的阻值为2R,第三电阻的阻值为4R,当信号输入端输入的信号从001增大一位至010时,第一分压电路10的第三电阻从短路状态变为正常状态,而第一分压电路10的第二电阻从正常状态转变为短路状态,相反,第二分压电路20的第三电阻从正常状态转变为短路状态,第二分压电路20的第二电阻从短路状态转变为正常状态,由于流经第一分压电路10和第二分压电路20的电流不变,所以电压信号输出端在信号输入端输入的信号为010时输出的电压比信号为001时输出的电压增加了1/7U伏,这与信号输入端输入的信号增大的位数相同。再例如,当信号输入端输入的信号从001增大三位至100时,第一分压电路10的第三电阻从短路状态变为正常状态,而第一分压电路10的第一电阻从正常状态转变为短路状态,相反,第二分压电路20的第一电阻从正常状态转变为短路状态,第二分压电路20的第三电阻从短路状态转变为正常状态,由于流经第一分压电路10和第二分压电路20的电流不变,且第二分压电路20的第三电阻阻值为第一电阻阻值的4倍,所以电压信号输出端在信号输入端输入的信号为010时输出的电压比信号为001时输出的电压增加了3/7U伏,这与信号输入端输入的信号增大的位数相同。如此设置,使得电压信号输出端输出的电压与信号输入端输入的信号构成线性关系,信号输入端输入的信号每增大/减少一位,电压信号输出端输出的电压随之增大/减少一位,从而提高了电压信号输出端输出电压的精准度。
参考图2,在本发明的一实施例中,所述第一开关电路31包括第一MOS管Q1,所述第二开关电路32包括第二MOS管Q2和反相器U1,所述反相器U1的输入端与所述第一MOS管Q1的受控端连接,所述反相器U1的输出端与所述第二MOS管Q2的受控端连接。
在本实施例中,第一MOS管Q1和第二MOS管Q2均为NMOS管,反相器U1用于对信号输入端输入的信号进行反相处理,当高电平信号经过反相器U1时,反相器U1输出低电平;当低电平信号经过反相器U1时,反相器U1输出高电平,信号输入端输入的信号经过反相器U1反相处理后输入到第二MOS管Q2的受控端,因此第一开关电路31和第二开关电路32在接收到与其受控端连接的信号输入端输入的信号时,会处于不同的工作状态,即当信号输入端输入的信号使第一开关电路31的第一MOS管Q1处于导通/断开状态时,信号输入端输入的信号经过反相器U1反相后使第二开关电路32的第二MOS管Q2处于断开/导通状态。例如,当N个开关电路组30中的其中一个开关电路组30接收到高电平信号时,高电平信号输入到第一MOS管Q1的受控端,第一MOS管Q1导通;高电平信号输入到第二开关电路32的反相器U1后,反相器U1对高电平信号进行反相处理,并输出低电平信号,低电平信号使第二MOS管Q2断开。再例如,当N个开关电路组30中的其中一个开关电路组30接收到低电平信号时,低电平信号输入到第一MOS管Q1的受控端,第一MOS管Q1断开;低电平信号输入到第二开关电路32的反相器U1后,反相器U1对低电平信号进行反相处理,并输出高电平信号,高电平信号使第二MOS管Q2导通。
参考图3,在本发明的一实施例中,所述电压输出电路还包括:
电压跟随器U2,所述电压跟随器U2的同相端用于接入所述第一电压,所述电压跟随器U2的输出端与所述第一分压电路10连接,所述电压跟随器U2的反相端与输出端连接。
在本实施例中,电压跟随器U2还具有高输入阻抗、低输出阻抗的特点,使得电压跟随器U2对上一级电路即第一电压呈现高阻状态,而对下一级电路即第一分压电路10和N个开关电路组30呈现低阻状态,如此设置,可以隔离第一电压与第一分压电路10和N个开关电路组30,以此消除它们之间的相互影响,同时电压跟随器U2的高输入阻抗,能够有效的限制第一电压的输出幅值,避免N个开关电路组30因为第一电压过大而损坏。
参考图4,在本发明的一实施例中,所述电压输出电路还包括:
上拉电阻电路40,所述上拉电阻电路40的第一端用于接入所述第一电压,所述上拉电阻电路40的第二端与所述第一分压电路10的第一电阻的第一端连接;
下拉电阻电路50,所述下拉电阻电路50的第一电阻的第一端与所述第二分压电路20的第N电阻的第二端连接,所述下拉电阻电路50的最后一电阻的第二端接地。
在本实施例中,上拉电阻电路40可以起到分压或限流的作用,避免第一电压过高时对N个开关电路组30造成损坏。例如,当与第一分压电路10的第一电阻并联的第一开关电路31导通时,若没有上拉电阻电路40,该第一开关电路31直接与第一电压接触,若第一电压过高则会对该第一开关电路31造成损坏;再例如,当N个第一开关电路31全部导通时,若没有上拉电阻电路40,N个第一开关电路31直接与第一电压接触,若第一电压过高则会对N个第一开关电路31造成损坏;下拉电阻电路50可以起到分压的作用,以防止电压信号输出端输出的电压为零。例如在N个第二开关电路32全部导通时,第二分压电路20的第一电阻到第N电阻全被短路,此时电压信号输出端输出的电压为下拉电阻电路50的电压,若没有下拉电阻电路50,则此时电压信号输出端输出的电压为零。
进一步的,在本发明的一实施例中,所述第一分压电路10的第一电阻到第N电阻均包括可变电阻,所述第二分压电路20的第一电阻到第N电阻均包括可变电阻。
在本实施例中,用户可根据自身需求在公比为2以及依次从小到大等比设置的基础调整第一分压电路10的第N电阻到第一电阻的电阻阻值和第二分压电路20的第一电阻到第N电阻的电阻阻值,以此使电压信号输出端输出所需要的电压。例如,假设N等于3,第一电压为U,上拉电阻电路40的阻值为R1,下拉电阻电路50的阻值为R2,用户根据自身需求设置第一分压电路10的第三电阻的阻值为12R,则第一分压电路10的第二电阻的阻值为6R,第一分压电路10的第一电阻的阻值为3R;并设置第二分压电路20的第一电阻的阻值为12R,则第二分压电路20的第二电阻的阻值为6R,第二分压电路20的第一电阻的阻值为3R,则信号输入端输入的信号每增大或减小一位,电压信号输出端输出的电压就增加或减小U*3R/(21R+R1+R2);再例如,用户根据自身需求设置第一分压电路10的第三电阻的阻值为20R,则第一分压电路10的第二电阻的阻值为10R,第一分压电路10的第一电阻的阻值为5R;并设置第二分压电路20的第一电阻的阻值为20R,则第二分压电路20的第二电阻的阻值为10R,第二分压电路20的第一电阻的阻值为5R,则信号输入端输入的信号每增大或减小一位,电压信号输出端输出的电压就增加或减小U*5R/(35R+R1+R2)。如此设置,在实际应用中,用户可调整第一分压电路10和第二分压电路20的电阻值,以此调整电压信号输出端输出的电压,从而满足用户的各种需求。
在本发明的一实施例中,所述上拉电阻电路40包括多个依次串联的电阻,所述下拉电阻电路50包括多个依次串联的电阻,所述上拉电阻电路40的电阻数量与所述下拉电阻电路50的电阻数量相同。
在本实施例中,上拉电阻电路40和下拉电阻电路50均包括多个依次串联的电阻,如此设置,在实际应用中,用户可根据第一电压的大小增加或减少上拉电阻电路40的电阻数量,以此保护N个第一开关电路31的安全;也可根据电压信号输出端输出的最小电压值调整下拉电阻电路50的电阻数量,以此输出用户所需要的最小电压值。
本发明还提出一种芯片,包括上述任一项所述的电压输出电路。
值得注意的是,由于本发明芯片基于上述的电压输出电路,因此,本发明芯片的实施例包括上述电压输出电路全部实施例的全部技术方案,且所达到的技术效果也完全相同,在此不再赘述。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是在本发明的发明构思下,利用本发明说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本发明的专利保护范围内。

Claims (8)

1.一种电压输出电路,应用于芯片,其特征在于,所述电压输出电路包括N个信号输入端和电压信号输出端,所述电压输出电路包括:
第一分压电路,所述第一分压电路包括依次串联的第一电阻到第N电阻;所述第一分压电路的第一电阻的第一端用于接入第一电压;所述第一分压电路的第N电阻的第二端与所述电压信号输出端连接;其中,所述第一分压电路的第N电阻的阻值到所述第一分压电路的第一电阻的阻值依次从小到大等比设置;
第二分压电路,所述第二分压电路包括依次串联的第一电阻到第N电阻;所述第二分压电路的第一电阻的第一端分别与所述第一分压电路的第N电阻的第二端和所述电压信号输出端连接;所述第二分压电路的第N电阻接地;其中,所述第二分压电路的第一电阻的阻值到所述第二分压电路的第N电阻的阻值依次从小到大等比设置;
N个开关电路组,所述开关电路组包括第一开关电路和第二开关电路,N个所述开关电路组与N个所述信号输入端一一对应电连接;所述开关电路组的受控端为连接在一起的所述第一开关电路的受控端和所述第二开关电路的受控端;
N个所述开关电路组中的N个所述第一开关电路与所述第一分压电路的N个所述电阻一一对应并联连接;N个开关电路组中的N个所述第二开关电路与所述第二分压电路的N个所述电阻一一对应并联连接;
其中,在任一所述开关电路组中,所述第一开关电路与所述第一分压电路中的第M个电阻并联连接,所述第二开关电路与所述第二分压电路中的第N-M+1个电阻并联连接,所述第一分压电路的第M个电阻的阻值与所述第二分压电路的第N-M+1个电阻的阻值一致;所述第一开关电路具有导通/断开的工作状态,所述第二开关电路具有导通/断开的工作状态;所述第一开关电路和所述第二开关电路在接收到与其受控端连接的信号输入端输入的信号时,处于不同的工作状态;其中,N为偶数且为正整数,M为大于0且小于等于N的正整数。
2.如权利要求1所述的电压输出电路,其特征在于,所述第一分压电路的第N电阻的阻值到所述第一分压电路的第一电阻的阻值依次等比设置,且公比值为2;
所述第二分压电路的第一电阻的阻值到所述第二分压电路的第N电阻的阻值依次等比设置,且公比值为2。
3.如权利要求1所述的电压输出电路,其特征在于,所述第一开关电路包括第一MOS管,所述第二开关电路包括第二MOS管和反相器,所述反相器的输入端与所述第一MOS管的受控端连接,所述反相器的输出端与所述第二MOS管的受控端连接。
4.如权利要求1-3任一项所述的电压输出电路,其特征在于,所述电压输出电路还包括:
电压跟随器,所述电压跟随器的同相端用于接入所述第一电压,所述电压跟随器的输出端与所述第一分压电路连接,所述电压跟随器的反相端与输出端连接。
5.如权利要求1-3任一项所述的电压输出电路,其特征在于,所述电压输出电路还包括:
上拉电阻电路,所述上拉电阻电路的第一端用于接入所述第一电压,所述上拉电阻电路的第二端与所述第一分压电路的第一电阻的第一端连接;
下拉电阻电路,所述下拉电阻电路的第一电阻的第一端与所述第二分压电路的第N电阻的第二端连接,所述下拉电阻电路的最后一电阻的第二端接地。
6.如权利要求5所述的电压输出电路,其特征在于,所述第一分压电路的第一电阻到第N电阻均包括可变电阻,所述第二分压电路的第一电阻到第N电阻均包括可变电阻。
7.如权利要求5所述的电压输出电路,其特征在于,所述上拉电阻电路包括多个依次串联的电阻,所述下拉电阻电路包括多个依次串联的电阻,所述上拉电阻电路的电阻数量与所述下拉电阻电路的电阻数量相同。
8.一种芯片,其特征在于,包括如权利要求1-7任一项所述的电压输出电路。
CN202311687945.0A 2023-12-11 2023-12-11 一种电压输出电路及芯片 Active CN117389370B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311687945.0A CN117389370B (zh) 2023-12-11 2023-12-11 一种电压输出电路及芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311687945.0A CN117389370B (zh) 2023-12-11 2023-12-11 一种电压输出电路及芯片

Publications (2)

Publication Number Publication Date
CN117389370A true CN117389370A (zh) 2024-01-12
CN117389370B CN117389370B (zh) 2024-03-01

Family

ID=89437760

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311687945.0A Active CN117389370B (zh) 2023-12-11 2023-12-11 一种电压输出电路及芯片

Country Status (1)

Country Link
CN (1) CN117389370B (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001325792A (ja) * 2000-03-08 2001-11-22 Sony Corp 電圧供給回路
KR20030037390A (ko) * 2001-11-03 2003-05-14 가부시키가이샤 무라타 세이사쿠쇼 직렬 커패시턴스를 갖는 스위칭 전원 장치
CN101814833A (zh) * 2009-02-20 2010-08-25 精工电子有限公司 电压调节器
JP2012060618A (ja) * 2010-09-13 2012-03-22 Renesas Electronics Corp 半導体集積回路装置
CN103092244A (zh) * 2011-10-28 2013-05-08 爱思开海力士有限公司 多调节器电路和包括多调节器电路的集成电路
WO2013090945A1 (en) * 2011-12-16 2013-06-20 Advanced Lighting Technologies, Inc. Near unity power factor long life low cost led lamp retrofit system and method
JP2016148879A (ja) * 2015-02-10 2016-08-18 パワーサプライテクノロジー株式会社 高圧電源装置
CN207067834U (zh) * 2017-07-04 2018-03-02 石家庄捷赛电子科技有限公司 智能数控恒压源
US10128740B1 (en) * 2016-09-06 2018-11-13 Universal Lighting Technologies Dynamic AC impedance stabilization in a flyback LED driver
CN110086455A (zh) * 2019-04-08 2019-08-02 厦门科塔电子有限公司 一种新型开关电路结构
CN211554774U (zh) * 2020-01-16 2020-09-22 深圳市英蓓特科技有限公司 一种可提供不同输出电压的电源电路及电子装置
CN114400989A (zh) * 2021-12-16 2022-04-26 重庆大学 脉冲发生电路、脉冲发生装置及其控制方法
CN217282706U (zh) * 2022-04-07 2022-08-23 深圳市高斯宝电气技术有限公司 一种开关电源的双路输出时序控制电路
CN116338281A (zh) * 2023-03-22 2023-06-27 辰芯半导体(深圳)有限公司 高压mosfet双向电流采样电路、电源管理芯片及移动电子设备

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001325792A (ja) * 2000-03-08 2001-11-22 Sony Corp 電圧供給回路
KR20030037390A (ko) * 2001-11-03 2003-05-14 가부시키가이샤 무라타 세이사쿠쇼 직렬 커패시턴스를 갖는 스위칭 전원 장치
CN101814833A (zh) * 2009-02-20 2010-08-25 精工电子有限公司 电压调节器
JP2012060618A (ja) * 2010-09-13 2012-03-22 Renesas Electronics Corp 半導体集積回路装置
CN103092244A (zh) * 2011-10-28 2013-05-08 爱思开海力士有限公司 多调节器电路和包括多调节器电路的集成电路
WO2013090945A1 (en) * 2011-12-16 2013-06-20 Advanced Lighting Technologies, Inc. Near unity power factor long life low cost led lamp retrofit system and method
JP2016148879A (ja) * 2015-02-10 2016-08-18 パワーサプライテクノロジー株式会社 高圧電源装置
US10128740B1 (en) * 2016-09-06 2018-11-13 Universal Lighting Technologies Dynamic AC impedance stabilization in a flyback LED driver
CN207067834U (zh) * 2017-07-04 2018-03-02 石家庄捷赛电子科技有限公司 智能数控恒压源
CN110086455A (zh) * 2019-04-08 2019-08-02 厦门科塔电子有限公司 一种新型开关电路结构
CN211554774U (zh) * 2020-01-16 2020-09-22 深圳市英蓓特科技有限公司 一种可提供不同输出电压的电源电路及电子装置
CN114400989A (zh) * 2021-12-16 2022-04-26 重庆大学 脉冲发生电路、脉冲发生装置及其控制方法
CN217282706U (zh) * 2022-04-07 2022-08-23 深圳市高斯宝电气技术有限公司 一种开关电源的双路输出时序控制电路
CN116338281A (zh) * 2023-03-22 2023-06-27 辰芯半导体(深圳)有限公司 高压mosfet双向电流采样电路、电源管理芯片及移动电子设备

Also Published As

Publication number Publication date
CN117389370B (zh) 2024-03-01

Similar Documents

Publication Publication Date Title
US7123055B1 (en) Impedance-matched output driver circuits having coarse and fine tuning control
US7595676B2 (en) Comparator and method with controllable threshold and hysteresis
JP3563295B2 (ja) 線形的に制御される抵抗性要素の装置
US7019585B1 (en) Method and circuit for adjusting a reference voltage signal
US5041740A (en) Parallel clocked latch
CN110531143B (zh) 电压检测器
US20170149397A1 (en) Programmable gain amplifier with analog gain trim using interpolation
US20010017567A1 (en) Internal voltage generation circuit
US7843230B1 (en) Differential hysteresis comparator circuits and methods
KR101503102B1 (ko) 분압 회로 및 반도체 장치
CN117389370B (zh) 一种电压输出电路及芯片
EP0018739A2 (en) A decoder circuit for a semiconductor memory device
US7088152B2 (en) Data driving circuit and semiconductor memory device having the same
US20090128120A1 (en) Reference voltage generation circuit, ad converter, da converter, and image processor
US6784651B2 (en) Current source assembly controllable in response to a control voltage
US4755696A (en) CMOS binary threshold comparator
US20080024177A1 (en) CMOS buffer with complementary outputs having reduced voltage swing
US7427935B2 (en) Apparatus and method of generating reference voltage of semiconductor integrated circuit
US3916330A (en) Limiting circuit
US20100164627A1 (en) Comparator circuit for comparing three inputs
US10574217B2 (en) Slew rate adjusting transmitter circuit
JP2002098718A (ja) 電流/電圧変換回路
US8754673B1 (en) Adaptive reference voltage generators that support high speed signal detection
US7511644B2 (en) Variable resistance logic
US3740580A (en) Threshold value switch

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant