CN117334160A - 显示装置和用于操作该显示装置中的像素的方法 - Google Patents

显示装置和用于操作该显示装置中的像素的方法 Download PDF

Info

Publication number
CN117334160A
CN117334160A CN202310799950.4A CN202310799950A CN117334160A CN 117334160 A CN117334160 A CN 117334160A CN 202310799950 A CN202310799950 A CN 202310799950A CN 117334160 A CN117334160 A CN 117334160A
Authority
CN
China
Prior art keywords
node
period
light emission
emission control
scan signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310799950.4A
Other languages
English (en)
Inventor
金学洙
李桓周
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN117334160A publication Critical patent/CN117334160A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

公开了显示装置和用于操作该显示装置中的像素的方法。该显示装置包括:发光元件;以及像素电路,该像素电路被配置成控制发光元件,其中,像素电路包括:电容器,其被连接至第一节点和第二节点并且被设置在第一节点与第二节点之间;以及驱动晶体管,其包括:被连接至第二节点的栅极电极;接收高电位驱动电压的第一电极;以及被连接至第三节点的第二电极,其中,像素电路被配置成使得在像素电路的工作时段的至少一部分期间,向第一节点和第二节点供应相同的电压。因此,在像素电路的发光元件中抑制了与参考电压相关的短路的发生,从而防止在每个像素中出现有缺陷的图像显示并且改进其可靠性。

Description

显示装置和用于操作该显示装置中的像素的方法
技术领域
本公开内容涉及显示装置,更具体地,涉及其中通过改进形成在每个像素中的发光元件的像素电路结构,来防止发生与参考电压相关的短路的显示装置。
背景技术
在屏幕上显示各种信息的图像显示装置是信息通信时代的关键技术并且正在不断发展,使得图像显示装置更薄、更轻、更便携,并且具有高性能。
具体地,显示装置由于工作电压低而在功耗方面具有优势,并且还具有高响应速度、高发光效率,以及良好的视角和对比度,因此作为彩色显示装置而受到更多关注。
显示装置使用布置成矩阵形式的多个像素来显示图像。每个像素由发光元件和驱动电路组成,驱动电路包括开关晶体管、驱动晶体管和电容器,电容器被配置成单独地控制发光元件。
每个像素的开关晶体管向驱动晶体管和电容器传输数据电压,并且驱动晶体管控制发光元件中流动的电流。因此,每个像素的亮度与发光元件中流动的电流量成比例。发光元件中流动的电流量是基于驱动晶体管的栅极和源极的电压与驱动晶体管的阈值电压之间的差确定的。
然而,驱动晶体管的阈值电压随着图像显示装置的寿命而逐渐改变并且像素亮度之间出现偏差。因此,常规上提出了用于对驱动晶体管的阈值电压进行采样和补偿的采样像素结构。
在这种采样像素结构中,在初始化时段期间,在一些像素电路中的每一个中都可能发生高电位驱动电压与参考电压之间的短路。在这种情况下,显示装置上可能会出现诸如水平条纹色斑的显示缺陷。
发明内容
本公开内容的技术目的是提供其中通过改进形成在每个像素中的发光元件的像素电路结构来抑制在像素电路中发生与参考电压相关的短路。
根据本公开内容的目的不限于以上提到的目的。根据本公开内容的未提及的其他目的和优点可以基于以下描述来理解,并且可以基于根据本公开内容的实施方式更清楚地理解。此外,将容易理解,可以使用权利要求中所示的手段及其组合来实现根据本公开内容的目的和优点。
本公开内容的第一方面提供了一种显示装置,包括:发光元件;以及像素电路,该像素电路被配置成控制发光元件,其中,像素电路包括:电容器,其连接至第一节点和第二节点并且设置在第一节点与第二节点之间;以及驱动晶体管,其包括:连接至第二节点的栅极电极;接收高电位驱动电压的第一电极;以及连接至第三节点的第二电极,其中,像素电路被配置成使得在像素电路的工作时段中的至少一部分期间,向第一节点和第二节点供应相同的电压。
本公开内容的第二方面提供了一种显示装置,包括:显示面板,其中设置有多条数据线、多条扫描线、多条发光控制线和多个像素;栅极驱动器,其向多条扫描线顺序地供应扫描信号,并且向多条发光控制线顺序地供应发光控制信号;数据驱动器,其向多条数据线供应数据电压;以及控制器,其用于控制栅极驱动器和数据驱动器,其中,多个像素中的每一个包括:发光元件;以及像素电路,其被配置成控制发光元件,其中,像素电路包括:电容器,其连接至第一节点和第二节点并且设置在第一节点与第二节点之间;以及驱动晶体管,其包括:连接至第二节点的栅极电极;接收高电位驱动电压的第一电极;以及连接至第三节点的第二电极,其中,像素电路被配置成使得在像素电路的工作时段中的至少一部分期间向第一节点和第二节点供应相同的电压。
本公开内容的第三方面提供了一种用于操作显示装置的像素的方法,包括:激活像素电路,像素电路被配置成在工作时段期间驱动像素,工作时段包括初始化时段、采样时段、保持时段和发光时段;在初始化时段期间,作为低水平电压而输入前一个像素行的第一扫描信号和当前像素行的发光控制信号中的每一个,并且作为高水平电压而输入当前像素行的第一扫描信号、当前像素行的第二扫描信号和前一个像素行的发光控制信号中的每一个;在采样时段期间,作为低水平电压而输入当前像素行的第一扫描信号和当前像素行的第二扫描信号中的每一个,并且作为高水平电压而输入前一个像素行的第一扫描信号、前一个像素行的发光控制信号和当前像素行的发光控制信号中的每一个;在保持时段期间,作为高水平电压而输入当前像素行的发光控制信号和前一个像素行的第一扫描信号、当前像素行的第一扫描信号和当前像素行的第二扫描信号中的每一个,并且作为低水平电压而输入前一个像素行的发光控制信号;以及在发光时段期间,作为高水平电压而输入前一个像素行的第一扫描信号、当前行的第一扫描信号和当前行的第二扫描信号中的每一个,并且作为低水平电压而输入当前像素行的发光控制信号和前一个像素行的发光控制信号中的每一个。
其他实施方式的具体细节包括在详细描述和附图中。
在根据上述本公开内容的一个方面的显示装置中,用于发光元件的像素电路结构可以被改进,使得在初始化时段期间,电容器的两个相对端的电压可以用相同的参考电压进行初始化。这可以消除像素电路的初始化短路,从而防止每个像素的有缺陷的图像显示的发生并且改进其可靠性。
根据本公开内容的效果不限于如上所述的效果,并且本公开内容所属领域的技术人员将根据详细描述清楚地理解未提及的其他效果。
附图说明
图1是根据本公开内容的一个方面的显示装置的示意性框图。
图2是示出根据本公开内容的一个方面的显示装置中的解复用器的配置的电路图。
图3是根据本公开内容的一个方面的显示装置中包括的栅极驱动器的级的图。
图4是根据本公开内容的一个方面的显示装置的像素电路的图。
图5A至图5D是用于示出图4中的像素电路的工作时段的图。
图6是根据本公开内容的另一方面的显示装置的像素电路的图。
图7是根据本公开内容的又另一方面的显示装置的像素电路的图。
图8是示出根据本公开内容的一个方面的显示装置的堆叠形式的截面图。
具体实施方式
本公开内容的优点和特征以及实现优点和特征的方法将参考稍后与附图一起详细描述的实施方式变得明显。然而,本公开内容不限于以下所公开的实施方式,而是可以以各种不同的形式来实现。因此,阐述了这些实施方式仅为了使本公开内容完整,并且为了向本公开内容所属技术领域的普通技术人员完全告知本公开内容的范围,并且本公开内容仅由权利要求的范围来限定。
在用于描述本公开内容的实施方式的附图中所公开的形状、尺寸、比例、角度、数字等是示例性的,并且本公开内容不限于此。相同的附图标记在本文中表示相同的元件。此外,为了简化描述,省略了公知的步骤和元件的描述和细节。此外,在本公开内容的以下详细描述中,阐述了许多具体细节使得提供对本公开内容的透彻理解。然而,应当理解,可以在没有这些具体细节的情况下实践本公开内容。在其他情况下,未详细描述公知的方法、过程、部件和电路以免不必要地模糊本公开内容的各方面。
本文中使用的术语仅用于描述特定实施方式的目的,而不旨在对本公开内容的限制。如本文所使用的,除非上下文另外指出,否则单数构成“一”和“一个”旨在包括复数构成。还将理解的是,术语“包含”、“具有”、“包括”在说明书中使用时指定了所陈述的特征、整数、操作、元件和/或部件的存在,但是不排除一个或更多个其他特征、整数、操作、元件、部件和/或其部分的存在或添加。
如在本文中所使用的,术语“和/或”包括一个或更多个相关联列举的项目的任意和所有组合。诸如“至少之一”的表达在元件的列表之前时可以修改元件的整个列表并且可以不修改该列表中的单个元件。在解释数值时,即使对其没有明确的描述,也可以出现误差或公差。
另外,还将理解,当第一元件或层被称为存在于第二元件或层“上”时,第一元件可以直接设置在第二元件上,或者可以间接设置在第二元件上,其中在第一和第二元件或层之间设置第三元件或层。将理解的是,当元件或层被称为“连接至”或“耦接至”另一元件或层时,该元件或层可以直接在其他元件或层上、直接连接至或直接耦接至其他元件或层,或者可以存在一个或更多个中间元件或层。另外,还将理解,当元件或层被称为在两个元件或层“之间”时,该元件或层可以是这两个元件或层之间仅有的元件或层,或者也可以存在一个或更多个中间元件或层。
另外,如本文所使用的,当层、膜、区域、板等被设置在另一层、膜、区域、板等“上”或“顶部上”时,前者可以直接接触后者,或者可以在前者与后者之间设置又一层、膜、区域、板等。如本文中所使用的,当层、膜、区域、板等直接设置在另一层、膜、区域、板等“上”或“顶部上”时,前者直接接触后者,并且又一层、膜、区域、板等不设置在前者与后者之间。此外,如本文所使用的,当层、膜、区域、板等设置在另一层、膜、区域、板等“下”或“下方”时,前者可以直接接触后者,或者可以在前者与后者之间设置又一层、膜、区域、板等。如本文中所使用的,当层、膜、区域、板等直接设置在另一层、膜、区域、板等“下”或“下方”时,前者直接接触后者,并且又一层、膜、区域、板等不设置在前者与后者之间。
在时间关系例如诸如“在……之后”、“随后”、“在……之前”等的两个事件之间的时间优先关系的描述中,除非指示“直接在……之后”、“直接随后”或“直接在……之前”,否则在这两个事件之间可以发生另一个事件。
将理解的是,尽管在本文中可以使用术语“第一”、“第二”、“第三”等描述各种元件、部件、区域、层和/或部分,但是这些元件、部件、区域、层和/或部分不应受这些术语的限制。使用这些术语来区分一个元件、部件、区域、层或部分与另一元件、部件、区域、层或部分。因而,在不脱离本公开内容的精神和范围的情况下,下面所描述的第一元件、部件、区域、层或部分可以被称为第二元件、部件、区域、层或部分。
本公开内容的各种实施方式的特征可以部分地或全部地彼此组合,并且可以在技术上彼此关联或彼此操作。实施方式可以彼此独立地实现,并且可以以关联关系一起实现。
在解释数值时,除非没有其单独的明确描述,否则该值被解释为包括误差范围。
将理解,当元件或层被称为“连接至”或“耦接至”另一元件或层时,其可以直接在另一元件或层上、直接连接至或耦接至另一元件或层,或者可以存在一个或更多个插入元件或层。此外,还将理解,当元件或层被称为在两个元件或层“之间”时,其可以是两个元件或层之间的唯一元件或层,或者也可以存在一个或更多个中间元件或层。
本公开内容的各个实施方式的特征可以彼此部分或全部地组合,并且可以彼此在技术上相关联或彼此操作。实施方式可以彼此独立地实施,并且可以以关联关系一起实施。
除非另有定义,否则本文使用的包括技术术语和科学术语的所有术语具有与本发明构思所属领域的普通技术人员通常理解的含义相同的含义。将进一步理解的是,诸如在常用词典中定义的那些术语的术语应当被解释为具有与其在相关领域的上下文中的含义一致的含义,并且除非在本文明确地如此定义,否则将不被以理想化或过于正式的意义来解释。
显示装置的像素电路将输入图像的像素数据写入像素中。平板显示装置的像素电路包括向数据线供应数据信号的数据驱动器、向栅极线供应栅极信号的栅极驱动器等。
在根据本公开内容的显示装置中,像素电路和栅极驱动器中的每一个可以包括多个晶体管,并且可以直接形成在显示面板的基板上。晶体管可以被实现为金属氧化物半导体场效应晶体管(MOSFET)结构的薄膜晶体管(TFT),或者被实现为包括氧化物半导体的氧化物TFT或者低温多晶硅(LTPS)TFT。
晶体管是包括栅极、源极和漏极的三电极元件。源极是向晶体管供应载流子的电极。在晶体管中,载流子从源极开始流动。漏极是载流子通过其从晶体管离开的电极。载流子在晶体管中从源极流向漏极。在n沟道晶体管中,载流子是电子。因此,源极电压低于漏极电压,使得电子可以从源极流向漏极。因此,n沟道晶体管中的电流方向是从漏极到源极。在p沟道晶体管中,载流子是空穴。因此,源极电压高于漏极电压,使得空穴可以从源极流向漏极。在p沟道晶体管中,空穴从源极流向漏极,因此,电流从源极流向漏极。应当注意,晶体管的源极和漏极不是固定的。例如,源极和漏极可以根据施加的电压相互交换。因此,本公开内容不因晶体管的源极和漏极而受到限制。
在下文中,将参照附图详细描述根据本公开内容的一个方面的显示装置的示例。在将附图标记分配给附图中的部件时,即使相同的部件被显示在不同的附图中,也可以尽可能地使相同的部件具有相同的附图标记。此外,为了便于说明,附图中所示的每个部件的比例与实际比例不同。本公开内容不限于附图中所示的比例。
在下文中,将参照附图更详细地描述根据本公开内容的一个方面的显示装置。
图1是根据本公开内容的一个方面的显示装置的示意性框图。
参照图1,显示装置10包括具有多个像素的显示面板100、控制器200、向多个像素中的每一个供应栅极信号的栅极驱动器300、用于向多个像素中的每一个供应数据信号的数据驱动器400以及供应用于驱动多个像素的每一个所需的电力的电源500。
显示面板100包括像素所在的显示区域AA以及围绕显示区域AA的非显示区域NA。栅极驱动器300和数据驱动器400被设置在非显示区域NA中。
在显示面板100中,多条栅极线GL、多条发光线EL和多条数据线DL彼此相交。多个像素中的每一个连接至栅极线GL和数据线DL。具体地,一个像素通过栅极线GL从栅极驱动器300接收栅极信号,通过数据线DL从数据驱动器400接收数据信号,并且通过电源线从电源500接收各种电力。
在这方面,栅极线GL供应扫描信号SC和发光控制信号EM,并且数据线DL供应数据电压Vdata。然而,根据各种方面,栅极线GL可以包括多条扫描线SCL和发光控制信号线EML。此外,一个像素可以接收高电位驱动电压EVDD和低电位驱动电压EVSS,并且可以另外包括参考电压线RL并且通过参考电压线RL接收参考电压Vref。
此外,每个像素包括发光元件170以及控制发光元件170的工作的像素电路。在这方面,发光元件170由阳极电极171、阴极电极173以及阳极电极171与阴极电极173之间的发光层172组成。像素电路包括多个开关元件、驱动元件和电容器。在这方面,每个开关元件可以被实施为薄膜晶体管。驱动元件可以被实施为薄膜晶体管。在像素电路中,驱动晶体管基于充入电容器中的数据电压与参考电压之间的差来控制供应给发光元件170的电流量,以调节从发光元件170发出的光的量。此外,多个开关晶体管接收通过多条扫描线SCL供应的扫描信号SC以及通过发光控制线EML供应的发光控制信号EM,并且以数据电压Vdata向电容器充电。
参照图1,显示面板100可以具有包括凹槽的一侧。换句话说,与放置数据驱动器400的一侧平行的另一侧可以被形成为向内凹陷第一长度d1的形状。
显示面板100可以被实现为非透射式显示面板或透射式显示面板。透射式显示面板可以应用于透明显示装置,在该透明显示装置中,在屏幕上显示图像并且背景上的真实对象是可见的。显示面板可以被制造成柔性显示面板。柔性显示面板可以作为使用塑料基板的有机发光二极管(OLED)面板来实现。
像素中的每一个可以包括用于颜色呈现的红色像素、绿色像素和蓝色像素。像素中的每一个可以还包括白色像素。每个像素都包括像素电路。
触摸传感器可以被设置在显示面板100上。可以使用单独的触摸传感器或者通过像素来感测触摸输入。触摸传感器中的每一个都是其中触摸传感器被设置在显示面板的屏幕上的on-cell嵌入式或外挂式(add-on type)。替选地,每个触摸传感器都是其中触摸传感器被嵌入显示面板100中的in-cell嵌入式。
控制器200处理从外部部件输入的图像数据RGB,以符合显示面板100的尺寸和分辨率,并且将经处理的图像数据供应给数据驱动器400。控制器200使用从外部部件输入的同步信号SYNC生成栅极控制信号GSC和数据控制信号DCS,例如,数据时钟信号CLK、数据使能信号DE、水平同步信号Hsync和竖直同步信号Vsync。控制器200将生成的栅极控制信号GSC和生成的数据控制信号DCS分别供应给栅极驱动器300和数据驱动器400以控制栅极驱动器300和数据驱动器400。
控制器200可以取决于其上安装控制器200的装置的类型而被耦接至各种处理器,例如,微处理器、移动处理器、应用处理器等。
主机系统可以是电视(TV)系统、机顶盒、导航系统、个人计算机(PC)、家庭影院系统、移动装置、可穿戴装置和车辆系统中的任何一个。
控制器200将输入帧频率乘以i并且使用帧频率=输入帧频率×i(i是大于0的正整数)Hz来控制显示面板驱动器的工作定时。输入帧频率在国家电视标准委员会(NTSC)方案中为60Hz,而在相位交替线(PAL)方案中为50Hz。
控制器200生成信号,使得像素可以在各种刷新率下工作。即,控制器200生成工作相关的信号,使得像素可以在可变刷新率(VRR)模式下工作,或者其刷新率可以在第一刷新率与第二刷新率之间切换。例如,控制器200可以简单地改变时钟信号的速率、可以生成同步信号以产生水平空白或垂直空白、或者可以在各种刷新率下操作栅极驱动器300。
控制器200基于从主机系统接收的定时信号Vsync、Hsync和数据使能信号DE,生成用于控制栅极驱动器300的工作定时的栅极控制信号GSC、用于控制数据驱动器400的工作定时的数据控制信号DSC以及用于控制解复用器单元410的工作定时的解复用器信号DEMUX1和DEMUX2。控制器200控制显示面板驱动器的工作定时,以使栅极驱动器300、数据驱动器400、解复用器单元410和触摸传感器驱动器(未示出)彼此同步。
电平转换器(未示出)将从控制器200输出的栅极控制信号GSC的电压水平转换为栅极导通电压VGL和VEL以及栅极关断电压VGH和VEH,这些电压反过来被供应给栅极驱动器300。电平转换器将栅极控制信号GSC的低水平电压转换为栅极低电压VGL,并且将栅极控制信号GSC的高水平电压转换为栅极高电压VGH。栅极控制信号GSC包括启动脉冲和转换时钟。
栅极驱动器300根据从控制器200供应的栅极控制信号GCS向栅极线GL供应扫描信号SC。栅极驱动器300可以被设置在显示面板100的一侧或相对的两侧中的每一个处,并且以板内栅极(GIP)的方式设置。
栅极驱动器300在控制器200的控制下顺序地将栅极信号输出到多条栅极线GL。栅极驱动器300可以使用移位寄存器对栅极信号进行移位,并且将经移位的栅极信号顺序地供应给栅极线GL。
在有机发光显示装置中,栅极信号可以包括扫描信号SC和发光控制信号EM。扫描信号SC包括在栅极导通电压VGL与栅极关断电压VGH之间交替的扫描脉冲。发光控制信号可以包括在栅极导通电压VEL与栅极关断电压VEH之间交替的发光控制信号脉冲。
扫描脉冲与数据电压Vdata同步,以选择要向其写入数据的线的像素。发光控制信号定义每个像素的发光时间。
栅极驱动器300可以包括发光控制信号驱动器310、第一扫描驱动器320和第二扫描驱动器330。
发光控制信号驱动器310响应于从控制器200接收的启动脉冲和转换时钟而输出发光控制信号脉冲,并且根据转换时钟对发光控制信号脉冲顺序地进行转换。
响应于接收自控制器200的启动脉冲和转换时钟,第一扫描驱动器320和第二扫描驱动器330中的每一个输出扫描脉冲,并且根据转换时钟定时对扫描脉冲进行转换。
参照图1,发光控制信号驱动器310可以被设置在栅极驱动器300的区域中的最外侧。然而,本公开内容不限于此。根据一个方面,发光控制信号驱动器310可以被设置在第一扫描驱动器320与第二扫描驱动器330之间,或者被设置在第一扫描驱动器320和第二扫描驱动器330与显示面板100的显示区域AA之间。
数据驱动器400根据从控制器200供应的数据控制信号DCS将图像数据RGB转换为数据电压Vdata,并且通过数据线DL向像素供应经转换的数据电压Vdata。在图1中,尽管数据驱动器400被设置在显示面板100的一侧处,然而数据驱动器400的数目和位置并不限于此。也就是说,数据驱动器400可以被实施为多个集成电路(IC),这些集成电路可以被设置在显示面板100的一侧处并且可以沿着该侧分隔开布置。
解复用器单元410可以被设置在数据驱动器400与显示面板100的显示区域AA之间。解复用器单元410包括多个解复用器DEMUX,并且使用多个解复用器DEMUX将从数据驱动器400的每个通道输出的数据电压分配到数据线DL。解复用器单元410可以以分时方式将从数据驱动器400的一个通道输出的数据电压分配到数据线DL,使得可以减少数据驱动器400的通道的数目。
电源500使用DC-DC转换器产生用于操作显示面板100的像素阵列和显示面板驱动器的直流(DC)电力。该DC-DC转换器可以包括电荷泵、调节器、降压转换器、升压转换器等。电源500接收来自主机系统(未示出)的DC输入电压,并且产生各种DC电压,例如栅极导通电压VGL和VEL、栅极关断电压VGH和VEH、高电位驱动电压EVDD、低电位驱动电压EVSS和参考电压Vref。栅极导通电压VGL和VEL以及栅极关断电压VGH和VEH被供应给电平转换器(未示出)和栅极驱动器300。高电位驱动电压EVDD、低电位驱动电压EVSS和参考电压Vref中的每一个通常被供应给像素。
图2是示出根据本公开内容的一个方面的显示装置中的解复用器的配置的电路图。
参考图2,解复用器411和412中的每一个可以是具有一个输入节点和N个输出节点(N是大于或等于2的正整数)的1:N解复用器。解复用器321和322中的每一个可以包括第一开关元件M1和第二开关元件M2。
参照图2,数据电压Vdata可以基于一个水平时段顺序地施加到像素行。在一个方面中,水平时段对应于一个像素行被导通一次的时段。
第一开关元件M1响应于第一DEMUX信号DEMUX1的栅极导通电压VGL而被导通。在这方面,数据驱动器400的第一通道CH1通过输出缓冲器AMP输出数据电压Vdata,并且数据电压Vdata通过第一开关元件M1被施加到第一数据线DL1。同时,数据驱动器400的第二通道CH2通过输出缓冲器AMP输出数据电压Vdata,并且数据电压Vdata通过第一开关元件M1被施加到第三数据线DL3。因此,在1/2水平时段期间,数据电压Vdata被配置成对第一数据线DL1和第三数据线DL3中的每一条的电容器充电。
然后,第二开关元件M2响应于第二DEMUX信号DEMUX2的栅极导通电压VGL而被导通。在这方面,数据驱动器400的第一通道CH1通过输出缓冲器AMP输出数据电压Vdata,并且数据电压Vdata通过第二开关元件M2被施加到第二数据线DL2。同时,数据驱动器400的第二通道CH2通过输出缓冲器AMP输出数据电压Vdata,数据电压Vdata通过第二开关元件M2被施加到第四数据线DL4。因此,在1/2水平时段期间,数据电压被配置成对第二数据线DL2和第四数据线DL4中的每一条的电容器充电。
图3是根据本公开内容的一个方面的显示装置中包括的栅极驱动级的示意图。
参照图3,在包括发光控制信号驱动器310、第一扫描驱动器320和第二扫描驱动器330的栅极驱动器300中,移位寄存器的级STG1至STGn中的每一个可以包括第一扫描信号发生器SC1(1)至SC1(n)中的每一个、第二扫描信号发生器SC2(1)至SC2(n)中的每一个以及发光控制信号发生器EM(1)至EM(n)中的每一个。在一个示例中,移位寄存器131的第一级STG1包括输出第一扫描信号SC1(1)的第一扫描信号发生器、输出第二扫描信号SC2(1)的第二扫描信号发生器以及输出发光控制信号EML(1)的发光控制信号发生器EM(1)。
第一扫描信号发生器SC1(1)至SC1(n)分别通过显示面板的第一扫描线SCL1输出第一扫描信号SC1(1)至SC1(n)。第二扫描信号发生器SC2(1)至SC2(n)分别通过显示面板的第二扫描线SCL2输出第二扫描信号SC2(1)至SC2(n)。发光控制信号发生器EM(1)至EM(n)分别通过显示面板的发光控制线EML输出发光控制信号EML(1)至EML(n)。
第一扫描信号SC1(1)至SC1(n)中的每一个可以驱动包括在每个像素中的第A个晶体管(例如,开关晶体管等)。每个第二扫描信号SC2(1)至SC2(n)可以驱动每个像素中的第B个晶体管(例如,感测晶体管等)。
发光控制信号EML(1)至EM(n)中的每一个可以驱动包括在每个像素中的第C个晶体管(例如,发光控制晶体管等)。例如,当基于发光控制信号EML(1)至EML(n)中的每一个来控制每个像素的发光控制晶体管时,其发光元件的发光时间被改变。
图4是根据本公开内容的一个方面的显示装置的像素电路的图。
参照图4,布置在显示面板100中的每一个像素包括发光元件170和独立驱动发光元件170的像素电路。
换句话说,每个像素包括连接至每条扫描线SCL1和SCL2、每条数据线DL、每条参考电压线RL、每条发光控制线EML和每个高电位驱动电压EVDD的像素电路以及连接至像素电路和低电位驱动电压EVSS并且设置在像素电路与低电位驱动电压EVSS之间的发光元件170,其中,发光元件170等效地对应于二极管。
每个像素的像素电路包括第一开关晶体管T1至第六开关晶体管T6、驱动晶体管DT和电容器Cst。
在这方面,第一开关晶体管T1至第六开关晶体管T6和驱动晶体管DT中的每一个可以被实施为p型晶体管或n型晶体管。在下文中,将描述第一开关晶体管T1至第六开关晶体管T6和驱动晶体管DT中的每一个被实施为p型晶体管的示例。然而,本公开内容不限于此。根据本公开内容的一个方面,至少一个晶体管可以被实现为n型晶体管。
在p型晶体管中,每个驱动信号的低水平电压对应于使晶体管导通的栅极导通电压。每个驱动信号的高水平电压可以是用于关断晶体管的栅极关断电压。在n型晶体管中,每个驱动信号的低水平电压对应于关断晶体管的栅极关断电压,而每个驱动信号的高水平电压可以是使晶体管导通的栅极导通电压。
此外,第一开关晶体管T1至第六开关晶体管T6和驱动晶体管DT中的至少一个可以被实施为氧化物薄膜晶体管。第一开关晶体管T1至第六开关晶体管T6和驱动晶体管DT中的至少一个可以被实施为多晶硅薄膜晶体管。然而,本公开内容不限于此,并且所有的晶体管都可以被实施为氧化物薄膜晶体管或多晶硅薄膜晶体管。
根据实施方式,像素电路可以包括多个电容器。虽然没有示出,但是例如像素电路可以包括电容器Cst和附加电容器。在一些方面中,附加电容器能够存储稳定电压以减小瞬变效应。然而,本公开内容不限于此,并且附加电容器可以作为用于实现更稳定的像素工作的部件工作。
像素电路可以连接至供应高电位驱动电压EVDD和低电位驱动电压EVSS的电源线、供应参考电压Vref的参考电压线RL以及供应数据电压Vdata的数据线DL。
每个晶体管的第一电极或第二电极可以对应于源极电极或漏极电极。例如,第一电极可以对应于源极电极,并且第二电极可以对应于漏极电极。在另一个示例中,第二电极可以对应于源极电极,并且第一电极可以对应于漏极电极。
第一开关晶体管T1的第一电极可以连接至数据线DL。第一开关晶体管T1的第二电极可以连接至电容器Cst和第三开关晶体管T3的第一电极中的至少一个。
第一开关晶体管T1的栅极电极可以连接至第一扫描线SCL1。第一开关晶体管T1基于通过第一扫描线SCL1施加的第n个像素行的第一扫描信号SC1(n)而被导通或关断。当第一开关晶体管T1被导通时,第一开关晶体管T1从数据线DL向第一节点N1供应数据电压Vdata,并且用数据电压Vdata向电容器Cst充电。
第二开关晶体管T2的第一电极可以连接至第二节点N2。第二开关晶体管T2的第一电极可以连接至驱动晶体管DT的栅极电极、电容器Cst和第六开关晶体管T6的第一电极中的至少一个。第二开关晶体管T2的第二电极可以连接至第三节点N3。第二开关晶体管T2的第二电极可以连接至驱动晶体管DT的第二电极和第四开关晶体管T4的第一电极中的至少一个。
第二开关晶体管T2的栅极电极可以连接至第二扫描线SCL2。第二开关晶体管T2基于通过第二扫描线SCL2施加的第n个像素行的第二扫描信号SC2(n)而被导通或关断。当第二开关晶体管T2被导通时,第二开关晶体管T2可以将第二节点N2和第三节点N3相互连接。换句话说,第二开关晶体管T2可以将驱动晶体管DT的栅极电极和漏极电极彼此电连接,使得驱动晶体管DT以二极管的方式导电。
第三开关晶体管T3的第一电极可以连接至第一节点N1,并且第三开关晶体管T3的第二电极可以连接至第四节点N4。第三开关晶体管T3的第一电极可以连接至第一开关晶体管T1的第二电极和电容器Cst的一侧中的至少一个。此外,第三开关晶体管T3的第二电极可以连接至第五开关晶体管T5的第一电极和参考电压线RL。
第三开关晶体管T3的栅极可以连接至发光控制线EML。第三开关晶体管T3可以基于通过发光控制线EML施加的第n个像素行的发光控制信号EML(n)而被导通或关断。第三开关晶体管T3被导通以将第一节点N1和第四节点N4相互连接,使得参考电压线RL的参考电压Vref被施加到第一节点N1,该节点连接有电容器Cst。
第四开关晶体管T4的第一电极可以连接至第三节点N3。第四开关晶体管T4的第一电极可以连接至第二开关晶体管T2的第二电极和驱动晶体管DT的第二电极中的至少一个。第四开关晶体管T4的第二电极可以连接至第五节点N5。第四开关晶体管T4的第二电极可以连接至第五开关晶体管T5的第二电极和发光元件170中的至少一个。
第四开关晶体管T4的栅极可以连接至发光控制线EML。第四开关晶体管T4基于通过发光控制线EML施加的前一像素行(或第(n-1)个像素行)的发光控制信号EML(n-1)而被导通或关断。第四开关晶体管T4被导通以将第三节点N3和第五节点N5彼此连接。
第五开关晶体管T5的第一电极可以连接至第四节点N4,并且其第二电极可以连接至第五节点N5。第五开关晶体管T5的第一电极可以连接至第三开关晶体管T3的第二电极、第六开关晶体管T6的第二电极和参考电压线RL中的至少一个。第五开关晶体管T5的第二电极可以连接至第四开关晶体管T4的第二电极和发光元件170中的至少一个。
第五开关晶体管T5的栅极电极可以连接至第二扫描线SCL2。第五开关晶体管T5和第二开关晶体管T2基于通过第二扫描线SCL2施加的第n个像素行的第二扫描信号SC2(n)同时被导通或关断。第五开关晶体管T5被导通,以将第四节点N4和第五节点N5相互连接。在这方面,第五开关晶体管T5是像素电路的稳定元件。
第六开关晶体管T6的第一电极可以连接至第二节点N2。第六开关晶体管T6的第一电极可以连接至驱动晶体管DT的栅极电极、电容器Cst和第二开关晶体管T2的第一电极中的至少一个。第六开关晶体管T6的第二电极可以连接至第四节点N4。第六开关晶体管T6的第二电极可以连接至第三开关晶体管T3的第二电极、参考电压线RL和第五开关晶体管T5的第一电极中的至少一个。
第六开关晶体管T6的栅极电极可以连接至第一扫描线SCL1。第六开关晶体管T6基于通过第一扫描线SCL1施加的第(n-1)个像素行的第一扫描信号SC1(n-1)而被导通或关断。第六开关晶体管T6被导通,以将第二节点N2和第四节点N4彼此连接,使得参考电压线RL的参考电压Vref被施加到第二节点N2,第二节点N2连接至电容器Cst。
当第六开关晶体管T6被设置在驱动晶体管DT的栅极电极与参考电压线RL之间时,像素电路的初始化时段的电流路径可以通过第六开关晶体管T6。
电容器Cst连接至第一节点N1和第二节点N2并且设置在第一节点N1与第二节点N2之间,并且存储第一节点N1与第二节点N2之间的电压的差。在第一开关晶体管T1被关断时,电容器Cst对存储的数据电压进行放电,使得驱动晶体管DT工作至少一个帧时段。
驱动晶体管DT被配置成驱动发光元件170。驱动晶体管DT的第一电极可以接收高电位驱动电压EVDD。驱动晶体管DT的第二电极可以连接至第三节点N3。驱动晶体管DT的栅极电极可以连接至第二节点N2。
驱动晶体管DT控制流经发光元件170的电流量,以对应于输入到第二节点N2的电容器Cst的放电电压。换句话说,驱动晶体管DT基于第二节点N2的电压而被导通或关断。当被导通时,驱动晶体管DT可以将高电位驱动电压EVDD供应给第三节点N3。
发光元件170包括:连接至像素电路的第四开关晶体管T4的阳极电极171、连接至低电位驱动电压EVSS的阴极电极173以及形成在阳极电极171与阴极电极173之间的发光层172。发光元件170基于通过像素电路的第四开关晶体管T4施加的驱动晶体管DT的输出电流量而发光。
根据一个方面,发光元件170可以包括有机发光二极管、无机发光二极管和量子点发光元件中的至少一个。当发光元件170包括有机发光二极管时,发光元件170的发光层172可以包括含有机材料的发光层172。
图5A至图5D是根据本公开内容的一些方面的、用于说明图4中的像素电路的工作时段的图。
参照图5A至图5D,用于操作每个像素的方法以及每个像素的工作特性被详细描述如下。
每个像素的每一帧的工作时段可以包括初始化时段ST1、采样时段ST2、保持时段ST3和发光时段ST4。
在每个工作时段期间,第一开关晶体管T1至第六开关晶体管T6和驱动晶体管DT中的每一个可以基于第(n-1)个像素行的第一扫描信号SC1(n-1)和发光控制信号EML(n-1)以及第n个像素行的第一扫描信号SC1(n)和第二扫描信号SC2(n)和发光控制信号EML(n)而被导通/关断。
在这方面,第一扫描信号SC1(n)可以具有小于一个水平时段的脉冲宽度。例如,第(n-1)个像素行的第一扫描信号SC1(n-1)可以从低水平电压转换为高水平电压,并且在一定的持续时间延迟之后,第n个像素行的第一扫描信号SC1(n)可以被转换为低水平电压。然而,正如本文所使用的,为了描述的方便,第一扫描信号SC1(n)和第二扫描信号SC2(n)以及发光控制信号EML(n)中的每一个的工作是基于一个水平时段来描述的。
此外,第一扫描信号SC1(n)和第二扫描信号SC2(n)可以具有不同的脉冲宽度。第一扫描信号SC1(n)的脉冲宽度可以小于第二扫描信号SC2(n)的脉冲宽度。然而,本公开内容不限于此,并且第一扫描信号SC1(n)的脉冲宽度可以等于或大于第二扫描信号SC2(n)的脉冲宽度。
换句话说,当第一扫描信号SC1(n)具有1个水平时段的脉冲宽度时,第二扫描信号SC2(n)可以具有2个水平时段的脉冲宽度。然而,本公开内容不限于此,并且第一扫描信号SC1(n)和第二扫描信号SC2(n)可以具有相同的脉冲宽度。
图5A是用于示出在每个像素的工作时段的初始化时段期间施加到每个像素的信号以及初始化时段期间的像素工作特性的图。
初始化时段ST1是如下时段,在该时段期间,在第一扫描信号SC1(n)和数据电压Vdata被供应给第一开关晶体管T1之前,基于参考电压Vref对分别连接至电容器Cst的两个相对端的第一节点N1和第二节点N2进行初始化。
在初始化时段ST1期间,第(n-1)个(或前一个)像素行的第一扫描信号SC1(n-1)和第n个像素行的发光控制信号EML(n)中的每一个可以作为低水平电压被输入。第n个像素行的第一扫描信号SC1(n)、第n个像素行的第二扫描信号SC2(n)和第(n-1)个像素行的发光控制信号EML(n-1)中的每一个可以作为高水平电压被输入。
例如,初始化时段ST1可以响应于第(n-1)个像素行的发光控制信号EML(n-1)作为高水平电压被输入以及第(n-1)个像素行的第一扫描信号SC1(n-1)作为低水平电压被输入而开始。
参照图5A,在初始化时段ST1期间,第三开关晶体管T3和第六开关晶体管T6可以被导通。第三开关晶体管T3被导通以用参考电压Vref初始化第一节点N1。换句话说,第一节点N1的初始电压可以被设置为参考电压Vref。
同时,第六开关晶体管T6也基于第(n-1)个像素行的第一扫描信号SC1(n-1)而被导通,以向第二节点N2供应参考电压Vref。在初始化时段ST1期间,第一开关晶体管T1和驱动晶体管DT二者都被关断,使得第一节点N1和第二节点N2中的每一个的参考电压Vref不与高电位驱动电压EVDD短路。
在初始化时段ST1期间,随着第六开关晶体管T6被导通,参考电压Vref可以被输入到驱动晶体管DT的栅极电极。参考电压Vref可以作为使驱动晶体管DT初始化的初始化电压。高电位驱动电压EVDD可以被输入到驱动晶体管DT的第一电极(或源极电极)。在这种情况下,驱动晶体管DT的栅极-源极电压可以对应于参考电压Vref-小于高电位驱动电压EVDD。
此外,在初始化时段ST1期间,随着第三开关晶体管T3和第六开关晶体管T6被导通,相同的参考电压Vref被施加到电容器Cst的两个相对端。换句话说,电容器Cst的两个相对端可以具有相同的电位。然而,本公开内容不限于此。根据本公开内容的一个方面,不同电压水平的参考电压Vref可以分别供应给第一节点N1和第二节点N2。
图5B是用于示出在每个像素的工作时段中的采样时段期间施加到每个像素的信号以及采样时段期间的像素工作特性的图。
采样时段ST2是用于对驱动晶体管DT的阈值电压Vth进行采样的时段。采样时段ST2可以与编程时段一起被激活,该编程时段用于将数据电压Vdata施加到驱动晶体管DT以控制供应给发光元件170的电流量。然而,本公开内容不限于此。采样时段ST2和编程时段可以作为单独的时段被激活。
当数据电压Vdata被供应给像素电路时,采样时段ST2可以被执行。在采样时段ST2期间,第n个像素行的第一扫描信号SC1(n)和第n个像素行的第二扫描信号SC2(n)中的每一个可以作为低水平电压被输入。第(n-1)个像素行的第一扫描信号SC1(n-1)、第(n-1)个像素行的发光控制信号EML(n-1)和第n个像素行的发光控制信号EML(n)中的每一个可以作为高水平电压被输入。
采样时段ST2可以响应于第n个像素行的发光控制信号EML(n)作为高水平电压被输入以及第n个像素行的第二扫描信号SC2(n)作为低水平电压被输入而开始。当第n个像素行的第二扫描信号SC2(n)是低水平电压时,采样时段ST2可以被维持。
参照图5B,在采样时段ST2期间,第一开关晶体管T1和第二开关晶体管T2同时被导通,使得来自数据线DL的数据电压Vdata被供应到第一节点N1和电容器Cst的输入端,使得数据电压Vdata被充入电容器Cst。
在这方面,第二开关晶体管T2可以将驱动晶体管DT的栅极电极和漏极电极相互连接,使得驱动晶体管DT以二极管的方式导电。因此,等于“高电位驱动电压EVDD与阈值电压Vth之和”的电压可以被输入到驱动晶体管DT的栅极电极。由于高电位驱动电压EVDD被输入到驱动晶体管DT的源极电极,因此驱动晶体管DT的栅极-源极电压可以对应于阈值电压Vth。因此,驱动晶体管DT的阈值电压Vth通过第二节点N2被采样。
采样时段ST2和编程时段可以作为单独的时段被激活。在这种情况下,当第一开关晶体管T1被导通时,数据电压Vdata从数据线DL被供应到第一节点N1和电容器Cst的输入端,使得数据电压Vdata被充入电容器Cst。在这方面,第二开关晶体管T2可以被导通或关断。
在采样时段ST2期间,第n个像素行的第二扫描信号SC2(n)可以作为低水平电压被施加,其时间长度足以使驱动晶体管DT的阈值电压Vth被采样。换句话说,第n个像素行的第二扫描信号SC2(n)的脉冲宽度可以不限于2个水平时段,而是可以具有3个水平时段,或者必要时可以具有1个水平时段。
在这方面,导通第一开关晶体管T1的第n个像素行的第一扫描信号SC1(n)具有比第n个像素行的第二扫描信号SC2(n)更小的脉冲宽度。例如,第n个像素行的第一扫描信号SC1(n)可以具有1个水平时段的脉冲宽度或者小于1个水平时段的脉冲宽度。换句话说,编程时段可以与采样时段ST2部分交叠。此外,第二开关晶体管T2和第五开关晶体管T5基于第n个像素行的第二扫描信号SC2(n)而同时被导通,使得可以用参考电压Vref初始化第五节点N5。换句话说,在采样时段ST2期间1可以用参考电压Vref初始化发光元件170的阳极电极17。
用于对驱动晶体管DT的阈值电压Vth进行采样的采样时段ST2与用于初始化电容器Cst的两个相对端的初始化时段ST1不交叠。因此,高电位驱动电压EVDD与初始化电容器Cst的参考电压Vref之间的短路可以被消除。结果,可以抑制由不同电源之间的短路引起的电力波动现象,以防止由于电力波动现象而导致的图像质量缺陷。
图5C示出了在每个像素的工作时段中施加到每个像素达保持时段的信号以及保持时段的像素工作特性。
保持时段ST3是像素的高电位驱动电压EVDD与驱动晶体管DT的阈值电压Vth之间的电压差EVDD-Vth被保持在第二节点N2的时段。
保持时段ST3可以在采样时段ST2之后执行。保持时段ST3可以被维持达如下持续时间,该持续时间从第n个像素行的第二扫描信号SC2(n)从低水平电压变为高水平电压的时间点到第n个像素行的发光控制信号EML(n)从高水平电压变为低水平电压的时间点。
参照图5C,在保持时段ST3期间,第n个像素行的发光控制信号EML(n)和第(n-1)个像素行的第一扫描信号SC1(n-1)、第n个像素行的第一扫描信号SC1(n)和第n个像素行的第二扫描信号SC2(n)中的每一个可以作为高水平电压被输入。第(n-1)个像素行的发光控制信号EML(n-1)可以作为低水平电压被输入。
在保持时段ST3期间,第四开关晶体管T4基于第(n-1)个像素行的发光控制信号EML(n-1)而被导通,使得在第二节点N2处保持高电位驱动电压EVDD与阈值电压Vth之间的电压差EVDD-Vth。在这方面,发光元件170的阳极电极171被保持在参考电压Vref,并且电容器Cst的两个相对端的电位彼此相等,使得不产生电流路径。因此,发光元件170不发光,并且保持状态被维持,使得像素电路的工作可以没有变化。例如,在保持时段ST3期间,可以维持紧随采样时段ST2之后的状态,在该状态中,像素电路在没有电压被施加到像素电路的情况下停止一段时间。
图5D示出了在每个像素的工作时段的发光时段期间施加到每个像素的信号以及发光时段的像素工作特性。
发光时段ST4是如下时段,在时段期间,第一节点N1与第二节点N2之间产生电流路径,使得发光元件170基于流经驱动晶体管DT到发光元件170的电流量而被启动并保持发光。
参照图5D,发光时段ST4可以在采样时段ST2和/或保持时段ST3之后被执行。在发光时段ST4期间,第(n-1)个像素行的第一扫描信号SC1(n-1)、第n个像素行的第一扫描信号SC1(n)和第n个像素行的第二扫描信号SC2(n)中的每一个可以作为高水平电压被输入。第n个像素行的发光控制信号EML(n)和第(n-1)个像素行的发光控制信号EML(n-1)中的每一个可以作为低水平电压被输入。
在发光时段ST4期间,第三开关晶体管T3和第四开关晶体管T4可以被导通,而第一开关晶体管T1、第二开关晶体管T2、第五开关晶体管T5和第六开关晶体管T6可以被关断。此外,在发光时段ST4期间,驱动晶体管DT可以被导通。
当第四开关晶体管T4基于第(n-1)个像素行的发光控制信号EML(n-1)而被保持在导通状态时,第三开关晶体管T3基于第n个像素行的发光控制信号EML(n)而被导通。因此,在设置在第一节点N1与第二节点N2之间的电容器Cst中产生了电流通路。因此,发光元件170基于输出到驱动晶体管DT的电流量而被启动并维持发光。
在发光期ST4期间,对应于EVDD+Vth+(Vref-Vdata)的电压可以被输入到驱动晶体管DT的栅极电极。高电位驱动电压EVDD可以被输入到驱动晶体管DT的源极电极。在这种情况下,驱动晶体管DT的栅极-源极电压可以对应于确定为Vth+(Vref-Vdata)的电压。
在如上所述配置的像素电路中,在第一节点N1和第二节点N2以及驱动晶体管DT的初始化时段ST1期间,第三开关晶体管T3和第六开关晶体管T6可以用参考电压线RL的参考电压Vref初始化电容器Cst的两个相对端,即,第一节点N1和第二节点N2。此时,用参考电压Vref初始化第一节点N1和第二节点N2,而第一开关晶体管T1和驱动晶体管DT二者都被关断。因此,可以防止第一节点N1和第二节点N2的参考电压Vref与高电位驱动电压EVDD之间的短路。
此外,在初始化时段ST1期间,第六开关晶体管T6响应于通过第(n-1)个像素行的水平线像素的第一扫描线SCL1(n-1)施加的第(n-1)个像素行的扫描信号SC1(n-1)而工作。第六开关晶体管T6可以基于第(n-1)个像素行的扫描信号SC1(n-1)而工作,或者基于另外生成的单独的扫描信号而工作。
此外,第四开关晶体管T4响应于通过第(n-1)个像素行的水平线像素的发光控制线EML(n-1)施加的第(n-1)个像素行的发光控制信号EML(n-1)而工作。因此,可以实现驱动晶体管DT的保持工作,同时栅极驱动器300不生成和供应附加的发光控制信号。
如上所述,在根据本公开内容的一个方面的像素结构中,可以实现第一节点N1和第二节点N2的初始化以及驱动晶体管DT的保持控制,同时栅极驱动器200不生成附加的扫描信号和发光控制信号。因此,栅极驱动器300的电路结构可以被简化。
图6是根据本公开内容的另一方面的显示装置的像素电路的图。
在下文中,可以省略与上文参照图4阐述的重复描述。
参照图6,每个像素包括连接至每条扫描线SCL1和SCL2、每条数据线DL、每条参考电压线RL、每条发光控制线EML1和EML2以及每个高电位驱动电压EVDD的像素电路以及连接至像素电路和低电位驱动电压EVSS并且设置在像素电路与低电位驱动电压EVSS之间的发光元件170,其中,发光元件170等效地对应于二极管。
第一发光控制线EML1和第二发光控制线EML2可以分别向每个像素供应第一发光控制信号EM1(n)和第二发光控制信号EM2(n)。
第四开关晶体管T4可以基于第一发光控制信号EM1(n)而被导通,并且第三开关晶体管T3可以基于第二发光控制信号EM2(n)而被导通。
此外,第一发光控制信号EM1(n)和第二发光控制信号EM2(n)可以具有不同的脉冲宽度。第一发光控制信号EM1(n)的脉冲宽度可以大于第二发光控制信号EM2(n)的脉冲宽度。然而,本公开内容不限于此,并且第一发光控制信号EM1(n)的脉冲宽度可以等于或小于第二发光控制信号EM2(n)的脉冲宽度。
换句话说,当第一发光控制信号EM1(n)可以具有3个水平时段的脉冲宽度时,第二发光控制信号EM2(n)可以具有2个水平时段的脉冲宽度。然而,本公开内容不限于此,并且第一发光控制信号EM1(n)和第二发光控制信号EM2(n)可以具有相同的脉冲宽度。
参照图6,每个像素的每一帧的工作时段可以包括初始化时段ST1'、采样时段ST2'和发光时段ST3'。当第二扫描信号SC(n)从低水平电压转换为高水平电压时,第一发光控制信号EM1(n)和第二发光控制信号EM2(n)可以同时从高水平电压转换为低水平电压。
因此,第三开关晶体管T3可以被导通以将参考电压Vref供应到第一节点N1,使得存储在电容器Cst中的数据电压Vdata可以被参考电压Vref取代。换句话说,在分别连接至电容器Cst的两端的第一节点N1与第二节点N2之间产生电流通路,使得驱动晶体管DT被导通,同时,第四开关晶体管T4被导通,使得发光元件170可以发光。也就是说,发光期ST3'可以紧接着采样时段ST2'之后被激活。
由于第一发光控制信号EM1(n)和第二发光控制信号EM2(n)是单独的信号,因此第三开关晶体管T3和第四开关晶体管T4可以被单独地控制。
图7是根据本公开内容的又一个方面的显示装置的像素电路的图。
在一些方面中,驱动晶体管DT可以包括多个子晶体管。在这种情况下,驱动晶体管DT可以被称为多晶体管或双晶体管DT1和DT2。此外,第一开关晶体管T1至第六开关晶体管T6中的至少一个可以包括多个子晶体管。在这种情况下,第一开关晶体管T1至第六开关晶体管T6中的至少一个可以被称为多晶体管或双晶体管。
例如,当驱动晶体管DT包括多个子晶体管时,可以改进驱动晶体管DT的产量。此外,当第二开关晶体管T2包括多个子晶体管T21和T22时,可以有效地减少从驱动晶体管DT泄漏的电流。当第六开关晶体管T6包括多个子晶体管T61和T62时,可以有效地减少来自第六开关晶体管T6的电流泄漏,例如在第二节点N2与参考电压线RL1和RL2之间发生的泄漏电流。
参照图7,在用于发光元件170的像素电路结构中,像素电路使用具有不同电压水平的第一参考电压Vref1和第二参考电压Vref2控制发光元件170的发光工作。
为此,除了只有第五开关晶体管T5被配置成向发光元件170的阳极电极171供应通过第二参考电压线RL2供应的第二参考电压Vref2以外,第一开关晶体管T1至第四开关晶体管T4和第六开关晶体管T6的布置结构可以与图4至图6所示的结构相同。
如图7所示的用于发光元件170的像素电路的工作时段可以顺序地划分为发光元件170的初始化时段ST1、采样时段ST2、保持时段ST3和发光期ST4,如参照图5A至图5D所述。
然而,在如图7所示的用于发光元件170的像素电路的工作时段期间的采样时段ST2期间,第五开关晶体管T5可以基于来自第二扫描线SCL2的第n个像素行的第二扫描信号SC2(n)而被导通,以将通过第二参考电压线RL2供应的第二参考电压Vref2供应给发光元件170的阳极电极171。这样,第五开关晶体管T5在采样时段ST2期间向发光元件170的阳极电极供应第二参考电压Vref2可以使发光元件170的阳极电极171能够被维持在第二参考电压Vref2的幅度达随后的保持时段ST3。当第二参考电压Vref2的幅度被设置为大于用作参考电压的第一参考电压Vref1的幅度时,保持操作可以被稳定地执行,使得在采样时段ST2和保持时段ST3期间不产生电流路径。因此,可以进一步改进驱动晶体管DT的阈值电压Vth的采样效率,以及驱动电压的保持效率。
图8是示出根据本公开内容的一个方面的显示装置10的堆叠形式的截面图。
参照图8,用于驱动发光元件170的薄膜晶体管TFT可以被设置在显示区域AA和基板101上。该薄膜晶体管TFT可以包括半导体层115、栅极电极125以及源极和漏极电极140。薄膜晶体管TFT可以包括驱动晶体管。为了便于说明,在可能被包括在显示装置10中的各种薄膜晶体管中,只示出了驱动晶体管。其他薄膜晶体管如开关晶体管也可以被包括在显示装置10中。此外,描述了薄膜晶体管TFT具有共面结构的示例。然而,薄膜晶体管可以被实现为具有其他结构,如交错结构。本公开内容不限于此。
驱动晶体管可以响应于供应给驱动晶体管的栅极电极125的数据信号而接收高电位驱动电压EVDD,以控制供应给发光元件170的电流量,以调节从发光元件170发出的光量。驱动晶体管可以基于充入存储电容器(未示出)中的电压来供应恒定电流,以维持发光元件170的发光,直到供应下一帧的数据信号。高电位供应线可以以平行的方式延伸到数据线。
如图8所示,薄膜晶体管TFT包括:设置在第一绝缘层110上的半导体层115;与半导体层115交叠而第二绝缘层120被设置在其间的栅极电极125;以及形成在第三绝缘层135上并且与半导体层115接触的源极和漏极电极140。
半导体层115可以在薄膜晶体管TFT的工作期间形成沟道。半导体层115可以由氧化物半导体制成,或者可以由各种有机半导体例如非晶硅(a-Si)、多晶硅(poly-Si)或五碳烯制成。本公开内容不限于此。半导体层115可以被形成在第一绝缘层110上。半导体层115可以包括沟道区、源区域和漏区。沟道区可以与栅极电极125交叠,而第一绝缘层110则夹在其间。沟道区可以被形成在源极与漏极电极140之间。源区可以通过延伸穿过第二绝缘层120和第三绝缘层135的接触孔电连接至源极电极140。漏极区可以通过延伸穿过第二绝缘层120和第三绝缘层135的接触孔电连接至漏极140。缓冲层105和第一绝缘层110可以被设置在半导体层115与基板101之间。缓冲层105可以防止基板101遭受湿气和/或氧气的扩散。第一绝缘层110可以保护半导体层115,并且可以阻止从基板101引入的各种类型的缺陷。
与第一绝缘层110接触的缓冲层105的最上层可以由具有不同于缓冲层105的其余各层、第一绝缘层110、第二绝缘层120和第三绝缘层135的蚀刻特性的材料制成。与第一绝缘层110接触的缓冲层105的最上层可以由氮化硅(SiNx)和氧化硅(SiOx)中的一种制成。缓冲层105、第一绝缘层110、第二绝缘层120和第三绝缘层135的其余各层可以由氮化硅(SiNx)和氧化硅(SiOx)中的另一种制成。例如,与第一绝缘层110接触的缓冲层105的最上层可以由氮化硅(SiNx)制成,而缓冲层105、第一绝缘层110、第二绝缘层120和第三绝缘层135的其余各层可以由氧化硅(SiOx)制成。本公开内容不限于此。
栅极电极125可以被形成在第二绝缘层120上,并且可以与半导体层115的沟道区交叠,而第二绝缘层120被夹在其间。栅极电极125可以由第一导电材料制成,并且可以被实施为由镁(Mg)、钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)、铜(Cu)或其合金组成的单层或多层。本公开内容不限于此。
源极电极140可以通过延伸穿过第二绝缘层120和第三绝缘层135的接触孔连接至半导体层115的暴露源区。漏极电极140可以与源极电极140相对,并且可以通过延伸穿过第二绝缘层120和第三绝缘层135的接触孔连接至半导体层115的漏极区。源极和漏极电极140中的每一个可以由第二导电材料制成,并且可以包括由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)、铜(Cu)或其合金制成的单层或多层。本公开内容不限于此。
连接电极155可以被设置在第一中间层150与第二中间层160之间。连接电极155可以通过延伸穿过保护膜145和第一中间层150的连接电极接触孔156连接至漏极电极140。连接电极155可以由具有与漏极电极140相同或相似的低电阻率的材料制成。本公开内容不限于此。
参照图8,包括发光层172的发光元件170可以被设置在第二中间层160和堤层165上。发光元件170可以包括阳极电极171、形成在阳极电极171上的至少一个发光层172以及形成在发光层172上的阴极电极173。
阳极电极171可以通过延伸穿过设置在第一中间层150上的第二中间层160的接触孔电连接至连接电极155的暴露部分。
每个像素的阳极电极171不被堤层165覆盖。堤层165可以由不透明的材料(例如黑色)制成,以防止相邻像素之间的光干扰。在这种情况下,堤层165可以包括遮光材料,遮光材料包括彩色颜料、有机黑和碳黑中的至少一种。本公开内容不限于此。
参照图8,至少一个发光层172可以被形成在阳极电极171的一部分上,该部分对应于由堤层165定义的发光区域。至少一个发光层172可以包括阳极电极171上的空穴传输层、空穴注入层、空穴阻断层、发光层172、电子注入层、电子阻断层和电子传输层。空穴传输层、空穴注入层、空穴阻断层、发光层172、电子注入层、电子阻断层和电子传输层的堆叠顺序可以基于发光方向。此外,发光层172可以包括相互面对的第一发光堆叠和第二发光堆叠,而电荷生成层则夹在其间。在这种情况下,第一一部分和第二发光堆叠中的一个的发光层172可以产生蓝光,而第一一部分和第二发光堆叠中的另一个的发光层172可以产生黄绿色的光,使得白光可以从第一发光堆叠和第二发光堆叠的组合中产生。从第一发光堆叠和第二发光堆叠的组合中产生的白光可以入射到设置在发光层172上方或下方的彩色滤光器,使得可以实现彩色图像。在另一个示例中,每个发光层172可以产生与每个像素对应的每个色光,而不需要单独的彩色滤光器,使得可以呈现彩色图像。例如,红色(R)像素的发光层172发出红光,绿色(G)像素的发光层172发出绿光,并且蓝色(B)像素的发光层172发出蓝光。
参照图8,阴极电极173可以被形成为面对阳极电极171,而发光层172被设置在其间,并且可以接收高电位驱动电压EVDD。
封装层180可以阻止外部湿气或氧气渗透到易受外部湿气或氧气影响的发光元件170中。为此,封装层180可以包括至少一个无机封装层和至少一个有机封装层。本公开内容不限于此。在本公开内容中,通过举例的方式描述封装层180的结构,在该结构中,第一封装层181、第二封装层182和第三封装层183被依次堆叠。
第一封装层181被形成在形成有阴极电极173的基板101上。第三封装层183被形成在形成有第二封装层182的基板101上。第三封装层183和第一封装层181可以围绕第二封装层182的顶面、底面和一个侧面。第一封装层181和第三封装层183可以阻止外部水分或氧气渗入发光元件170中。第一封装层181和第三封装层183中的每一个可以由无机绝缘材料制成,该材料可以在低温下沉积,例如氮化硅(SiNx)、氧化硅(SiOx)、硅氧氮化物(SiON)或氧化铝(Al2O3)。第一封装层181和第三封装层183中的每一个都是在低温环境下沉积的。因此,在第一封装层181和第三封装层183的沉积过程期间,可以防止易受高温环境影响的发光元件170被损坏。
第二封装层182用作吸震层,以缓解由于显示装置10的弯曲而产生的层间应力,并且可以使层间的台阶平面化。第二封装层182可以由非光敏有机绝缘材料如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂、聚乙烯或硅氧碳(SiOC)或光敏有机绝缘材料如光丙烯酸制成。本公开内容不限于此。当使用喷墨方法形成第二封装层182时,可以设置坝DAM以防止能够处于液体状态的第二封装层182扩散到基板101的边缘。坝DAM可以比第二封装层182更靠近基板101的边缘。坝DAM可以防止处于液体状态的第二封装层182扩散到设置在基板101的最外侧的导电垫的垫区。
坝DAM防止第二封装层182的扩散。然而,当第二封装层182在工艺期间溢出坝DAM时,作为有机层的第二封装层182可能被暴露在外部,使得潮气等可能泄露到发光元件中。因此,为了防止泄露,可以叠加至少8个或更多个坝DAM。
参照图8,坝DAM可以被设置在保护膜145上和非显示区域NA中。
此外,坝DAM以及第一中间层150和第二中间层160可以被同时形成。第一中间层150和坝DAM的下层可以被同时形成。第二中间层160和坝DAM的上层可以能同时形成。因此,坝DAM可以具有双层结构。
相应地,坝DAM可以由与第一中间层150和第二中间层160中的每一个相同的材料制成。然而,本公开内容不限于此。
参照图8,坝DAM可以与低电位驱动电源线VSS交叠。例如,低电位驱动电源线VSS可以被形成在坝DAM下面的层和非显示区域NA中。
低电位驱动电源线VSS和栅极驱动器300以GIP的形式可以围绕显示面板的外围。低电位驱动电源线VSS可以位于栅极驱动器300的外侧。此外,低电位驱动电源线VSS可以连接至阳极电极171,以向其施加公共电压。栅极驱动器300在平面图和截面图中被简单示出。然而,栅极驱动器300可以使用具有与显示区域AA的薄膜晶体管TFT的结构相同的薄膜晶体管TFT进行配置。
参照图8,低电位驱动电源线VSS被设置在栅极驱动器300的外侧。低电位驱动电源线VSS被设置在栅极驱动器300的外侧并且围绕显示区域AA。低电位驱动电源线VSS可以由与薄膜晶体管TFT的源极和漏极140中的每一个相同的材料制成。本公开内容不限于此。例如,低电位驱动电源线VSS可以由与栅极电极125的相同材料制成。
此外,低电位驱动电源线VSS可以电连接至阳极电极171。低电位驱动电源线VSS可以向显示区域AA中的多个像素供应低电位驱动电压EVSS。
在根据上述本公开内容的方面的显示装置中,用于发光元件170的像素电路结构可以被改进,使得在初始化时段ST1期间,电容器Cst的两个相对端的电压可以用相同的参考电压Vref初始化。这可以消除像素电路的初始化短路,从而防止每个像素的有缺陷的图像显示的发生并且改进其可靠性。
此外,发光元件像素电路的开关晶体管可以基于扫描信号scan(n-1)或者第(n-1)个像素行的发光控制信号EML(n-1)以其共享方式导通。因此,生成第一扫描信号SC1(n)、第二扫描信号SC2(n)和发光控制信号EML(n)的栅极驱动器300的结构被简化,并且其尺寸可以被缩小。
根据本公开内容的一个方面的显示装置可以描述如下。
本公开内容的一个方面提供了显示装置,该显示装置包括:发光元件;以及像素电路,其被配置成控制发光元件,其中,像素电路包括:电容器,其连接至第一节点和第二节点并且设置在第一节点与第二节点之间;以及驱动晶体管,其包括:连接至第二节点的栅极电极;接收高电位驱动电压的第一电极;以及连接至第三节点的第二电极,其中,像素电路被配置成使得在像素电路的工作时段中的至少一部分期间,向第一节点和第二节点供应相同的电压。
在显示装置的一个实现中,第一晶体管和第二晶体管分别连接至电容器的两个相对端,其中,像素电路被配置成使用第一晶体管和第二晶体管中的至少一个来初始化电容器。
在显示装置的一个实现中,工作时段包括初始化时段、采样时段、保持时段和发光时段,其中,初始化时段、采样时段、保持时段和发光时段中的每一个是基于以下情况分别激活的:第一扫描信号;第二扫描信号,其具有与第一扫描信号的脉冲宽度相同的脉冲宽度以及与第一扫描信号的相位不同的相位;第三扫描信号,其具有与第一扫描信号和第二扫描信号中的每一个的脉冲宽度不同的脉冲宽度;以及发光控制信号。
在显示装置的一个实现中,第一扫描信号和第二扫描信号的脉冲宽度小于第三扫描信号的脉冲宽度。
在显示装置的一个实现中,发光控制信号包括:第一发光控制信号;以及第二发光控制信号,其具有与第一发光控制信号的相位不同的相位。
在显示装置的一个实现中,第一发光控制信号具有与第二发光控制信号的脉冲宽度相同的脉冲宽度。
在显示装置的一个实现中,第一发光控制信号具有与第二发光控制信号的脉冲宽度不同的脉冲宽度。
在显示装置的一个实现中,在初始化时段期间,像素电路被配置成向第一节点供应第一参考电压并且向第二节点供应第二参考电压。
在显示装置的一个实现中,第一参考电压和第二参考电压具有相同或不同的电压水平。
在显示装置的一个实现中,第一扫描信号和第二扫描信号中的每一个具有小于1个水平时段的脉冲宽度。
在显示装置的一个实现中,像素电路还包括:第三晶体管,其连接至第二节点和第三节点并且设置在第二节点与第三节点之间,其中,第三晶体管响应于第三扫描信号而被导通,以使驱动晶体管的栅极电极和漏极电极相互连接,使得驱动晶体管以二极管的方式导电;第四晶体管,其响应于发光控制信号而被导通,以将驱动晶体管电连接至发光元件;以及第五晶体管,其响应于第三扫描信号而被导通,以初始化发光元件。
在显示装置的一个实现中,驱动晶体管包括多个子晶体管。
本公开内容的另一个方面提供了一种显示装置,该显示装置包括:显示面板,其中设置有多条数据线、多条扫描线、多条发光控制线和多个像素;栅极驱动器,其向多条扫描线顺序地供应扫描信号,并且向多条发光控制线顺序地供应发光控制信号;数据驱动器,其向多条数据线供应数据电压;以及控制器,其用于控制栅极驱动器和数据驱动器,其中,多个像素中的每一个包括:发光元件;以及像素电路,其被配置成控制发光元件,其中,像素电路包括:电容器,其连接至第一节点和第二节点并且设置在第一节点与第二节点之间;以及驱动晶体管,其包括:连接至第二节点的栅极电极;接收高电位驱动电压的第一电极;以及连接至第三节点的第二电极,其中,像素电路被配置成使得在像素电路的工作时段中的至少一部分期间向第一节点和第二节点供应相同的电压。
在显示装置的一个实现中,工作时段包括初始化时段、采样时段、保持时段和发光时段,其中,初始化时段、采样时段、保持时段和发光时段中的每一个是基于以下情况分别激活的:第一扫描信号;第二扫描信号,其具有与第一扫描信号的脉冲宽度相同的脉冲宽度以及与第一扫描信号的相位不同的相位;第三扫描信号,其具有与第一扫描信号和第二扫描信号中的每一个的脉冲宽度不同的脉冲宽度;以及发光控制信号。
在显示装置的一个实现中,显示面板具有如下形状:在显示面板的平面图中,一侧的至少一部分向内凹陷。
在显示装置的一个实现中,显示面板具有如下形状:在显示面板的平面图中,一侧的至少一部分向其剩余部分内凹陷第一长度。
本公开内容的又另一个方面提供了一种用于操作显示装置的像素的方法,包括:激活像素电路,像素电路被配置成在工作时段期间驱动像素,工作时段包括初始化时段、采样时段、保持时段和发光时段;在初始化时段期间,作为低水平电压而输入前一个像素行的第一扫描信号和当前像素行的发光控制信号中的每一个,并且作为高水平电压而输入当前像素行的第一扫描信号、当前像素行的第二扫描信号和前一个像素行的发光控制信号中的每一个;在采样时段期间,作为低水平电压而输入当前像素行的第一扫描信号和当前像素行的第二扫描信号中的每一个,并且作为高水平电压而输入前一个像素行的第一扫描信号、前一个像素行的发光控制信号和当前像素行的发光控制信号中的每一个;在保持时段期间,作为高水平电压而输入当前像素行的发光控制信号和前一个像素行的第一扫描信号、当前像素行的第一扫描信号和当前像素行的第二扫描信号中的每一个,并且作为低水平电压而输入前一个像素行的发光控制信号;以及在发光时段期间,作为高水平电压而输入前一个像素行的第一扫描信号、当前行的第一扫描信号和当前行的第二扫描信号中的每一个,并且作为低水平电压而输入当前像素行的发光控制信号和前一个像素行的发光控制信号中的每一个。
在用于操作显示装置的像素的方法的一个实现中,在初始化时段期间,在第一节点和第二节点处初始化第一电压,其中,第一节点和第二节点通过电容器被耦接。
在用于操作显示装置的像素的方法的一个实现中,在采样时段期间,具有被耦接至第一节点的栅极的驱动晶体管被耦接至驱动晶体管的不同节点,以产生电流路径并且对驱动晶体管的阈值电压进行采样,其中,电压参考在采样时段期间被耦接至第一节点。
在用于操作显示装置的像素的方法的一个实现中,在保持时段期间,向第一节点和第二节点施加电压以保持像素电路的状态,并且在发光时段期间,在第一节点与第二节点之间产生差分电压以激活驱动晶体管并且使电流流入像素。
上述本公开内容的上述示例中描述的特征、结构、效果等被包括在本公开内容的至少一个示例中。然而,本公开内容不一定仅限于一个示例。此外,本公开内容的至少一个示例中例举的特征、结构、效果等可以由在本公开内容所属领域中具有普通知识的人在其他示例中相互组合或修改。因此,与这些组合和修改相关的内容应被解释为被包括在本公开内容的范围内。
上述本公开内容不限于前述的方面和附图。本公开内容所属技术领域的普通技术人员将清楚,在本公开内容的技术思想的范围内可以进行各种替换、修改和变更。因此,本公开内容的范围由所附权利要求书指示。由权利要求书及其等效概念的含义和范围得出的所有变化或修改都应被理解为被包括在本公开内容的范围内。

Claims (20)

1.一种显示装置,包括:
发光元件;以及
像素电路,其被配置成控制所述发光元件,
其中,所述像素电路包括:
电容器,其被连接至第一节点和第二节点并且被设置在所述第一节点与所述第二节点之间;以及
驱动晶体管,其包括:被连接至所述第二节点的栅极电极;接收驱动电压的第一电极;以及连接至第三节点的第二电极,
其中,所述像素电路被配置成使得在所述像素电路的工作时段的一部分期间,向所述第一节点和所述第二节点供应相同的电压。
2.根据权利要求1所述的显示装置,其中,第一晶体管和第二晶体管分别被连接至所述电容器的两个相对端,
其中,所述像素电路被配置成使用所述第一晶体管和所述第二晶体管中的至少一个来初始化所述电容器。
3.根据权利要求1所述的显示装置,其中,所述工作时段包括初始化时段、采样时段、保持时段和发光时段,
其中,所述初始化时段、所述采样时段、所述保持时段和所述发光时段中的每一个是基于以下被分别激活的:
第一扫描信号;
第二扫描信号,其具有与所述第一扫描信号的脉冲宽度相同的脉冲宽度以及与所述第一扫描信号的相位不同的相位;
第三扫描信号,其具有与所述第一扫描信号和所述第二扫描信号中的每一个的脉冲宽度不同的脉冲宽度;以及
发光控制信号。
4.根据权利要求3所述的显示装置,其中,所述第一扫描信号和所述第二扫描信号的脉冲宽度小于所述第三扫描信号的脉冲宽度。
5.根据权利要求3所述的显示装置,其中,所述发光控制信号包括:
第一发光控制信号;以及
第二发光控制信号,其具有与所述第一发光控制信号的相位不同的相位。
6.根据权利要求5所述的显示装置,其中,所述第一发光控制信号的脉冲宽度等于所述第二发光控制信号的脉冲宽度。
7.根据权利要求5所述的显示装置,其中,所述第一发光控制信号的脉冲宽度与所述第二发光控制信号的脉冲宽度不同。
8.根据权利要求3所述的显示装置,其中,所述像素电路被配置成在所述初始化时段期间,向所述第一节点供应第一参考电压并且向所述第二节点供应第二参考电压。
9.根据权利要求8所述的显示装置,其中,所述第一参考电压和所述第二参考电压具有相同或不同的电压水平。
10.根据权利要求3所述的显示装置,其中,所述第一扫描信号和所述第二扫描信号中的每一个具有小于1个水平时段的脉冲宽度。
11.根据权利要求3所述的显示装置,其中,所述像素电路还包括:
第三晶体管,其被连接至所述第二节点和所述第三节点并且被设置在所述第二节点与所述第三节点之间,其中,所述第三晶体管响应于所述第三扫描信号而被导通,以连接所述驱动晶体管的栅极电极和漏极电极,以形成使用所述驱动晶体管的二极管路径;
第四晶体管,其响应于所述发光控制信号而被导通,以将所述驱动晶体管电连接至所述发光元件;以及
第五晶体管,其响应于所述第三扫描信号而被导通,以初始化所述发光元件。
12.根据权利要求1所述的显示装置,其中,所述驱动晶体管包括多个子晶体管。
13.一种显示装置,包括:
显示面板,其中设置有多条数据线、多条扫描线、多条发光控制线和多个像素;
栅极驱动器,其向所述多条扫描线顺序地供应扫描信号,并且向所述多条发光控制线顺序地供应发光控制信号;
数据驱动器,其向所述多条数据线供应数据电压;以及
控制器,其用于控制所述栅极驱动器和所述数据驱动器,
其中,所述多个像素中的每一个包括:
发光元件;以及
像素电路,其被配置成控制所述发光元件,
其中,所述像素电路包括:
电容器,其被连接至第一节点和第二节点并且被设置在所述第一节点与所述第二节点之间;以及
驱动晶体管,其包括:被连接至所述第二节点的栅极电极;
接收高电位驱动电压的第一电极;以及被连接至第三节点的第二电极,
其中,所述像素电路被配置成使得在所述像素电路的工作时段的至少一部分期间,向所述第一节点和所述第二节点供应相同的电压。
14.根据权利要求13的显示装置,其中,所述工作时段包括初始化时段、采样时段、保持时段和发光时段,
其中,所述初始化时段、所述采样时段、所述保持时段和所述发光时段中的每一个是基于以下被分别激活的:
第一扫描信号;
第二扫描信号,其具有与所述第一扫描信号的脉冲宽度相同的脉冲宽度以及与所述第一扫描信号的相位不同的相位;
第三扫描信号,其具有与所述第一扫描信号和所述第二扫描信号中的每一个的脉冲宽度不同的脉冲宽度;以及
所述发光控制信号。
15.根据权利要求13的显示装置,其中,所述显示面板具有如下形状:在所述显示面板的平面图中,所述显示面板一侧的至少一部分向内凹陷。
16.根据权利要求13的显示装置,其中,所述显示面板具有如下形状:在所述显示面板的平面图中,所述显示面板一侧的至少一部分向该侧的剩余部分内凹陷第一长度。
17.一种用于操作显示装置的像素的方法,包括:
激活像素电路,所述像素电路被配置成在工作时段期间驱动像素,所述工作时段包括初始化时段、采样时段、保持时段和发光时段;
在所述初始化时段期间,作为低水平电压而输入前一个像素行的第一扫描信号和当前像素行的发光控制信号中的每一个,并且作为高水平电压而输入所述当前像素行的第一扫描信号、所述当前像素行的第二扫描信号和所述前一个像素行的发光控制信号中的每一个;
在所述采样时段期间,作为所述低水平电压而输入所述当前像素行的第一扫描信号和所述当前像素行的第二扫描信号中的每一个,并且作为所述高水平电压而输入所述前一个像素行的第一扫描信号、所述前一个像素行的发光控制信号和所述当前像素行的发光控制信号中的每一个;在所述保持时段期间,作为所述高水平电压而输入所述当前像素行的发光控制信号和所述前一个像素行的第一扫描信号、所述当前像素行的第一扫描信号和所述当前像素行的第二扫描信号中的每一个,并且作为所述低水平电压而输入所述前一个像素行的发光控制信号;以及
在所述发光时段期间,作为所述高水平电压而输入所述前一个像素行的第一扫描信号、所述当前行的第一扫描信号和所述当前行的第二扫描信号中的每一个,并且作为所述低水平电压而输入所述当前像素行的发光控制信号和所述前一个像素行的发光控制信号中的每一个。
18.根据权利要求17所述的方法,其中,在所述初始化时段期间,在第一节点和第二节点处初始化第一电压,其中,所述第一节点和所述第二节点通过电容器被耦接。
19.根据权利要求18所述的方法,其中,在所述采样时段期间,具有被耦接至所述第一节点的栅极的驱动晶体管被耦接至所述驱动晶体管的不同节点,以产生电流路径并且对所述驱动晶体管的阈值电压进行采样,并且其中,电压参考在所述采样时段期间被耦接至所述第一节点。
20.根据权利要求19所述的方法,其中,在所述保持时段期间,向所述第一节点和所述第二节点施加电压以保持所述像素电路的状态,并且在所述发光时段期间,在所述第一节点与所述第二节点之间产生差分电压以激活所述驱动晶体管并且使电流流入所述像素。
CN202310799950.4A 2022-06-30 2023-06-30 显示装置和用于操作该显示装置中的像素的方法 Pending CN117334160A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020220080630A KR20240003321A (ko) 2022-06-30 2022-06-30 표시 장치
KR10-2022-0080630 2022-06-30

Publications (1)

Publication Number Publication Date
CN117334160A true CN117334160A (zh) 2024-01-02

Family

ID=89274412

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310799950.4A Pending CN117334160A (zh) 2022-06-30 2023-06-30 显示装置和用于操作该显示装置中的像素的方法

Country Status (3)

Country Link
US (1) US20240005859A1 (zh)
KR (1) KR20240003321A (zh)
CN (1) CN117334160A (zh)

Also Published As

Publication number Publication date
KR20240003321A (ko) 2024-01-08
US20240005859A1 (en) 2024-01-04

Similar Documents

Publication Publication Date Title
US10529280B2 (en) Display device
CN110176213B (zh) 像素电路及其驱动方法、显示面板
JP5078236B2 (ja) 表示装置及びその駆動方法
KR102522535B1 (ko) 게이트 쉬프트 레지스터와 이를 포함한 유기발광 표시장치
JP4826597B2 (ja) 表示装置
KR101878189B1 (ko) 표시패널과 이를 이용한 전계 발광 표시장치
US20160189600A1 (en) Data control circuit and flat panel display device including the same
CN107886902B (zh) 有机电致发光显示装置
US8987719B2 (en) Organic light emitting diode display
JP7466511B2 (ja) 有機発光表示装置
US10699655B2 (en) Display device, display panel, driving method, and gate driver circuit
US20140062844A1 (en) Display device and electronic apparatus
KR102612042B1 (ko) 발광표시장치
KR20200030415A (ko) 표시장치
US20240005860A1 (en) Pixel circuit and display device including the same
CN117334160A (zh) 显示装置和用于操作该显示装置中的像素的方法
US20240038123A1 (en) Display device
KR20200060941A (ko) Oled 표시패널
US20240112637A1 (en) Display Device
US20230217759A1 (en) Display panel and display device
JP5442678B2 (ja) 表示装置
JP5201712B2 (ja) 表示装置
KR20240015988A (ko) 표시 장치
CN117409715A (zh) 显示装置和驱动该显示装置的像素的方法
KR101240658B1 (ko) 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination