CN117153103A - 像素电路及驱动方法、显示面板 - Google Patents
像素电路及驱动方法、显示面板 Download PDFInfo
- Publication number
- CN117153103A CN117153103A CN202311075275.7A CN202311075275A CN117153103A CN 117153103 A CN117153103 A CN 117153103A CN 202311075275 A CN202311075275 A CN 202311075275A CN 117153103 A CN117153103 A CN 117153103A
- Authority
- CN
- China
- Prior art keywords
- transistor
- light
- terminal
- emitting element
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 27
- 230000002829 reductive effect Effects 0.000 claims abstract description 10
- 239000003990 capacitor Substances 0.000 claims description 8
- 230000011664 signaling Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 10
- 230000008569 process Effects 0.000 description 7
- 230000000694 effects Effects 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 239000003086 colorant Substances 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 241000750042 Vini Species 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 230000002860 competitive effect Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本公开涉及了一种像素电路及驱动方法、显示面板,所述像素电路包括:发光元件;控制模块,与所述发光元件连接,用于根据发光控制信号控制所述发光元件根据数据电压进行画面显示;补偿模块,与所述控制模块连接,用于在所述发光元件发光之前对所述控制模块进行补偿,以降低所述控制模块的特性偏移。本申请提供的像素电路及驱动方法、显示面板,在发光元件进行发光前对驱动晶体管进行了电压补偿,从而降低了前一显示帧中偏置电压对驱动晶体管的特性偏移,进而降低了亮度波动和闪烁问题。
Description
技术领域
本发明涉及栅极驱动技术领域,特别涉及一种像素电路及驱动方法、显示面板。
背景技术
电致发光显示装置根据发光层的材料可以分为无机发光显示装置和有机发光显示装置。有源矩阵型有机发光显示装置包括自身发光的有机发光二极管(以下简称“OLED”),并且具有响应速度快、发光效率高、亮度高和视角宽的优点。在有机发光显示装置中,0LED(有机发光二极管)形成在每个像素中。有机发光显示装置具有快的响应速度、优异的发光效率、亮度和视角,并且由于黑色灰度可以表示为全黑,因此还具有优异的对比度和颜色再现性。
有机发光显示装置的像素电路包括:发光元件、用于驱动发光元件的驱动元件、以及一个或更多个开关元件。开关元件根据栅极电压导通/关断,以连接或阻断像素电路的主节点。
可穿戴产品对于待机时间要求比较高,一般要求轻度使用持续10天电量不竭尽。而显示屏是产品功耗的主要消耗方,为了达到上述要求需要在静态显示场景或息屏显示刷新率尽可能降低,例如15Hz→5Hz。OLED在低刷新率场景因为像素电路内部TFT漏电或特性偏移会造成人眼可见的闪烁问题,为了克服闪烁问题,许多方案提出来例如LTPS(低温多晶硅)漏电流工艺改善,采用双TFT串联结构,或将开关TFT替换为IGZO(氧化物半导体)。但是漏电工艺改善十分漫长且效果有限,TFT串联结构仍存在漏电路径,采用IGZO(氧化物半导体)会导致LTPS/IGZO共存在一个驱动背板,对于工艺调试难度较大且增加了IGZO制作工序提高了产品成本,导致价格没有竞争力。
发明内容
鉴于上述问题,本发明的目的在于提供一种像素电路及驱动方法、显示面板,该像素电路对于存储电容漏电问题进行了改进,同时通过补偿电压降低了驱动晶体管特性偏移造成的亮度波动,进而降低了闪烁问题。
根据本发明的一方面,提供一种像素电路,包括:发光元件;控制模块,与所述发光元件连接,用于根据发光控制信号控制所述发光元件根据数据电压进行画面显示;补偿模块,与所述控制模块连接,用于在所述发光元件发光之前对所述控制模块进行补偿,以降低所述控制模块的特性偏移。
可选地,所述控制模块包括:第一晶体管,所述第一晶体管的第一通路端与第一输入信号连接,控制端与第二开关信号连接;第二晶体管,所述第二晶体管的第一通路端与所述第一晶体管的第二通路端连接;第三晶体管,所述第三开关管的第一通路端与第一电源电压连接,控制端与发光控制信号连接,第二通路端与所述第二晶体管的第二通路端连接;第四晶体管,所述第四晶体管的第一通路端与所述第三晶体管的第二通路端连接,控制端与所述第一晶体管的第二通路端连接;第六晶体管,所述第六晶体管的第一通路端与所述第四晶体管的第二通路端连接,控制端与所述发光控制信号连接,第二通路端与所述发光元件连接;第七晶体管,所述第七晶体管的第一通路端与所述第六晶体管的第一通路端连接,控制端与第三开关信号连接,第二通路端与数据电压连接;第八晶体管,所述第八晶体管的第一通路端与所述第六晶体管的第二通路端连接,控制端与第一开关信号连接,第二通路端与第二输入信号连接;电容,所述电容的第一通路端与所述第一晶体管的第二通路端连接,第二通路端与第一电源电压连接。
可选地,所述第二开关管的控制端与第三开关信号连接。
可选地,所述第二开关管的控制端与第四开关信号连接。
可选地,所述补偿模块包括:第五晶体管,所述第五晶体管的第一通路端与所述第四晶体管的第一通路端连接,控制端与第一开关信号连接,第二通路端与补偿电压连接。
可选地,所述发光元件包括发光二极管,所述发光二极管的阳极与所述第六晶体管的第二通路端连接,阴极与第二电源电压连接。
根据本发明的再一方面,提供一种像素电路的驱动方法,用于控制每个显示帧的画面显示,其中,所述驱动方法包括:根据第一开关信号获取补偿电压;根据第三开关信号获取数据电压;根据发光控制信号控制发光元件进行发光,其中,在所述发光元件发光前,至少根据所述第一开关信号获取一次补偿电压,以减少驱动晶体管上一个显示帧中因偏置电压导致的特性偏移。
可选地,在所述根据第三开关信号获取数据电压和根据发光控制信号控制发光元件进行发光的步骤之间,还包括:再次根据第一开关信号获取补偿电压。
根据本发明的另一方面,提供一种显示面板,包括栅极驱动器、数据驱动器以及如前述所述的像素电路。
本发明提供的像素电路及驱动方法、显示面板,该像素电路通过在刷新帧和保持帧中的补偿阶段对像素电路中的驱动晶体管进行补偿,以使驱动晶体管可以进行压力释放,从而降低了驱动晶体管在上一个显示帧中因偏置电压导致的特性偏移,进而降低了因特性偏移造成的亮度波动和闪烁问题。
进一步地,由于驱动晶体管在施加正向电压VGS时会发生正偏,施加负向电压时会发生负偏,因此在补偿阶段对驱动晶体管施加一个与前一显示帧相反的偏置电压,可以快速将驱动晶体管的特性偏移的影响降到最低,从而降低了因特性偏移造成的亮度波动和闪烁问题。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1示出了一种显示装置的结构图;
图2示出了一种晶体管的特性偏移结构图;
图3示出了根据本发明第一实施例的像素电路的电路图;
图4示出了根据本发明第一实施例的像素电路的波形图;
图5示出了根据本发明第二实施例的像素电路的电路图;
图6示出了根据本发明第二实施例的像素电路的波形图。
具体实施方式
本申请描述了多个实施例,但是该描述是示例性的,而不是限制性的,并且对于本领域的普通技术人员来说显而易见的是,在本申请所描述的实施例包含的范围内可以有更多的实施例和实现方案。尽管在附图中示出了许多可能的特征组合,并在具体实施方式中进行了讨论,但是所公开的特征的许多其它组合方式也是可能的。除非特意加以限制的情况以外,任何实施例的任何特征或元件可以与任何其它实施例中的任何其他特征或元件结合使用,或可以替代任何其它实施例中的任何其他特征或元件。
本申请包括并设想了与本领域普通技术人员已知的特征和元件的组合。本申请已经公开的实施例、特征和元件也可以与任何常规特征或元件组合,以形成由权利要求限定的独特的发明方案。任何实施例的任何特征或元件也可以与来自其它发明方案的特征或元件组合,以形成另一个由权利要求限定的独特的发明方案。因此,应当理解,在本申请中示出和/或讨论的任何特征可以单独地或以任何适当的组合来实现。因此,除了根据所附权利要求及其等同替换所做的限制以外,实施例不受其它限制。此外,可以在所附权利要求的保护范围内进行各种修改和改变。
此外,在描述具有代表性的实施例时,说明书可能已经将方法和/或过程呈现为特定的步骤序列。然而,在该方法或过程不依赖于本文所述步骤的特定顺序的程度上,该方法或过程不应限于所述的特定顺序的步骤。如本领域普通技术人员将理解的,其它的步骤顺序也是可能的。因此,说明书中阐述的步骤的特定顺序不应被解释为对权利要求的限制。此外,针对该方法和/或过程的权利要求不应限于按照所写顺序执行它们的步骤,本领域技术人员可以容易地理解,这些顺序可以变化,并且仍然保持在本申请实施例的精神和范围内。
除非另外定义,本公开实施例公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开实施例中使用的“第一”、“第二”、“第三”等序数词并不表示任何顺序、数量或者重要性,是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定。“包括”或者“包含”等类似的词语意指出现该词前面的元件或物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
本领域技术人员可以理解,本申请所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。优选地,本申请实施例中使用的薄膜晶体管可以是氧化物半导体晶体管。由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极可以互换。在本申请实施例中,将晶体管的栅极称为控制端,为区分晶体管除栅极之外的两端,将其中一端称为第一通路端,另一端称为第二通路端,第一通路端可以为源极或者漏极,第二通路端可以为漏极或源极。
像素中的每一个可以包括具有不同颜色的多个子像素,以便在显示面板的屏幕上再现图像的颜色。子像素中的每一个包括用作开关元件或驱动元件的晶体管。这样的晶体管可以实现为TFT(薄膜晶体管)。
显示装置的驱动电路将输入图像的像素数据写入显示面板上的像素。为此,显示装置的驱动电路可以包括:数据驱动电路,其被配置成向数据线提供数据信号;栅极驱动电路,其被配置成向栅极线提供栅极信号;等等。
图1示出了一种显示装置的结构示意图。参考图1,显示装置包括显示面板110,栅极驱动电器120,数据驱动器130以及时序控制器140。
显示面板100可以是具有矩形结构的面板,该矩形结构具有在X轴方向上的长度、在Y轴方向上的宽度和在Z轴方向上的厚度。显示面板110包括在屏幕上显示输入图像的像素阵列。像素阵列包括多个数据线、与数据线交叉的多个栅极线、以及以矩阵形式布置的像素。显示面板110还可以包括共同连接至像素的电力线。电力线向像素提供驱动像素所需的恒定电压。例如,显示面板110可以包括像素驱动电压ELVDD被施加至的VDD线和低电位电源电压ELVSS被施加至的VSS线。此外,电力线还可以包括参考电压Vref被施加至的REF线、初始化电压Vinit和VINI被施加至的INIT线等。
像素中的每一个可以被划分为红色子像素、绿色子像素和蓝色子像素以实现颜色。子像素中的每一个都包括像素电路。像素电路中的每一个连接至数据线、栅极线和电力线。
数据驱动器130从时序控制器140接收作为数字信号接收的输入图像的像素数据,并输出数据电压。数据驱动器130通过使用数模转换器(DAC)在每一个帧时段将输入图像的像素数据转换成伽马补偿电压来生成数据电压Vdata。伽马参考电压VGMA通过分压器电路被分成每个灰度的伽马补偿电压。每个灰度的伽马补偿电压被提供至数据驱动器130的DAC。数据电压Vdata通过输出缓冲器从数据驱动器130的通道中的每一个输出。
栅极驱动器120可以实现为与像素阵列的布线和TFT阵列一起形成在显示面板110上的电路层中的板内栅极(GIP)电路。栅极驱动器120可以设置在作为显示面板110的非显示区域的边框BZ上,或者可以分布地设置在再现输入图像的像素阵列中。栅极驱动器120在时序控制器140的控制下将栅极信号顺序地输出至栅极线。栅极驱动器120可以在使用移位寄存器对栅极信号进行移位的同时将栅极信号顺序地提供至栅极线。栅极信号可以包括各种栅极脉冲,例如扫描脉冲、感测脉冲、初始化脉冲、发光控制脉冲(以下称为“EM脉冲”)等。
时序控制器140从主机系统接收输入图像的数字视频数据DATA,以及与数字视频数据DATA同步的时序信号。时序信号可以包括垂直同步信号Vsync、水平同步信号Hsync、时钟CLK和数据发光控制信号DE。由于垂直时段和水平时段可以通过对数据发光控制信号DE进行计数而获知,因此可以省略垂直同步信号Vsync和水平同步信号Hsync。数据发光控制信号DE具有一个水平时段(1HD的时段)。
但是,如图2所示,驱动晶体管在施加正向的VGS一段时间后,Vth就会发生正偏;反之施加负向的VGS一段时间后,Vth就会发生负偏,进而在发光阶段出现亮度变化或者闪烁。
本申请的发明人注意到上述问题,提出了一种像素电路及其驱动方法。以下将结合附图和实施例进行详细描述。
图3示出了本发明第一实施例的像素电路的结构图。
参考图3,本申请的像素电路200包括补偿模块210,控制模块220以及发光元件OLED。其中,补偿模块210包括第五晶体管T5;控制模块220包括除了第五晶体管T5以外的第一晶体管T1至第八晶体管T8,电容Cst。
具体的,像素电路200中的连接关系为:第一晶体管T1的第一通路端与电压Vint1连接,控制端与第二开关信号S1连接;第二晶体管T2的第一通路端与第一晶体管T1的第二通路端连接,控制端与第三开关信号S2连接;第三晶体管T3的第一通路端与第一电源电压ELVDD连接,控制端与发光控制信号EM连接,第二通路端与第二开晶体管T2的第二通路端连接;第四晶体管T4的第一通路端与第三晶体管T3的第二通路端连接,控制端与第一晶体管T1的第二通路端连接;第五晶体管T5的第一通路端与第四晶体管T4的第一通路端连接,控制端与第一开关信号S0连接,第二通路端与补偿电压VDH连接;第六晶体管T6的第一通路端与第四晶体管T4的第二通路端连接,控制端与发光控制信号EM连接;第七晶体管T7的第一通路端与第六晶体管T6的第一通路端连接,控制端与第三开关信号S2连接,第二通路端与数据电压Vdata连接;第八晶体管T8的第一通路端与第六晶体管T6的第二通路端连接,控制端与第一开关信号S0连接,第二通路端与电压Vint2连接;发光元件OLED的第一通路端与第六晶体管T6的第二通路端连接,第二通路端与第二电源电压ELVSS连接;电容Cst的第一通路端与第一晶体管T1的第二通路端连接,第二通路端与第一电源电压ELVDD。
在该实施例中,发光元件OLED的第一通路端例如为阳极,第二通路端例如为阴极。发光元件OLED的阳极经由第六晶体管T6、第四晶体管T4以及第三晶体管T3与第一电源电压ELVDD相连,阴极与第二电源电压ELVSS相连。
本申请中的第四晶体管T4为整个像素电路中的驱动晶体管,漏电问题也围绕第四晶体管发生。此外,第一晶体管T1至第八晶体管T8例如为P型晶体管,在控制端的电压为低电平时控制晶体管导通,在控制端的电压为高电平时控制晶体管关断。在其他实施例中,晶体管的类型还可以是N型,此时对应的控制端信号的电平高低需要对应修改。
进一步地,在驱动本申请的像素电路200,其对应的第一实施例的波形图如图4所示。在该实施例中,该像素电路200的一个显示帧中包括刷新帧和保持帧,具体的,每个刷新帧和保持帧中均包括补偿时间段。
参考图3和图4,在t0阶段,发光控制信号EM变为高电平。在t0-t1阶段,发光控制信号EM、第一开关信号S0至第三开关信号S2均为高电平。因此,在t0-t1阶段,第一晶体管T1至第八晶体管T8均关断,发光元件OLED中无电流流过,不发光。
进一步地,在t1-t2阶段,第一开关信号S0和第二开关信号S1由高电平变为低电平,其他信号仍然保持高电平。
具体地,在t1-t2阶段,第一晶体管T1、第四晶体管T4、第五晶体管T5导通,第八晶体管T8导通,而第二晶体管T2、第三晶体管T3、第六晶体管T6和第七晶体管T7关断。在该阶段中,发光元件OLED中无电流流过,不发光;但是发光元件OLED的阳极被第二输入信号Vint2写入完成复位,同时补偿电压VDH(较高的正压)写入第四晶体管T4的第一通路端,第一输入电压Vint1写入第四晶体管T4的控制端,因此第四晶体管T4此时的VGS=VDH-Vint1,可以利用此段时间对所有像素电路中的第四晶体管T4做一次相等的负压,以消除上一显示帧因受偏置电压差异引起的电性偏移,例如为黑白态电压差异。此外,由于第一晶体管T1导通,电容Cst也被复位。
进一步地,在t2-t3阶段,发光控制信号EM、第一开关信号S0至第三开关信号S2均为高电平。因此,在t2-t3阶段,第一晶体管T1至第八晶体管T8均关断,发光元件OLED中无电流流过,不发光。
进一步地,在t3-t4阶段,第三开关信号S2由高电平变为低电平,其他信号仍然保持高电平。
具体地,在t3-t4阶段,第二晶体管T2和第七晶体管T7导通,其他晶体管关断。在该阶段中,发光元件OLED中无电流流过,不发光;但是数据电压Vdata从第七晶体管T7的第二通路端经由第七晶体管T7、第四晶体管T4以及第二晶体管T2写入到第四晶体管T4的控制端,由于第四晶体管T4第一通路端和控制端通过第二晶体管T2接到一起形成二极管接法,第四晶体管T4控制端的电压在此阶段末期(接近t4时刻)达到Vdata+Vth,此时第四晶体管T4关闭充电结束。
进一步地,在t4-t5阶段,发光控制信号EM、第一开关信号S0至第三开关信号S2均为高电平。因此,在t4-t5阶段,第一晶体管T1至第八晶体管T8均关断,发光元件OLED中无电流流过,不发光。
进一步地,在t5-t6阶段,发光控制信号EM由高电平变为低电平,第一开关信号S0至第三开关信号S2均为高电平。因此,在t5-t6阶段,第三晶体管T3、第四晶体管T4和第六晶体管T6导通,其他晶体管关断,发光元件OLED中有电流流过,发光元件OLED发光。在该阶段中,流过发光元件OLED的电流大小为I=0.5K(Vdata+vth-ELVDD-Vth)^2=0.5k(Vdata-ELVDD)^2。在该实施例中,发光电流与第四晶体管T4的Vth无关,实现了Vth补偿的效果。
在t6时刻以后例如进入保持帧,此阶段分为两个部分,一是补偿阶段,二即为正常的发光阶段。参考图4,在补偿阶段,发光控制信号EM会变为高电平,其中具有第一开关信号S0由高电平变为低电平的一个小阶段,目的是在保持帧能够继续对第四晶体管T4的特性负向拉回,避免因特性偏移出现电流波动引起屏幕闪烁。因为保持阶段无法对Vth进行采样与补偿。Vint2在保持帧的补偿阶段也会对发光元件OLED的阳极复位,防止因阳极电位波动引起的闪烁。保持帧的发光阶段与刷新帧的发光阶段无区别,此处不再赘述。
进一步地,图5示出了本发明第二实施例的像素电路的结构图;图6示出了本申请第二实施例的波形图。与第一实施例相比,第二实施例的像素电路的结构与第一实施例相同,但是晶体管连接的信号有所改变,第二晶体管T2的控制端不再与第三开关信号S2连接,而是增加了第四开关信号S3,与第二晶体管T2的控制端连接。此处不再对第二实施例的像素电路的结构进行具体描述。
参考图5和图6,在t0阶段,发光控制信号EM变为高电平。在t0-t1阶段,发光控制信号EM、第一开关信号S0至第四开关信号S3均为高电平。因此,在t0-t1阶段,第一晶体管T1至第八晶体管T8均关断,发光元件OLED中无电流流过,不发光。
进一步地,在t1-t2阶段,第一开关信号S0和第四开关信号S3由高电平变为低电平,其他信号仍然保持高电平。
具体地,在t1-t2阶段,第二晶体管T2、第五晶体管T5导通,第八晶体管T8导通,而其他晶体管关断。在该阶段中,发光元件OLED中无电流流过,不发光;但是发光元件OLED的阳极被第二输入信号Vint2写入完成复位,同时补偿电压VDH(较高的正压)写入第四晶体管T4的第二通路端和控制端,此时第四晶体管T4的VGS=0V,此阶段有助于清除上一显示帧中TFT受到的偏压影响,用于TFT的压力释放。
进一步地,在t2-t3阶段,发光控制信号EM、第一开关信号S0至第三开关信号S2均为高电平,第四开关信号S3为低电平。因此,在t2-t3阶段,仅第二晶体管T2导通,其余晶体管均关断,发光元件OLED中无电流流过,不发光。
进一步地,在t3-t4阶段,第二开关信号S1由高电平变为低电平,发光控制信号EM、第一开关信号S0,第三开关信号S2仍然保持高电平。
具体地,在t3-t4阶段,第一晶体管T1、第二晶体管T2和第四晶体管T4导通,其他晶体管关断。在该阶段中,发光元件OLED中无电流流过,不发光;但是第四晶体管T4导通,使得第一输入电压Vint1经由第二晶体管T2写入第四晶体管T4的第一通路端,完成对电容Cst的复位,此时第四晶体管T4的VGS接近Vth,仍处于TFT压力释放阶段。
进一步地,在t4-t5阶段,发光控制信号EM、第一开关信号S0至第三开关信号S2均为高电平,第四开关信号S3为低电平。因此,在t4-t5阶段,仅第二晶体管T2导通,其余晶体管均关断,发光元件OLED中无电流流过,不发光。
进一步地,在t5-t6阶段,第三开关信号S2由高电平变为低电平,发光控制信号EM、第一开关信号S0,第二开关信号S1仍然保持高电平。
具体地,在t5-t6阶段,第二晶体管T2和第七晶体管T7导通,其他晶体管关断。在该阶段中,发光元件OLED中无电流流过,不发光;但是第七晶体管T7导通,使得数据电压Vdata从第七晶体管T7的第二通路端经由第七晶体管T7、第四晶体管T4以及第二晶体管T2写入到第四晶体管T4的控制端,由于第四晶体管T4第一通路端和控制端通过第二晶体管T2接到一起形成二极管接法,控制端的电压在此阶段末期(接近t6时刻)达到Vdata+Vth,此时第四晶体管T4关闭充电结束。
进一步地,在t6-t7阶段,发光控制信号EM、第一开关信号S0至第三开关信号S2均为高电平,第四开关信号S3为低电平。因此,在t6-t7阶段,仅第二晶体管T2导通,其余晶体管均关断,发光元件OLED中无电流流过,不发光。
进一步地,在t7-t8阶段,发光控制信号EM、第二开关信号S1至第四开关信号S3为高电平,第一开关信号S0为低电平。因此,在t6-t7阶段,仅第五晶体管T5和第八晶体管T8导通,其余晶体管均关断,发光元件OLED中无电流流过,不发光。
具体地,在t7-t8阶段,第五晶体管T5第二通路端的补偿电压VDH再次写入第四晶体管T4的第一通路端,此时第四晶体管T4的VGS=VDH-(Vdata+Vth),由于补偿电压VDH比较正,第四晶体管T4经历一次负向压力释放。第四晶体管T4共经历3次压力变化使得不同位置TFT特性差异达到趋同。
进一步地,在t8-t9阶段,发光控制信号EM由高电平变为低电平,第一开关信号S0至第四开关信号S3均为高电平。因此,在t8-t9阶段,第三晶体管T3、第四晶体管T4和第六晶体管T6导通,其他晶体管关断,发光元件OLED中有电流流过,发光元件OLED发光。
在该阶段中,流过发光元件OLED的电流大小为I=0.5K(Vdata+vth-ELVDD-Vth)^2=0.5k(Vdata-ELVDD)^2。在该实施例中,发光电流与第四晶体管T4的Vth无关,实现了Vth补偿的效果。
在t9时刻以后例如进入保持帧,此阶段也分为两个部分,一是补偿阶段,二即为正常的发光阶段。参考图6,在补偿阶段(t9-t10阶段),发光控制信号EM会变为高电平,其中具有第一开关信号S0由高电平变为低电平的两个小阶段,目的是在保持帧能够继续对第四晶体管T4的特性负向拉回,避免因特性偏移出现电流波动引起屏幕闪烁。因为保持阶段无法对Vth进行采样与补偿。Vint2在保持帧的补偿阶段也会对发光元件OLED的阳极复位,防止因阳极电位波动引起的闪烁。保持帧的发光阶段与刷新帧的发光阶段无区别,此处不再赘述。
本申请提供的像素电路及其驱动方法、显示面板,该像素电路对于存储电容漏电问题进行了改进,降低了薄膜晶体管特性偏移造成的亮度波动,进而降低了闪烁问题。
具体地,优化了像素电路中第四晶体管T4的控制端(A)的漏电路径,控制端有2条漏电路径,一是从第四晶体管T4的控制端(A)到第一晶体管T1的第一通路端,二是从第四晶体管T4的第一通路端(B)到第四晶体管T4的控制端,由于Vb(ELVDD)>Va>Vint1,从而有机会在一定程度达到B点漏电互相抵消的效果。虽然不同亮度下Vb-Va是变化的,但是发光阶段Vint1可以设置成与其他阶段不一致从而补偿漏电。综上对于漏电引起的低频闪烁有抑制作用。
进一步地,传统电路没有第四晶体管T4的压力恢复过程,本电路具有此功能,对于第四晶体管T4特性偏移造成的低频闪烁问题可以有效规避。
进一步地,传统能够低频驱动的技术是LTPO,需要增加IGZO TFT,使得掩膜版数量增加,产品工序步骤增加,而本技术无需增加掩膜版,对于生产成本得到降低。
进一步地,本申请可以应用到所有采用内部补偿电路的OLED驱动显示屏上,例如电视(TV)、笔记本(Notebook)、移动穿戴产品(mobile wearable)等。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。
Claims (9)
1.一种像素电路,其特征在于,包括:
发光元件;
控制模块,与所述发光元件连接,用于根据发光控制信号控制所述发光元件根据数据电压进行画面显示;
补偿模块,与所述控制模块连接,用于在所述发光元件发光之前对所述控制模块进行补偿,以降低所述控制模块的特性偏移。
2.根据权利要求1所述的像素电路,其中,所述控制模块包括:
第一晶体管,所述第一晶体管的第一通路端与第一输入信号连接,控制端与第二开关信号连接;
第二晶体管,所述第二晶体管的第一通路端与所述第一晶体管的第二通路端连接;
第三晶体管,所述第三开关管的第一通路端与第一电源电压连接,控制端与发光控制信号连接,第二通路端与所述第二晶体管的第二通路端连接;
第四晶体管,所述第四晶体管的第一通路端与所述第三晶体管的第二通路端连接,控制端与所述第一晶体管的第二通路端连接;
第六晶体管,所述第六晶体管的第一通路端与所述第四晶体管的第二通路端连接,控制端与所述发光控制信号连接,第二通路端与所述发光元件连接;
第七晶体管,所述第七晶体管的第一通路端与所述第六晶体管的第一通路端连接,控制端与第三开关信号连接,第二通路端与数据电压连接;
第八晶体管,所述第八晶体管的第一通路端与所述第六晶体管的第二通路端连接,控制端与第一开关信号连接,第二通路端与第二输入信号连接;
电容,所述电容的第一通路端与所述第一晶体管的第二通路端连接,第二通路端与第一电源电压连接。
3.根据权利要求2所述的像素电路,其中,所述第二开关管的控制端与第三开关信号连接。
4.根据权利要求2所述的像素电路,其中,所述第二开关管的控制端与第四开关信号连接。
5.根据权利要求3或4所述的像素电路,其中,所述补偿模块包括:
第五晶体管,所述第五晶体管的第一通路端与所述第四晶体管的第一通路端连接,控制端与第一开关信号连接,第二通路端与补偿电压连接。
6.根据权利要求1所述的像素电路,其中,所述发光元件包括发光二极管,所述发光二极管的阳极与所述第六晶体管的第二通路端连接,阴极与第二电源电压连接。
7.一种像素电路的驱动方法,用于控制每个显示帧的画面显示,其中,所述驱动方法包括:
根据第一开关信号获取补偿电压;
根据第三开关信号获取数据电压;
根据发光控制信号控制发光元件进行发光,
其中,在所述发光元件发光前,至少根据所述第一开关信号获取一次补偿电压,以减少驱动晶体管上一个显示帧中因偏置电压导致的特性偏移。
8.根据权利要求7所述的驱动方法,其中,在所述根据第三开关信号获取数据电压和根据发光控制信号控制发光元件进行发光的步骤之间,还包括:
再次根据第一开关信号获取补偿电压。
9.一种显示面板,包括栅极驱动器、数据驱动器以及如权利要求1-6中任一项所述的像素电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311075275.7A CN117153103A (zh) | 2023-08-24 | 2023-08-24 | 像素电路及驱动方法、显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311075275.7A CN117153103A (zh) | 2023-08-24 | 2023-08-24 | 像素电路及驱动方法、显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117153103A true CN117153103A (zh) | 2023-12-01 |
Family
ID=88909250
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311075275.7A Pending CN117153103A (zh) | 2023-08-24 | 2023-08-24 | 像素电路及驱动方法、显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117153103A (zh) |
-
2023
- 2023-08-24 CN CN202311075275.7A patent/CN117153103A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109410831B (zh) | 选通驱动器电路以及使用该选通驱动器电路的显示装置 | |
EP3447758B1 (en) | Display device comprising a gate driver circuit, and method of driving the display device | |
CN112992049B (zh) | 具有像素驱动电路的电致发光显示装置 | |
KR20210073188A (ko) | 화소 구동 회로를 포함한 전계발광 표시장치 | |
CN116416952A (zh) | 显示装置 | |
CN114220389A (zh) | 像素驱动电路及其驱动方法、显示面板及装置 | |
KR20200081071A (ko) | 시프트 레지스터 회로부 및 이를 포함하는 발광표시장치 | |
US11935475B2 (en) | Display device, driving circuit and display driving method | |
US11783774B2 (en) | Display device, driving circuit and display driving method | |
US11862086B2 (en) | Pixel circuit and display device including the same | |
CN116229905A (zh) | 数据驱动电路和包括该数据驱动电路的显示装置 | |
KR20220032767A (ko) | 게이트 구동 장치와 이를 이용한 표시장치 | |
CN117153103A (zh) | 像素电路及驱动方法、显示面板 | |
US11908405B2 (en) | Pixel circuit and display device including the same | |
US11854484B2 (en) | Pixel circuit and display device including the same | |
US11972728B2 (en) | Light emitting display device and driving method thereof | |
CN113066445B (zh) | 移位寄存器电路和包括该移位寄存器电路的发光显示装置 | |
US11935486B2 (en) | Scan signal generation circuit and display device including the same | |
US20240169921A1 (en) | Pixel Circuit and Display Device Including the Same | |
KR102593325B1 (ko) | 발광신호 발생회로부 및 이를 포함하는 발광표시장치 | |
KR20230009256A (ko) | 픽셀 회로와 이를 포함한 표시장치 | |
CN118072679A (zh) | 像素电路及包括其的显示装置 | |
KR20230009053A (ko) | 픽셀 회로와 이를 이용한 픽셀 구동 방법 및 표시장치 | |
KR20230009257A (ko) | 픽셀 회로와 이를 포함한 표시장치 | |
KR20230102125A (ko) | 표시장치와 그 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |