CN117079566A - 一种显示面板和显示装置 - Google Patents

一种显示面板和显示装置 Download PDF

Info

Publication number
CN117079566A
CN117079566A CN202211677798.4A CN202211677798A CN117079566A CN 117079566 A CN117079566 A CN 117079566A CN 202211677798 A CN202211677798 A CN 202211677798A CN 117079566 A CN117079566 A CN 117079566A
Authority
CN
China
Prior art keywords
reset
signal
transistor
signal line
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211677798.4A
Other languages
English (en)
Inventor
翟应腾
吴天一
秦锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma New Display Technology Research Institute Xiamen Co ltd
Original Assignee
Tianma New Display Technology Research Institute Xiamen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianma New Display Technology Research Institute Xiamen Co ltd filed Critical Tianma New Display Technology Research Institute Xiamen Co ltd
Priority to CN202211677798.4A priority Critical patent/CN117079566A/zh
Priority to US18/205,752 priority patent/US20230316987A1/en
Publication of CN117079566A publication Critical patent/CN117079566A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种显示面板和显示装置。该显示面板包括:像素电路和发光元件;像素电路包括数据写入模块、驱动模块和第一复位模块;数据写入模块用于响应第一扫描端的扫描信号而传送数据信号;驱动模块用于为发光元件提供驱动电流,驱动模块包括驱动晶体管,驱动晶体管用于根据数据写入模块传送的数据信号,生成驱动电流;第一复位模块连接在第一信号线和驱动晶体管的栅极之间,用于将第一信号线的信号传送至驱动晶体管的栅极;数据写入模块连接在第一信号线和驱动晶体管的输入端之间。本发明中,第一信号线复用为参考电压线,则无需再设置独立的参考电压线,可减少像素电路的信号线数量及版图尺寸,有利于提高显示面板的分辨率或透过率。

Description

一种显示面板和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
显示面板中,像素电路为显示面板的发光元件提供显示所需的驱动电流,并控制发光元件是否进入发光阶段,是多数自发光显示面板中不可或缺的元件。
然而,现有显示面板中,像素电路所需的信号线的数量非常多,使得显示面板中的像素电路版图尺寸面积无法进一步减小。
发明内容
本发明提供了一种显示面板和显示装置,用以减少像素电路中的信号线的数量。
根据本发明的一方面,提供了一种显示面板,包括:
像素电路和发光元件;
所述像素电路包括数据写入模块、驱动模块和第一复位模块;
所述数据写入模块用于响应第一扫描端的扫描信号而传送数据信号;
所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管,所述驱动晶体管用于根据所述数据写入模块传送的所述数据信号,生成所述驱动电流;
所述第一复位模块连接在第一信号线和所述驱动晶体管的栅极之间,用于将所述第一信号线的信号传送至所述驱动晶体管的栅极;
所述数据写入模块连接在所述第一信号线和所述驱动晶体管的输入端之间。
根据本发明的另一方面,提供了一种显示装置,包括:如上所述的显示面板。
本发明实施例中,数据写入模块连接在第一信号线和驱动晶体管的输入端之间,第一复位模块连接在第一信号线和驱动晶体管的栅极之间;第一信号线复用为数据信号线和参考电压线,数据写入模块响应第一扫描端的扫描信号而传送第一信号线提供的数据信号,第一复位模块在导通时传送第一信号线提供的第一复位信号。本发明实施例中,作为数据信号线的第一信号线,还复用为参考电压线,则显示面板中无需再设置独立的参考电压线,减少了显示面板中信号线的数量,可以减少像素电路的版图尺寸,有利于提高显示面板的分辨率,或者,有利于提高显示面板的透过率。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种像素电路的示意图;
图2是本发明实施例提供的另一种像素电路的示意图;
图3是图2所示像素电路的时序图;
图4是图2所示像素电路的另一种时序图;
图5是本发明实施例提供的又一种像素电路的示意图;
图6是本发明实施例提供的一种显示面板的示意图;
图7是本发明实施例提供的又一种像素电路的示意图;
图8是本发明实施例提供的又一种像素电路的示意图;
图9是本发明实施例提供的另一种显示面板的示意图;
图10是本发明实施例提供的又一种像素电路的示意图;
图11是本发明实施例提供的又一种像素电路的示意图;
图12是本发明实施例提供的又一种像素电路的示意图;
图13是本发明实施例提供的又一种像素电路的示意图;
图14是本发明实施例提供的又一种像素电路的示意图;
图15是本发明实施例提供的又一种像素电路的示意图;
图16是图13所示像素电路的时序图;
图17是本发明实施例提供的又一种显示面板的示意图;
图18是本发明实施例提供的第一驱动电路的示意图;
图19是本发明实施例提供的另一种第一驱动电路的示意图;
图20是本发明实施例提供的一种显示装置的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
图1是本发明实施例提供的一种像素电路的示意图。如图1所示,本实施例提供的显示面板包括:像素电路10和发光元件20;像素电路10包括数据写入模块11、驱动模块12和第一复位模块13;数据写入模块11用于响应第一扫描端S1的扫描信号而传送数据信号;驱动模块12用于为发光元件20提供驱动电流,驱动模块12包括驱动晶体管M0,驱动晶体管M0用于根据数据写入模块11传送的数据信号,生成驱动电流;第一复位模块13连接在第一信号线DATA和驱动晶体管M0的栅极之间,用于将第一信号线DATA的信号传送至驱动晶体管M0的栅极;数据写入模块11连接在第一信号线DATA和驱动晶体管M0的输入端之间。
需要注意的是,图1中仅示意性地示出了上述实施方式中的关键结构,并不包含电路所运行的全部结构,完整的电路结构随本实施例的描述在后文中逐渐示出。
本实施例中,像素电路10包括数据写入模块11,数据写入模块11用于响应第一扫描端S1的扫描信号而传送数据信号。数据写入模块11的输入端连接第一信号线DATA,数据写入模块11的控制端连接第一扫描端S1,数据写入模块11的输出端连接驱动模块12的输入端N2。第一信号线DATA提供信号,第一扫描端S1控制数据写入模块11导通或断开;数据写入模块11导通时,第一信号线DATA提供的信号通过数据写入模块11传送至驱动模块12的输入端N2,例如第一信号线DATA提供的信号为数据信号,则数据信号通过数据写入模块11传送至驱动模块12的输入端N2。第一扫描端S1提供扫描信号,且扫描信号为脉冲信号。当第一扫描端S1提供的扫描信号为有效脉冲时,使数据写入模块11的输入端和输出端的传输路径导通,则第一信号线DATA提供的数据信号传送至驱动模块12的输入端N2;当第一扫描端S1提供的扫描信号为无效脉冲时,使数据写入模块11的输入端和输出端的传输路径断开,则第一信号线DATA提供的信号不能传送至驱动模块12的输入端N2。因此数据写入模块11响应第一扫描端S1的扫描信号而传送数据信号。
像素电路10包括驱动模块12,驱动模块12用于为发光元件20提供驱动电流,驱动模块12的输入端N2至少连接数据写入模块11的输出端,驱动模块12的输出端N3串联发光元件20。驱动模块12包括驱动晶体管M0,驱动晶体管M0根据数据写入模块11传送的数据信号,为发光元件20提供驱动电流。其中,驱动晶体管M0的源极与驱动模块12的输入端N2电连接,驱动晶体管M0的漏极与驱动模块12的输出端N3电连接。在其他实施例中,可选驱动晶体管的漏极与驱动模块的输入端电连接,驱动晶体管的源极与驱动模块的输出端电连接,可以理解,晶体管的源漏极并非恒定不变,而是会随着晶体管驱动状态变化而改变。
像素电路10包括第一复位模块13,第一复位模块13的输入端连接第一信号线DATA,第一复位模块13的输出端连接驱动模块12的控制端N1,驱动晶体管M0的栅极连接驱动模块12的控制端N1。第一信号线DATA提供信号,第一复位模块13导通时,第一信号线DATA提供的信号为第一复位信号,该第一复位信号通过第一复位模块13传送至驱动晶体管M0的栅极N1,实现对驱动晶体管M0的栅极的复位。
如上所述,第一信号线DATA分别连接数据写入模块11和第一复位模块13。第一信号线DATA作为数据信号线,在数据写入模块11导通时,用于提供数据信号,则数据写入模块11响应第一扫描端S1的扫描信号而传送数据信号,实现数据信号的写入。第一信号线DATA还复用为参考电压线,在第一复位模块13导通时,用于提供第一复位信号,则第一复位模块13传送第一复位信号,实现对驱动晶体管M0的栅极的复位,其中,第一复位信号为复位电压。
而现有技术中,像素电路包括独立的数据信号线和参考电压线,数据信号线提供数据信号,使数据写入模块传送数据信号,参考电压线提供复位电压,复位电压被传送至驱动晶体管的栅极。与现有技术相比,本实施例中,第一信号线DATA复用为数据信号线和参考电压线,减少了像素电路所需的信号线数量。
本发明实施例中,数据写入模块连接在第一信号线和驱动晶体管的输入端之间,第一复位模块连接在第一信号线和驱动晶体管的栅极之间;第一信号线复用为数据信号线和参考电压线,数据写入模块响应第一扫描端的扫描信号而传送第一信号线提供的数据信号,第一复位模块在导通时传送第一信号线提供的第一复位信号。本发明实施例中,作为数据信号线的第一信号线,还复用为参考电压线,则显示面板中无需再设置独立的参考电压线,减少了显示面板中信号线的数量,可以减少像素电路的版图尺寸/面积,有利于提高显示面板的分辨率,或者,有利于提高显示面板的透过率,使显示面板可应用于透明显示中。
图2是本发明实施例提供的另一种像素电路的示意图。如图2所示,可选第一复位模块13包括第一复位晶体管M1,第一复位晶体管M1的栅极和第一复位晶体管M1的输入端相连。可选第一复位晶体管M1和驱动晶体管M0均为P型晶体管。
本实施例中,第一复位晶体管M1的栅极和第一复位晶体管M1的输入端相连,即第一复位晶体管M1作为二极管应用在第一复位模块13中。第一复位模块13连接在第一信号线DATA和驱动晶体管M0的栅极N1之间,那么作为二极管的第一复位晶体管M1的输入端耦合到第一信号线DATA,第一复位晶体管M1的输出端耦合到驱动晶体管M0的栅极N1,第一信号线DATA提供的信号可以实现对第一复位晶体管M1的通断状态的控制,第一复位晶体管M1用于响应第一信号线DATA的信号控制而传送第一信号线DATA提供的信号。如此,第一信号线DATA还复用为第一复位晶体管M1的栅极的扫描信号线,则显示面板中无需再设置第一复位晶体管M1的扫描信号线,可减少显示面板中扫描信号线的数量,则显示面板中的与原扫描信号线相连,并用于为扫描信号线提供信号的驱动电路(比如扫描移位寄存器)随之省略,如此,可以在减少像素电路的版图面积的同时,减少显示面板的边框尺寸,实现显示面板的窄边框。
通常情况下,传送至驱动晶体管的栅极的复位电压为较低电压,传送至驱动晶体管的输入端的数据信号为较高电压。基于此,本实施例中可以设计低电压控制第一复位晶体管M1导通,相应的高电压控制第一复位晶体管M1截止,那么可选第一信号线DATA提供低电压作为第一复位信号,提供高电压作为数据信号;但不限于此,在其他实施例中可选高电平控制第一复位晶体管导通,低电平控制第一复位晶体管截止。因此,第一信号线DATA提供低电压作为第一复位信号时控制第一复位晶体管M1导通,第一信号线DATA提供高电压作为数据信号时可以控制第一复位晶体管M1截止,保证数据信号不会通过第一复位晶体管M1输入至驱动晶体管M0的栅极N1。
而第一扫描端S1独立控制数据写入模块11的通断状态。当第一信号线DATA提供的数据信号为本像素电路10所需的数据信号时,第一扫描端S1提供的扫描信号为有效脉冲,可以控制数据写入模块11导通。当第一信号线DATA提供的数据信号不是本像素电路10所需的数据信号时,第一扫描端S1提供的扫描信号为无效脉冲,可以控制数据写入模块11阻断,保证其他像素电路的数据信号不影响本像素电路10的显示情况。
基于此,第一信号线DATA和第一扫描端S1配合工作,第一复位晶体管M1的二极管设计可以保证数据信号不会传送至驱动晶体管M0的栅极N1,第一扫描端S1独立控制数据写入模块11的通断可以保证其他像素电路的数据信号不会传送至本像素电路10的驱动晶体管M0的输入端N2。
图3是图2所示像素电路的时序图。如图3所示,可选像素电路10的工作过程包括第一复位阶段和数据写入阶段;在第一复位阶段,第一信号线DATA提供第一复位信号;在数据写入阶段,第一信号线DATA提供数据信号。需要注意的是,图3中仅示意性地示出了上述实施方式中的关键时序,至少包括第一扫描端S1、发光控制端EM和第一信号线DATA,并不包含电路所运行的全部信号线的时序,其他时序可能随本实施例的描述在后文中逐渐示出。
本实施例中,在第一复位阶段t1,第一信号线DATA提供第一复位信号Vref,且第一复位信号Vref的电压较低,那么采用二极管式连接方式的第一复位晶体管M1为P型晶体管的情况下,第一复位信号Vref可以控制第一复位晶体管M1导通,使第一复位晶体管M1将第一复位信号Vref传送至驱动晶体管M0的栅极N1。在数据写入阶段t2,第一信号线DATA提供数据信号Vdata,且数据信号Vdata的电压大于第一复位信号Vref,那么采用二极管式连接方式的第一复位晶体管M1为P型晶体管的情况下,数据信号Vdata可以控制第一复位晶体管M1截止,则数据信号Vdata不会通过第一复位晶体管M1传送至驱动晶体管M0的栅极N1。
可选数据信号Vdata的电压大于第一复位信号Vref的电压。那么采用二极管式连接方式的第一复位晶体管M1为P型晶体管的情况下,第一复位信号Vref可以控制第一复位晶体管M1导通,数据信号Vdata可以控制第一复位晶体管M1截止。基于此,第一信号线DATA提供的数据信号Vdata不会通过第一复位晶体管M1传送至驱动晶体管M0的栅极N1。
可选第一扫描端S1的扫描信号的使能时段包括第一复位阶段t1和数据写入阶段t2。
第一扫描端S1的扫描信号的使能时段为有效脉冲,在该使能阶段,第一扫描端S1控制数据写入模块11导通。第一扫描端S1的扫描信号的非使能时段为无效脉冲,在该非使能阶段,第一扫描端S1控制数据写入模块11截止。第一扫描端S1的扫描信号的使能阶段包括第一复位阶段t1和数据写入阶段t2。可选第一复位晶体管M1为P型晶体管。
在第一复位阶段t1,第一信号线DATA提供第一复位信号Vref,该第一复位信号Vref的电压较低,可以控制第一复位晶体管M1导通;同时数据写入模块11保持导通,那么第一复位信号Vref通过第一复位晶体管M1传送至驱动晶体管M0的栅极N1,同时第一复位信号Vref还通过数据写入模块11传送至驱动晶体管M0的输入端N2即驱动晶体管M0的源极。实现了对驱动晶体管M0的复位,还可以起到调整驱动晶体管M0的偏置状态(bias)的作用。
在数据写入阶段t2,第一信号线DATA提供数据信号Vdata,该数据信号Vdata的电压大于第一复位信号Vref的电压,数据信号Vdata可以控制第一复位晶体管M1截止,那么数据信号Vdata不会通过第一复位晶体管M1传送至驱动晶体管M0的栅极N1;而数据写入模块11保持导通,那么数据信号Vdata可以通过数据写入模块11传送至驱动晶体管M0的输入端N2即驱动晶体管M0的源极。实现了对驱动晶体管M0的数据写入。
在其他实施例中,还可选第一复位晶体管和驱动晶体管均为N型晶体管。那么第一信号线在第一复位阶段提供的第一复位信号为高电压,第一信号线在数据写入阶段提供的数据信号小于第一复位信号。在第一复位晶体管采用二极管式连接方式的情况下,第一复位信号可以控制第一复位晶体管导通,数据信号可以控制第一复位晶体管截止。驱动晶体管为N型晶体管,则驱动晶体管的漏极与数据写入模块的输出端电连接,驱动晶体管的源极耦合到发光元件,驱动晶体管的栅极与第一复位模块的输出端电连接,可以理解,晶体管的源漏极并非恒定不变,而是会随着晶体管驱动状态变化而改变。
参考图2所示,可选第一复位模块13包括第一复位晶体管M1,第一复位晶体管M1的栅极和第一复位晶体管M1的输入端相连。可选第一复位晶体管M1和驱动晶体管M0均为P型晶体管。
图4是图2所示像素电路的另一种时序图。如图4所示,可选像素电路10的工作过程包括第一复位阶段t1和第一非复位阶段t3;在第一复位阶段t1,第一信号线DATA提供第一复位信号Vref,第一复位晶体管M1开启;在第一非复位阶段t3,第一信号线DATA提供第一信号V1,第一复位晶体管M1关断。
本实施例中,在第一复位阶段t1,第一信号线DATA提供第一复位信号Vref,且第一复位信号Vref的电压较低,那么采用二极管式连接方式的第一复位晶体管M1为P型晶体管的情况下,第一复位信号Vref可以控制第一复位晶体管M1导通,使第一复位晶体管M1将第一复位信号Vref传送至驱动晶体管M0的栅极N1。在第一非复位阶段t3,第一信号线DATA提供第一信号V1,且第一信号V1的电压大于第一复位信号Vref,那么采用二极管式连接方式的第一复位晶体管M1为P型晶体管的情况下,第一信号V1可以控制第一复位晶体管M1截止,则第一信号V1不会通过第一复位晶体管M1传送至驱动晶体管M0的栅极N1。可选第一非复位阶段t3为数据写入阶段,那么第一信号V1可以是数据信号。
在其他实施例中,可选第一信号线可以依次提供三种信号,该三种信号分别为第一复位信号、第一信号和数据信号,第一复位阶段可以和数据写入阶段为不同阶段。第一信号线提供第一复位信号,第一复位信号可以控制第一复位晶体管导通,使第一复位晶体管将第一复位信号传送至驱动晶体管的栅极,实现对驱动晶体管的栅极的复位。第一信号线提供第一信号,第一信号可以控制第一复位晶体管截止,则第一信号不会通过第一复位晶体管传送至驱动晶体管的栅极,第一信号不干扰影响驱动晶体管的栅极的复位情况。第一信号线提供数据信号,数据信号可以控制第一复位晶体管截止,则数据信号不会通过第一复位晶体管传送至驱动晶体管的栅极,数据信号不干扰影响驱动晶体管的栅极的复位情况。
图5是本发明实施例提供的又一种像素电路的示意图。如图5所示,可选第一复位模块13包括第一复位晶体管M1,第一复位晶体管M1的栅极和第一复位晶体管M1的输入端相连。可选第一复位模块13还包括第二复位晶体管M2,第二复位晶体管M2与第一复位晶体管M1串联连接,第二复位晶体管M2的栅极连接第二扫描端S2。可选第一复位晶体管M1的输入端连接第一信号线DATA,且第一复位晶体管M1的输出端连接第二复位晶体管M2的输入端,第二复位晶体管M2的输出端连接驱动晶体管M0的栅极N1。可选第一复位晶体管M1和驱动晶体管M0均为P型晶体管。
本实施例中,第一复位晶体管M1的栅极和第一复位晶体管M1的输入端相连,即第一复位晶体管M1作为二极管应用在第一复位模块13中,第二复位晶体管M2的栅极连接第二扫描端S2。第一复位模块13连接在第一信号线DATA和驱动晶体管M0的栅极N1之间,可选作为二极管的第一复位晶体管M1的输入端耦合到第一信号线DATA,第一复位晶体管M1的输出端耦合到第二复位晶体管M2的输入端,第二复位晶体管M2的输出端耦合到驱动晶体管M0的栅极N1。
第一信号线DATA提供的信号对第一复位晶体管M1的通断状态进行控制,第一复位晶体管M1用于响应第一信号线DATA的信号控制而传送第一信号线DATA提供的信号。如此,第一信号线DATA还复用为第一复位晶体管M1的栅极的扫描信号线,则显示面板中无需再设置第一复位晶体管M1的扫描信号线,可减少显示面板中的扫描信号线的数量,则显示面板中的与原扫描信号线相连,并用于为扫描信号线提供信号的驱动电路随之省略,如此,可以在减少像素电路的版图尺寸的同时,减少显示面板的边框尺寸,实现显示面板的窄边框。示例性的,第一信号线DATA提供第一复位信号,第一复位信号的电压较低,在第一复位晶体管M1为P型晶体管的情况下,第一复位晶体管M1导通,第一复位信号被传送至第二复位晶体管M2的输入端;第一信号线DATA提供数据信号,数据信号大于第一复位信号,在第一复位晶体管M1为P型晶体管的情况下,第一复位晶体管M1截止,数据信号不会被传送至驱动晶体管M0的栅极N1。
第二扫描端S2独立控制第二复位晶体管M2的通断状态。
当第一信号线DATA提供本行像素电路10所需的第一复位信号时,第二扫描端S2提供的扫描信号为有效脉冲,可以控制第二复位晶体管M2导通,则第一复位信号依序通过第一复位晶体管M1和第二复位晶体管M2传送至驱动晶体管M0的栅极N1。
若第一信号线DATA提供的信号是本行或其他行像素电路10所需的数据信号时,此时数据信号可以直接控制第一复位晶体管M1截止,那么第二扫描端S2提供的扫描信号可以为有效脉冲也可以为无效脉冲,则第一信号线DATA提供的本行或其他行像素电路10所需的数据信号仍旧会被第一复位晶体管M1阻断,不会写入驱动晶体管M0的栅极N1。
若第一信号线DATA提供的信号为其他行像素电路10的第一复位信号,那么第二扫描端S2提供的扫描信号为无效脉冲,可以控制第二复位晶体管M2截止,则第一信号线DATA提供的信号被第二复位晶体管M2阻断,不会写入驱动晶体管M0的栅极N1。
第一扫描端S1独立控制数据写入模块11的通断状态。当第一信号线DATA提供的数据信号为本像素电路10所需的数据信号时,第一扫描端S1提供的扫描信号为有效脉冲,可以控制数据写入模块11导通,数据信号写入驱动晶体管M0的输入端N2。当第一信号线DATA提供的数据信号不是本像素电路10所需的数据信号时,第一扫描端S1提供的扫描信号为无效脉冲,可以控制数据写入模块11阻断,保证其他像素电路10的数据信号不影响本像素电路10的显示情况。
图6是本发明实施例提供的一种显示面板的示意图。如图6所示,可选显示面板包括多行像素电路10、多条数据线30、多条第一扫描线31和多条第二扫描线32。多条数据线30沿行方向排布,数据线30的延伸方向平行于列方向,一条数据线30沿其延伸方向会与多行中的像素电路10电连接。多条第一扫描线31沿列方向排布,第一扫描线31的延伸方向平行于行方向,一条第一扫描线31沿其延伸方向会与多列中各像素电路10的第一扫描端S1电连接。多条第二扫描线32沿列方向排布,第二扫描线32的延伸方向平行于行方向,一条第二扫描线32沿其延伸方向会与多列中各像素电路10的第二扫描端S2电连接。数据线30即为第一信号线DATA,数据线30作为数据信号线,在显示面板工作过程中,依序给其电连接的多个像素电路10中数据写入模块11提供数据信号;数据线30还复用为参考电压线,依序给其电连接的多个像素电路10中第一复位模块13提供第一复位信号。第一扫描线31给其电连接的多个像素电路10中第一扫描端S1提供扫描信号。第二扫描线32给其电连接的多个像素电路10中第二扫描端S2提供扫描信号。
以同列中像素电路10a和像素电路10b为例,像素电路10a位于第一行像素电路10中,像素电路10b位于第二行像素电路10中,像素电路10a和像素电路10b连接同一数据线30a,像素电路10a的第一扫描端S1连接第一扫描线31a,像素电路10a的第二扫描端S2连接第二扫描线32a,像素电路10b的第一扫描端S1连接第一扫描线31b,像素电路10b的第二扫描端S2连接第二扫描线32b。
像素电路10的工作过程包括:
1)数据线30a为第一行中像素电路10a提供第一复位信号,则第一复位信号控制像素电路10a中第一复位晶体管M1导通;此时第二扫描线32a提供的扫描信号为有效脉冲,则该有效扫描信号控制像素电路10a中第二复位晶体管M2导通;因此,第一复位信号依序通过像素电路10a中第一复位晶体管M1和第二复位晶体管M2,写入第一行中像素电路10a的驱动晶体管M0的栅极N1。同时,数据线30a为第一行中像素电路10a提供的第一复位信号,还会控制第二行中像素电路10b的第一复位晶体管M1导通;此时第二扫描线32b提供的扫描信号为无效脉冲,则该无效扫描信号控制像素电路10b中第二复位晶体管M2截止;因此,第一复位信号的传输被像素电路10b中第二复位晶体管M2阻断;数据线30a为第一行中像素电路10a提供的第一复位信号,不会写入第二行中像素电路10b的驱动晶体管M0的栅极N1。
2)数据线30a为第一行中像素电路10a提供数据信号,该数据信号会控制该列中各像素电路10的第一复位晶体管M1截止,因此,第一复位晶体管M1的二极管式连接方式可以阻断数据信号的传输,使数据信号不会写入像素电路10的驱动晶体管M0的栅极N1。
如上所述,在像素电路10中设置第二复位晶体管M2,第二复位晶体管M2的栅极连接第二扫描端S2,第二扫描端S2独立控制第二复位晶体管M2的通断状态,可以避免第一信号线向其他行的像素电路提供信号时,第二扫描端S2控制的本像素电路不受干扰。当第n行像素电路10进行复位时,第n行像素电路10中第二复位晶体管M2导通,则数据线30提供的第n行像素电路10的第一复位信号可以被写入第n行中驱动晶体管M0的栅极N1。当第n行像素电路10进行复位时,即使第n+1行像素电路10中第一复位晶体管M1响应第一复位信号而导通,但第n+1行像素电路10中第二复位晶体管M2响应第二扫描端S2而截止,则数据线30提供的第n行像素电路10的第一复位信号,不会被写入第n+1行中驱动晶体管M0的栅极N1。
同理,在第n+1行写入第一复位信号时,由于第n行像素电路10中第二复位晶体管M2响应于第二扫描端S2而截止,数据线30提供的第n+1行像素电路10的第一复位信号,不会被写入第n行中驱动晶体管M0的栅极N1。避免了上下行像素电路10的复位影响,保证了各行像素电路10的正常工作。
在像素电路10中设置第一复位晶体管M1,第一复位晶体管M1的栅极连接第一复位晶体管M1的输入端,则第一复位晶体管M1可以阻断数据信号的传输,数据信号不会通过第一复位模块13写入像素电路10的驱动晶体管M0的栅极N1。
基于此,第一信号线DATA和第二扫描端S2配合工作,第一复位晶体管M1的二极管设计可以保证数据信号不会传送至驱动晶体管M0的栅极N1,第二扫描端S2独立控制第二复位晶体管M2的通断可以保证其他像素电路的第一复位信号不会传送至本像素电路10的驱动晶体管M0的栅极N1。
图7是本发明实施例提供的又一种像素电路的示意图。与图5的区别在于,如图7所示可选第二复位晶体管M2的输入端连接第一信号线DATA,且第二复位晶体管M2的输出端连接第一复位晶体管M1的输入端,第一复位晶体管M1的输出端连接驱动晶体管M0的栅极N1。
本实施例中,第二复位晶体管M2的输入端连接第一信号线DATA,第二复位晶体管M2的输出端连接第一复位晶体管M1的输入端,第二复位晶体管M2的栅极连接第二扫描端S2。第一复位晶体管M1的输出端连接驱动晶体管M0的栅极N1,第一复位晶体管M1的栅极连接第一复位晶体管M1的输入端。
第二扫描端S2独立控制第二复位晶体管M2的通断状态。
当第一信号线DATA提供本行像素电路10所需的第一复位信号时,第二扫描端S2提供的扫描信号为有效脉冲,可以控制第二复位晶体管M2导通,则第一复位信号通过第二复位晶体管M2写入第一复位晶体管M1的输入端。第一复位晶体管M1采用二极管式连接方式,第一复位晶体管M1为P型晶体管的情况下,第一复位信号的电压较低,可以控制第一复位晶体管M1导通,则第一复位信号再通过第一复位晶体管M1写入驱动晶体管M0的栅极N1。
若第一信号线DATA提供的信号是本行像素电路10所需的数据信号时,那么第二扫描端S2提供的扫描信号可以保持为有效脉冲,此时第二复位晶体管M2导通,但该数据信号可以控制第一复位晶体管M1截止,则第一信号线DATA提供的本行像素电路10所需的数据信号仍旧会被第一复位模块13阻断,不会写入驱动晶体管M0的栅极N1。在其他实施例中,还可选若第一信号线提供的信号是本行像素电路所需的数据信号时,第二扫描端也可以提供无效脉冲使第二复位晶体管截止。
当第一信号线DATA提供的信号不是本行像素电路10所需的第一复位信号时,例如第一信号线DATA提供的信号为其他行像素电路10所需的数据信号或者第一信号线DATA提供的信号为其他行像素电路10的第一复位信号,那么第二扫描端S2提供的扫描信号为无效脉冲,可以控制第二复位晶体管M2截止,则第一信号线DATA提供的信号被第一复位模块13阻断,不会写入驱动晶体管M0的栅极N1。在其他实施例中,还可选若第一信号线提供的信号是其他行像素电路所需的数据信号时,第二扫描端也可以提供有效脉冲使第二复位晶体管导通,但其他行像素电路的数据信号通过第二复位晶体管之后会控制第一复位晶体管截止,因此其他行像素点的数据信号不会通过第一复位模块写入驱动晶体管的栅极。
第一信号线DATA提供的信号在通过第二复位晶体管M2之后,会对第一复位晶体管M1的通断状态进行控制,第一复位晶体管M1用于响应第一信号线DATA的信号控制而传送第一信号线DATA提供的信号。如此,第一信号线DATA还复用为第一复位晶体管M1的栅极的扫描信号线,则显示面板中无需再设置第一复位晶体管M1的扫描信号线,可减少显示面板中信号线的数量,则显示面板中的与原扫描信号线相连,并用于为扫描信号线提供信号的驱动电路随之省略,如此,可以在减少像素电路的版图尺寸的同时,减少显示面板的边框尺寸,有利于显示面板实现窄边框。
第一扫描端S1独立控制数据写入模块11的通断状态。当第一信号线DATA提供的数据信号为本像素电路10所需的数据信号时,第一扫描端S1提供的扫描信号为有效脉冲,可以控制数据写入模块11导通。当第一信号线DATA提供的数据信号不是本像素电路10所需的数据信号时,第一扫描端S1提供的扫描信号为无效脉冲,可以控制数据写入模块11阻断。
基于此,第一信号线DATA和第二扫描端S2配合工作,第二扫描端S2独立控制第二复位晶体管M2的通断可以保证第一信号线DATA提供的其他行像素电路所需的信号不会传送至本像素电路10的驱动晶体管M0的栅极N1,第一复位晶体管M1的二极管设计可以保证第一复位信号传送至驱动晶体管M0的栅极N1,并在第一信号线DATA传输数据信号时,控制第一信号线DATA提供的数据信号不会通过第一复位晶体管M1影响驱动晶体管M0的栅极的电位。
图8是本发明实施例提供的又一种像素电路的示意图,图9是本发明实施例提供的另一种显示面板的示意图。结合图8和图9所示,可选第二扫描端S2与第一扫描端S1耦合到同一条扫描信号线31。扫描信号线31给第二扫描端S2和第一扫描端S1提供有效扫描信号或无效扫描信号,使第二复位晶体管M2和数据写入模块11同时导通或同时截止。
数据线30提供第一复位信号时,扫描信号线31给第二扫描端S2和第一扫描端S1提供有效扫描信号,第二复位晶体管M2和数据写入模块11同时导通,第一复位信号控制第一复位晶体管M1导通,则第一复位信号通过第一复位模块13写入驱动晶体管M0的栅极N1,第一复位信号还通过数据写入模块11写入驱动晶体管M0的输入端N2。实现对驱动晶体管的复位和调整驱动晶体管的偏置状态的作用。
数据线30提供数据信号时,扫描信号线31给第二扫描端S2和第一扫描端S1提供有效扫描信号,第二复位晶体管M2和数据写入模块11同时导通,数据信号控制第一复位晶体管M1截止,则数据信号不会通过第一复位模块13写入驱动晶体管M0的栅极N1,数据信号通过数据写入模块11写入驱动晶体管M0的输入端N2。
数据线30提供其他信号时,扫描信号线31给第二扫描端S2和第一扫描端S1提供无效扫描信号,第二复位晶体管M2和数据写入模块11同时截止,其他信号不会写入驱动晶体管M0的栅极N1和输入端N2。
第一复位模块13中的第一复位晶体管M1可以在第一信号线DATA提供的第一复位信号和数据信号的控制下分别处于导通和截止的状态,即第一复位晶体管M1的存在可以使第一复位模块13在第一复位阶段和数据写入阶段控制是否将第一信号线DATA的信号传送至驱动晶体管M0的栅极,则第二复位晶体管M2连接的第二扫描端S2的信号的使能时段可以不对第一复位阶段和数据写入阶段作区分,即第二扫描端S2的扫描信号可以控制第二复位晶体管M2在第一复位阶段和数据写入阶段均处于导通状态,因此,可以设置第二扫描端S2与第一扫描端S1耦合到同一条扫描信号线。
本实施例中,第一信号线DATA复用为数据信号线、参考电压线和第一复位晶体管M1的扫描信号线,第二扫描端S2与第一扫描端S1耦合到同一条扫描信号线31,减小了参考电压线,还减少了至少两条扫描信号线,一方面,减少了像素电路的版图面积,有利于实现显示面板的高PPI设计或者显示面板的透明显示设计,另一方面,在减少扫描信号线时,显示面板中的与原扫描信号线相连,并用于为原扫描信号线提供信号的驱动电路相应去除,利于减少显示面板的边框面积,实现窄边框设计。
参考图2和图8所示,可选像素电路10还包括补偿模块14,补偿模块14连接在驱动晶体管M0的栅极N1和驱动晶体管M0的输出端N3之间,且补偿模块14的控制端连接第三扫描端S3。
第三扫描端S3控制补偿模块14的通断状态,第三扫描端S3提供的扫描信号为脉冲信号。当第三扫描端S3提供的扫描信号为有效脉冲时,补偿模块14导通,则驱动晶体管M0的栅极N1和驱动晶体管M0的输出端N3之间可以实现信号传输。当第三扫描端S3提供的扫描信号为无效脉冲时,补偿模块14截止,则补偿模块14阻断驱动晶体管M0的栅极N1和驱动晶体管M0的输出端N3之间的信号传输。
图10是本发明实施例提供的又一种像素电路的示意图,可选第三扫描端S3和第一扫描端S1耦合到同一条扫描信号线。本实施例中,补偿模块14的控制端和数据写入模块11的控制端耦合到同一扫描信号线,减少了显示面板中扫描信号线的数量,有利于减少像素电路的版图面积以及实现显示面板的窄边框。
图11是本发明实施例提供的又一种像素电路的示意图,可选第三扫描端S3和第二扫描端S2耦合到同一条扫描信号线。本实施例中,补偿模块14的控制端和第二复位晶体管M2的栅极耦合到同一扫描信号线,减少了显示面板中扫描信号线的数量,有利于减少像素电路的版图面积以及实现显示面板的窄边框。
图12是本发明实施例提供的又一种像素电路的示意图,可选第三扫描端S3、第一扫描端S1和第二扫描端S2耦合到同一条扫描信号线。本实施例中,补偿模块14的控制端、第二复位晶体管M2的栅极和数据写入模块11的控制端耦合到同一扫描信号线,则像素电路10中扫描信号线可以减少到仅包括一条扫描信号线,即一行像素电路10仅采用一条扫描信号线控制。在像素电路10还包括补偿模块的情况下,仅通过一条扫描信号线可以实现对数据写入模块11、第一复位模块13和补偿模块14的控制,并使像素电路至少完成第一复位阶段和数据写入阶段的工作过程,即保证了像素电路的阈值补偿功能又减少了扫描信号线的条数。
参考图2所示,可选像素电路10还包括第二复位模块15,第二复位模块15连接在第二信号端V2和发光元件20的第一电极N4之间,第二复位模块15用于将第二信号端V2的信号传送至发光元件20的第一电极N4;驱动晶体管M0的输出端N3耦合到发光元件20的第一电极N4。
本实施例中,驱动晶体管M0的输出端N3耦合到发光元件20的第一电极,在此N4表征像素电路10中第一电极。第二复位模块15连接在第二信号端V2和发光元件20的第一电极N4之间。第二复位模块15导通时,第二复位模块15将第二信号端V2的信号传送至发光元件20的第一电极N4,实现对发光元件20的第一电极N4的电压调节。第二复位模块15截止时,第二信号端V2的信号不会传送至发光元件20的第一电极N4。通常情况下,第二复位模块15导通时,第二信号端V2的信号的电压较低,可以实现对发光元件20的复位。
图13是本发明实施例提供的又一种像素电路的示意图,可选第二信号端V2耦合到第一信号线DATA;第二复位模块15包括相互串联的第三复位晶体管M3和第四复位晶体管M4,第三复位晶体管M3的栅极和第三复位晶体管M3的输入端相连,第四复位晶体管M4的栅极连接第四扫描端S4。可选第三复位晶体管M3和第一复位晶体管M1均为P型晶体管。本实施例中,第三复位晶体管M3的输入端连接第一信号线DATA,第三复位晶体管M3的输出端连接第四复位晶体管M4的输入端,第三复位晶体管M3的栅极连接第三复位晶体管M3的输入端,即第三复位晶体管M3作为二极管应用在第二复位模块15中。第四复位晶体管M4的输出端连接发光元件20的第一电极N4,第四复位晶体管M4的栅极连接第四扫描端S4。
第一信号线DATA提供的信号对第三复位晶体管M3的通断状态进行控制,所以第一信号线DATA还复用为第三复位晶体管M3的栅极的扫描信号线,则显示面板中无需再设置第三复位晶体管M3的扫描信号线。另外,第一信号线DATA提供的信号可通过第三复位晶体管M3传送,所以第一信号线DATA还复用为第二复位模块15所需的参考电压线,则显示面板中无需再设置第二复位模块15所需的参考电压线。如此可减少显示面板中信号线的数量,则显示面板中的与原扫描信号线相连,并用于为扫描信号线提供信号的驱动电路随之省略,如此,可以在减少像素电路的版图尺寸的同时,减少显示面板的边框尺寸,有利于显示面板实现窄边框。示例性的,第一信号线DATA提供第二复位信号,第二复位信号的电压较低,在第三复位晶体管M3为P型晶体管的情况下,第三复位晶体管M3导通,第二复位信号被传送至第四复位晶体管M4的输入端;第一信号线DATA提供数据信号,数据信号大于第二复位信号,在第三复位晶体管M3为P型晶体管的情况下,第三复位晶体管M3截止,数据信号不会被传送至发光元件20的第一电极N4。
第四扫描端S4控制第四复位晶体管M4的通断状态。当第一信号线DATA提供本行像素电路10所需的第二复位信号时,第四扫描端S4提供的扫描信号为有效脉冲,可以控制第四复位晶体管M4导通,则第二复位信号传送至发光元件20的第一电极N4。当第一信号线DATA提供的信号不是本行像素电路10所需的第二复位信号时,第四扫描端S4提供的扫描信号为无效脉冲,可以控制第四复位晶体管M4截止,则第一信号线DATA提供的信号不会写入发光元件20的第一电极N4。
需要说明的是,当第一信号线提供的信号不是本行像素电路所需的第二复位信号时,若第一信号线提供的信号控制第三复位晶体管截止,那么第一信号线提供的信号被第三复位晶体管阻断,并不会写入发光元件的第一电极,此时第四扫描端提供的扫描信号可以为有效脉冲或无效脉冲,第四复位晶体管的通断状态不影响第二复位模块的阻断功能。
图14是本发明实施例提供的又一种像素电路的示意图,与图13的区别在于,可选第四复位晶体管M4的输入端连接第一信号线DATA,第四复位晶体管M4的输出端连接第三复位晶体管M3的输入端,第四复位晶体管M4的栅极连接第四扫描端S4。第三复位晶体管M3的输出端连接发光元件20的第一电极N4,第三复位晶体管M3的栅极连接第三复位晶体管M3的输入端,即第三复位晶体管M3作为二极管应用在第二复位模块15中。当第一信号线DATA提供本行像素电路10所需的第二复位信号时,第四扫描端S4提供的扫描信号为有效脉冲,可以控制第四复位晶体管M4导通,则第二复位信号传送至第三复位晶体管M3的栅极以控制第三复位晶体管M3导通,第二复位信号再传送至发光元件20的第一电极N4。当第一信号线DATA提供的信号不是本行像素电路10所需的第二复位信号时,第四扫描端S4提供的扫描信号为无效脉冲,可以控制第四复位晶体管M4截止,则第一信号线DATA提供的信号被阻断,不会写入发光元件20的第一电极N4。
需要说明的是,当第一信号线提供的信号是本行像素电路或其他行像素电路所需的数据信号时,第四扫描端提供的扫描信号可以为有效脉冲或无效脉冲。若第四复位晶体管导通,第一信号线提供的数据信号会控制第三复位晶体管截止,第三复位晶体管可以阻断数据信号写入发光元件的第一电极;若第四复位晶体管截止,第一信号线提供的数据信号会被第四复位晶体管阻断,而不会写入发光元件的第一电极。
可选第二复位信号为第一复位信号。则第一信号线DATA提供本行像素电路10所需的复位信号时,第一复位模块13和第二复位模块15同时导通,第一信号线DATA提供的复位电压分别写入驱动晶体管M0的栅极N1和发光元件20的第一电极N4。
在其他实施例中,还可选第二复位信号不同于第一复位信号。则像素电路的工作过程包括第一复位阶段和第二复位阶段;在第一复位阶段,第一信号线提供的第一复位信号和第二扫描端配合控制第一复位模块导通,且第一复位信号和第四扫描端配合控制第二复位模块截止;在第二复位阶段,第一信号线提供的第二复位信号和第四扫描端配合控制第二复位模块导通,且第二复位信号和第二扫描端配合控制第一复位模块截止。或者,还可选第三复位晶体管和第一复位晶体管均为N型晶体管。
参考图14所示,可选第四扫描端S4、第一扫描端S1和第二扫描端S2耦合到同一条扫描信号线。则像素电路10中扫描信号线可以减少到仅包括一条扫描信号线,即一行像素电路10仅采用一条扫描信号线控制,减少了显示面板中扫描信号线的数量,则显示面板中的与原扫描信号线相连,并用于为扫描信号线提供信号的驱动电路随之省略,如此,可以在减少像素电路的版图尺寸的同时,减少显示面板的边框尺寸,有利于显示面板实现窄边框。
在其他实施例中,还可选第四扫描端与第一扫描端耦合到同一条扫描信号线;或者,第四扫描端与第二扫描端耦合到同一条扫描信号线;或者,第一扫描端、第二扫描端、第三扫描端和第四扫描端中至少两个端口耦合到同一条扫描信号线。
图15是本发明实施例提供的又一种像素电路的示意图。可选第二信号端V2连接发光元件20的第二电极N5;第二复位模块15包括第五复位晶体管M5,第五复位晶体管M5的输入端连接发光元件20的第二电极N5,第五复位晶体管M5的输出端连接发光元件20的第一电极N4,第五复位晶体管M5的栅极连接第五扫描端S5;第五扫描端S5、第一扫描端S1和第二扫描端S2耦合到同一条扫描信号线。
本实施例中,第五复位晶体管M5连接在发光元件20的第一电极N4和第二电极N5之间,第五扫描端S5连接第五复位晶体管M5的栅极,第五扫描端S5提供的扫描信号控制第五复位晶体管M5的通断状态。发光元件20的第一电极N4耦合驱动晶体管M0的输出端N3,发光元件20的第二电极N5连接第二电源端PVEE,第二电源端PVEE的电压较低。第五扫描端S5提供的扫描信号控制第五复位晶体管M5导通时,第二电源端PVEE提供的低电压传送至发光元件20的第一电极N4,实现对发光元件20的第一电极N4的电压调节。第五扫描端S5提供的扫描信号控制第五复位晶体管M5截止时,发光元件20正常工作。
第二电源端PVEE的电压复用为复位电压,则显示面板中无需再设置第二复位模块15所需的参考电压线。如此可减少显示面板中信号线的数量,可以在减少像素电路的版图尺寸的同时,有利于显示面板实现窄边框。
第五扫描端S5、第一扫描端S1和第二扫描端S2耦合到同一条扫描信号线。示例性的,第一扫描端S1至第五扫描端S5均耦合到同一条扫描信号线,则像素电路10中扫描信号线可以减少到仅包括一条扫描信号线,即一行像素电路10仅采用一条扫描信号线控制,减少了显示面板中扫描信号线的数量,则显示面板中的与原扫描信号线相连,并用于为扫描信号线提供信号的驱动电路随之省略,如此,可以在减少像素电路的版图尺寸的同时,减少显示面板的边框尺寸,有利于显示面板实现窄边框。
在其他实施例中,还可选第五扫描端与第一扫描端耦合到同一条扫描信号线,或者,第五扫描端与第二扫描端耦合到同一条扫描信号线,或者,第一扫描端至第五扫描端中至少两个端口耦合到同一条扫描信号线。
对于上述任意实施例所述的显示面板,可选像素电路的工作过程包括第一复位阶段、数据写入阶段和发光阶段,数据写入阶段位于第一复位阶段和发光阶段之间;在第一复位阶段,第一复位模块将第一信号线的信号传送至驱动晶体管的栅极;在数据写入阶段,数据写入模块将第一信号线的信号传送至驱动晶体管的输入端;在发光阶段,第一复位模块关断,数据写入模块关断;当前行中的像素电路的第一复位阶段位于在前行中的像素电路的数据写入阶段之后。
在此以图13所示像素电路为例,其中,可选第一信号线DATA给第一复位模块13提供第一复位信号,给第二复位模块15提供第二复位信号,给数据写入模块11提供数据信号。第一扫描端S1至第四扫描端S4均耦合到同一条扫描信号线。
图16是图13所示像素电路的时序图。如图16所示,第n行像素电路10的工作过程包括第一复位阶段t1,数据写入阶段t2和发光阶段t4,可选数据写入阶段t2位于第一复位阶段t1和发光阶段t4之间。第(n+1)行像素电路10的工作过程包括第一复位阶段t5,数据写入阶段t6和发光阶段t7,可选数据写入阶段t6位于第一复位阶段t5和发光阶段t7之间。
在第n行像素电路10的第一复位阶段t1,第n行像素电路10的第一扫描端S1[n]提供的扫描信号为有效脉冲,可以控制数据写入模块11、第二复位晶体管M2、补偿模块14和第四复位晶体管M4同时导通;第一信号线DATA提供第一复位信号Vref,可以控制第一复位晶体管M1和第三复位晶体管M3同时导通;基于此,第一复位信号Vref通过数据写入模块11写入驱动晶体管M0的输入端N2,第一复位信号Vref通过第一复位模块13写入驱动晶体管M0的栅极N1,补偿模块14导通使第一复位信号Vref从驱动晶体管M0的栅极N1传送至驱动晶体管M0的输出端N3,第一复位信号Vref通过第二复位模块15写入发光元件20的第一电极N4。实现对第n行像素电路10的驱动晶体管M0的三端的复位以及对发光元件的第一电极N4的复位。
在第n行像素电路10的数据写入阶段t2,第一扫描端S1[n]提供的扫描信号为有效脉冲,可以控制数据写入模块11、第二复位晶体管M2、补偿模块14和第四复位晶体管M4同时导通;第一信号线DATA提供数据信号Vdata,可以控制第一复位晶体管M1和第三复位晶体管M3同时截止;基于此,数据信号Vdata通过数据写入模块11写入驱动晶体管M0的输入端N2,第一复位模块13截止而避免数据信号Vdata写入驱动晶体管M0的栅极N1,第二复位模块15截止而避免数据信号Vdata写入发光元件20的第一电极N4。实现对驱动晶体管M0的数据写入。
在第n行像素电路10的发光阶段t4,第一扫描端S1[n]提供的扫描信号为无效脉冲,可以控制数据写入模块11、第二复位晶体管M2、补偿模块14和第四复位晶体管M4同时截止;第n行像素电路10的发光控制信号线EM[n]提供的发光控制信号为有效脉冲,可以控制发光控制模块16导通,驱动模块12给发光元件20提供驱动电流,使发光元件20发光。
可选第(n+1)行像素电路的第一复位阶段t5位于第n行中像素电路的数据写入阶段t2之后。第一信号线DATA连接一列中各像素电路10,因此第一信号线DATA提供的信号会同时提供给第n行像素电路10和第(n+1)行像素电路10。第n行像素电路10会在第(n+1)行像素电路10之前,执行第一复位阶段t1和数据写入阶段t2,因此,第n行像素电路10的数据写入阶段t2在第(n+1)行像素电路10的第一复位阶段t5之前。第(n+1)行像素电路的工作过程与第n行像素电路类似,S1[n+1]为第(n+1)行像素电路的第一扫描端,EM[n+1]为第(n+1)行像素电路的发光控制信号线。
需要说明的是,像素电路所需的复位电压一般为恒定值,所以第一信号线DATA提供的第一复位信号Vref在图16中用一条横线表示其电压的大小,比如第一复位信号Vref为-5V。但是像素电路所需的数据电压通常是变化值,显示面板根据所显示的画面给像素电路提供相应灰阶的数据电压,数据电压的范围可以是0~5V,所以第一信号线DATA提供的数据信号Vdata在图16中可以采用正六边形代表数据电压。
参考图13和图16所示,像素电路10还包括发光控制模块16,发光控制模块16分别与驱动晶体管M0以及发光元件20串联,用于控制驱动电流是否流过发光元件20;像素电路10的工作过程包括发光阶段t4,在发光阶段t4,发光控制模块16响应发光控制信号线EM的发光控制信号,使驱动晶体管M0与发光元件20之间的路径连通。
本实施例中,像素电路10还包括发光控制模块16,发光控制模块16包括第一发光晶体管M6和第二发光晶体管M7。第一发光晶体管M6的输入端连接第一电源端PVDD,第一发光晶体管M6的输出端连接驱动晶体管M0的输入端N2,第一发光晶体管M6的栅极连接发光控制信号线EM;第二发光晶体管M7的输入端连接驱动晶体管M0的输出端N3,第二发光晶体管M7的输出端连接发光元件20的第一电极N4,第二发光晶体管M7的栅极连接发光控制信号线EM。
发光控制信号线EM提供的发光控制信号为脉冲信号,用于控制发光控制模块16的通断状态。
当发光控制信号线EM提供的发光控制信号为无效脉冲时,第一发光晶体管M6和第二发光晶体管M7同时关断,像素电路10工作在前置阶段;在该前置阶段,驱动晶体管M0与发光元件20之间的路径断开,驱动电流不会流过发光元件20,该前置阶段至少包括第一复位阶段t1和数据写入阶段t2。
当发光控制信号线EM提供的发光控制信号为有效脉冲时,第一发光晶体管M6和第二发光晶体管M7同时导通,像素电路10工作在发光阶段t4;在该发光阶段t4,驱动晶体管M0与发光元件20之间的路径连通,驱动电流流过发光元件20。
本实施例中,补偿模块14包括补偿晶体管M8,数据写入模块11包括数据写入晶体管M9。可选驱动晶体管M0、第一复位晶体管M1、第二复位晶体管M2、第三复位晶体管M3、第四复位晶体管M4、第一发光晶体管M6、第二发光晶体管M7、补偿晶体管M8和数据写入晶体管M9均为P型晶体管。但不限于此。
在其他实施例中,可选像素电路中第一复位晶体管和第三复位晶体管均为N型晶体管或均为P型晶体管;或者,可选第一发光晶体管和第二发光晶体管均为N型晶体管或均为P型晶体管;或者,在第一扫描端、第二扫描端、第三扫描端和第四扫描端不共用扫描信号线的情况下,驱动晶体管、数据写入晶体管、第二复位晶体管、补偿晶体管和第四复位晶体管中一个或多个可以为N型晶体管也可以为P型晶体管;等等,像素电路中各晶体管的类型可以根据像素电路结构的变化而变化,不具体限制。
图17是本发明实施例提供的又一种显示面板的示意图。可选显示面板包括:第一区41和第二区42,第二区42包括N条第一信号线43,N为正整数;第一区41包括第一驱动电路44,第一驱动电路44包括N个第一驱动单元45,一个第一驱动单元45的输出端对应连接一条第一信号线43,第一驱动单元45的第一输入端接收第一复位信号Vref,且第一驱动单元45的第二输入端接收数据信号Vdata;在第一复位阶段,第一驱动单元45的第一输入端和第一驱动单元45的输出端连通;在数据写入阶段,第一驱动单元45的第二输入端和第一驱动单元45的输出端连通。本实施例中,显示面板包括第一区41和第二区42,可选第二区42为显示区,第一区41为位于显示区外围的非显示区。
第二区42包括多个像素电路10、N条第一信号线43和多条扫描信号线46,第一信号线43即为数据线,一条第一信号线43电连接一列像素电路10,一条扫描信号线46电连接一行像素电路10。第一信号线43给像素电路10提供数据信号,还复用为参考电压线用于给像素电路10提供复位信号。扫描信号线46给像素电路10提供扫描信号,可选像素电路10中多个扫描端耦合至同一扫描信号线46,一行像素电路10仅包括一条扫描信号线46。
第一区41包括第一驱动电路44,第一驱动电路44包括N个第一驱动单元45,一个第一驱动单元45的输出端对应连接一条第一信号线43,第一驱动单元45的第一输入端接收第一复位信号Vref,且第一驱动单元45的第二输入端接收数据信号Vdata。在第一复位阶段,第一驱动单元45的第一输入端和第一驱动单元45的输出端连通,则第一复位信号Vref通过第一驱动单元45传送至第一信号线43,在扫描信号线46的配合下,第一信号线46将第一复位信号Vref传送至像素电路10的驱动晶体管的栅极。在数据写入阶段,第一驱动单元45的第二输入端和第一驱动单元45的输出端连通,则数据信号Vdata通过第一驱动单元45传送至第一信号线43,在扫描信号线46的配合下,第一信号线46将数据信号Vdata传送至像素电路10的驱动晶体管的输入端。
参考图17所示,可选第一驱动电路44包括驱动芯片47,驱动芯片47包括N个数据输出端VDATA和至少1个复位输出端VREF;第一驱动单元45的第一输入端连接复位输出端VREF,且其第二输入端对应连接一数据输出端VDATA。驱动芯片47包括至少1个复位输出端VREF,一个复位输出端VREF与一个或多个第一驱动单元45对应设置,复位输出端VREF连接对应的第一驱动单元45的第一输入端,复位输出端VREF给对应的第一驱动单元45的第一输入端提供第一复位信号Vref。驱动芯片47包括N个数据输出端VDATA,一个数据输出端VDATA与一个第一驱动单元45对应设置,数据输出端VDATA连接对应的第一驱动单元45的第二输入端,数据输出端VDATA给对应的第一驱动单元45的第二输入端提供数据信号Vdata。
参考图17所示,可选至少两个第一驱动单元45的第一输入端连接至同一复位输出端VREF。驱动芯片47中一个复位输出端VREF与多个第一驱动单元45对应设置,复位输出端VREF连接对应的多个第一驱动单元45的第一输入端,复位输出端VREF给对应的多个第一驱动单元45的第一输入端提供第一复位信号Vref。可以减少驱动芯片47中复位输出端VREF的端口数量,降低驱动芯片47成本。若N个第一驱动单元45的第一输入端均连接至同一复位输出端VREF,进一步降低驱动芯片47成本。
图18是本发明实施例提供的第一驱动电路的示意图。如图18所示,可选第一驱动单元45包括第一开关MA和第二开关MB;第一开关MA连接在复位输出端VREF和第一信号线DATA之间;第二开关MB连接在数据输出端VDATA和第一信号线DATA之间;第一开关MA和第二开关MB分时导通。可选第一开关MA的控制端和第二开关MB的控制端连接至同一开关控制线CK;第一开关MA包括P型晶体管且第二开关MB包括N型晶体管。在其他实施例中,还可选第一开关包括N型晶体管且第二开关包括P型晶体管。
如图18所示,第一驱动单元45中,第一开关MA的输入端连接复位输出端VREF,第一开关MA的输出端连接第一信号线DATA,第一开关MA的控制端连接开关控制线CK。第二开关MB的输入端连接数据输出端VDATA,第二开关MB的输出端连接第一信号线DATA,第二开关MB的控制端连接开关控制线CK。开关控制线CK控制第一驱动单元45中第一开关MA和第二开关MB分时导通。
在第一复位阶段,开关控制线CK控制第一驱动单元45中第一开关MA导通,第二开关MB截止,复位输出端VREF提供的第一复位信号Vref传送至第一信号线DATA。顺序的,在数据写入阶段,开关控制线CK控制第一驱动单元45中第二开关MB导通时,第一开关MA截止,数据输出端VDATA提供的数据信号Vdata传送至第一信号线DATA。
在第一开关MA包括P型晶体管且第二开关MB包括N型晶体管的情况下,开关控制线CK输出低电压,控制第一驱动单元45中第一开关MA导通,第二开关MB截止。顺序的,开关控制线CK输出高电压,控制第一驱动单元45中第二开关MB导通,第一开关MA截止。
图19是本发明实施例提供的另一种第一驱动电路的示意图。与图18的区别在于,如图19所示,可选第一开关MA的控制端和第二开关MB的控制端连接至不同的两条开关控制线。可选第一开关MA包括N型晶体管,第二开关MB包括N型晶体管。在其他实施例中,还可选第一开关包括P型晶体管;或者,还可选第二开关包括P型晶体管。
如图19所示,第一驱动单元45中,第一开关MA的控制端连接第一开关控制线CK1,第二开关MB的控制端连接第二开关控制线CK2。第一开关控制线CK1独立控制第一开关MA的通断状态,第二开关控制线CK2独立控制第二开关MB的通断状态。
在第一复位阶段,第一开关控制线CK1控制第一开关MA导通,第二开关控制线CK2控制第二开关MB截止,复位输出端VREF提供的第一复位信号Vref传送至第一信号线DATA。顺序的,在数据写入阶段,第二开关控制线CK2控制第二开关MB导通,第一开关控制线CK1控制第一开关MA截止,数据输出端VDATA提供的数据信号Vdata传送至第一信号线DATA。
基于同一发明构思,本发明实施例还提供一种显示装置,包括前述的显示面板。可选该显示面板为有机发光显示面板或者micro LED显示面板。图20是本发明实施例提供的一种显示装置的示意图,如图20所示,可选该显示装置应用于智能手机、平板电脑等电子设备1中。可以理解,上述实施例仅提供了像素电路结构的部分示例,显示面板还包括其他结构,在此不再一一赘述。
本实施例中,提供数据信号的数据信号线即第一信号线,还复用为参考电压线,用于给第一复位模块提供第一复位信号,则无需在显示面板中设置参考电压线,减少了显示面板中信号线数量。像素电路中多个扫描端可耦合至同一扫描信号线,则进一步减少了像素电路所需的扫描信号线数量,使像素电路所需的扫描信号线数量可减少至一条扫描信号线。如此,可以在减少像素电路的版图尺寸的同时,有利于显示面板实现窄边框。此外,减少像素电路所需的信号线数量,还能够提升显示面板透过率,有利于显示面板应用于透明显示中。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (26)

1.一种显示面板,其特征在于,包括:
像素电路和发光元件;
所述像素电路包括数据写入模块、驱动模块和第一复位模块;
所述数据写入模块用于响应第一扫描端的扫描信号而传送数据信号;
所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管,所述驱动晶体管用于根据所述数据写入模块传送的所述数据信号,生成所述驱动电流;
所述第一复位模块连接在第一信号线和所述驱动晶体管的栅极之间,用于将所述第一信号线的信号传送至所述驱动晶体管的栅极;
所述数据写入模块连接在所述第一信号线和所述驱动晶体管的输入端之间。
2.根据权利要求1所述的显示面板,其特征在于,所述第一复位模块包括第一复位晶体管,所述第一复位晶体管的栅极和所述第一复位晶体管的输入端相连。
3.根据权利要求2所述的显示面板,其特征在于,所述像素电路的工作过程包括第一复位阶段和数据写入阶段;
在所述第一复位阶段,所述第一信号线提供第一复位信号;
在所述数据写入阶段,所述第一信号线提供所述数据信号。
4.根据权利要求3所述的显示面板,其特征在于,所述数据信号的电压大于所述第一复位信号的电压。
5.根据权利要求3所述的显示面板,其特征在于,所述第一扫描端的扫描信号的使能时段包括所述第一复位阶段和所述数据写入阶段。
6.根据权利要求2所述的显示面板,其特征在于,所述第一复位晶体管和所述驱动晶体管均为P型晶体管,或者,所述第一复位晶体管和所述驱动晶体管均为N型晶体管。
7.根据权利要求2所述的显示面板,其特征在于,所述像素电路的工作过程包括第一复位阶段和第一非复位阶段;
在所述第一复位阶段,所述第一信号线提供第一复位信号,所述第一复位晶体管开启;
在所述第一非复位阶段,所述第一信号线提供第一信号,所述第一复位晶体管关断。
8.根据权利要求2所述的显示面板,其特征在于,所述第一复位模块还包括第二复位晶体管,所述第二复位晶体管与所述第一复位晶体管串联连接,所述第二复位晶体管的栅极连接第二扫描端。
9.根据权利要求8所述的显示面板,其特征在于,所述第一复位晶体管的输入端连接所述第一信号线,且所述第一复位晶体管的输出端连接所述第二复位晶体管的输入端,所述第二复位晶体管的输出端连接所述驱动晶体管的栅极;
或者,所述第二复位晶体管的输入端连接所述第一信号线,且所述第二复位晶体管的输出端连接所述第一复位晶体管的输入端,所述第一复位晶体管的输出端连接所述驱动晶体管的栅极。
10.根据权利要求8所述的显示面板,其特征在于,所述第二扫描端与所述第一扫描端耦合到同一条扫描信号线。
11.根据权利要求8所述的显示面板,其特征在于,所述像素电路还包括补偿模块,所述补偿模块连接在所述驱动晶体管的栅极和所述驱动晶体管的输出端之间,且所述补偿模块的控制端连接第三扫描端。
12.根据权利要求11所述的显示面板,其特征在于,所述第三扫描端和所述第一扫描端耦合到同一条扫描信号线;
或者,所述第三扫描端和所述第二扫描端耦合到同一条扫描信号线;
或者,所述第三扫描端、所述第一扫描端和所述第二扫描端耦合到同一条扫描信号线。
13.根据权利要求8所述的显示面板,其特征在于,所述像素电路还包括第二复位模块,所述第二复位模块连接在第二信号端和所述发光元件的第一电极之间,所述第二复位模块用于将所述第二信号端的信号传送至所述发光元件的第一电极;
所述驱动晶体管的输出端耦合到所述发光元件的第一电极。
14.根据权利要求13所述的显示面板,其特征在于,所述第二信号端耦合到所述第一信号线;
所述第二复位模块包括相互串联的第三复位晶体管和第四复位晶体管,所述第三复位晶体管的栅极和所述第三复位晶体管的输入端相连,所述第四复位晶体管的栅极连接第四扫描端。
15.根据权利要求14所述的显示面板,其特征在于,所述第四扫描端与所述第一扫描端耦合到同一条扫描信号线;
或者,所述第四扫描端与所述第二扫描端耦合到同一条扫描信号线;
或者,所述第四扫描端、所述第一扫描端和所述第二扫描端耦合到同一条扫描信号线。
16.根据权利要求14所述的显示面板,其特征在于,所述第三复位晶体管和所述第一复位晶体管均为P型晶体管;
或者,所述第三复位晶体管和所述第一复位晶体管均为N型晶体管。
17.根据权利要求13所述的显示面板,其特征在于,所述第二信号端连接所述发光元件的第二电极;
所述第二复位模块包括第五复位晶体管,所述第五复位晶体管的输入端连接所述发光元件的第二电极,所述第五复位晶体管的输出端连接所述发光元件的第一电极,所述第五复位晶体管的栅极连接第五扫描端;
所述第五扫描端与所述第一扫描端耦合到同一条扫描信号线;
或者,所述第五扫描端与所述第二扫描端耦合到同一条扫描信号线;
或者,所述第五扫描端、所述第一扫描端和所述第二扫描端耦合到同一条扫描信号线。
18.根据权利要求1所述的显示面板,其特征在于,所述像素电路的工作过程包括第一复位阶段、数据写入阶段和发光阶段,所述数据写入阶段位于所述第一复位阶段和所述发光阶段之间;
在所述第一复位阶段,所述第一复位模块将所述第一信号线的信号传送至所述驱动晶体管的栅极;
在所述数据写入阶段,所述数据写入模块将所述第一信号线的信号传送至所述驱动晶体管的输入端;
在所述发光阶段,所述第一复位模块关断,所述数据写入模块关断;
当前行中的像素电路的第一复位阶段位于在前行中的像素电路的数据写入阶段之后。
19.根据权利要求1所述的显示面板,其特征在于,所述像素电路还包括发光控制模块,所述发光控制模块分别与所述驱动晶体管以及所述发光元件串联,用于控制所述驱动电流是否流过所述发光元件;
所述像素电路的工作过程包括发光阶段,在所述发光阶段,所述发光控制模块响应发光控制信号线的发光控制信号,使所述驱动晶体管与所述发光元件之间的路径连通。
20.根据权利要求3所述的显示面板,其特征在于,包括:第一区和第二区,所述第二区包括N条所述第一信号线,N为正整数;
所述第一区包括第一驱动电路,所述第一驱动电路包括N个第一驱动单元,一个所述第一驱动单元的输出端对应连接一条所述第一信号线,所述第一驱动单元的第一输入端接收所述第一复位信号,且所述第一驱动单元的第二输入端接收所述数据信号;
在所述第一复位阶段,所述第一驱动单元的第一输入端和所述第一驱动单元的输出端连通;
在所述数据写入阶段,所述第一驱动单元的第二输入端和所述第一驱动单元的输出端连通。
21.根据权利要求20所述的显示面板,其特征在于,所述第一驱动电路包括驱动芯片,所述驱动芯片包括N个数据输出端和至少1个复位输出端;
所述第一驱动单元的第一输入端连接所述复位输出端,且所述第一驱动单元的第二输入端对应连接一所述数据输出端。
22.根据权利要求21所述的显示面板,其特征在于,至少两个所述第一驱动单元的第一输入端连接至同一所述复位输出端。
23.根据权利要求21所述的显示面板,其特征在于,所述第一驱动单元包括第一开关和第二开关;
所述第一开关连接在所述复位输出端和所述第一信号线之间;
所述第二开关连接在所述数据输出端和所述第一信号线之间;
所述第一开关和所述第二开关分时导通。
24.根据权利要求23所述的显示面板,其特征在于,所述第一开关的控制端和所述第二开关的控制端连接至同一开关控制线;
所述第一开关包括N型晶体管且所述第二开关包括P型晶体管,或者,所述第一开关包括P型晶体管且所述第二开关包括N型晶体管。
25.根据权利要求23所述的显示面板,其特征在于,所述第一开关的控制端和所述第二开关的控制端连接至不同的两条开关控制线。
26.一种显示装置,其特征在于,包括:权利要求1-25任一项所述的显示面板。
CN202211677798.4A 2022-12-26 2022-12-26 一种显示面板和显示装置 Pending CN117079566A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211677798.4A CN117079566A (zh) 2022-12-26 2022-12-26 一种显示面板和显示装置
US18/205,752 US20230316987A1 (en) 2022-12-26 2023-06-05 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211677798.4A CN117079566A (zh) 2022-12-26 2022-12-26 一种显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN117079566A true CN117079566A (zh) 2023-11-17

Family

ID=88193346

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211677798.4A Pending CN117079566A (zh) 2022-12-26 2022-12-26 一种显示面板和显示装置

Country Status (2)

Country Link
US (1) US20230316987A1 (zh)
CN (1) CN117079566A (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101411619B1 (ko) * 2012-09-27 2014-06-25 엘지디스플레이 주식회사 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치
US11127349B2 (en) * 2018-04-27 2021-09-21 Sharp Kabushiki Kaisha Display device and method for driving same
CN111627388B (zh) * 2020-06-28 2022-01-14 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置

Also Published As

Publication number Publication date
US20230316987A1 (en) 2023-10-05

Similar Documents

Publication Publication Date Title
CN110352453B (zh) 具有外部补偿和阳极复位的有机发光二极管显示器
US10204567B2 (en) Backlight and display device
US8791883B2 (en) Organic EL display device and control method thereof
EP3163562B1 (en) Pixel circuit, display panel and display device
US8395570B2 (en) Active matrix type display apparatus
US9124260B2 (en) Flip-flop, shift register, display panel, and display device
US10777289B2 (en) Shift register unit and driving method thereof, gate driving circuit, display panel and display device
US11450270B2 (en) Pixel circuit and method of driving the same, display device
WO2013039685A1 (en) Driver circuitry for displays
KR101062241B1 (ko) 데이터 래치회로 및 전자기기
KR100826997B1 (ko) 평판표시장치의 게이트 드라이버용 쉬프트 레지스터
US11037501B2 (en) Display panel, method for driving the same, and display device
US20220366854A1 (en) Pixel array, array substrate and display device
CN110111738B (zh) 像素电路、显示基板、显示装置及驱动方法
US20130300681A1 (en) Low complexity gate line driver circuitry
CN110176215B (zh) 显示面板和显示装置
CN107170793B (zh) 阵列基板及其驱动方法、显示面板及显示装置
US20190237036A1 (en) Display device
US20170004790A1 (en) Display Gate Driver Circuits with Dual Pulldown Transistors
US20090184913A1 (en) Display device and electronic apparatus
CN113178159B (zh) 起始信号提供模组、方法和拼接显示装置
US11900873B2 (en) Display panels, methods of driving the same, and display devices
US7821509B2 (en) Shift register and organic light emitting display device using the same
US10885863B2 (en) Shifting register and driving method thereof, driving circuit, and driving method of panel
CN117079566A (zh) 一种显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination