CN116909794A - 异常状态信息的输出装置、方法、设备及系统 - Google Patents

异常状态信息的输出装置、方法、设备及系统 Download PDF

Info

Publication number
CN116909794A
CN116909794A CN202310912600.4A CN202310912600A CN116909794A CN 116909794 A CN116909794 A CN 116909794A CN 202310912600 A CN202310912600 A CN 202310912600A CN 116909794 A CN116909794 A CN 116909794A
Authority
CN
China
Prior art keywords
signal
abnormal
processing module
signal processing
trigger
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310912600.4A
Other languages
English (en)
Inventor
王慈梅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yusur Technology Co ltd
Original Assignee
Yusur Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yusur Technology Co ltd filed Critical Yusur Technology Co ltd
Priority to CN202310912600.4A priority Critical patent/CN116909794A/zh
Publication of CN116909794A publication Critical patent/CN116909794A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0778Dumping, i.e. gathering error/state information after a fault for later diagnosis
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0781Error filtering or prioritizing based on a policy defined by the user or on a policy defined by a hardware/software module, e.g. according to a severity level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/079Root cause analysis, i.e. error or fault diagnosis
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本公开涉及一种异常状态信息的输出装置、方法、设备及系统。该装置包括第一信号处理模块,用于接收并处理第一异常触发信号;其中,第一接收单元用于接收第一核心发送的第一异常触发信号;第一判断单元用于判断第一异常触发信号的触发类型;第一发送单元用于响应于自触发的第一异常触发信号,则向第一存储器发送使能信号,以使第一存储器输出记录的状态信息;第二发送单元用于响应于交叉触发的第一异常触发信号,则将第一异常触发信号发送至信号转发模块;信号转发模块,用于接收第一异常触发信号并转发至目标触发的第二信号处理模块。本公开通过接收到自触发信号时,直接使能目标触发的存储器,能够缩短触发路径,降低异常状态信息流失的概率。

Description

异常状态信息的输出装置、方法、设备及系统
技术领域
本公开涉及信号处理技术领域,尤其涉及一种异常状态信息的输出装置、方法、设备及系统。
背景技术
对于结构复杂的片上系统(System on Chip,SOC),如果在运行过程中发生故障,可以通过触发信号快速定位故障模块,使故障模块中的存储器输出相关的异常状态信息,方便工作人员完成故障分析。但现有架构仅支持不同功能模块间的交叉触发,触发时间较长,对于一些不需要交叉触发的情况,较长的触发时间容易导致异常状态信息的流失,从而影响工作人员进行故障分析。因此,如何缩短触发时间以减少异常状态信息的流失是需要解决的技术问题。
发明内容
为了解决上述技术问题,本公开提供了一种异常状态信息的输出装置、方法、设备及系统。
本公开实施例的第一方面提供了一种异常状态信息的输出装置,适用于系统级芯片,包括第一信号处理模块、第二信号处理模块和信号转发模块;
所述第一信号处理模块,用于接收并处理第一异常触发信号;
所述第一信号处理模块包括第一接收单元、第一判断单元、第一发送单元和第二发送单元;所述第一接收单元用于接收第一核心发送的第一异常触发信号;所述第一判断单元用于判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;所述第一发送单元用于响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器发送使能信号,以使所述第一存储器输出记录的状态信息;所述第二发送单元用于响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述信号转发模块;所述第一核心和所述第一存储器均与所述第一信号处理模块相连接;
所述信号转发模块,用于接收所述第二发送单元发送的第一异常触发信号,并将所述第一异常触发信号转发至所述第一异常触发信号目标触发的第二信号处理模块。
在本公开一些实施例中,所述第一判断单元,包括:
提取子单元,用于从所述第一异常触发信号中提取源码;
运算子单元,用于对所述源码与预先配置的掩码进行逻辑运算,得到运算结果;
判断子单元,用于基于运算结果与触发类型之间的对应关系,判断所述第一异常触发信号的触发类型。
在本公开一些实施例中,所述第一判断单元还包括寄存器,所述寄存器用于存储主设备预先为所述第一判断单元配置的掩码。
在本公开一些实施例中,所述信号转发模块还用于接收所述第二信号处理模块发送的第二异常触发信号,并将所述第二异常触发信号转发至所述第二异常触发信号目标触发的第一信号处理模块;
所述第一信号处理模块还包括:
第三发送单元,用于响应于所述第二异常触发信号,向所述第一存储器发送使能信号。
在本公开一些实施例中,所述信号转发模块具体用于通过第一接收接口接收所述第一异常触发信号,并通过第一转发接口将所述第一异常触发信号转发至所述第二信号处理模块,所述第一接收接口与所述第一转发接口之间存在映射关系;
所述信号转发模块具体用于通过第二接收接口接收所述第二异常触发信号,并通过第二转发接口将所述第二异常触发信号转发至所述第一信号处理模块,所述第二接收接口与所述第二转发接口之间存在映射关系。
在本公开一些实施例中,所述装置包括至少一个第二信号处理模块,所述第一信号处理模块嵌套于第一功能模块内部,所述至少一个第二信号处理模块分别嵌套于至少一个第二功能模块内部,所述第一功能模块和所述第二功能模块为所述系统级芯片中用于实现不同功能的模块。
在本公开一些实施例中,所述第一存储器用于通过第一输出接口将记录的状态信息输出至第一收集单元,由所述第一收集单元基于输出接口与核心的标识信息之间的对应关系,确定所述第一输出接口对应的第一核心的标识信息,并将所述标识信息与所述状态信息发送至主设备。
本公开实施例的第二方面提供了一种异常状态信息的输出方法,其特征在于,适用于系统级芯片,包括:
接收第一核心发送的第一异常触发信号;
判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;
响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器发送使能信号,以使所述第一存储器输出记录的状态信息;
响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述第一异常触发信号目标触发的核心对应的存储器,以使所述目标触发的核心对应的存储器输出记录的状态信息。
本公开实施例的第三方面提供了异常状态信息的输出设备,包括上述任一实施例提供的异常状态信息的输出装置。
本公开实施例的第四方面提供了一种异常状态信息的输出系统,包括异常状态信息的输出装置、主设备、核心、存储器;
所述主设备与第一信号处理模块、第二信号处理模块和信号转发模块连接,所述核心和所述存储器分别与所述第一信号处理模块和所述第二信号处理模块的其中之一连接。
本公开实施例提供的技术方案与现有技术相比具有如下优点:
在本公开实施例提供的异常状态信息的输出装置、方法、设备及系统中,通过设置第一信号处理模块接收并处理第一异常触发信号,其中,所述第一信号处理模块包括第一接收单元、第一判断单元、第一发送单元和第二发送单元;所述第一接收单元用于接收第一核心发送的第一异常触发信号;所述第一判断单元用于判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;所述第一发送单元用于响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器发送使能信号,以使所述第一存储器输出记录的状态信息;所述第二发送单元用于响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述信号转发模块;所述第一核心和所述第一存储器均与所述第一信号处理模块相连接;通过设置信号转发模块,接收所述第二发送单元发送的第一异常触发信号,并将所述第一异常触发信号转发至所述第一异常触发信号目标触发的第二信号处理模块,能够由信号处理模块对异常触发信号是自触发类型还是交叉触发类型进行判断,从而对于自触发类型的异常触发信号,直接向目标触发的存储器发送使能信号,对于交叉触发类型的异常触发信号,通过信号转发模块将异常触发信号转发至对应的信号处理模块,进而向目标触发的存储器发送使能信号,以使存储器在接收到使能信号后,输出其中记录的状态信息,从而方便工作人员基于状态信息对故障问题进行具体分析,缩短了异常触发信号的触发路径,减少了触发过程所用时间,使得存储器在接收到使能信号后输出的状态信息更接近于故障发生时刻的状态信息,降低了异常状态信息因触发时间过长而流失的概率,提高故障分析的准确度。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种异常状态信息的输出装置的结构示意图;
图2是本公开实施例提供的一种第一判断单元的结构示意图;
图3是本公开实施例提供的另一种异常状态信息的输出装置的结构示意图;
图4是本公开实施例提供的又一种异常状态信息的输出装置的结构示意图;
图5是本公开实施例提供的再一种异常状态信息的输出装置的结构示意图;
图6是本公开实施例提供的一种异常状态信息的输出方法的流程图;
图7是本公开实施例提供的一种异常状态信息的输出系统的结构示意图。
具体实施方式
为了能够更清楚地理解本公开的上述目的、特征和优点,下面将对本公开的方案进行进一步描述。需要说明的是,在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合。
在下面的描述中阐述了很多具体细节以便于充分理解本公开,但本公开还可以采用其他不同于在此描述的方式来实施;显然,说明书中的实施例只是本公开的一部分实施例,而不是全部的实施例。
图1是本公开实施例提供的一种异常状态信息的输出装置的结构示意图。
如图1所示,本公开实施例提供的异常状态信息的输出装置100包括第一信号处理模块110、第二信号处理模块120和信号转发模块130,第一信号处理模块110、第二信号处理模块120分别与信号转发模块130连接,第一信号处理模块110还与第一核心140和第一存储器150连接,第二信号处理模块120还与第二核心160和第二存储器170连接。
本公开实施例中,第一信号处理模块110,用于接收并处理第一异常触发信号,包括第一接收单元111、第一判断单元112、第一发送单元113和第二发送单元114;所述第一接收单元111用于接收第一核心140发送的第一异常触发信号;所述第一判断单元112用于判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;所述第一发送单元113用于响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器150发送使能信号,以使所述第一存储器150输出记录的状态信息;所述第二发送单元114用于响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述信号转发模块130。
本公开实施例中,第二信号处理模块120的结构和功能均与第一信号处理模块110类似,具体地,第二信号处理模块120用于接收并处理第二异常触发信号,包括第二接收单元121、第二判断单元122、第四发送单元123和第五发送单元124;所述第二接收单元121用于接收第二核心160发送的第二异常触发信号;所述第二判断单元122用于判断所述第二异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;所述第四发送单元123用于响应于所述第二异常触发信号的触发类型为自触发,则向第二存储器170发送使能信号,以使所述第二存储器170输出记录的状态信息;所述第五发送单元124用于响应于所述第二异常触发信号的触发类型为交叉触发,则将所述第二异常触发信号发送至所述信号转发模块130。
本公开实施例中,信号转发模块130,用于接收所述第二发送单元114发送的第一异常触发信号,并将所述第一异常触发信号转发至所述第一异常触发信号目标触发的第二信号处理模块120。还用于接收第五发送单元124发送的第二异常触发信号,并将所述第二异常触发信号转发至所述第二异常触发信号目标触发的第一信号处理模块110。
在本公开实施例中,第一信号处理模块和第二信号处理模块可以理解为对ARM公司定义的Coresight片上调试系统中的交叉触发接口(Cross Trigger Interface,CTI)进行改进后得到的多个具有相似结构的触发信号处理模块,用于接收系统级芯片中的各个核心在发生异常时发送的异常触发信号,并对异常触发信号进行处理,基于异常触发信号向其目标触发的存储器发送使能信号,以使存储器在接收到使能信号后输出其中记录的状态信息。相较于传统的CTI,第一信号处理模块和第二信号处理模块具有判断触发信号的触发类型,以及直接使能自触发的异常触发信号目标触发的存储器的功能。
在本公开实施例中,信号转发模块可以理解为对Coresight片上调试系统中的交叉触发矩阵(Cross Trigger Matrix,CTM)进行改进后得到的信号转发模块,用于对经过信号处理模块判断触发类型,确认为交叉触发类型的异常触发信号进行转发,以使异常触发信号能够到达其目标触发的存储器所连接的信号处理模块,进而通过该目标触发的信号处理模块向其连接的目标触发的存储器发送使能信号,以使目标触发的存储器输出状态信息。
在本公开实施例中,异常触发信号可以理解为系统级芯片中的各个核心在发生异常,比如处理超时、连接失败、存在非法参数时生成并发送的信号,第一异常触发信号可以理解为与第一信号处理模块直接相连的第一核心在发生异常时生成并发送的异常触发信号。
在本公开实施例中,同一信号处理模块连接的核心与存储器之间存在对应关系,存储器能够记录其对应的核心在运行过程中的状态信息,第一存储器用于记录第一核心的状态信息,触发类型可以理解为根据发送异常触发信号的核心与目标触发的存储器是否为对应的一组核心和存储器进行分类得到的触发类型,包括自触发和交叉触发,对于自触发类型的异常触发信号,其目标触发的存储器用于记录生成和发送该异常触发信号的核心的状态信息,对于交叉触发类型的异常触发信号,其目标触发的存储器用于记录生成和发送该异常触发信号的核心以外的其他核心的状态信息,该生成和发送信号的核心与该其他核心可以是相关联的两个或多个核心,也可以是共同实现某项功能的两个或多个核心。
本公开实施例中,第一核心140在发生异常时生成第一异常触发信号,并将第一异常触发信号发送至与其连接的第一信号处理模块110,第一信号处理模块110中的第一接收单元111在接收到第一异常触发信号后,将第一异常触发信号发送至第一判断单元112,由第一判断单元112对第一异常触发信号的触发类型进行判断,并在确定触发类型为自触发时,将第一异常触发信号发送至第一发送单元113,由第一发送单元113向与第一信号处理模块110相连接的第一存储器150发送使能信号,以使第一存储器150在接收到使能信号后输出其记录的第一核心140运行时的状态信息,在第一判断单元112确定第一异常触发信号的触发类型为交叉触发时,将第一异常触发信号发送至第二发送单元114,由第二发送单元114将第一异常触发信号转发至信号转发模块130,再由信号转发模块130确定第一异常触发信号目标触发的第二信号处理模块120,由第二信号处理模块120向其连接的第一异常触发信号目标触发的第二存储器170发送使能信号,以使第二存储器170在接收到使能信号后输出其记录的第二核心160运行时的状态信息。
本公开实施例通过设置第一信号处理模块接收并处理第一异常触发信号,其中,所述第一信号处理模块包括第一接收单元、第一判断单元、第一发送单元和第二发送单元;所述第一接收单元用于接收第一核心发送的第一异常触发信号;所述第一判断单元用于判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;所述第一发送单元用于响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器发送使能信号,以使所述第一存储器输出记录的状态信息;所述第二发送单元用于响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述信号转发模块;所述第一核心和所述第一存储器均与所述第一信号处理模块相连接;通过设置信号转发模块,接收所述第二发送单元发送的第一异常触发信号,并将所述第一异常触发信号转发至所述第一异常触发信号目标触发的第二信号处理模块,能够由信号处理模块对异常触发信号是自触发类型还是交叉触发类型进行判断,从而对于自触发类型的异常触发信号,直接向目标触发的存储器发送使能信号,对于交叉触发类型的异常触发信号,通过信号转发模块将异常触发信号转发至对应的信号处理模块,进而向目标触发的存储器发送使能信号,以使存储器在接收到使能信号后,输出其中记录的状态信息,从而方便工作人员基于状态信息对故障问题进行具体分析,缩短了异常触发信号的触发路径,减少了触发过程所用时间,使得存储器在接收到使能信号后输出的状态信息更接近于故障发生时刻的状态信息,降低了异常状态信息因触发时间过长而流失的概率,提高故障分析的准确度。
图2是本公开实施例提供的一种第一判断单元的结构示意图。
如图2所示,本公开实施例提供的第一判断单元200包括提取子单元210、运算子单元220、判断子单元230、寄存器240。其中,提取子单元210,用于从所述第一异常触发信号中提取源码;运算子单元220,用于对所述源码与预先配置的掩码进行逻辑运算,得到运算结果;判断子单元230,用于基于运算结果与触发类型之间的对应关系,判断所述第一异常触发信号的触发类型;寄存器240,用于存储主设备预先为所述第一判断单元配置的掩码。
在本公开实施例中,源码和掩码可以理解为用于进行逻辑运算的一串二进制数字,源码可以是从第一异常触发信号的预设位置提取得到的,掩码可以是主设备预先对第一信号处理模块中的第一判断单元进行配置得到的。
本公开实施例中,第一接收单元在接收到第一异常触发信号后,会将第一异常触发信号发送至第一判断单元200中的提取子单元210,由提取子单元210从第一异常触发信号的预设位置提取出源码,并将该源码发送至运算子单元220,运算子单元220在接收到源码后,会从寄存器240中读取主设备预先为第一判断单元200配置的掩码,并将源码与掩码进行逻辑运算,具体地,可以进行相与运算,并将运算结果发送至判断子单元230,由判断子单元230基于运算结果进行查表,确定该运算结果对应的类型为自触发还是交叉触发,并根据确定的触发类型决定后续操作,对于自触发类型,则将第一异常触发信号发送至第一发送单元,对于交叉触发类型,则将第一异常触发信号发送至第二发送单元。
本公开实施例通过设置第一判断单元,并在其中设置提取子单元、运算子单元、判断子单元和寄存器,能够通过硬件实现对第一异常触发信号的触发类型的快速判断,进而方便后续根据触发类型进行不同的处理,进一步降低异常状态信息因触发时间过长而流失的概率,提高故障分析的准确度。
图3是本公开实施例提供的另一种异常状态信息的输出装置的结构示意图。
如图3所示,本公开实施例提供的异常状态信息的输出装置300包括第一信号处理模块310、第二信号处理模块320和信号转发模块330,第一核心340、第一存储器350与第一信号处理模块310连接,第二核心360、第二存储器370与第二信号处理模块320连接。第一信号处理模块310除包括第一接收单元311、第一判断单元312、第一发送单元313、第二发送单元314之外,还包括第三发送单元315,相应的,第二信号处理模块320除包括第二接收单元321、第二判断单元322、第四发送单元323、第五发送单元324之外,还包括第六发送单元325,信号转发模块330包括第一接收接口331、第一转发接口332、第二接收接口333、第二转发接口334。
本公开实施例中,第一核心340向第一信号处理模块310发送第一异常触发信号,第一判断单元312在确定第一异常触发信号的触发类型为交叉触发后,通过第二发送单元314将第一异常触发信号发送至信号转发模块330,信号转发模块330确定第一异常触发信号目标触发的信号处理模块为第二信号处理模块320,并将第一异常触发信号转发至第二信号处理模块320,具体的,信号转发模块330通过第一接收接口331接收第一异常触发信号,并基于预先配置的接收接口与转发接口之间的映射关系,确定第一接收接口331对应的转发接口为第一转发接口332,通过第一转发接口332将第一异常触发信号转发至第二信号处理模块320,第二信号处理模块320中的第六发送单元325在接收到第一异常触发信号后,向第二存储器370发送使能信号,以使第二存储器370在收到使能信号后,输出记录的第二核心360的状态信息。
相似的,本公开实施例中,第二核心360向第二信号处理模块320发送第二异常触发信号,第二判断单元322在确定第二异常触发信号的触发类型为交叉触发后,通过第五发送单元324将第二异常触发信号发送至信号转发模块330,信号转发模块330确定第二异常触发信号目标触发的信号处理模块为第一信号处理模块310,并将第二异常触发信号转发至第一信号处理模块310,具体的,信号转发模块330通过第二接收接口333接收第二异常触发信号,并基于预先配置的接收接口与转发接口之间的映射关系,确定第二接收接口333对应的转发接口为第二转发接口334,通过第二转发接口334将第二异常触发信号转发至第一信号处理模块310,第一信号处理模块310中的第三发送单元315在接收到第二异常触发信号后,向第一存储器350发送使能信号,以使第一存储器350在收到使能信号后,输出记录的第一核心340的状态信息。
本公开实施例的一种示例性的实施方式中,各个接收接口、转发接口均固定连接于各个信号处理模块,接收接口、转发接口之间的映射关系可以根据需要进行灵活的配置,具体配置方式可以根据存在交叉触发情况的核心之间的对应关系而确定,示例的,在核心A需要交叉触发核心B时,与核心A对应的信号处理模块相连接的接收接口a,以及与核心B对应的信号处理模块相连接的转发接口b之间可以配置为存在映射关系。
本公开实施例通过在第一信号处理模块中设置第三发送单元,并在信号转发模块与信号处理模块之间设置存在映射关系的接收接口和转发接口,能够在多个信号处理模块之间实现对触发类型为交叉触发的异常触发信号的转发,从而实现异常触发信号的交叉触发,同时方便工作人员灵活配置交叉触发的模块之间的触发关系。
图4是本公开实施例提供的又一种异常状态信息的输出装置的结构示意图。
如图4所示,本公开实施例提供的异常状态信息的输出装置400中,第一信号处理模块410和第二信号处理模块420分别嵌套于第一功能模块480和第二功能模块490中,并且第一模块480包括第一核心440和对应的第一存储器450,第二功能模块490包括第二核心460和对应的第二存储器470,由此,系统级芯片的各个功能模块均包含一个信号处理模块,各个功能模块中的核心可以同时向其连接的信号处理模块发送异常触发信号,在系统级芯片中的多个核心同时发生异常时,支持多通路的同时触发,进一步提高触发速度,降低异常状态信息因触发时间过长而流失的概率,进而提高故障分析的准确度。
在本公开一些实施例中,同一个功能模块可以包含多个核心及其对应的存储器,该多个核心及存储器均连接于同一个信号处理模块,示例的,在核心A1与其对应的存储器B1、核心A2与其对应的存储器B2包含于同一个功能模块时,核心A1、A2、存储器B1、B2均连接于信号处理模块C,对于核心A1生成并发送的自触发的异常触发信号,信号处理模块C可以直接使能存储器B1,对于核心A1生成并发送的目标触发对象为核心A2的交叉触发的异常触发信号,信号处理模块C会将其转发至信号转发模块,再由信号转发模块将该异常触发信号返回信号处理模块C,信号处理模块C可以向其连接的存储器B1以外的其他存储器,即存储器B2发送使能信号,以使其输出核心A2的状态信息。
图5是本公开实施例提供的再一种异常状态信息的输出装置的结构示意图。
如图5所示,本公开实施例提供的异常状态信息的输出装置500中,第一存储器550用于通过第一输出接口552将记录的状态信息输出至第一收集单元551,由第一收集单元551基于输出接口与核心的标识信息之间的对应关系,确定第一输出接口552对应的第一核心540的标识信息,并将标识信息与状态信息发送至主设备580,类似的,第二存储器570用于通过第二输出接口572将记录的状态信息输出至第二收集单元571,由第二收集单元571基于输出接口与核心的标识信息之间的对应关系,确定第二输出接口572对应的第二核心560的标识信息,并将标识信息与状态信息发送至主设备580。
本公开实施例中,收集单元可以根据预先配置的输出接口与核心的标识信息,比如id之间的对应关系,基于接收状态信息时采用的输出接口,确定状态信息所记录的核心的标识信息,并在同一信号处理模块连接了多个核心及多个存储器时,对各个存储器输出的状态信息进行汇总,从而将包含核心的标识信息的、经过汇总的状态信息发送至主设备,以使工作人员能够定位各条状态信息对应的核心,也能够直观的了解同一信号处理模块连接的多个核心的状态信息,从而方便工作人员进行故障分析。
图6是本公开实施例提供的一种异常状态信息的输出方法的流程图,该方法可以由一种异常状态信息的输出装置执行。如图6所示,本实施例提供的异常状态信息的输出方法包括如下步骤:
S601、接收第一核心发送的第一异常触发信号。
S602、判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发。
S603、响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器发送使能信号,以使所述第一存储器输出记录的状态信息。
S604、响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述第一异常触发信号目标触发的核心对应的存储器,以使所述目标触发的核心对应的存储器输出记录的状态信息。
所述异常状态信息的输出方法与所述异常状态信息的输出装置对应,在此不做赘述。
在本公开实施例中提供了一种异常状态信息的输出设备,包括上述任意一项所述的异常状态信息的输出装置。
需要说明的是,异常状态信息的输出设备可以达到上述任一实施例提供的异常状态信息的输出装置的效果,在此不做赘述。
图7是本公开实施例提供的一种异常状态信息的输出系统的结构示意图。
如图7所示,该异常状态信息的输出系统700包括异常状态信息的输出装置、主设备、核心、存储器。
本公开实施例中,主设备与第一信号处理模块、第二信号处理模块和信号转发模块连接,所述核心和所述存储器分别与所述第一信号处理模块和所述第二信号处理模块的其中之一连接。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本公开的具体实施方式,使本领域技术人员能够理解或实现本公开。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本公开的精神或范围的情况下,在其它实施例中实现。因此,本公开将不会被限制于本文所述的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种异常状态信息的输出装置,其特征在于,适用于系统级芯片,包括第一信号处理模块、第二信号处理模块和信号转发模块;
所述第一信号处理模块,用于接收并处理第一异常触发信号;
所述第一信号处理模块包括第一接收单元、第一判断单元、第一发送单元和第二发送单元;所述第一接收单元用于接收第一核心发送的第一异常触发信号;所述第一判断单元用于判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;所述第一发送单元用于响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器发送使能信号,以使所述第一存储器输出记录的状态信息;所述第二发送单元用于响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述信号转发模块;所述第一核心和所述第一存储器均与所述第一信号处理模块相连接;
所述信号转发模块,用于接收所述第二发送单元发送的第一异常触发信号,并将所述第一异常触发信号转发至所述第一异常触发信号目标触发的第二信号处理模块。
2.根据权利要求1所述的装置,其特征在于,所述第一判断单元,包括:
提取子单元,用于从所述第一异常触发信号中提取源码;
运算子单元,用于对所述源码与预先配置的掩码进行逻辑运算,得到运算结果;
判断子单元,用于基于运算结果与触发类型之间的对应关系,判断所述第一异常触发信号的触发类型。
3.根据权利要求2所述的装置,其特征在于,所述第一判断单元还包括寄存器,所述寄存器用于存储主设备预先为所述第一判断单元配置的掩码。
4.根据权利要求1所述的装置,其特征在于,所述信号转发模块还用于接收所述第二信号处理模块发送的第二异常触发信号,并将所述第二异常触发信号转发至所述第二异常触发信号目标触发的第一信号处理模块;
所述第一信号处理模块还包括:
第三发送单元,用于响应于所述第二异常触发信号,向所述第一存储器发送使能信号。
5.根据权利要求4所述的装置,其特征在于,所述信号转发模块具体用于通过第一接收接口接收所述第一异常触发信号,并通过第一转发接口将所述第一异常触发信号转发至所述第二信号处理模块,所述第一接收接口与所述第一转发接口之间存在映射关系;
所述信号转发模块具体用于通过第二接收接口接收所述第二异常触发信号,并通过第二转发接口将所述第二异常触发信号转发至所述第一信号处理模块,所述第二接收接口与所述第二转发接口之间存在映射关系。
6.根据权利要求1所述的装置,其特征在于,所述装置包括至少一个第二信号处理模块,所述第一信号处理模块嵌套于第一功能模块内部,所述至少一个第二信号处理模块分别嵌套于至少一个第二功能模块内部,所述第一功能模块和所述第二功能模块为所述系统级芯片中用于实现不同功能的模块。
7.根据权利要求1所述的装置,其特征在于,所述第一存储器用于通过第一输出接口将记录的状态信息输出至第一收集单元,由所述第一收集单元基于输出接口与核心的标识信息之间的对应关系,确定所述第一输出接口对应的第一核心的标识信息,并将所述标识信息与所述状态信息发送至主设备。
8.一种异常状态信息的输出方法,其特征在于,适用于系统级芯片,包括:
接收第一核心发送的第一异常触发信号;
判断所述第一异常触发信号的触发类型,所述触发类型包括自触发和交叉触发;
响应于所述第一异常触发信号的触发类型为自触发,则向第一存储器发送使能信号,以使所述第一存储器输出记录的状态信息;
响应于所述第一异常触发信号的触发类型为交叉触发,则将所述第一异常触发信号发送至所述第一异常触发信号目标触发的核心对应的存储器,以使所述目标触发的核心对应的存储器输出记录的状态信息。
9.一种计算机设备,其特征在于,包括如权利要求1-7中任一项所述的装置。
10.一种异常状态信息的输出系统,其特征在于,包括如权利要求1-7中任一项所述的异常状态信息的输出装置、主设备、核心、存储器;
所述主设备与第一信号处理模块、第二信号处理模块和信号转发模块连接,所述核心和所述存储器分别与所述第一信号处理模块和所述第二信号处理模块的其中之一连接。
CN202310912600.4A 2023-07-24 2023-07-24 异常状态信息的输出装置、方法、设备及系统 Pending CN116909794A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310912600.4A CN116909794A (zh) 2023-07-24 2023-07-24 异常状态信息的输出装置、方法、设备及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310912600.4A CN116909794A (zh) 2023-07-24 2023-07-24 异常状态信息的输出装置、方法、设备及系统

Publications (1)

Publication Number Publication Date
CN116909794A true CN116909794A (zh) 2023-10-20

Family

ID=88352815

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310912600.4A Pending CN116909794A (zh) 2023-07-24 2023-07-24 异常状态信息的输出装置、方法、设备及系统

Country Status (1)

Country Link
CN (1) CN116909794A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050034017A1 (en) * 2003-08-04 2005-02-10 Cedric Airaud Cross-triggering of processing devices
US20050261853A1 (en) * 2004-05-18 2005-11-24 Dobyns Kenneth P Method and apparatus for detecting multiple signal anomalies
US20090281759A1 (en) * 2008-05-08 2009-11-12 Lecroy Corporation Method and Apparatus for Multiple Trigger Path Triggering
US20100332909A1 (en) * 2009-06-30 2010-12-30 Texas Instruments Incorporated Circuits, systems, apparatus and processes for monitoring activity in multi-processing systems
US20120146658A1 (en) * 2010-12-09 2012-06-14 Advanced Micro Devices, Inc. Debug state machine cross triggering
CN103299282A (zh) * 2010-12-02 2013-09-11 超威半导体公司 调试状态机和包括所述调试状态机的处理机
CN105740119A (zh) * 2016-01-29 2016-07-06 华为技术有限公司 一种芯片及芯片内多核的调试方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050034017A1 (en) * 2003-08-04 2005-02-10 Cedric Airaud Cross-triggering of processing devices
US20050261853A1 (en) * 2004-05-18 2005-11-24 Dobyns Kenneth P Method and apparatus for detecting multiple signal anomalies
US20090281759A1 (en) * 2008-05-08 2009-11-12 Lecroy Corporation Method and Apparatus for Multiple Trigger Path Triggering
US20100332909A1 (en) * 2009-06-30 2010-12-30 Texas Instruments Incorporated Circuits, systems, apparatus and processes for monitoring activity in multi-processing systems
CN103299282A (zh) * 2010-12-02 2013-09-11 超威半导体公司 调试状态机和包括所述调试状态机的处理机
US20120146658A1 (en) * 2010-12-09 2012-06-14 Advanced Micro Devices, Inc. Debug state machine cross triggering
CN105740119A (zh) * 2016-01-29 2016-07-06 华为技术有限公司 一种芯片及芯片内多核的调试方法

Similar Documents

Publication Publication Date Title
CN104298579B (zh) 一种逻辑芯片以及包含该逻辑芯片的板卡装置
US20140143463A1 (en) System on chip and corresponding monitoring method
CN107577545B (zh) 一种故障磁盘检测与修复方法和装置
CN100507585C (zh) 一种单板在位检测方法及系统
CN102893269A (zh) 在PCIe架构中路由I/O扩展请求和响应
CN111078492B (zh) 一种SoC内部总线的状态监控系统及方法
CN110764980A (zh) 日志处理方法和装置
JP5073799B2 (ja) ストレージネットワーク環境においてscsiターゲットから受信されるscsiエラー応答をカスタマイズするためのシステム及び方法
CN112732563A (zh) 接口脚本测试日志提取方法、装置、终端及存储介质
CN109144852A (zh) 静态代码的扫描方法、装置、计算机设备及存储介质
US20160283305A1 (en) Input/output control device, information processing apparatus, and control method of the input/output control device
CN102694692A (zh) 一种分布式设备的故障检测方法和装置
CN103019905A (zh) 一种基板管理控制器及其数据处理方法
CN109918221B (zh) 一种硬盘报错解析方法、系统、终端及存储介质
CN116909794A (zh) 异常状态信息的输出装置、方法、设备及系统
CN106030544B (zh) 计算机设备内存的检测方法和计算机设备
JP5535471B2 (ja) マルチパーティション・コンピュータシステム、障害処理方法及びそのプログラム
CN102541705A (zh) 计算机的测试方法和工装板
CN116521411A (zh) 一种检测嵌入式设备程序错误并复位的方法、设备及介质
CN115543755B (zh) 一种性能监管方法、装置、系统、设备和介质
CN115756935A (zh) 嵌入式软件系统的异常故障定位方法、装置及设备
US5968137A (en) Method of testing a protocol converter with the help of an identical converter and deactivating selection means for preventing asymmetry conversion
CN110457187B (zh) 基于备份测试数据可便捷运行的tpc-e测试方法及测试服务器
US8468394B2 (en) Method of tracing selected activities within a data processing system by tagging selected items and tracing the tagged items
CN109491846B (zh) 一种用于服务器抓取SATA硬盘trace的方法和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination