CN116798341A - 显示装置及其驱动方法 - Google Patents
显示装置及其驱动方法 Download PDFInfo
- Publication number
- CN116798341A CN116798341A CN202310781110.5A CN202310781110A CN116798341A CN 116798341 A CN116798341 A CN 116798341A CN 202310781110 A CN202310781110 A CN 202310781110A CN 116798341 A CN116798341 A CN 116798341A
- Authority
- CN
- China
- Prior art keywords
- voltage
- line
- period
- module
- scan
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 26
- 230000004044 response Effects 0.000 claims description 22
- 230000000694 effects Effects 0.000 abstract description 7
- 230000002411 adverse Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 36
- 230000008569 process Effects 0.000 description 7
- 239000003990 capacitor Substances 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 241000907513 Dakar bat virus Species 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000750 progressive effect Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 241001270131 Agaricus moelleri Species 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种显示装置及其驱动方法,该显示装置包括:呈阵列排布的多个像素电路、第一扫描电路、多条第一扫描线和第一电压线,第一扫描电路经对应的第一扫描线与对应行的像素电路电连接;第一电压线与像素电路电连接,像素电路用于响应于第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路;在至少一个画面刷新周期内的第一时段和第二时段向第一电压线输出不同的电压。本方案能够改善显示装置因不同时段内的面内负载差异带来的显示不均等不良现象,有利于提高显示效果。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示装置及其驱动方法。
背景技术
随着显示技术的发展,人们对显示面板的显示质量的要求越来越高。
目前,现有的显示面板存在显示亮度不均匀的现象,呈现出显示不均的视觉效果,严重降低显示质量。
发明内容
本发明提供了一种显示装置及其驱动方法,以改善显示过程中的显示不均现象,提高显示质量。
根据本发明的一方面,提供了一种显示装置,包括:
呈阵列排布的多个像素电路;
第一扫描电路和多条第一扫描线,第一扫描电路经对应的第一扫描线与对应行的像素电路电连接;
第一电压线,与像素电路电连接,像素电路用于响应于第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路;
在至少一个画面刷新周期内的第一时段和第二时段向第一电压线输出不同的电压。
可选地,一画面刷新周期包括有效阶段和空白阶段,第一时段位于有效阶段内,第二时段位于空白阶段内;
可选的,显示装置还包括电压调整模块,与第一电压线电连接,电压调整模块用于在至少一个画面刷新周期内的第一时段和第二时段向第一电压线输出不同的电压;
可选地,电压调整模块用于在有效阶段,向第一电压线输出恒定的电压;
电压调整模块用于在空白阶段,向第一电压线输出恒定的电压;或者,在空白阶段,向第一电压线输出随时间呈阶梯状变化的电压;
可选地,一画面刷新周期包括写入帧,有效阶段在写入帧内,空白阶段的至少部分位于写入帧内;
可选地,一画面刷新周期还包括保持帧,保持帧位于空白阶段内。
可选地,在第一时段同的至少部分时刻,存在向N条第一扫描线输出的脉冲信号彼此交叠,在第二时段的至少部分时刻,存在向M条第一扫描线输出的脉冲信号彼此交叠,N与M为不相等的正整数。
可选地,N大于M,在第一时段向第一电压线输出的电压的绝对值大于在第二时段向第一电压线输出的电压的绝对值。
可选地,在一画面刷新周期内,同一第一扫描线上的第一扫描信号包括多个脉冲信号。
可选地,显示装置还包括多条数据线和多条第二扫描线,数据线与对应列的像素电路电连接;第二扫描线与对应行的像素电路电连接;像素电路用于在数据写入阶段响应于第二扫描线上的第二扫描信号,将数据线上的数据电压写入像素电路;
在一画面刷新周期内,同一第一扫描线上的第一扫描信号包括在与同一第一扫描线电连接的像素电路的数据写入阶段之后的多个第一脉冲信号;
在第一时段的至少部分时刻,存在向N条第一扫描线输出的第一脉冲信号彼此交叠,在第二时段的至少部分时刻,存在向M条第一扫描线输出的第一脉冲信号彼此交叠。
第一时段在第二时段之前;
可选地,在一画面刷新周期内,同一第一扫描线上的第一扫描信号的第一个第一脉冲信号的宽度小于或等于其余第一脉冲信号的宽度;第一个第一脉冲信号的宽度小于其余第一脉冲信号中的至少一个的宽度;
可选地,第一扫描电路包括多个级联的移位寄存器,第一时段在第一扫描电路的最后一级移位寄存器向对应电连接的第一扫描线输出第一个第一脉冲信号之前;第二时段在第一扫描电路的最后一级移位寄存器向对应电连接的第一扫描线输出的第一个第一脉冲信号之后。
可选的,在一画面刷新周期内,同一第一扫描线上的第一扫描信号包括在与同一第一扫描线电连接的像素电路的数据写入阶段之前的第二脉冲信号。
可选地,在第一时段向第一电压线输出的电压为第一子电压,在第二时段向第一电压线输出的电压为第二子电压,
显示装置还包括电压调整模块,电压调整模块用于根据显示装置的当前刷新频率和/或当前显示亮度值,以及刷新频率和/或显示亮度值与补偿量的对应关系,确定当前补偿量;根据当前补偿量和第一子电压,确定第二子电压。
可选地,第二子电压等于第一子电压与当前补偿量之和。
可选地,第一子电压的绝对值大于第二子电压的绝对值;
第一子电压和第二子电压为负压。
可选地,在第二时段向第一电压线输出的电压为第二子电压,第二子电压包括多个幅值不等的脉冲信号。
可选地,若当前刷新频率为第一预设刷新频率,第二子电压的脉冲数量为P;若当前刷新频率为第二预设刷新频率,第二子电压的脉冲数量为Q;其中,第一预设刷新频率大于第二预设刷新频率,P<Q,P和Q均为大于或等于1的整数。
可选地,第一电压线为第一初始化信号线,像素电路包括驱动模块、发光模块和第一初始化模块,驱动模块连接于第一电源线和发光模块的第一端之间;第一扫描电路经对应的第一扫描线与对应行的像素电路中的第一初始化模块的控制端电连接;第一初始化模块连接于发光模块的第一端和第一初始化信号线之间,第一初始化模块用于响应于第一扫描线上的第一扫描信号的脉冲信号,将第一初始化信号线上的第一初始化电压传输至发光模块的第一端。
可选地,像素电路还包括第二初始化模块;显示装置还包括:第二初始化信号线,第二初始化模块连接于第二初始化信号线和驱动模块的第一端或第二端之间,第二初始化模块的控制端与第一扫描线电连接,第二初始化模块用于响应第一扫描线上的第一扫描信号的脉冲信号,将第二初始化信号线上的第二初始化电压传输至驱动模块的第一端或第二端;
可选地,像素电路还包括第一发光控制模块和第二发光控制模块;
显示装置还包括:多条发光控制信号线,发光控制信号线分别与对应行的像素电路中的第一发光控制模块的控制端和第二发光控制模块的控制端连接,第一发光控制模块连接于第一电源线和驱动模块的第一端之间,第二发光控制模块连接于驱动模块的第二端和发光模块的第一端之间;
可选地,像素电路还包括数据写入模块、补偿模块、第三初始化模块和存储模块;
显示装置还包括:
多条第二扫描线,第二扫描线与对应行的像素电路中的数据写入模块的控制端连接;
数据线,数据写入模块连接于数据线和驱动模块的第一端之间,数据写入模块用于响应第二扫描线上的第二扫描信号将数据电压传输至驱动模块;
多条第三扫描线,第三扫描线与对应行的像素电路中的补偿模块的控制端连接,补偿模块连接于驱动模块的第二端和控制端之间,补偿模块用于响应第三扫描线上的第三扫描信号对驱动模块进行阈值补偿;
多条第四扫描线,第四扫描线与对应行的像素电路中的第三初始化模块的控制端连接;
第三初始化信号线,第三初始化模块连接于第三初始化信号线和驱动模块的第二端之间,第三初始化模块用于响应第四扫描线上的第四扫描信号,将第三初始化信号线上的第三初始化电压经补偿模块传输至驱动模块的控制端;
存储模块连接于第一电源线和驱动模块的控制端之间。
根据本发明的另一方面,提供了一种显示装置的驱动方法,显示装置包括:呈阵列排布的多个像素电路;第一扫描电路和多条第一扫描线,第一扫描电路经对应的第一扫描线与对应行的像素电路电连接;第一电压线,像素电路电连接;
显示装置的驱动方法包括:
在第一时段,向第一电压线输出电压,对应行的像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路;
在第二时段,向第一电压线输出与第一时段不同的电压,对应行的像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路。
可选地,在第一时段的至少部分时刻,存在向N条第一扫描线输出的脉冲信号彼此交叠;
在第二时段的至少部分时刻,存在向M条第一扫描线输出的脉冲信号彼此交叠,N与M为不相等的正整数。
本发明实施例提供的技术方案,在至少一个画面刷新周期内的第一时段和第二时段向第一电压线输出不同的电压,像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入至像素电路中。由于第一电压线在第一时段和第二时段向像素电路写入的电压不同,因此能够改善显示装置因不同时段内的面内负载差异带来的显示不均等不良现象,有利于提高显示效果。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中的一种像素电路的局部结构示意图;
图2为相关技术中的一种显示面板在某一时刻的显示结果的示意图;
图3为图2所示显示面板在另一时刻的显示结果的示意图;
图4为本发明实施例提供的一种显示装置的结构示意图;
图5为本发明实施例提供的一种驱动时序波形示意图;
图6为本发明实施例提供的一种第一电压线上传输的电压的波形示意图;
图7为本发明实施例提供的一种像素电路的结构示意图;
图8为本发明实施例提供的另一种像素电路的结构示意图;
图9为本发明实施例提供的另一种像素电路的结构示意图;
图10为本发明实施例提供的一种像素电路的驱动时序示意图;
图11为本发明实施例提供的一种第一初始化信号线的电压变化示意图;
图12为本发明实施例提供的另一种像素电路的驱动时序示意图;
图13为本发明实施例提供的一种显示面板在第一时段的显示结果的示意图;
图14为本发明实施例提供的一种显示面板在第二时段的显示结果的示意图;
图15为本发明实施例提供的另一种像素电路的驱动时序示意图;
图16为本发明实施例提供的一种显示装置的驱动方法的流程图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
相关技术中的显示面板存在显示分屏的现象,降低显示质量。经发明人研究发现,出现上述问题的原因如下:
显示面板在不同的工作模式下对应的刷新频率不同。目前,低刷新频率是在高刷新频率的基础上跳帧实现的,一个显示周期包括写入帧和保持帧,通过在写入帧后插入保持帧,并通过调节保持帧的时长,可以改变刷新频率。显示面板中通常包括用于驱动发光器件发光的像素电路,在低频显示下,像素电路中的驱动晶体管的第一极或第二极长时间处于偏置状态,导致驱动晶体管的特性出现偏移,使得驱动晶体管在保持帧和写入帧内的显示亮度存在差异,从而出现闪烁现象。相关技术中为了解决上述问题,通常对驱动晶体管的第一极或第二极进行电压偏置,以改善驱动晶体管的阈值特性。
图1为相关技术中的一种像素电路的局部结构示意图,参考图1,该像素电路包括第一晶体管M1、第二晶体管M2、第三晶体管M3、第七晶体管M7和第八晶体管M8,其中,第三晶体管M3为驱动晶体管。在初始化阶段,第一晶体管M1响应扫描信号SP导通,将初始化电压Vref传输至发光二极管D1的第一极,对发光二极管D1的阳极进行初始化,同时,第二晶体管M2响应扫描信号SP导通,将偏置电压Vcom传输至第三晶体管M3的第一极,对第三晶体管M3的第一极的电压进行重置,以改变第三晶体管M3的偏置状态,从而改善第三晶体管M3的阈值特性,以减小保持帧与写入帧内亮度差异,提高显示亮度的均一性。
在实际应用过程中,扫描信号SP同时控制发光二极管D1的阳极初始化和第三晶体管M3的电压偏置,且扫描信号SP为高频信号,扫描信号SP包括多个脉冲信号,当扫描信号SP扫描到相邻帧(以一帧为一显示周期为例)之间的空白阶段时,显示面板的不同显示区域存在亮度差异,出现“分屏”的现象。为方便理解,以具体例子进行说明。图2为相关技术中的一种显示面板在某一时刻的显示结果的示意图,图3为图2所示显示面板在另一时刻的显示结果的示意图,参考图1-图3,显示面板的显示区A内设置有多行像素电路,扫描信号SP在一显示周期内包括多个脉冲,在扫描信号SP的有效电平内,第一晶体管M1和第二晶体管M2分别响应扫描信号的脉冲信号导通,对发光二极管D1的第一极和第三晶体管M3的第一极进行初始化。以扫描信号SP包括3个脉冲为例,脉冲宽度与像素行的扫描时间相关联,这里,扫描信号SP的脉冲宽度可对应多行(如,20行像素电路的扫描时间),在像素电路工作稳定后,在一显示周期的同一阶段,显示区A内有三个区域的像素电路进行发光二极管D1的第一极和第三晶体管M3的第一极的初始化,即第一区域11内的20行像素电路、第二区域12内的20行像素电路和第三区域13内的20行像素电路分别响应扫描信号SP的三个脉冲对各自对应的发光二极管D1进行初始化,此时显示区A内的负载为60行像素电路对应的负载。
如图3所示,随着时间的推移,扫描信号SP的一个脉冲时序会进入空白阶段,具体可对应Blank区域B,这里Blank区域B在显示面板上并不是真实存在的,其仅体现在时间维度上。也就是说,当扫描信号SP的一个脉冲时序进入空白阶段时,显示区A内仅有第四区域21和第五区域22两个区域在进行扫描,此时显示区A内的负载为40行像素电路对应的负载。从而出现了在一显示周期内的某一阶段,显示面板中有两个区域的像素电路在进行初始化,而其他阶段则有三个区域的像素电路在进行初始化的现象,这就导致了在不同显示阶段内,对应像素行的扫描电路和提供初始化电压Vref的初始化信号线驱动的像素电路的行数不同,面内负载存在差异。其中,扫描信号SP的一个脉冲时序进入空白阶段时,面内负载更小,使得第四区域21和第五区域22内的像素电路对应发光二极管D1的第一极的初始化程度更充分,导致第四区域21和第五区域22内的发光二极管D1的第一极和第二极的电压差与其他区域内的发光二极管D1的电压差不同,造成第四区域21和第五区域22内的显示亮度与其他区域内的显示亮度存在差异,从而在第四区域21和第五区域22处将显示区A划分为三部分,在视觉上呈现三分屏的效果。
针对上述问题,本发明实施例提供一种显示装置。图4为本发明实施例提供的一种显示装置的结构示意图,该显示装置可以为手机、电脑、平板等电子设备,也可以为显示面板。参考图4,该显示装置包括:
呈阵列排布的多个像素电路PX;
第一扫描电路200和多条第一扫描线G1,第一扫描电路200经对应的第一扫描线G1与对应行的像素电路PX电连接。例如,第一条第一扫描线G1(1)与第一行像素电路PX连接,第二条第一扫描线G1(2)与第二行像素电路PX连接……第n条第一扫描线G1(n)与第n行像素电路PX连接。第一扫描电路200用于向第一扫描线G1上传输第一扫描信号。
第一电压线V1,与像素电路PX电连接,像素电路PX用于响应于第一扫描线G1上的第一扫描信号的脉冲信号,将第一电压线V1上的电压写入像素电路PX。其中,第一电压线V1的数量至少为1条,且其延伸方向可以与第一扫描线G1的延伸方向相同,也可以与第一扫描线G1的延伸方向相交。这里,第一电压线V1可以为电源线,也可以为初始化信号线。可选的,第一电压线V1可为多条,多条第一电压线V1之间彼此相互电连接,与同一电压调整模块电连接。相当于第一电压线V1(1)至V1(n)之间彼此相互电连接,传输的电压相同。在至少一个画面刷新周期内的第一时段和第二时段向第一电压线V1输出不同的电压。
其中,第一时段和第二时段为一画面刷新周期内的两个不同时间段。在第一时段的至少部分时刻,存在向N条第一扫描线输出的脉冲信号彼此交叠,在第二时段的至少部分时刻,存在向M条第一扫描线输出的脉冲信号彼此交叠。第一扫描电路200用于在第一时段内同时向N条第一扫描线G1输出脉冲信号,第二扫描电路200还用于在第二时段内同时向M条第一扫描线G1输出脉冲信号,N与M为不相等的正整数。因此,在第一时段和第二时段内,显示装置面内的负载不同。可选的,该显示装置还包括电压调整模块300,与第一电压线V1电连接,电压调整模块300用于在至少一个画面刷新周期内的第一时段和第二时段向第一电压线V1输出不同的电压。在本实施例中,在面内负载发生变化时,通过对第一电压线V1输出的电压进行调整,以匹配面内负载(其中,第一扫描电路200的负载在第一时段和第二时段存在差异,第一电压线V1的负载在第一时段和第二时段存在差异),从而改善显示不均或其他显示不良问题。可选的,N大于M,在第一时段向第一电压线V1输出的电压的绝对值大于在第二时段向第一电压线V1输出的电压的绝对值。
本发明实施例提供的技术方案,在至少一个画面刷新周期内的第一时段和第二时段向第一电压线输出不同的电压,像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入至像素电路中。由于第一电压线在第一时段和第二时段向像素电路写入的电压不同,因此能够改善显示装置因不同时段内的面内负载差异带来的显示不均等不良现象,有利于提高显示效果。
以上为本发明的核心思想,下面将结合具体实施例对本方案进行详细描述。
图5为本发明实施例提供的一种驱动时序波形示意图,参考图5,在本实施例中,一画面刷新周期F包括有效阶段active和空白阶段blank。其中,画面刷新周期F可以由垂直同步信号V-sync来限定,垂直同步信号V-sync脉冲的下降沿到下一个脉冲的下降沿之间的时间为一个画面刷新周期F的时间。有效阶段active和空白阶段blank可以由显示面板的外部接口信号TE来进行限定,其中,TE信号为非显示触发信号,TE信号的高电平可以对应空白阶段blank,低电平对应有效阶段active。在有效阶段active内,像素电路PX可以完成初始化、数据写入、发光等操作。显示区A的最后一行像素电路写入前一帧画面的数据至第一行像素写入下一帧画面的数据之间,存在着一个垂直消隐时间间隔,也称为空白阶段blank。
图6为本发明实施例提供的一种第一电压线上传输的电压的波形示意图,参考图5和图6,在一画面刷新周期F内的第一时段F1,第一电压线V1被配置为传输第一子电压VA1,在第二时段F2,第一电压线V1被配置为传输与第一子电压VA1不同的第二子电压VA2。其中,第一时段F1位于有效阶段active内,第二时段F2位于空白阶段blank内。
继续参考图4,该显示装置还包括多条数据线DL,数据线DL用于传输数据电压Vdata,以实现显示装置的不同灰阶显示。其中,数据线DL沿Y方向延伸,第一扫描线G1沿X方向延伸,X方向与Y方向相交。数据线DL与对应列的像素电路电连接。X方向可为行方向。Y方向可为列方向。
可选的,显示装置还包括多条第二扫描线,第二扫描线与对应行的像素电路电连接;像素电路用于在数据写入阶段响应于第二扫描线上的第二扫描信号S2,将数据线上的数据电压写入像素电路。图7为本发明实施例提供的一种像素电路的结构示意图,参考图7,在上述各技术方案的基础上,可选地,像素电路PX包括驱动模块110、发光模块140和第一初始化模块130,驱动模块110连接于第一电源线L1和发光模块140的第一端之间;第一扫描电路200经对应的第一扫描线G1与对应行的像素电路PX中的第一初始化模块130的控制端电连接;第一初始化模块130连接于发光模块140的第一端和第一初始化信号线之间,第一初始化模块130用于响应于第一扫描线G1上的第一扫描信号S1的脉冲信号,将第一初始化信号线上的第一初始化电压Vref1传输至发光模块140的第一端。
可选地,显示装置还包括:多条发光控制信号线,像素电路PX还包括第一发光控制模块181和/或第二发光控制模块182;发光控制信号线分别与对应行的像素电路PX中的第一发光控制模块181的控制端和第二发光控制模块182的控制端连接,第一发光控制模块181连接于第一电源线L1和驱动模块110的第一端S之间,第二发光控制模块182连接于驱动模块110的第二端D和发光模块140的第一端之间。
可选地,像素电路PX还包括数据写入模块150和补偿模块160。
显示装置还包括:多条第二扫描线,第二扫描线与对应行的像素电路PX中的数据写入模块150的控制端连接;数据写入模块150连接于数据线DL和驱动模块110的第一端S之间,数据写入模块150用于响应第二扫描线上的第二扫描信号S2将数据电压data传输至驱动模块110。
显示装置还包括:多条第三扫描线,第三扫描线与对应行的像素电路PX中的补偿模块160的控制端连接,补偿模块160连接于驱动模块110的第二端D和控制端G之间,补偿模块160用于响应第三扫描线上的第三扫描信号S3对驱动模块110进行阈值补偿。
可选地,像素电路PX还包括存储模块170,存储模块170连接于第一电源线L1和驱动模块110的控制端G之间。
在本实施例中,第一电压线V1可以为第一初始化信号线,第一电压线V1上传输的电压为第一初始化电压Vref1,第一初始化电压Vref1可以为负电压,用于对发光模块140的第一端进行复位。
具体地,第一电源线L1用于传输第一电源电压VDD,第二电源线L2用于传输第二电源电压VSS,第一电源电压VDD可以大于第二电源电压VSS,在第一电源线L1和第二电源线L2之间的连接路径导通时,驱动模块110驱动发光模块140发光。该像素电路的工作过程至少包括第一初始化阶段、数据写入阶段和发光阶段。在第一初始化阶段,第一初始化模块130响应第一扫描信号S1导通,将第一初始化电压Vref1传输至发光模块140的第一端,对发光模块140第一端的电位进行初始化。在数据写入阶段,数据写入模块150响应第二扫描信号S2导通,将数据线DL上的数据电压Vdata传输至驱动模块110的第一端S,并通过补偿模块160将数据电压Vdata写入至驱动模块110的控制端G。在发光阶段,通过第一发光控制模块181和第二发光控制模块182控制第一电源线L1和第二电源线L2之间的连接路径导通,以使得驱动模块110能够驱动发光模块120发光。
可选地,在一画面刷新周期F内,同一第一扫描线G1上的第一扫描信号包括多个脉冲信号,结合图2和图3,以同一条第一扫描信号包括3个脉冲信号为例,在第一时段,显示区A内的第一区域11、第二区域12和第三区域13内的各行像素电路均对应有第一扫描信号的脉冲信号,第一扫描电路200同时向这三个区域对应的N条第一扫描线G1输出脉冲信号,对应行的像素电路PX分别响应第一扫描信号的脉冲信号将第一电压线V1上的第一子电压VA1传输至对应的像素电路PX中。这里,图2和图3中第一扫描信号中的每个脉冲信号均可对应多条第一扫描线G1,即可同时扫描多行像素电路PX。第一时段中的至少部分时刻,例如第一时刻和第二时刻,第一扫描电路200同时向N条第一扫描线G1输出脉冲信号;由于是逐行扫描,例如从上至下扫描,第一时刻和第二时刻对应的N条第一扫描线G1不完全相同,例如部分不同,或,全部不同,示例性的,第一扫描线为100条,第一时刻N条第一扫描线G1序号为1至10(对应输出各第一扫描线的第3个脉冲信号),41至50(对应输出各第一扫描线的第2个脉冲信号),81至90(对应输出各第一扫描线的第1个脉冲信号),第二时刻N条第一扫描线G1序号为2至11(对应输出各第一扫描线的第3个脉冲信号),42至51(对应输出各第一扫描线的第2个脉冲信号),82至91(对应输出各第一扫描线的第1个脉冲信号),其中,每个脉冲信号的持续时长大于相邻两条第一扫描线的脉冲信号的开始时刻的间隔(相当于第一扫描电路中相邻两级移位寄存器输出的脉冲信号的移位时间间隔)。在第二时段,部分区域对应的像素电路的第一扫描信号的3个脉冲信号中的至少有一个脉冲信号进入空白阶段blank,此时显示区A内仅有第四区域21和第五区域22两个区域内的各行像素电路均对应有第一扫描信号的脉冲信号,第一扫描电路200同时向这两个区域内的M条第一扫描线G1输出脉冲信号。即N可大于M。第二时段中的至少部分时刻,例如第三时刻和第四时刻,第一扫描电路200同时向M条第一扫描线G1输出脉冲信号;由于是逐行扫描,例如从上至下扫描,第三时刻和第四时刻对应的M条第一扫描线G1不完全相同,例如部分不同,或,全部不同,示例性的,第一扫描线为100条,第三时刻M条第一扫描线G1序号为31至40(对应输出各第一扫描线的第3个脉冲信号),71至80(对应输出各第一扫描线的第2个脉冲信号),第二时刻M条第一扫描线G1序号为32至41(对应输出各第一扫描线的第3个脉冲信号),72至81(对应输出各第一扫描线的第2个脉冲信号)。由于面内负载发生了变化,因此,电压调整模块300将第一电压线V1上传输的第一子电压VA1调整为第二子电压VA2,对应行的像素电路PX分别响应第一扫描信号的脉冲信号将第一电压线V1上的第二子电压VA2传输至对应的像素电路PX中,以消除在一画面刷新周期F内因不同时间段内面内负载存在差异而导致的分屏现象。
其中,第二子电压VA2可根据第一子电压VA1进行调节。具体地,电压调整模块300可根据显示装置的当前刷新频率和/或当前显示亮度值,以及刷新频率和/或显示亮度值与补偿量的对应关系,确定当前补偿量。并根据当前补偿量和第一子电压VA1,确定第二子电压VA2。示例性地,在120Hz的刷新频率下,第一子电压VA1为-1.5V,当第一扫描信号S1的脉冲信号扫描到空白阶段blank时,根据刷新频率和/或显示亮度值与补偿量的对应关系,确定当前刷新频率下的当前补偿量为0.5V,则根据当前补偿量和第一子电压VA1,确定第二子电压VA2为-1.45V,也即第二子电压VA2等于第一子电压VA1与当前补偿量之和。
在其他实施例中,补偿量还可以由补偿系数来表征,在这种情况下,第二子电压VA2还可以等于第一子电压VA1与当前补偿量之积。
需要说明的是,在第一时段内,第一初始化信号线上传输的第一初始化电压为第一子电压VA1,在第二时段内,第一初始化信号线上传输的第一初始化电压为第二子电压VA2。由于第二时段内的负载降低,因此第二子电压VA2会增大,第一子电压VA1和第二子电压VA2均为负电压,使得第一子电压VA1的绝对值大于第二子电压VA2的绝对值。
在实际应用过程中,刷新频率和/或显示亮度值与补偿量的对应关系可以以三维表格形式存储在驱动芯片中,在显示装置进行显示时,驱动芯片可自动侦测当前刷新频率和/或显示亮度值,并根据该对应关系控制电压调整模块300动态调整第一初始化电压Vref1的电压值,从而改善显示分屏现象。显示亮度值(Display Brightness Value,DBV)也可称作显示亮度等级,手机、电脑等显示装置中通常包括亮度调节按键,用户通过该亮度调节按键来改变输入的显示亮度等级。不同DBV下,相同灰阶对应的亮度不同。示例性的,DBV越大,最大灰阶对应的亮度越大。
图8为本发明实施例提供的另一种像素电路的结构示意图,图9为本发明实施例提供的另一种像素电路的结构示意图,参考图8和图9,在上述技术方案的基础上,可选地,像素电路PX还包括第二初始化模块120显示装置还包括:第二初始化信号线,第二初始化模块120连接于第二初始化信号线和驱动模块110的第一端S或第二端D之间,第二初始化模块120的控制端与第一扫描线电连接,第二初始化模块120用于响应第一扫描线上的第一扫描信号S1的脉冲信号,将第二初始化信号线上的第二初始化电压Vref2传输至驱动模块110的第一端S或第二端D。在第二初始化阶段,第二初始化模块120响应于第一扫描信号S1导通,以对驱动模块110的第一端S或第二端D进行复位。
可选地,像素电路PX还包括第三初始化模块190,可选地,显示装置还包括:多条第四扫描线,第四扫描线与对应行的像素电路PX中的第三初始化模块190的控制端连接。
可选地,显示装置还包括:第三初始化信号线,第三初始化模块190连接于第三初始化信号线和驱动模块110的第二端D之间,第三初始化模块190用于响应第四扫描线上的第四扫描信号S4,将第三初始化信号线上的第三初始化电压Vref3经补偿模块160传输至驱动模块110的控制端G。可选的,第三初始化模块190还可直接与驱动模块110的控制端G电连接,第三初始化模块190连接于第三初始化信号线与补偿模块160连接驱动模块110的控制端G的一端之间。第三初始化模块190用于响应第四扫描线上的第四扫描信号S4,将第三初始化信号线上的第三初始化电压Vref3直接传输至驱动模块110的控制端G。在第三初始化阶段,第三初始化模块190响应于第四扫描信号S4导通,以对驱动模块110的控制端G进行复位。
具体地,第一初始化模块130包括第一晶体管M1,第一晶体管M1的栅极与第一扫描线G1连接,第一晶体管M1的第一极与第一初始化信号线连接,第一晶体管M1的第二极与发光模块140的第一端连接,第一晶体管M1用于在第一初始化阶段将第一初始化信号线上的第一初始化电压Vref1传输至发光模块140的第一端。
可选地,第二初始化模块120包括第二晶体管M2,第二晶体管M2的栅极与第一扫描线连接,第二晶体管M2的第一极与第二初始化信号线连接,第二晶体管M2的第二极与驱动模块110的第一端S(如图8所示)或第二端D(如图9所示)连接,第二晶体管M2用于在第二初始化阶段将第二初始化信号线上的第二初始化电压Vref2传输至驱动模块110的第一端S或第二端D。
可选地,驱动模块110包括第三晶体管M3(即驱动晶体管),数据写入模块150包括第四晶体管M4,补偿模块160包括第五晶体管M5,第三初始化模块190包括第六晶体管M6,第一发光控制模块181包括第七晶体管M7,第二发光控制模块182包括第八晶体管M8,发光模块140包括发光二极管D1,存储模块170包括电容C。第四晶体管M4的栅极与第二扫描线连接,第四晶体管M4的第一极与数据线连接,第四晶体管M4的第二极与第三晶体管M3的第一极连接,第五晶体管M5的栅极与第三扫描线连接,第五晶体管M5的第一极与第三晶体管M3的第二极连接,第五晶体管M5的第二极与第三晶体管M3的栅极连接;第六晶体管M6的栅极与第四扫描线连接,第六晶体管M6的第一极与第二初始化信号线连接,第六晶体管M6的第二极与第五晶体管M5的第一极连接;第七晶体管M7的栅极和第八晶体管M8的栅极均连接发光控制信号线,第七晶体管M7的第一极与第一电源线L1连接,第七晶体管M7的第二极与第三晶体管M3的第一极连接,第八晶体管M8的第一极与第三晶体管M3的第二极连接,第八晶体管M8的第二极与发光二极管D1的第一极连接,发光二极管D1的第二极与第二电源线L2连接;电容C的第一极与第一电源线L1连接,电容C的第二极与第三晶体管M3的栅极连接。这里,发光二极管D1的第一极可以为阳极,第二极可以为阴极。第五晶体管M5和第六晶体管M6可以为N型管,也可以为P型管,其余管子均为P型管。图8和图9仅示出了第五晶体管M5和第六晶体管M6为N型管的情况,例如,第五晶体管M5和第六晶体管M6可均为金属氧化物晶体管,这样设置的好处是,可以减小第三晶体管M3栅极的漏电问题,有利于维持第三晶体管M3栅极电压的稳定性。
图10为本发明实施例提供的一种像素电路的驱动时序示意图,可适用于图8和图9所示像素电路。结合图8-图10,本实施例提供的像素电路的工作过程包括t1-t8阶段。
在t 1阶段(对应第三初始化阶段),第一扫描信号S1为关断电平,如,高电平,第二扫描信号S2为关断电平,如,高电平,第三扫描信号S3为导通电平,如,高电平,第四扫描信号S4为导通电平,如,高电平,发光控制信号EM为关断电平,如,高电平。因此,补偿模块160、第三初始化模块190导通,例如第五晶体管M5和第六晶体管M6导通,第三初始化信号线上的第三初始化电压Vref3经第六晶体管M6和第五晶体管M5传输至第三晶体管M3的栅极,对第三晶体管M3的栅极电压进行初始化。第三初始化电压Vref3还经第六晶体管M6传输至第三晶体管M3的第二极D和第一极S,对第三晶体管M3的第二极D和第一极S进行初始化。第一初始化模块130、第二初始化模块120、数据写入模块150、第一发光控制模块181和第二发光控制模块182关断。
在t2阶段(对应数据写入阶段),第一扫描信号S1为关断电平,如,高电平,第二扫描信号S2为导通电平,如,低电平,第三扫描信号S3为导通电平,如,高电平,第四扫描信号S4为关断电平,如,低电平,发光控制信号EM为关断电平,如,高电平。因此,数据写入模块150、补偿模块160导通,例如第四晶体管M4和第五晶体管M5导通,数据电压Vdata经第四晶体管M4、第三晶体管M3和第五晶体管M5写入至第三晶体管M3的栅极,第三晶体管M3的栅极电压与数据电压Vdata和第三晶体管M3的阈值电压相关联,实现对第三晶体管M3的阈值补偿。电容C存储第三晶体管M3的栅极电压。第一初始化模块130、第二初始化模块120、第三初始化模块190、第一发光控制模块181和第二发光控制模块182关断。
在t3阶段(对应第一初始化阶段和第二初始化阶段),第一扫描信号S1为导通电平,如,低电平,第二扫描信号S2为关断电平,如,高电平,第三扫描信号S3为关断电平,如,低电平,第四扫描信号S4为关断电平,如,低电平,发光控制信号EM为关断电平,如,高电平。因此,第一初始化模块130、第二初始化模块120导通,例如第一晶体管M1和第二晶体管M2导通,第一初始化信号线上的第一初始化电压Vref1经第一晶体管M1传输至发光二极管D1的第一极,对发光二极管D1第一极进行初始化。同时,第二初始化信号线上的第二初始化电压Vref2经第二晶体管M2传输至第三晶体管M3的第一极,对第三晶体管M3的第一极的电压进行复位,以改变第三晶体管M3的偏置状态,使得第三晶体管M3的阈值特性在不同灰阶下均能保持稳定,以提高第三晶体管M3生成的驱动电流的均一性。数据写入模块150、补偿模块160、第三初始化模块190、第一发光控制模块181和第二发光控制模块182关断。
在t4阶段(对应发光阶段),第一扫描信号S1为关断电平,如,高电平,第二扫描信号S2为关断电平,如,高电平,第三扫描信号S3为关断电平,如,低电平,第四扫描信号S4为关断电平,如,低电平,发光控制信号EM为导通电平,如,低电平。因此,第一发光控制模块181和第二发光控制模块182导通,例如第七晶体管M7和第八晶体管M8导通,第一电源线L1和第二电源线L2之间的连接路径导通,第三晶体管M3生成驱动电流,以驱动发光二极管D1发光。数据写入模块150、补偿模块160、第一初始化模块130、第二初始化模块120、第三初始化模块190关断。
t5阶段和t7阶段中各元件的工作状态,与t3阶段中各元件的工作状态相同。
t6阶段和t8阶段中各元件的工作状态,与t4阶段中各元件的工作状态相同。
需要注意的是,图10所示驱动时序为一画面刷新周期F内的驱动时序,在一画面刷新周期F内,各行像素电路依次进行第三初始化阶段和数据写入阶段。而对于第一扫描信号S1,在一画面刷新周期F内存在3个脉冲信号,在第一时段,面内(如图2所示的显示区A)有三个区域的像素电路均处于扫描刷新状态;随着扫描时间的持续,进入第二时段,原本对应第三区域13的第一扫描信号的脉冲信号逐级下移,且刚好扫描到空白阶段blank,则面内同时驱动的第一扫描线G1的数量减少,相应地面内负载降低,电压调整模块300根据当前刷新频率和/或当前显示亮度值将第一初始化信号线上的第一子电压VA1调整为第二子电压VA2,以减轻在第二时段内对发光二极管D1阳极的初始化程度,提高显示的均一性。
图11为本发明实施例提供的一种第一初始化信号线的电压变化示意图,示例性地,以刷新频率为120Hz为例,方案1为相关技术中第一初始化信号线上的电压变化情况,恒定电压源模块在第一时段和第二时段向第一初始化信号线均输出相同的直流电位,例如恒定电压源模块在有效阶段act ive和空白阶段blank向第一初始化信号线均输出相同的直流电位,在有效阶段active,第一初始化信号线上的传输的第一初始化电压Vref1为-1.5V,当部分区域内像素电路PX对应的第一扫描信号S1的脉冲信号扫描到空白阶段blank时,因负载降低,受负载和线路压降等影响,第一初始化信号线上传输的第一初始化电压Vref1跳变为-1.55V,拉低了第一初始化电压Vref1,使得发光二极管D1阳极初始化程度更加充分。
方案2为本实施例提供的一种初始化信号线上的电压变化情况,当第一扫描信号S1的脉冲信号进入空白阶段blank时,即在第二时段内,通过电压调整模块300将第一初始化电压Vref1由-1.5V调整为-1.45V(即,由第一子电压VA1调整为第二子电压VA2),以减小对发光二极管D1阳极初始化程度。其中,第二子电压VA2为恒定值。
可选地,电压调整模块300用于在有效阶段,向第一电压线V1输出恒定的电压;电压调整模块300用于在空白阶段,向第一电压线V1输出恒定的电压;或者,在空白阶段,向第一电压线V1输出随时间呈阶梯状变化的电压。
当然,在本实施例提供的另一种可选实施方式中,第二子电压VA2还可以为随时间呈阶梯变化的电压,例如,如方案3所示。第二子电压VA2包括多个幅值不等的脉冲信号,以PWM调压方式调节第二子电压VA2,有利于提高第二子电压VA2的电压精度,便于提高显示效果。
其中,一画面刷新周期内,第二子电压VA2的脉冲数量与当前刷新频率相关,若当前刷新频率为第一预设刷新频率,一画面刷新周期内,第二子电压的脉冲数量为P;若当前刷新频率为第二预设刷新频率,一画面刷新周期内,第二子电压的脉冲数量为Q;第一预设刷新频率大于第二预设刷新频率,P<Q,P和Q均为大于或等于1的整数。
继续参考图11,第X帧和第X+1帧为两个刷面刷新周期,且第X+1帧的刷新频率小于第X帧的刷新频率,由于第X+1帧的刷新频率较小,其对应的空白阶段blank的时长较长,能够设置更多的脉冲信号,以进一步提高电压精度。可选地,当前刷新频率为120Hz时,第二子电压的脉冲数量可以为K个,例如2个,如图11的第x帧;当前刷新频率为90Hz时,第二子电压的脉冲数量可以为2K个,例如4个,如图11的第x+1帧;当前刷新频率为60Hz时,第二子电压的脉冲数量可以为3K个,例如6个,以此类推。K可为正整数。
图12为本发明实施例提供的另一种像素电路的驱动时序示意图,参考图12,可选地,在一画面刷新周期内,同一第一扫描线上的第一扫描信号S1包括在与同一第一扫描线电连接的像素电路的数据写入阶段之后的多个第一脉冲信号P1。
可选地,在第一时段的至少部分时刻,存在向N条第一扫描线输出的第一脉冲信号P1彼此交叠,在第二时段的至少部分时刻,存在向M条第一扫描线输出的第一脉冲信号P1彼此交叠。可相当于第一扫描电路用于在第一时段同时向N条第一扫描线输出第一脉冲信号P1和在第二时段同时向M条第一扫描线输出第一脉冲信号P1。
可选地,第一时段在第二时段之前。
图13为本发明实施例提供的一种显示面板在第一时段的显示结果的示意图,图14为本发明实施例提供的一种显示面板在第二时段的显示结果的示意图,结合图12-图14,可选的,在一画面刷新周期内,同一第一扫描线上的第一扫描信号S1的第一个第一脉冲信号P1的宽度D1小于或等于其余第一脉冲信号P1的宽度D2;第一个第一脉冲信号P1的宽度小于其余第一脉冲信号P1中的至少一个的宽度。第一脉冲信号P1的宽度越大,第一脉冲信号P1对应打开的像素电路的行数越多,相当于第一区域11、第二区域12、第三区域13沿列方向Y的尺寸越大。这样设置可以降低第一时段和第二时段的第一电压线V1的负载差异(若第一脉冲信号P1为3个,各第一脉冲信号P1的宽度相等,则第一时段和第二时段的第一电压线V1的负载差值为第一时段的第一电压线V1的负载的1/3,若第一个第一脉冲信号P1的宽度D1小于或等于其余第一脉冲信号P1的宽度D2,其余第一脉冲信号P1的宽度D2相等,第一时段和第二时段的第一电压线V1的负载差值小于第一时段的第一电压线V1的负载的1/3),有利于改善分屏现象,和/或,能够更好地控制对发光二极管D1阳极的复位时间,以及更好地匹配空白阶段blank的实际时长。
可选的,在一画面刷新周期内,同一第一扫描线上的第一脉冲信号P1可位于写入帧。在一画面刷新周期内,写入帧内的第一脉冲信号P1可为多个,例如2个、3个等。例如,在一画面刷新周期内,同一第一扫描线上的第一脉冲信号P1可为2个,故本发明可改善两分屏问题。例如,在一画面刷新周期内,同一第一扫描线上的第一脉冲信号P1可为3个,故本发明可改善三分屏问题。
继续参考图12,可选地,在一画面刷新周期内,同一第一扫描线上的第一扫描信号S1还包括在与同一第一扫描线电连接的像素电路的数据写入阶段(t2阶段)之前t0阶段(相当于一初始化阶段)的第二脉冲信号P2。第二脉冲信号P2可用于为发光二极管D1的阳极复位,和/或,为驱动晶体管的栅极复位,以及源极或漏极复位做准备。t0阶段,第一初始化模块130、第二初始化模块120、补偿模块160导通,以对驱动模块110的控制端G和发光模块140的第一端复位,以及对驱动模块110的第一端S或第二端D复位。数据写入模块150、第三初始化模块190、第一发光控制模块181和第二发光控制模块182关断。
结合图5,可选地,第一扫描电路200包括多个级联的移位寄存器,在TE信号的低电平内,第一扫描电路200的各级移位寄存器逐级输出第一扫描信号S1的脉冲信号。第一时段在第一扫描电路200的最后一级移位寄存器向对应电连接的第一扫描线G1输出第一个第一脉冲信号P1之前;第二时段在第一扫描电路200的最后一级移位寄存器向对应电连接的第一扫描线G1输出的第一个第一脉冲信号P1之后。
可选的,同一第一扫描上的相邻的两个第一脉冲信号P1的时间间隔小于第一扫描电路200中的第一级移位寄存器输出第一个第一脉冲信号P1至最后一级移位寄存器输出第一个第一脉冲信号P1之间的时间间隔。第一脉冲信号P1的宽度可大于相邻两级移位寄存器输出的第一脉冲信号P1之间的移位时间间隔。故第一脉冲信号P1的宽度越大,第一扫描电路200中同时输出第一个第一脉冲信号P1的移位寄存器的个数越多,第一个第一脉冲信号P1对应打开的像素电路的行数越多。同理,可知其他第一脉冲信号P1对应打开的像素电路的行数。
在本实施例中,刷新频率的切换通常在基础频率的基础上采用插帧法来降频,基础频率的一画面刷新周期包括写入帧,有效阶段active位于写入帧内,空白阶段blank的至少部分位于写入帧内。示例性的,刷新频率为120Hz时,只有写入帧,没有保持帧。降频后的刷新频率(例如小于120Hz)的一画面刷新周期包括写入帧和保持帧,有效阶段active位于写入帧内,空白阶段blank的一部分位于写入帧内,保持帧位于空白阶段blank内。保持帧中可不执行数据写入操作,即无数据写入阶段。图15为本发明实施例提供的另一种像素电路的驱动时序示意图,参考图15,在保持帧内,第一扫描信号S1依然输出脉冲信号,对发光二极管D1的阳极进行复位。
在本实施例中,第二扫描信号S2、第三扫描信号S3和第四扫描信号S4的频率均等于刷新频率,第一扫描信号S1的频率大于刷新频率。例如,刷新频率为120Hz,第一扫描信号S1的频率可以为360Hz。通过设置第一扫描信号S1的频率大于刷新频率,能够在写入帧和保持帧均对发光二极管D1的第一极(阳极)进行初始化,以提升显示效果。
可选地,本发明实施例还提供了一种显示装置的驱动方法,可用于驱动上述任意实施例所提供的显示装置。图16为本发明实施例提供的一种显示装置的驱动方法的流程图,参考图16,该驱动方法包括:
S110、在第一时段,向第一电压线输出电压,对应行的像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路。
S120、在第二时段,向第一电压线输出与第一时段不同的电压,对应行的像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路。
本发明实施例提供的技术方案,在至少一个画面刷新周期内的第一时段和第二时段向第一电压线输出不同的电压,像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入至像素电路中。由于第一电压线在第一时段和第二时段向像素电路写入的电压不同,因此能够改善显示装置因不同时段内的面内负载差异带来的显示不均等不良现象,有利于提高显示效果。
可选地,第一电压线为第一初始化信号线,用于向发光模块提供第一初始化电压,且第一时段位于一画面刷新周期的有效阶段内,第二时段位于空白阶段blank内。
步骤S110具体包括:
在第一时段,电压调整模块向第一电压线输出第一子电压,对应行的像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路。
步骤S120具体包括:
在第二时段,电压调整模块根据显示装置的当前刷新频率和/或当前显示亮度值,以及刷新频率和/或显示亮度值与补偿量的对应关系,确定当前补偿量,并根据当前补偿量和第一子电压,确定第二子电压;向第一电压线输出第二子电压,并控制对应行的像素电路响应第一扫描线上的第一扫描信号的脉冲信号,将第一电压线上的电压写入像素电路。
本发明实施例提供的驱动方法可适用于上述任意实施例所提供的显示装置,因此,该驱动方法同样具备上述任意实施例所描述的有益效果。
可选地,在第一时段的部分时刻或全部时刻,存在向N条第一扫描线输出的脉冲信号彼此交叠。可选地,在第一时段,第一扫描电路同时向N条第一扫描线输出脉冲信号。
可选的,在第二时段的部分时刻或全部时刻,存在向M条第一扫描线输出的脉冲信号彼此交叠,N与M为不相等的正整数。可选地,在第二时段,第一扫描电路同时向M条第一扫描线输出脉冲信号,N与M为不相等的正整数。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
Claims (13)
1.一种显示装置,其特征在于,包括:
呈阵列排布的多个像素电路;
第一扫描电路和多条第一扫描线,所述第一扫描电路经对应的所述第一扫描线与对应行的所述像素电路电连接;
第一电压线,与所述像素电路电连接,所述像素电路用于响应于所述第一扫描线上的第一扫描信号的脉冲信号,将所述第一电压线上的电压写入所述像素电路;
在至少一个画面刷新周期内的第一时段和第二时段向所述第一电压线输出不同的电压。
2.根据权利要求1所述的显示装置,其特征在于,一画面刷新周期包括有效阶段和空白阶段,
所述第一时段位于所述有效阶段内,所述第二时段位于所述空白阶段内;
优选地,所述显示装置还包括电压调整模块,与所述第一电压线电连接,所述电压调整模块用于在至少一个画面刷新周期内的第一时段和第二时段向所述第一电压线输出不同的电压;
优选地,所述电压调整模块用于在所述有效阶段,向所述第一电压线输出恒定的电压;
所述电压调整模块用于在所述空白阶段,向所述第一电压线输出恒定的电压;或者,在所述空白阶段,向所述第一电压线输出随时间呈阶梯状变化的电压;
优选地,一画面刷新周期包括写入帧,所述有效阶段在所述写入帧内,所述空白阶段的至少部分位于所述写入帧内;
优选地,一画面刷新周期还包括保持帧,所述保持帧位于所述空白阶段内。
3.根据权利要求1所述的显示装置,其特征在于,在所述第一时段的至少部分时刻,存在向N条所述第一扫描线输出的脉冲信号彼此交叠,在所述第二时段的至少部分时刻,存在向M条所述第一扫描线输出的脉冲信号彼此交叠,N与M为不相等的正整数;
优选地,N大于M,在所述第一时段向所述第一电压线输出的电压的绝对值大于在所述第二时段向所述第一电压线输出的电压的绝对值。
4.根据权利要求1所述的显示装置,其特征在于,在一画面刷新周期内,同一所述第一扫描线上的所述第一扫描信号包括多个脉冲信号。
5.根据权利要求3或4所述的显示装置,其特征在于,所述显示装置还包括多条数据线和多条第二扫描线,所述数据线与对应列的所述像素电路电连接;所述第二扫描线与对应行的所述像素电路电连接;所述像素电路用于在数据写入阶段响应于所述第二扫描线上的第二扫描信号,将所述数据线上的数据电压写入所述像素电路;
在一画面刷新周期内,同一所述第一扫描线上的所述第一扫描信号包括在与同一所述第一扫描线电连接的所述像素电路的所述数据写入阶段之后的多个第一脉冲信号;
在所述第一时段的至少部分时刻,存在向N条所述第一扫描线输出的第一脉冲信号彼此交叠,在所述第二时段的至少部分时刻,存在向M条所述第一扫描线输出的第一脉冲信号彼此交叠;
所述第一时段在所述第二时段之前;
优选地,在一画面刷新周期内,同一所述第一扫描线上的所述第一扫描信号的第一个第一脉冲信号的宽度小于或等于其余第一脉冲信号的宽度;第一个第一脉冲信号的宽度小于其余第一脉冲信号中的至少一个的宽度;
优选地,在一画面刷新周期内,同一所述第一扫描线上的所述第一扫描信号还包括在与同一所述第一扫描线电连接的所述像素电路的所述数据写入阶段之前的第二脉冲信号;
优选地,所述第一扫描电路包括多个级联的移位寄存器,所述第一时段在所述第一扫描电路的最后一级移位寄存器向对应电连接的所述第一扫描线输出第一个所述第一脉冲信号之前;所述第二时段在所述第一扫描电路的最后一级移位寄存器向对应电连接的所述第一扫描线输出的第一个所述第一脉冲信号之后;
优选地,在一画面刷新周期内,同一所述第一扫描线上的所述第一扫描信号包括在与同一所述第一扫描线电连接的所述像素电路的所述数据写入阶段之前的第二脉冲信号。
6.根据权利要求1所述的显示装置,其特征在于,在所述第一时段向所述第一电压线输出的电压为第一子电压,在所述第二时段向所述第一电压线输出的电压为第二子电压,
所述显示装置还包括电压调整模块,所述电压调整模块用于根据所述显示装置的当前刷新频率和/或当前显示亮度值,以及刷新频率和/或显示亮度值与补偿量的对应关系,确定当前补偿量;根据所述当前补偿量和所述第一子电压,确定所述第二子电压。
7.根据权利要求6所述的显示装置,其特征在于,所述第二子电压等于所述第一子电压与所述当前补偿量之和;
优选地,所述第一子电压的绝对值大于所述第二子电压的绝对值;
优选地,所述第一子电压和所述第二子电压为负压。
8.根据权利要求1所述的显示装置,其特征在于,在所述第二时段向所述第一电压线输出的电压为第二子电压,所述第二子电压包括多个幅值不等的脉冲信号。
9.根据权利要求8所述的显示装置,其特征在于,
若当前刷新频率为第一预设刷新频率,所述第二子电压的脉冲数量为P;
若当前刷新频率为第二预设刷新频率,所述第二子电压的脉冲数量为Q;
其中,所述第一预设刷新频率大于所述第二预设刷新频率,P<Q,P和Q均为大于或等于1的整数。
10.根据权利要求1所述的显示装置,其特征在于,所述第一电压线为第一初始化信号线,
所述像素电路包括驱动模块、发光模块和第一初始化模块,所述驱动模块连接于第一电源线和所述发光模块的第一端之间;所述第一扫描电路经对应的所述第一扫描线与对应行的所述像素电路中的所述第一初始化模块的控制端电连接;所述第一初始化模块连接于所述发光模块的第一端和所述第一初始化信号线之间,所述第一初始化模块用于响应于所述第一扫描线上的第一扫描信号的脉冲信号,将所述第一初始化信号线上的第一初始化电压传输至所述发光模块的第一端。
11.根据权利要求10所述的显示装置,其特征在于,所述像素电路还包括第二初始化模块;
所述显示装置还包括:第二初始化信号线,所述第二初始化模块连接于所述第二初始化信号线和所述驱动模块的第一端或第二端之间,所述第二初始化模块的控制端与所述第一扫描线电连接,所述第二初始化模块用于响应所述第一扫描线上的第一扫描信号的脉冲信号,将所述第二初始化信号线上的第二初始化电压传输至所述驱动模块的第一端或第二端;
优选地,所述像素电路还包括第一发光控制模块和第二发光控制模块;
所述显示装置还包括:多条发光控制信号线,所述发光控制信号线分别与对应行的所述像素电路中的所述第一发光控制模块的控制端和所述第二发光控制模块的控制端连接,所述第一发光控制模块连接于所述第一电源线和所述驱动模块的第一端之间,所述第二发光控制模块连接于所述驱动模块的第二端和所述发光模块的第一端之间;
优选地,所述像素电路还包括数据写入模块、补偿模块、第三初始化模块和存储模块;
所述显示装置还包括:
多条第二扫描线,所述第二扫描线与对应行的所述像素电路中的所述数据写入模块的控制端连接;
数据线,所述数据写入模块连接于所述数据线和所述驱动模块的第一端之间,所述数据写入模块用于响应所述第二扫描线上的第二扫描信号将数据电压传输至所述驱动模块;
多条第三扫描线,所述第三扫描线与对应行的所述像素电路中的所述补偿模块的控制端连接,所述补偿模块连接于所述驱动模块的第二端和控制端之间,所述补偿模块用于响应所述第三扫描线上的第三扫描信号对所述驱动模块进行阈值补偿;
多条第四扫描线,所述第四扫描线与对应行的所述像素电路中的所述第三初始化模块的控制端连接;
第三初始化信号线,所述第三初始化模块连接于所述第三初始化信号线和所述驱动模块的第二端之间,所述第三初始化模块用于响应所述第四扫描线上的第四扫描信号,将所述第三初始化信号线上的第三初始化电压经所述补偿模块传输至所述驱动模块的控制端;
所述存储模块连接于所述第一电源线和所述驱动模块的控制端之间。
12.一种显示装置的驱动方法,其特征在于,所述显示装置包括:
呈阵列排布的多个像素电路;
第一扫描电路和多条第一扫描线,所述第一扫描电路经对应的所述第一扫描线与对应行的所述像素电路电连接;
第一电压线,所述像素电路电连接;
所述显示装置的驱动方法包括:
在第一时段,向所述第一电压线输出电压,对应行的所述像素电路响应所述第一扫描线上的第一扫描信号的脉冲信号,将所述第一电压线上的电压写入所述像素电路;
在第二时段,向所述第一电压线输出与所述第一时段不同的电压,对应行的所述像素电路响应所述第一扫描线上的第一扫描信号的脉冲信号,将所述第一电压线上的电压写入所述像素电路。
13.根据权利要求12所述的显示装置的驱动方法,其特征在于,
在所述第一时段的至少部分时刻,存在向N条所述第一扫描线输出的脉冲信号彼此交叠;
在所述第二时段的至少部分时刻,存在向M条所述第一扫描线输出的脉冲信号彼此交叠,N与M为不相等的正整数。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310781110.5A CN116798341A (zh) | 2023-06-28 | 2023-06-28 | 显示装置及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310781110.5A CN116798341A (zh) | 2023-06-28 | 2023-06-28 | 显示装置及其驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116798341A true CN116798341A (zh) | 2023-09-22 |
Family
ID=88034539
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310781110.5A Pending CN116798341A (zh) | 2023-06-28 | 2023-06-28 | 显示装置及其驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116798341A (zh) |
-
2023
- 2023-06-28 CN CN202310781110.5A patent/CN116798341A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111341257B (zh) | 显示面板及其驱动方法、显示装置 | |
US11636803B2 (en) | Display device and driving method therefor | |
US7471270B2 (en) | Display controller, display system, and display control method | |
CN112164374A (zh) | 亮度调节方法、亮度调节装置、显示面板和显示装置 | |
US20070222718A1 (en) | El display device and driving method of same | |
CN112908242B (zh) | 显示面板的驱动方法、驱动装置和显示装置 | |
CN110428773B (zh) | 显示控制方法、电路及其显示面板 | |
CN112581901B (zh) | 显示面板及其显示驱动方法以及电子设备 | |
US7545368B2 (en) | Display controller, display system, and display control method | |
CN100343730C (zh) | 液晶显示器 | |
CN115311982A (zh) | 显示面板及其驱动方法和显示装置 | |
CN110322827B (zh) | 一种显示面板的数字驱动方法和显示面板 | |
KR101263533B1 (ko) | 표시 장치 | |
CN115188325A (zh) | 一种显示面板及显示装置 | |
US20240249670A1 (en) | Display panel and driving method for the same, and display device | |
US20040145597A1 (en) | Driving method for electro-optical device, electro-optical device, and electronic apparatus | |
US7643041B2 (en) | Display controller which outputs a grayscale clock signal | |
US11810514B2 (en) | Display panel, method for driving the same, and display apparatus | |
CN116798341A (zh) | 显示装置及其驱动方法 | |
KR20220022526A (ko) | 게이트 구동부 및 이를 포함하는 표시 장치 | |
KR101330737B1 (ko) | 표시 장치 | |
CN117198210A (zh) | 显示面板及其驱动方法 | |
JP2891730B2 (ja) | 液晶表示装置と液晶駆動装置 | |
CN115331626B (zh) | 一种显示面板及显示装置 | |
CN115331624B (zh) | 像素驱动电路、显示面板及其驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |