CN116756082B - 一种可配置的功能模块文件的生成方法及系统 - Google Patents

一种可配置的功能模块文件的生成方法及系统 Download PDF

Info

Publication number
CN116756082B
CN116756082B CN202311029716.XA CN202311029716A CN116756082B CN 116756082 B CN116756082 B CN 116756082B CN 202311029716 A CN202311029716 A CN 202311029716A CN 116756082 B CN116756082 B CN 116756082B
Authority
CN
China
Prior art keywords
file
function point
configuration
function
point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202311029716.XA
Other languages
English (en)
Other versions
CN116756082A (zh
Inventor
陆佳佳
张剑飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Muxi Integrated Circuit Shanghai Co ltd
Original Assignee
Muxi Integrated Circuit Shanghai Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Muxi Integrated Circuit Shanghai Co ltd filed Critical Muxi Integrated Circuit Shanghai Co ltd
Priority to CN202311029716.XA priority Critical patent/CN116756082B/zh
Publication of CN116756082A publication Critical patent/CN116756082A/zh
Application granted granted Critical
Publication of CN116756082B publication Critical patent/CN116756082B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
    • G06F15/7871Reconfiguration support, e.g. configuration loading, configuration switching, or hardware OS

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Stored Programmes (AREA)

Abstract

本发明涉及芯片设计技术领域,特别是涉及一种可配置的功能模块文件的生成方法及系统,其通过为每个IP核配置功能点配置文件,在功能点配置文件中包括多个一级功能点以及每个一级功能点的配置标记;并设置公共生成器,在公共生成器中包括所有一级功能点的预设执行块,当一级功能点的配置标记有效时,则根据预设执行块生成RTL文件;将每个IP核中所有一级功能点的RTL文件例化到一个顶层文件中,得到相应IP核的功能模块文件。该方法通过公共生成器能够使所有IP核的相同功能调用同一个RTL文件,提高配置效率,解决了现有技术中单独配置导致的重复劳动以及工作效率低的问题。

Description

一种可配置的功能模块文件的生成方法及系统
技术领域
本发明涉及芯片设计技术领域,特别是涉及一种可配置的功能模块文件的生成方法及系统。
背景技术
IP 核(Intellectual Property)是指芯片中具有独立功能电路模块的成熟设计,也可以理解为芯片设计的中间构件,是可重复使用的芯片设计模块。常见的IP核有随机存取存储器(Random Access Memory,RAM)、直接内存访问(Direct Memory Access,DMA)、数字信号处理器(Digital Signal Processing,DSP)等。在进行芯片设计时,需要对IP核的多项功能点分别进行配置以投入使用。通常在SOC(System on Chip)系统中也会集成多个IP核(Intellectual Property),IP核的使用能够降低冗余设计成本,降低错误发生的风险,提高芯片设计效率。
每个芯片中集成IP核的数量较多,在进行芯片设计时,多个IP核具有处理事务的共同需求,例如,多个IP核需要统一配置复位、统一配置接收安全性的检查等,如果对每个IP核的各项功能点进行单独配置,会导致重复劳动,降低工作效率。
发明内容
针对上述技术问题,本发明采用的技术方案为:
第一方面,本发明提供了一种可配置的功能模块文件的生成方法,所述方法包括:
S200,获取芯片中第t个IP核IPt的功能点配置文件,其中,所述功能点配置文件包括M1(t)个一级功能点FT1t={ft11,ft12,…,ft1i,…,ft1M1(t)}和配置标记Tag1t={tag11,tag12,…,tag1i,…,tag1M1(t)},其中ft1i为IPt的第i个一级功能点,tag1i为ft1i的配置标记,i的取值范围为1到M1(t)。
S400,解析IPt的功能点配置文件得到FT1t和Tag1t
S600,公共生成器判断FT1t中每个一级功能点的配置标记是否有效,配置有效配置标记的一级功能点为目标一级功能点;当配置标记有效时,执行为目标一级功能点配置的预设执行块,得到目标一级功能点的RTL文件。
S800,将IPt中所有目标一级功能点的RTL文件例化到一个顶层文件中,得到IPt的功能模块文件。
第二方面,本发明提供了一种可配置的功能模块文件的生成系统,所述系统包括处理器和非瞬时性计算机可读存储介质,所述非瞬时性计算机可读存储介质中存储有至少一条指令或至少一段程序,所述至少一条指令或所述至少一段程序由处理器加载并执行以实现上述配置模块的生成方法。
本发明与现有技术相比具有明显的有益效果,借由上述技术方案,本发明提供的一种可配置的功能模块文件的生成方法及系统可达到相当的技术进步性及实用性,并具有产业上的广泛利用价值,其至少具有以下有益效果:
本发明提供了一种可配置的功能模块文件的生成方法及系统,其能够通过每个IP核配置的功能点配置文件、所有IP核共用的公共生成器以及最后例化的顶层文件的共同配合下生成功能模块文件,不仅能够为不同IP核相同的一级功能点采用统一的配置标准,而且能够为不同IP核生成不同的配置模块,节约了配置资源,解决了现有技术中为每个IP核中每个功能点单独配置导致重复劳动且效率低的问题。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种可配置的功能模块文件的生成方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,其示出了一种可配置的功能模块文件的生成方法流程图,所述方法包括:
S200,获取芯片中第t个IP核IPt的功能点配置文件,其中,所述功能点配置文件包括M1(t)个一级功能点FT1t={ft11,ft12,…,ft1i,…,ft1M1(t)}和配置标记Tag1t={tag11,tag12,…,tag1i,…,tag1M1(t)},其中ft1i为IPt的第i个一级功能点,tag1i为ft1i的配置标记,i的取值范围为1到M1(t)。
其中,在芯片中包括W个IP核,为每个IP核分别配置功能点配置文件,在功能点配置文件中配置相应IP核的功能点。IPt为芯片中第t个IP核,在FT1t中包括IPt所有的一级功能点,其中t的取值范围为1到W。IPt中每一个一级功能点(feature)为IPt的一项功能,例如复位功能等。
其中,配置标记为相应一级功能点的状态标记。当配置标记为1时,配置标记对应的一级功能点有效,IPt具有该一级功能点;当配置标记为0时,配置标记对应的一级功能点无效,IPt不具有该一级功能点。
可选的,当IPt不具有某个一级功能点时,在FT1t和Tag1t中无一级功能点和配置标记的配置。
可选的,功能点配置文件为json文件。在json文件中一级功能点可以配置复位类型及数量,中断类型及数量,接口类别,安全性等级,初始化功能配置等。
S400,解析IPt的功能点配置文件得到FT1t和Tag1t
可选的,当功能点配置文件为json文件时,将json文件通过ruby语言解析得到每个功能点及其配置标记,现有技术中能够实现将json文件中的功能点解析出来的解析器均落入本发明的保护范围之内。
S600,公共生成器判断FT1t中每个一级功能点的配置标记是否有效,配置有效配置标记的一级功能点为目标一级功能点;当配置标记有效时,执行为目标一级功能点配置的预设执行块,得到目标一级功能点的RTL文件。
作为一个示例,多个IP核之间具有相同类型的功能,例如:复位功能、安全性检查功能、发送功能、收发IP中断、转换统一接口到系统网络、读取初始配置信息等。但是不同的IP核也具有功能实现的差异,例如,有些IP 核需要在芯片上电后到烧录的可编程存储单元模块中读取初始配置信息,但是有些IP核并不需要这个功能,所以对于公共生成器,不同的IP核具有不同的需求。因此每个IP核通过自身对应的json文件配置对应的需求,根据自身的需求访问同一公共生成器,使公共生成器针对不同的需求生成相应的RTL文件。
作为一个优选实施例,在芯片中包括W个IP核,W个IP核共用公共生成器。所述公共生成器包括L个判断模块,每个判断模块包括入口参数和预设执行块,当入口参数满足判断条件时则执行预设执行块。其中,在公共生成器中为每个功能点预先配置一个执行块,执行块与目标功能点之间构成映射关系。公共生成器能够提供所有IP核中每项功能点的执行块。在公共生成器中并不区分IP核,只区分功能点,当不同IP核对应同一功能点时,功能点作为入口参数会进入同一个判断模块中,得到相同的执行块。公共生成器能够使不同IP核中相同功能点配置相同的RTL文件,不仅能够节约配置资源,而且能够统一配置标准,消除了独立配置带来的相同功能点不同配置的差异。
需要说明的是,相同功能点为具备相同功能的RTL文件。对于不同的IP,公共生成器可以为每个IP生成的顶层文件加IP名,用以区别不同IP的相同功能点的顶层文件。
其中,执行块包括接口和程序,其中程序包括能够连接执行块中多个不同接口的程序,接口为通过参数传递调用的相关RTL文件。
S800,将IPt中所有目标一级功能点的RTL文件例化到一个顶层文件中,得到IPt的功能模块文件。
其中,每个目标一级功能点的RTL文件可以被实例化一次。
需要说明的是,在各个目标一级功能点的RTL文件实例化到一个顶层文件中,目标一级功能点的RTL文件之间存在信号的交互,因此目标一级功能点的RTL文件与顶层文件存在信号交互。
通过S200-S800的方法,能够通过每个IP核配置的功能点配置文件、所有IP核共用的公共生成器以及最后实例化的顶层P文件的共同配合下生成能够与IP的其他功能模块直接配合使用的功能模块文件,不仅能够为不同IP核相同的一级功能点采用统一的配置标准,而且能够为不同IP核生成不同的功能模块文件,而且节约了配置资源,解决了现有技术中为每个IP核中每个功能点单独配置导致重复劳动且效率低的问题。
作为一个优选实施例,本发明提供的一种可配置的功能模块文件的生成方法,还包括S500,获取每个二级功能点的RTL补充文件,包括:
S510,查找功能点配置文件里是否包含二级功能点属性,若包含二级功能点属性,则查找指定的文件列表中是否包含二级功能点的补充文件,否则不查找。可选的,可执行文件为csv格式的文件。
其中,ft1i包括m2i个二级功能点m2i大于等于0。当一级功能点ft1i包括二级功能点m2i时,二级功能点m2i为一级功能点ft1i的子节点。一级功能点可以具有多个子节点,也可以没有子节点。例如初始化功能配置的二级功能点可以为去特定的存储模块取数的数量或者大小等。其中,二级功能点的补充文件用于定义的二级功能点的属性。文件列表为目录。
S520,若包含二级功能点的补充文件,则得到二级功能点的补充文件。
作为一个优选实施例,在IPt的功能点配置文件中所述一级功能点为二级功能点父节点。
作为一个优选实施例,当存在二级功能点的补充文件时,还包括:
S600还包括:公共生成器根据每个二级功能点的补充文件生成二级功能点的RTL文件。需要说明的是,公共生成器的作用能够根据一级功能点生成RTL文件的基础上,还能够进一步根据每个二级功能点的补充文件生成二级功能点的RTL文件,其生成二级功能点的RTL文件的过程与一级功能点相同。具体的,在解析补充文件中每个二级功能点的功能属性之后,通过将每个功能属性输入公共生成器,公共生成器判断输入的功能属性所满足的判断条件时,则执行预设执行块生成对应的RTL文件。
S800还包括:将IPt中所有二级功能点的RTL文件例化到顶层文件中,得到IPt的功能模块文件。
需要说明的是,在各个目标一级功能点的RTL文件和二级功能点的RTL补充文件之间存在信号的交互,因此目标一级功能点的RTL文件与顶层文件存在信号交互,二级功能点的RTL补充文件与一级功能点的RTL也存在信号交互。
综上所述,本发明实施例通过为每个IP核配置功能点配置文件,在功能点配置文件中包括多个一级功能点以及每个一级功能点的配置标记;并设置公共生成器,在公共生成器中包括所有一级功能点的预设执行块,当一级功能点的配置标记有效时,则根据预设执行块生成RTL文件;将每个IP核中所有一级功能点的RTL文件实例化到一个顶层文件中,得到相应IP核的配置模块。该方法通过公共生成器能够使所有IP核的相同功能调用同一个RTL文件,提高配置效率,解决了现有技术中单独配置导致的重复劳动以及工作效率低的问题。
基于与上述方法实施例相同的发明构思,本发明另一个实施例提供了一种可配置的功能模块文件的生成系统,所述系统包括处理器和非瞬时性计算机可读存储介质,所述非瞬时性计算机可读存储介质中存储有至少一条指令或至少一段程序,所述至少一条指令或所述至少一段程序由处理器加载并执行以实现上述任意一个实施例提供的一种可配置的功能模块文件的生成方法。其中一种可配置的功能模块文件的生成方法在上述方法实施例中已经详细说明,不再赘述。
虽然已经通过示例对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上示例仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员还应理解,可以对实施例进行多种修改而不脱离本发明的范围和精神。本发明公开的范围由所附权利要求来限定。

Claims (9)

1.一种可配置的功能模块文件的生成方法,其特征在于,所述方法包括:
S200,获取芯片中第t个IP核IPt的功能点配置文件,其中,所述功能点配置文件包括M1(t)个一级功能点FT1t={ft11,ft12,…,ft1i,…,ft1M1(t)}和配置标记Tag1t={tag11,tag12,…,tag1i,…,tag1M1(t)},其中ft1i为IPt的第i个一级功能点,tag1i为ft1i的配置标记,i的取值范围为1到M1(t);
S400,解析IPt的功能点配置文件得到FT1t和Tag1t
S600,公共生成器判断FT1t中每个一级功能点的配置标记是否有效,配置有效配置标记的一级功能点为目标一级功能点;当配置标记有效时,执行为目标一级功能点配置的预设执行块,得到目标一级功能点的RTL文件;
S800,将IPt中所有目标一级功能点的RTL文件例化到一个顶层文件中,得到IPt的功能模块文件。
2.根据权利要求1所述的方法,其特征在于,芯片中包括W个IP核,W个IP核共用公共生成器。
3.根据权利要求1所述的方法,其特征在于,所述公共生成器包括L个判断模块,每个判断模块包括入口参数和预设执行块,当入口参数满足判断条件时则执行预设执行块。
4.根据权利要求1所述的方法,其特征在于,所述ft1i包括m2i个二级功能点,m2i大于等于0。
5.根据权利要求4所述的方法,其特征在于,所述方法还包括:
S500,获取每个二级功能点的RTL补充文件,包括:
S510,查找功能点配置文件里是否包含二级功能点属性,若包含二级功能点属性,则查找指定的文件列表中是否包含二级功能点的补充文件,否则不查找;
S520,若包含二级功能点的补充文件,则得到二级功能点的补充文件。
6.根据权利要求5所述的方法,其特征在于,其中:
S600还包括:公共生成器根据每个二级功能点的补充文件生成二级功能点的RTL文件;
S800还包括:将IPt中所有二级功能点的RTL文件例化到顶层文件中,得到IPt的功能模块文件。
7.根据权利要求5所述的方法,其特征在于,在IPt的功能点配置文件中所述一级功能点为二级功能点父节点。
8.根据权利要求1所述的方法,其特征在于,当IPt不具有某个一级功能点时,在FT1t和Tag1t中无一级功能点和配置标记的配置。
9.一种可配置的功能模块文件的生成系统,所述系统包括处理器和非瞬时性计算机可读存储介质,所述非瞬时性计算机可读存储介质中存储有至少一条指令或至少一段程序,其特征在于,所述至少一条指令或所述至少一段程序由处理器加载并执行以实现权利要求1-8任意一项所述的方法。
CN202311029716.XA 2023-08-16 2023-08-16 一种可配置的功能模块文件的生成方法及系统 Active CN116756082B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311029716.XA CN116756082B (zh) 2023-08-16 2023-08-16 一种可配置的功能模块文件的生成方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311029716.XA CN116756082B (zh) 2023-08-16 2023-08-16 一种可配置的功能模块文件的生成方法及系统

Publications (2)

Publication Number Publication Date
CN116756082A CN116756082A (zh) 2023-09-15
CN116756082B true CN116756082B (zh) 2023-10-27

Family

ID=87953534

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311029716.XA Active CN116756082B (zh) 2023-08-16 2023-08-16 一种可配置的功能模块文件的生成方法及系统

Country Status (1)

Country Link
CN (1) CN116756082B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117391002B (zh) * 2023-10-23 2024-05-17 苏州异格技术有限公司 一种ip核扩展描述方法及ip核生成方法

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104050146A (zh) * 2014-05-23 2014-09-17 北京兆易创新科技股份有限公司 一种微控制单元mcu芯片
WO2016112701A1 (zh) * 2015-01-16 2016-07-21 华为技术有限公司 异构多核可重构计算平台上任务调度的方法和装置
CN105843993A (zh) * 2016-03-17 2016-08-10 中国科学院微电子研究所 一种ip生成方法及工具
CN107479940A (zh) * 2017-08-23 2017-12-15 绵阳美菱软件技术有限公司 一种实现物联网模块的方法及装置
CN109284267A (zh) * 2018-09-26 2019-01-29 深圳壹账通智能科技有限公司 基于异常监控的日志管理方法及终端设备
CN110188415A (zh) * 2019-05-13 2019-08-30 北京遥感设备研究所 一种通用循环冗余校验电路ip核实现方法及系统
CN110515891A (zh) * 2019-10-22 2019-11-29 广东高云半导体科技股份有限公司 一种fpga芯片及其配置方法
CN114429103A (zh) * 2022-01-14 2022-05-03 山东云海国创云计算装备产业创新中心有限公司 一种芯片验证方法、装置及电子设备和存储介质
CN114692530A (zh) * 2022-02-24 2022-07-01 苏州琪埔维半导体有限公司 一种系统级芯片设计中ip模块的自动连接方法及系统
CN114817124A (zh) * 2021-01-21 2022-07-29 广汽埃安新能源汽车有限公司 多核微控制器间映射方法、设备及计算机可读存储介质
CN116029255A (zh) * 2023-01-09 2023-04-28 上海壁仞智能科技有限公司 验证平台的生成方法及装置、电子设备与存储介质
CN116048952A (zh) * 2022-03-28 2023-05-02 海光信息技术股份有限公司 一种基于可裁剪ip的实例化模块仿真验证方法及装置
CN116450568A (zh) * 2023-05-06 2023-07-18 上海燧原科技有限公司 一种系统适配器和大规模芯片

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001098921A1 (en) * 2000-06-21 2001-12-27 Mentor Graphics Corp. System for intellectual property reuse in integrated circuit design
US6782523B2 (en) * 2002-10-15 2004-08-24 Lsi Logic Corporation Parallel configurable IP design methodology

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104050146A (zh) * 2014-05-23 2014-09-17 北京兆易创新科技股份有限公司 一种微控制单元mcu芯片
WO2016112701A1 (zh) * 2015-01-16 2016-07-21 华为技术有限公司 异构多核可重构计算平台上任务调度的方法和装置
CN105843993A (zh) * 2016-03-17 2016-08-10 中国科学院微电子研究所 一种ip生成方法及工具
CN107479940A (zh) * 2017-08-23 2017-12-15 绵阳美菱软件技术有限公司 一种实现物联网模块的方法及装置
CN109284267A (zh) * 2018-09-26 2019-01-29 深圳壹账通智能科技有限公司 基于异常监控的日志管理方法及终端设备
CN110188415A (zh) * 2019-05-13 2019-08-30 北京遥感设备研究所 一种通用循环冗余校验电路ip核实现方法及系统
CN110515891A (zh) * 2019-10-22 2019-11-29 广东高云半导体科技股份有限公司 一种fpga芯片及其配置方法
CN114817124A (zh) * 2021-01-21 2022-07-29 广汽埃安新能源汽车有限公司 多核微控制器间映射方法、设备及计算机可读存储介质
CN114429103A (zh) * 2022-01-14 2022-05-03 山东云海国创云计算装备产业创新中心有限公司 一种芯片验证方法、装置及电子设备和存储介质
CN114692530A (zh) * 2022-02-24 2022-07-01 苏州琪埔维半导体有限公司 一种系统级芯片设计中ip模块的自动连接方法及系统
CN116048952A (zh) * 2022-03-28 2023-05-02 海光信息技术股份有限公司 一种基于可裁剪ip的实例化模块仿真验证方法及装置
CN116029255A (zh) * 2023-01-09 2023-04-28 上海壁仞智能科技有限公司 验证平台的生成方法及装置、电子设备与存储介质
CN116450568A (zh) * 2023-05-06 2023-07-18 上海燧原科技有限公司 一种系统适配器和大规模芯片

Also Published As

Publication number Publication date
CN116756082A (zh) 2023-09-15

Similar Documents

Publication Publication Date Title
CN116756082B (zh) 一种可配置的功能模块文件的生成方法及系统
CN113434355B (zh) 模块验证方法、uvm验证平台、电子设备及存储介质
CN109977518B (zh) 网板阶梯的设计方法、系统、计算机可读存储介质及设备
CN105426567A (zh) 增量式布局分析
CN112579603B (zh) 基于cdc的数据模型动态信息感知监测方法及装置
CN112270146B (zh) 工艺设计工具包开发方法、装置、电子设备及存储介质
CN112035344A (zh) 多场景测试方法、装置、设备和计算机可读存储介质
CN111159897A (zh) 基于系统建模应用的目标优化方法和装置
CN105302827B (zh) 一种事件的搜索方法和设备
CN112417800B (zh) 集成电路处理方法、集成电路验证方法、装置及电子设备
US11409934B2 (en) Generation of hardware design using a constraint solver module for topology synthesis
US20090193051A1 (en) Analysis supporting apparatus, analysis supporting method, and analysis supporting program
CN112068812B (zh) 一种微服务生成方法、装置、计算机设备和存储介质
CN108289086A (zh) 请求处理方法及装置、服务器
US20230055464A1 (en) Drc test pattern generation method and apparatus, electronic device, and storage medium
EP4258153A1 (en) Method, apparatus and device for transferring grid data of finite element model for nuclear island structure
CN109740267B (zh) 一种pcb板中cpu的设计图编辑方法及相关装置
CN113704126A (zh) 验证方法及其装置、计算机存储介质以及处理器
CN113342647A (zh) 一种测试数据的生成方法及装置
CN107769974B (zh) 一种服务发布方法及装置
CN107066247B (zh) 补丁查询方法以及装置
CN104598223A (zh) 一种网络建模语言解析方法及装置
US20090192770A1 (en) Analysis supporting apparatus, analysis supporting method, and analysis supporting program
CN112732664B (zh) 证据提取方法、装置、电子设备及存储介质
CN113468401B (zh) 局数据核查制作方法、装置、计算机设备和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant