CN116653438A - 一种芯片、耗材盒、图像形成设备和芯片验证方法 - Google Patents
一种芯片、耗材盒、图像形成设备和芯片验证方法 Download PDFInfo
- Publication number
- CN116653438A CN116653438A CN202310738049.6A CN202310738049A CN116653438A CN 116653438 A CN116653438 A CN 116653438A CN 202310738049 A CN202310738049 A CN 202310738049A CN 116653438 A CN116653438 A CN 116653438A
- Authority
- CN
- China
- Prior art keywords
- data
- image forming
- chip
- verification
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012795 verification Methods 0.000 title claims abstract description 189
- 238000000034 method Methods 0.000 title claims abstract description 31
- 238000006243 chemical reaction Methods 0.000 claims abstract description 77
- 230000004044 response Effects 0.000 claims abstract description 14
- 230000008569 process Effects 0.000 claims description 9
- 238000010586 diagram Methods 0.000 description 20
- 238000003384 imaging method Methods 0.000 description 6
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical group [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 5
- 238000012545 processing Methods 0.000 description 5
- 239000000843 powder Substances 0.000 description 4
- 238000004891 communication Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 229910052711 selenium Inorganic materials 0.000 description 2
- 239000011669 selenium Substances 0.000 description 2
- BUGBHKTXTAQXES-UHFFFAOYSA-N Selenium Chemical compound [Se] BUGBHKTXTAQXES-UHFFFAOYSA-N 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 125000003748 selenium group Chemical group *[Se]* 0.000 description 1
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/17—Ink jet characterised by ink handling
- B41J2/175—Ink supply systems ; Circuit parts therefor
- B41J2/17503—Ink cartridges
- B41J2/17543—Cartridge presence detection or type identification
- B41J2/17546—Cartridge presence detection or type identification electronically
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Electrophotography Configuration And Component (AREA)
- Accessory Devices And Overall Control Thereof (AREA)
Abstract
本发明实施例提供了一种芯片、耗材盒、图像形成设备和芯片验证方法。芯片应用于耗材盒,芯片包括多个信号端子,多个信号端子包括第一信号端子和第二信号端子,芯片还包括数据转换电路,数据转换电路设置于第一信号端子和第二信号端子之间;第一信号端子,用于接收图像形成装置发送的输入数据;第二信号端子,用于接收图像形成装置发送的验证指令;数据转换电路,用于响应于验证指令,将输入数据转换为验证数据;第二信号端子,还用于将验证数据发送至图像形成装置。本发明实施例避免了当图像形成装置更换验证指令的数据逻辑时,芯片中存储的验证数据无法通过图像形成装置验证的问题,从而保证了芯片能够适配。
Description
【技术领域】
本发明实施例涉及通信技术领域,尤其涉及一种芯片、耗材盒、图像形成设备和芯片验证方法。
【背景技术】
随着成像技术的发展,类似于打印机之类的图像形成装置已经得到了广泛的应用。图像形成装置包括耗材盒,耗材盒包括芯片。在成像过程中,图像形成装置需要耗材盒提供的成像辅助信息的辅助才能完成成像过程,耗材盒的质量好坏会直接影响到图像形成装置成像的质量。因此,图像形成装置通常会在使用前与耗材盒上的芯片进行通信验证,以验证耗材盒的来源是否合法。
芯片上设置有多个用于与图像形成装置通信的信号端子,例如,多个信号端子包括时钟端子和数据端子,数据端子和时钟端子共同配合以实现芯片与图像形成装置之间的验证功能。图像形成装置向芯片输出验证指令,当芯片读取到图像形成装置的验证指令时,会向图像形成装置输出对应的验证数据,以供图像形成装置根据验证数据实现对芯片的验证。
上述芯片验证方案需要图像形成装置与芯片之间预先预定验证协议,并且芯片需要预先存储验证数据。当图像形成装置更换验证指令的数据逻辑时,需要更改芯片中存储的验证数据,否则会导致芯片中存储的验证数据无法通过图像形成装置验证的问题,从而导致芯片无法适配。
【发明内容】
有鉴于此,本发明实施例提供了一种芯片、耗材盒、图像形成设备和芯片验证方法,用于避免芯片中存储的验证数据无法通过图像形成装置验证的问题,从而保证芯片能够适配。
一方面,本发明实施例提供了一种芯片,所述芯片应用于耗材盒,所述芯片包括多个信号端子,多个所述信号端子包括第一信号端子和第二信号端子,其特征在于,所述芯片还包括数据转换电路,所述数据转换电路设置于所述第一信号端子和所述第二信号端子之间;
所述第一信号端子,用于接收图像形成装置发送的输入数据;
所述第二信号端子,用于接收所述图像形成装置发送的验证指令;
所述数据转换电路,用于响应于所述验证指令,将所述输入数据转换为验证数据;
所述第二信号端子,还用于将所述验证数据发送至所述图像形成装置。
可选地,所述数据转换电路包括串联连接的反相器和第一开关。
可选地,所述第一信号端子包括时钟端子,所述第二信号端子包括数据端子,所述输入数据包括时钟信号。
可选地,所述数据转换电路包括并联连接的第一转换子电路和第二转换子电路;
所述第一转换子电路包括串联的反相器和第一开关;
所述第二转换子电路包括第二开关。
可选地,所述第一信号端子包括电压端子,所述第二信号端子包括数据端子,所述输入数据包括电压信号;或者,
所述第一信号端子包括复位端子,所述第二信号端子包括数据端子,所述输入数据包括复位信号。
另一方面,本发明实施例提供了一种耗材盒,包括上述芯片。
另一方面,本发明实施例提供了一种图像形成设备,包括图像形成装置和上述耗材盒,所述耗材盒可拆卸的安装于所述图像形成装置上。
另一方面,本发明实施例提供了一种芯片验证方法,所述方法包括:
芯片接收图像形成装置发送的输入数据;
所述芯片接收所述图像形成装置发送的验证指令;
所述芯片响应于所述验证指令,将所述输入数据转换为验证数据,并将所述验证数据发送至所述图像形成装置。
可选地,所述输入数据包括多个时刻的电平信号。
可选地,所述验证指令括至少一个指定时刻;
所述芯片响应于所述验证指令,将所述输入数据转换为验证数据,并将所述验证数据发送至所述图像形成装置,包括:
所述芯片对所述输入数据中指定时刻的电平信号进行指定处理,生成指定时刻的验证数据,并将所述指定时刻的验证数据发送至所述图像形成装置。
本发明实施例提供的技术方案中,芯片接收图像形成装置发送的输入数据,芯片接收图像形成装置发送的验证指令,响应于验证指令将输入数据转换为验证数据并将验证数据发送至图像形成装置,本发明实施例中的验证数据是由芯片对输入数据进行转换而得到的,采用的验证数据并非是芯片内部存储的,避免了当图像形成装置更换验证指令的数据逻辑时,芯片中存储的验证数据无法通过图像形成装置验证的问题,从而保证了芯片能够适配。
【附图说明】
图1为本发明实施例提供的一种图像形成设备的结构示意图;
图2为本发明实施例提供的一种芯片的结构示意图;
图3为本发明实施例提供的一种数据转换电路的结构示意图;
图4为图3中数据转换电路的一种应用示意图;
图5为图4中芯片的信号端子的信号示意图;
图6为本发明实施例提供的另一种数据转换电路的结构示意图;
图7为图6中数据转换电路的一种应用示意图;
图8为图7中芯片的信号端子的信号示意图;
图9为本发明实施例提供的另一种数据转换电路的结构示意图;
图10为图9中数据转换电路的一种应用示意图;
图11为图10中芯片的信号端子的信号示意图;
图12为本发明实施例提供的一种芯片验证方法的流程图。
【具体实施方式】
为了更好的理解本发明的技术方案,下面结合附图对本发明实施例进行详细描述。
应当明确,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,甲和/或乙,可以表示:单独存在甲,同时存在甲和乙,单独存在乙这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
图1为本发明实施例提供的一种图像形成设备的结构示意图,如图1所示,该图像形成设备包括图像形成装置10和耗材盒20,耗材盒20可拆卸的安装于图像形成装置10上。
在打印成像领域中,图像形成装置10的示例包括:喷墨打印机、激光打印机、发光二极管(Light Emitting Diode,LED)打印机、复印机、扫描仪或者多功能一体机传真机、以及在单个设备中执行以上功能的多功能外围设备(Multi-Functional Peripheral,MFP)。图像形成装置10包括图像形成控制单元和图像形成单元,其中,图像形成控制单元用于对图像形成装置整体进行控制,图像形成单元用于基于图像形成数据和耗材盒内存储的诸如碳粉等显影剂,在图像形成控制单元的控制下在输送来的纸张上形成图像。
本发明实施例提供了一种耗材盒20,该耗材盒20可包括芯片200。在打印成像领域中,耗材盒20用于容纳显影剂。例如,耗材盒20为墨盒,显影剂为墨水,则墨盒用于容纳墨水;耗材盒为硒鼓,显影剂为碳粉,则硒鼓用于容纳碳粉;耗材盒为粉盒或粉筒,显影剂为碳粉,则粉盒用于容纳碳粉,粉筒用于容纳碳粉。
本发明实施例提供了一种芯片,该芯片应用于耗材盒。图2为本发明实施例提供的一种芯片的结构示意图,如图2所示,芯片200包括多个信号端子300,多个信号端子300包括第一信号端子和第二信号端子,芯片200还包括数据转换电路400,数据转换电路400设置于第一信号端子和第二信号端子之间。
如图2所示,在一种可能的实现方式中,信号端子300可包括数据端子SDA、时钟端子CLK、复位端子RST、电压端子VCC或接地端子GND。第一信号端子为多个信号端子300中的一个信号端子,则第二信号端子为多个信号端子300中的另一个信号端子。例如,数据转换电路400可以设置于数据端子SDA与其它端子之间,则第一信号端子包括时钟端子CLK,第二信号端子包括数据端子;或者,第一信号端子包括电压端子,第二信号端子包括数据端子;或者,第一信号端子包括复位端子,第二信号端子包括数据端子。其中,电压端子VCC用于接收图像形成装置发送的电压信号,复位端子RST用于接收图像形成装置发送的复位信号,时钟端子CLK用于接收图像形成装置的时钟信号,数据端子SDA用于接收图像形成装置发送的数据信号或向图像形成装置发送数据信号,接地端子GND用于传输接地信号。
第一信号端子用于接收图像形成装置发送的输入数据。第二信号端子用于接收图像形成装置发送的验证指令。数据转换电路用于响应于验证指令,将输入数据转换为验证数据。第二信号端子用于将验证数据发送至图像形成装置。
当需要对芯片进行验证操作时,图像形成装置向芯片发送验证指令,该验证指令用于指示芯片向图像形成装置返回验证数据。芯片通过第二信号端子接收到验证指令之后,进入应答期,在应答期第二信号端子向图像形成装置返回验证数据,其中,验证数据是由数据转换电路将其它的第一信号端子接收到的输入数据进行转换而得到的。
本发明实施例中,芯片向图像形成装置输出的验证数据并非是内部存储的数据,而是由芯片的数据转换电路对输入数据进行转换得到验证数据,进而芯片将该验证数据返回至图像形成装置。图像形成装置对验证数据进行验证,若验证出该验证数据与预设数据相同时,表明该验证数据为图像形成装置期望的数据,芯片通过图像形成装置的验证,使得芯片能够适配;若验证出该验证数据与预设数据不同时,表明该验证数据并非图像形成装置期望的数据,芯片未通过图像形成装置的验证,使得芯片无法适配。其中,预设数据为图像形成装置期望的数据。
图3为本发明实施例提供的一种数据转换电路的结构示意图,图4为图3中数据转换电路的一种应用示意图,如图3和图4所示,数据转换电路400包括串联连接的反相器和第一开关K1。
反相器用于对第一信号端子接收到的输入数据进行取反处理生成验证数据,第一开关K1用于在闭合时使得验证数据输出至第二信号端子。其中,第一信号端子为时钟端子CLK,第二信号端子为数据端子SDA。
数据转换电路400设置于时钟端子CLK和数据端子SDA之间,具体地,数据转换电路400的输入端与时钟端子CLK电连接,数据转换电路400的输出端与数据端子SDA电连接。
作为一种可选方案,如图3所示,反相器的输入端电连接至时钟端子CLK,反相器的输出端电连接至第一开关K1的一端,第一开关K1的另一端电连接至数据端子SDA。作为另一种可选方案,第一开关K1的一端电连接至时钟端子CLK,第一开关K1的另一端电连接至反相器的输入端,反相器的输出端电连接至数据端子SDA,此种情况未具体画出。
图5为图4中芯片的信号端子的信号示意图,如图3、图4和图5所示,图像形成装置10向时钟端子CLK发送输入数据,输入数据包括时钟信号,时钟端子CLK接收到的时钟信号为周期性的脉冲信号。数据端子SDA接收图像形成装置10发送的验证指令,验证指令包括多个指定时刻,如图5所示,多个指定时刻可包括t1时刻、t2时刻和t3时刻,t1时刻的时钟信号为高电平信号,t2时刻的时钟信号为低电平信号,t3时刻的时钟信号为高电平信号。如图3所示,数据转换电路400响应于验证指令,将从时钟端子CLK获取的输入数据中指定时刻的时钟信号转换为指定时刻的验证数据并将指定时刻的验证数据输出至数据端子SDA,数据端子SDA将指定时刻的验证数据发送至图像形成装置10。具体地,针对t1时刻的时钟信号,闭合第一开关K1并且反相器对t1时刻的时钟信号进行取反得到低电平信号,t1时刻的验证数据为低电平信号,该t1时刻的低电平信号被输出至数据端子SDA,数据端子SDA将t1时刻的低电平信号输出至图像形成装置10,图像形成装置10读取到t1时刻的低电平信号的验证数据,由于t1时刻的预设数据为低电平信号,则图像形成装置10验证出t1时刻的验证数据和预设数据相同,t1时刻的验证数据验证通过;针对t2时刻的时钟信号,闭合第一开关K1并且反相器对t2时刻的时钟信号进行取反得到高电平信号,t2时刻的验证数据为高电平信号,该t2时刻的高电平信号被输出至数据端子SDA,数据端子SDA将t2时刻的高电平信号输出至图像形成装置10,图像形成装置10读取到t2时刻的高电平信号的验证数据,由于t2时刻的预设数据为高电平信号,则图像形成装置10验证出t2时刻的验证数据和预设数据相同,t2时刻的验证数据验证通过;针对t3时刻的时钟信号,闭合第一开关K1并且反相器对t3时刻的时钟信号进行取反得到低电平信号,t3时刻的验证数据为低电平信号,该t3时刻的低电平信号被输出至数据端子SDA,数据端子SDA将t3时刻的低电平信号输出至图像形成装置10,图像形成装置10读取到t3时刻的低电平信号的验证数据,由于t3时刻的预设数据为低电平信号,则图像形成装置10验证出t3时刻的验证数据和预设数据相同,t3时刻的验证数据验证通过。至此,图像形成装置10对多个指定时刻的验证数据均验证通过,表明芯片200通过图像形成装置10的验证,使得芯片200能够适配。在对验证数据的验证通过后,可断开第一开关K1,而后芯片200可向图像形成装置10输出其它非图像形成数据,以使图像形成装置10实现图像形成功能,例如,非图像形成数据可包括耗材剩余量、剩余页数等。
图6为本发明实施例提供的另一种数据转换电路的结构示意图,图7为图6中数据转换电路的一种应用示意图,如图6和图7所示,数据转换电路400包括并联连接的第一转换子电路和第二转换子电路,第一转换子电路包括串联的反相器和第一开关K1,第二转换子电路包括第二开关K2。
反相器用于对第一信号端子接收到的输入数据进行取反处理生成验证数据;第一开关K1闭合且第二开关K2断开时使得验证数据通过第一转换子电路输出至第二信号端子;或者,第一开关K1断开且第二开关K2闭合时使得输入数据通过第二转换子电路直接输出至第二信号端子,此时该验证数据为输入数据。其中,第一信号端子为电压端子VCC,第二信号端子为数据端子SDA。
数据转换电路400设置于电压端子VCC和数据端子SDA之间,具体地,数据转换电路400的输入端与电压端子VCC电连接,数据转换电路400的输出端与数据端子SDA电连接。
作为一种可选方案,如图6所示,在第一转换子电路中,反相器的输入端电连接至电压端子VCC,反相器的输出端电连接至第一开关K1的一端,第一开关K1的另一端电连接至数据端子SDA;作为另一种可选方案,在第一转换子电路中,第一开关K1的一端电连接至电压端子VCC,第一开关K1的另一端电连接至反相器的输入端,反相器的输出端电连接至数据端子SDA,此种情况未具体画出。如图6所示,在第二转换子电路中,第二开关K2的一端电连接至电压端子VCC,第二开关K2的另一端电连接至数据端子SDA。
图8为图7中芯片的信号端子的信号示意图,如图6、图7和图8所示,图像形成装置10向电压端子VCC发送输入数据,输入数据包括电压信号,电压端子VCC接收到的电压信号为高电平信号(H)。数据端子SDA接收图像形成装置10发送的验证指令,该验证指令包括多个指定时刻,如图8所示,多个指定时刻可包括t1时刻、t2时刻和t3时刻,t1时刻的电压信号为高电平信号,t2时刻的电压信号为高电平信号,t3时刻的电压信号为高电平信号。如图6所示,数据转换电路400响应于验证指令,将从电压端子VCC获取的输入数据中指定时刻的电压信号转换为指定时刻的验证数据并将指定时刻的验证数据输出至数据端子SDA,数据端子SDA将指定时刻的验证数据发送至图像形成装置10。具体地,针对t1时刻的电压信号,闭合第一开关K1、断开第二开关K2并且反相器对t1时刻的电压信号进行取反得到低电平信号,第一转换子电路向数据端子SDA输出的t1时刻的验证数据为低电平信号,数据端子SDA将t1时刻的低电平信号输出至图像形成装置10,图像形成装置10读取到t1时刻的低电平信号的验证数据,由于t1时刻的预设数据为低电平信号,则图像形成装置10验证出t1时刻的验证数据和预设数据相同,t1时刻的验证数据验证通过;针对t2时刻的电压信号,断开第一开关K1,闭合第二开关K2,使得第二转换子电路将电压端子VCC输出的t2时刻的高电平信号传输至数据端子SDA,t2时刻的验证数据为高电平信号,数据端子SDA将t2时刻的高电平信号输出至图像形成装置10,图像形成装置10读取到t2时刻的高电平信号的验证数据,由于t2时刻的预设数据为高电平信号,则图像形成装置10验证出t2时刻的验证数据和预设数据相同,t2时刻的验证数据验证通过;针对t3时刻的电压信号,闭合第一开关K1、断开第二开关K2并且反相器对t3时刻的电压信号进行取反得到低电平信号,第一转换子电路向数据端子SDA输出的t3时刻的验证数据为低电平信号,数据端子SDA将t3时刻的低电平信号输出至图像形成装置10,图像形成装置10读取到t3时刻的低低电平信号的验证数据,由于t3时刻的预设数据为低电平信号,则图像形成装置10验证出t3时刻的验证数据和预设数据相同,t3时刻的验证数据验证通过。至此,图像形成装置10对多个指定时刻的验证数据均验证通过,表明芯片200通过图像形成装置10的验证,使得芯片200能够适配。在对验证数据的验证通过后,可断开第一开关K1和第二开关K2,而后芯片200可向图像形成装置10输出其它非图像形成数据,以使图像形成装置实现图像形成功能,例如,非图像形成数据可包括耗材剩余量、剩余页数等。
图9为本发明实施例提供的另一种数据转换电路的结构示意图,图10为图9中数据转换电路的一种应用示意图,如图9和图10所示,数据转换电路400包括并联连接的第一转换子电路和第二转换子电路,第一转换子电路包括串联的反相器和第一开关K1,第二转换子电路包括第二开关K2。
反相器用于对第一信号端子接收到的输入数据进行取反处理生成验证数据;第一开关K1闭合且第二开关K2断开时使得验证数据通过第一转换子电路输出至第二信号端子;或者,第一开关K1断开且第二开关K2闭合时使得输入数据通过第二转换子电路直接输出至第二信号端子,此时该验证数据为输入数据。其中,第一信号端子为复位端子RST,第二信号端子为数据端子SDA。
数据转换电路400设置于复位端子RST和数据端子SDA之间,具体地,数据转换电路400的输入端与复位端子RST电连接,数据转换电路400的输出端与数据端子SDA电连接。
作为一种可选方案,如图9所示,在第一转换子电路中,反相器的输入端电连接至复位端子RST,反相器的输出端电连接至第一开关K1的一端,第一开关K1的另一端电连接至数据端子SDA;作为另一种可选方案,在第一转换子电路中,第一开关K1的一端电连接至复位端子RST,第一开关K1的另一端电连接至反相器的输入端,反相器的输出端电连接至数据端子SDA,此种情况未具体画出。如图9所示,在第二转换子电路中,第二开关K2的一端电连接至复位端子RST,第二开关K2的另一端电连接至数据端子SDA。
图11为图10中芯片的信号端子的信号示意图,如图9、图10和图11所示,图像形成装置10向复位端子RST发送输入数据,输入数据包括复位信号,复位端子RST接收到的电压信号为低电平信号(L)。数据端子SDA接收图像形成装置10发送的验证指令,该验证指令包括多个指定时刻,如图11所示,多个指定时刻可包括t1时刻、t2时刻和t3时刻,t1时刻的电压信号为低电平信号,t2时刻的电压信号为低电平信号,t3时刻的电压信号为低电平信号。如图9所示,数据转换电路400响应于验证指令,将从复位端子RST获取的输入数据中指定时刻的复位信号转换为指定时刻的验证数据并将指定时刻的验证数据输出至数据端子SDA,数据端子SDA将指定时刻的验证数据发送至图像形成装置10。具体地,针对t1时刻的复位信号,断开第一开关K1,闭合第二开关K2,使得第二转换子电路将复位端子RST输出的t1时刻的低电平信号传输至数据端子SDA,t1时刻的验证数据为低电平信号,数据端子SDA将t1时刻的低电平信号输出至图像形成装置10,图像形成装置10读取到t1时刻的低电平信号的验证数据,由于t1时刻的预设数据为低电平信号,则图像形成装置10验证出t1时刻的验证数据和预设数据相同,t1时刻的验证数据验证通过;针对t2时刻的电压信号,闭合第一开关K1、断开第二开关K2并且反相器对t2时刻的复位信号进行取反得到高电平信号,第一转换子电路向数据端子SDA输出的t2时刻的验证数据为高电平信号,数据端子SDA将t2时刻的高电平信号输出至图像形成装置10,图像形成装置10读取到高电平信号的验证数据,由于t2时刻的预设数据为高电平信号,则图像形成装置10验证出t2时刻的验证数据和预设数据相同,t2时刻的验证数据验证通过;针对t3时刻的复位信号,断开第一开关K1,闭合第二开关K2,使得第二转换子电路向数据端子SDA将复位端子RST输出的t3时刻的低电平信号传输至数据端子SDA,t3时刻的验证数据为低电平信号,数据端子SDA将t3时刻的低电平信号输出至图像形成装置10,图像形成装置10读取到t3时刻的低电平信号的验证数据,由于t3时刻的预设数据为低电平信号,则图像形成装置10验证出t3时刻的验证数据和预设数据相同,t3时刻的验证数据验证通过。至此,图像形成装置10对多个指定时刻的验证数据均验证通过,表明芯片200通过图像形成装置10的验证,使得芯片200能够适配。在对验证数据的验证通过后,可断开第一开关K1和第二开关K2,而后芯片200可向图像形成装置10输出其它非图像形成数据,以使图像形成装置实现图像形成功能,例如,非图像形成数据可包括耗材剩余量、剩余页数等。
本发明实施例中,在图6至图8所示的方案中,若电压信号为低电平信号时,对芯片的验证方法与复位信号为低电平信号时的验证方法相同,此处不再赘述;在图9至图11所示的方案中,若复位信号为高电平信号时,对芯片的验证方法与电压信号为高电平信号时的验证方法相同,此处不再赘述。
本发明实施例中,芯片采用图6或图9所示的数据转换电路时,输入数据为高电平信号与输入数据为低电平信号时实现对芯片的验证方法的区别在于,第一转换子电路的第一开关和第二转换子电路的第二开关的选通顺序不同。当图像形成装置向芯片发送的输入数据的数据逻辑变更时,仅需改变第一转换子电路和第二转换子电路的选通顺序,即可使得芯片通过图像形成装置的验证。
本发明实施例提供的芯片的技术方案中,芯片包括第一信号端子、第二信号端子和数据转换电路,第一信号端子接收图像形成装置发送的输入数据,第二信号端子接收图像形成装置发送的验证指令,数据转换电路响应于验证指令将输入数据转换为验证数据,第二信号端子将验证数据发送至图像形成装置,本发明实施例中的验证数据是由芯片的数据转换电路对输入数据进行转换而得到的,采用的验证数据并非是芯片内部存储的,避免了当图像形成装置更换验证指令的数据逻辑时,芯片中存储的验证数据无法通过图像形成装置验证的问题,从而保证了芯片能够适配。
本发明实施例还提供了一种芯片验证方法,该方法基于上述图像形成设备实现,对图像形成设备的描述可参见图1所示的实施例,此处不再赘述。
图12为本发明实施例提供的一种芯片验证方法的流程图,如图12所示,该方法包括:
步骤102、芯片接收图像形成装置发送的输入数据。
本发明实施例中,输入数据可包括多个时刻的电平信号,其中,多个时刻的电平信号可以均是高电平信号;或者,多个时刻的电平信号可以均是低电平信号;或者,多个时刻的电平信号可以是高低电平组合信号。
步骤104、芯片接收图像形成装置发送的验证指令。
本发明实施例中,芯片接收到验证指令后,可以识别出该验证指令为指示芯片向图像形成装置返回验证数据的指令。芯片接收到验证指令之后,进入应答期,在应答期可向图像形成装置返回验证数据。
本发明实施例中,验证指令包括至少一个指定时刻。验证指令包括一个指定时刻时,图像形成装置对芯片进行一次验证的过程中仅对一个指定时刻的验证数据进行验证;验证指令包括多个指定时刻时,图像形成装置对芯片进行一次验证的过程中需要对多个指定时刻的验证数据进行验证,例如,多个指定时刻可包括t1时刻、t2时刻和t3时刻。
步骤106、芯片响应于验证指令,将输入数据转换为验证数据,并将验证数据发送至图像形成装置。
本发明实施例中,芯片对输入数据中指定时刻的电平信号进行指定处理,生成指定时刻的验证数据,并将指定时刻的验证数据发送至图像形成装置。具体地,芯片可对指定时刻的电平信号进行取反处理生成指定时刻的验证数据,并将指定时刻的验证数据发送至图像形成装置;或者,芯片可将指定时刻的电平信号作为指定时刻的验证数据,此种情况下,芯片可不对指定时刻的电平信号进行处理,直接将指定时刻的电平信号发送至图像形成装置。
本发明实施例中,一个指定时刻的验证数据可以是高电平信号或低电平信号。
本发明实施例中,多个指定时刻的验证数据可以均是高电平信号;或者,多个指定时刻的验证数据可以均是低电平信号;或者,多个指定时刻的验证数据可以是高低电平组合信号。
图像形成装置可预先设置指定时刻的预设数据。图像形成装置验证至少一个指定时刻的验证数据与每个指定时刻的预设数据是否均相同,若验证出至少一个指定时刻的验证数据与每个指定时刻的预设数据均相同,表明该至少一个指定时刻的验证数据为图像形成装置期望的数据,芯片通过图像形成装置的验证;若验证出至少一个指定时刻的验证数据与该指定时刻的预设数据不同,表明至少一个指定时刻的验证数据并非图像形成装置期望的数据,芯片未通过图像形成装置的验证。
本发明实施例中,芯片可执行一次步骤102至步骤106,以使得图像形成装置实现对芯片的一次验证,此种情况下,图像形成装置对芯片的一次验证通过时,表明芯片通过图像形成装置的验证。或者,芯片可多次重复执行步骤102至步骤106,以使得图像形成装置实现对芯片的多次验证,此种情况下,图像形成装置对芯片的多次验证通过时,表明芯片通过图像形成装置的验证。
本发明实施例提供的芯片验证方法的技术方案中,芯片接收图像形成装置发送的输入数据,芯片接收图像形成装置发送的验证指令,响应于验证指令将输入数据转换为验证数据并将验证数据发送至图像形成装置,本发明实施例中的验证数据是由芯片对输入数据进行转换而得到的,采用的验证数据并非是芯片内部存储的,避免了当图像形成装置更换验证指令的数据逻辑时,芯片中存储的验证数据无法通过图像形成装置验证的问题,从而保证了芯片能够适配。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
Claims (10)
1.一种芯片,其特征在于,所述芯片应用于耗材盒,所述芯片包括多个信号端子,多个所述信号端子包括第一信号端子和第二信号端子,其特征在于,所述芯片还包括数据转换电路,所述数据转换电路设置于所述第一信号端子和所述第二信号端子之间;
所述第一信号端子,用于接收图像形成装置发送的输入数据;
所述第二信号端子,用于接收所述图像形成装置发送的验证指令;
所述数据转换电路,用于响应于所述验证指令,将所述输入数据转换为验证数据;
所述第二信号端子,还用于将所述验证数据发送至所述图像形成装置。
2.根据权利要求1所述的芯片,其特征在于,所述数据转换电路包括串联连接的反相器和第一开关。
3.根据权利要求1或2所述的芯片,其特征在于,所述第一信号端子包括时钟端子,所述第二信号端子包括数据端子,所述输入数据包括时钟信号。
4.根据权利要求1所述的芯片,其特征在于,所述数据转换电路包括并联连接的第一转换子电路和第二转换子电路;
所述第一转换子电路包括串联的反相器和第一开关;
所述第二转换子电路包括第二开关。
5.根据权利要求1或4所述的芯片,其特征在于,所述第一信号端子包括电压端子,所述第二信号端子包括数据端子,所述输入数据包括电压信号;或者,
所述第一信号端子包括复位端子,所述第二信号端子包括数据端子,所述输入数据包括复位信号。
6.一种耗材盒,其特征在于,包括权利要求1至5任一所述的芯片。
7.一种图像形成设备,其特征在于,包括图像形成装置和权利要求6所述的耗材盒,所述耗材盒可拆卸的安装于所述图像形成装置上。
8.一种芯片验证方法,其特征在于,所述方法包括:
芯片接收图像形成装置发送的输入数据;
所述芯片接收所述图像形成装置发送的验证指令;
所述芯片响应于所述验证指令,将所述输入数据转换为验证数据,并将所述验证数据发送至所述图像形成装置。
9.根据权利要求8所述的方法,其特征在于,所述输入数据包括多个时刻的电平信号。
10.根据权利要求8或9所述的方法,其特征在于,所述验证指令包括至少一个指定时刻;
所述芯片响应于所述验证指令,将所述输入数据转换为验证数据,并将所述验证数据发送至所述图像形成装置,包括:
所述芯片对所述输入数据中指定时刻的电平信号进行指定处理,生成指定时刻的验证数据,并将所述指定时刻的验证数据发送至所述图像形成装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310209368 | 2023-03-06 | ||
CN2023102093688 | 2023-03-06 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116653438A true CN116653438A (zh) | 2023-08-29 |
Family
ID=87709674
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202321578103.7U Active CN220865029U (zh) | 2023-03-06 | 2023-06-19 | 一种芯片及打印耗材 |
CN202310738049.6A Pending CN116653438A (zh) | 2023-03-06 | 2023-06-20 | 一种芯片、耗材盒、图像形成设备和芯片验证方法 |
CN202310813589.6A Pending CN116811434A (zh) | 2023-03-06 | 2023-07-04 | 耗材芯片及耗材 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202321578103.7U Active CN220865029U (zh) | 2023-03-06 | 2023-06-19 | 一种芯片及打印耗材 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310813589.6A Pending CN116811434A (zh) | 2023-03-06 | 2023-07-04 | 耗材芯片及耗材 |
Country Status (1)
Country | Link |
---|---|
CN (3) | CN220865029U (zh) |
-
2023
- 2023-06-19 CN CN202321578103.7U patent/CN220865029U/zh active Active
- 2023-06-20 CN CN202310738049.6A patent/CN116653438A/zh active Pending
- 2023-07-04 CN CN202310813589.6A patent/CN116811434A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
CN116811434A (zh) | 2023-09-29 |
CN220865029U (zh) | 2024-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7822115B2 (en) | Systems for generating a pulse width modulated signal | |
US7428075B2 (en) | Circuitry to support justification of PWM pixels | |
US20100123926A1 (en) | Image forming apparatus and control method thereof | |
EP3974910A1 (en) | Chip, chipset, electrical parameter detection method, consumable, and image forming apparatus | |
JP2008094079A (ja) | プリンタにおけるピクセルデータ処理の方法及びシステム | |
US20040042039A1 (en) | Image forming apparatus and circuit board | |
CN106325021B (zh) | 图像形成设备及其控制方法和非瞬时计算机可读存储介质 | |
JP3124803B2 (ja) | 増設ユニット付き電子装置 | |
JP2004287673A (ja) | 故障診断システム、情報処理装置に使用される接続デバイス、プログラム | |
US20060290993A1 (en) | Image reading apparatus and image processing method therefor, image formation apparatus, image processing system and image processing method therefor | |
CN116653438A (zh) | 一种芯片、耗材盒、图像形成设备和芯片验证方法 | |
US9531918B2 (en) | Scan calibration method that eliminates the color inaccuracy of printed color charts used on scan calibrations | |
US20070133065A1 (en) | Image forming apparatus, image processing apparatus and image forming system | |
CN112835281B (zh) | 通信芯片、耗材及图像形成装置 | |
JP2009137279A (ja) | 出力プロファイルの読み込みシステム及び方法 | |
JP2008078800A (ja) | 画像形成装置 | |
US8085437B2 (en) | Image forming apparatus and image forming method | |
US20120250055A1 (en) | Image processing apparatus, image forming apparatus, image processing method, image processing program, and storage medium | |
CN112600989B (zh) | 图像处理方法及图像形成装置 | |
US10275194B2 (en) | Electronic device for file conversion | |
US11422495B2 (en) | Color registration in real-time | |
JP2008269074A (ja) | 画像形成装置 | |
KR100826600B1 (ko) | 화상형성장치 | |
US9906681B2 (en) | Image processing apparatus, transmission method, and storage medium storing program | |
EP1959669A1 (en) | Image forming apparatus including video data processing device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |