CN116598855A - 一种连接器、主板及计算设备 - Google Patents

一种连接器、主板及计算设备 Download PDF

Info

Publication number
CN116598855A
CN116598855A CN202310350557.7A CN202310350557A CN116598855A CN 116598855 A CN116598855 A CN 116598855A CN 202310350557 A CN202310350557 A CN 202310350557A CN 116598855 A CN116598855 A CN 116598855A
Authority
CN
China
Prior art keywords
connector
card
pcie
riser card
riser
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310350557.7A
Other languages
English (en)
Inventor
汪晨阳
亓延军
何宏波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XFusion Digital Technologies Co Ltd
Original Assignee
XFusion Digital Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XFusion Digital Technologies Co Ltd filed Critical XFusion Digital Technologies Co Ltd
Priority to CN202310350557.7A priority Critical patent/CN116598855A/zh
Publication of CN116598855A publication Critical patent/CN116598855A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R27/00Coupling parts adapted for co-operation with two or more dissimilar counterparts
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/185Mounting of expansion boards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/721Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures cooperating directly with the edge of the rigid printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/73Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures connecting to other rigid printed circuits or like structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R2201/00Connectors or connections adapted for particular applications
    • H01R2201/06Connectors or connections adapted for particular applications for computer periphery
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

本申请公开了一种连接器、主板及计算设备,连接器包括:第一连接器用于与Riser卡上的第三连接器的一部分插接;第二连接器用于与Riser卡上的第三连接器的另一部分插接;或者,第二连接器用于插接PCIe卡。当有的场景只需要连接一个PCIe卡时,即低配置场景,节省一个Riser卡的成本,该连接器中的第一连接器可以直接连接PCIe卡,即不用通过Riser卡来扩展PCIe卡,可以节省一个Riser卡的成本。当有的场景需要连接Riser卡时,该连接器中的第一连接器和第二连接器可以连接Riser卡的部分管脚,此时第一连接器和第二连接器作为一个整体连接Riser卡。该连接器既可以直接连接PCIe卡,也可以连接Riser卡的部分管脚,兼容性好,根据不同的应用场景灵活选择。

Description

一种连接器、主板及计算设备
技术领域
本申请涉及服务器技术领域,尤其涉及一种连接器、主板及计算设备。
背景技术
目前,随着各行各业对于算力的不同需求,各个应用场景可能对服务器的需求不尽相同。
例如,有的场景只需要服务器内部设置高速串行计算机扩展总线标准(PCIe,peripheral component interconnect express)连接器即可,有的场景不仅需要服务器内部设置PCIe卡连接器,还需要设置PCIe转接卡(Riser卡)连接器。
为了扩展接口能力,目前服务器内部设置的Riser卡连接器和PCIe卡连接器不兼容,Riser卡连接器都采用硬连接器搭配线缆软连接进行PCIe连接器的扩展。但是,对于某些应用场景,例如不需要使用Riser卡,或仅使用少数的PCIe卡,就只能通过PCIe插槽来实现,因此,造成服务器中Riser卡连接器的资源闲置浪费。
发明内容
为了解决以上技术问题,本申请提供一种连接器、主板及计算设备,能够直接连接PCIe卡,不必通过Riser卡来转接PCIe卡,节省成本。
第一方面,本申请提供了一种连接器,第一连接器用于与Riser卡上的第三连接器的一部分插接;第二连接器用于与Riser卡上的第三连接器的另一部分插接;或者,第二连接器用于插接PCIe卡。
该连接器既可以兼容PCIe卡又可以兼容Riser卡,对于没有Riser卡需求的场合,连接器中的第一连接器可以插接PCIe卡;对于有Riser卡需求的场合,该连接器中的第一连接器和第二连接器也可以插接Riser卡中的部分管脚,这样可以降低成本,适用场景灵活,便于适用各种用户的需求。
一种可能的实现方式,本申请提供的连接器中的第一连接器还包括:在位检测管脚;可以传输Riser卡在位的检测信号。
在位检测管脚对于Riser卡在位的检测,具体通过在位检测管脚的高低电平来识别。例如,在位检测管脚为低电平时表征Riser卡在位。
本申请具体不限定连接器中第一连接器和第二连接器的具体形态,例如一种可能的实现方式,第一连接器和第二连接器在物理上分割为独立的两部分。第二连接器可以与PCIe卡进行标准的插接,第一连接器可以根据不同Riser卡的形态来设计。
本申请不具体限定第一连接器的管脚数量,可以根本需要来设置,例如,当该连接器利用4C+连接器分割为两部分时,第一连接器的管脚用于插接Riser卡的硬连接部分的8对差分发送信道和8对差分接收信道。第二连接器用于插接带宽为X8的PCIe卡。
由于本申请提供的连接器的第二连接器需要插接PCIe卡,因此,第二连接器的管脚需要设置电源管脚,包括12V电源和3.3V电源。
本申请实施例不具体限定第二连接器的管脚数量,可以用来插接PCIe标准卡的管脚,即第二连接器的管脚用于插接所述PCIe卡X8插槽的管脚,需要包括8对差分发送信道和8对差分接收信道。该连接器也可以存在另一种实现方式,第二连接器的管脚用于插接PCIe卡X16插槽的管脚,需要包括16对差分发送信道和16对差分接收信道。
本申请提供的连接器可以根据PCIe卡的具体型号和标准来灵活设计。
另外一种实现方式,本申请提供的连接器,第一连接器和第二连接器均可以还包括:热插拔检测管脚;例如第一连接器的热插拔检测管脚,用于检测Riser卡是否插入到位。具体也可以通过检测热插拔检测管脚的高低电平来实现,例如低电平时代表Riser卡插入到位,高电平时代表Riser卡未插入到位或未插入。
第二方面,本申请还提供一种主板,包括以上介绍的兼容PCIe卡和Riser卡的连接器,还包括:控制器;控制器用于通过所述连接器连接PCIe卡或Riser卡。
本申请具体不限定控制器的类型,例如控制器包括:微控制单元MCU、复杂可编程逻辑器件CPLD、现场可编程逻辑门阵列FPGA中的至少一种。
本申请提供的主板除了包括以上的连接器和控制器以外,还包括:存储器;控制器,用于从所述存储器读取程序代码实现对于其他外围设备的控制。例如对于显卡的控制等。
第三方面,本申请还提供一种计算设备,包括以上介绍的主板。
其中,计算设备可以为服务器。
本申请至少具有以下优点:
本申请提供的兼容PCIe卡和Riser卡的连接器,包括第一连接器和第二连接器;第一连接器的管脚用于插接Riser卡的硬连接部分的管脚;第二连接器的管脚用于插接PCIe卡的管脚。当有的场景只需要连接一个PCIe卡时,即低配置场景,用户不需要购买一个单独的Riser卡,该连接器可以直接连接PCIe卡,即不用通过Riser卡来扩展PCIe卡,此时可以节省一个Riser卡的成本。并且,当有的场景需要连接Riser卡时,可以继续连接Riser卡,此时第一连接器和第二连接器作为一个整体连接Riser卡的部分管脚。由此可见,该连接器既可以直接连接PCIe卡,也可以连接Riser卡,兼容性好,可以根据不同的应用场景灵活选择。
附图说明
图1为一种服务器中主板的示意图;
图2为与图1对应的一种连接器的示意图;
图3为本申请实施例提供的一种兼容PCIe卡和Riser卡的连接器的示意图;
图4为本申请实施例提供的又一种连接器的应用示意图;
图5为本申请实施例提供的一种主板的示意图;
图6为本申请实施例提供的一种服务器的示意图。
具体实施方式
为了使本领域技术人员更好地理解本申请实施例提供的技术方案,下面先介绍本领域的专业术语。
服务器,属于计算设备的一种类型,服务器比普通计算机运行更快、负载更高。服务器在网络中为其它客户机(如PC机、智能手机等设备)提供计算或者应用服务。服务器具有高速的CPU运算能力、长时间的可靠运行、强大的外部数据吞吐能力以及更好的扩展性。服务器从外形分为机架式、刀片式、塔式和机柜式。
主板,服务器中的一种重要电路板,主板上包括中央处理器CPU,控制器、存储器、连接器等部件,控制器接口有限,因此可以通过连接器来扩展接口,以便于连接外围设备,例如扩展USB口,连接鼠标键盘等设备;扩展串行数据接口,连接显卡等设备。控制器可以是微控制单元(micro controller unit,MCU)、复杂可编程逻辑器件(complex Programminglogic device,CPLD)、现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)中的一种或多种。
连接器(又称插槽Slot连接器),属于服务器中的重要扩展接口,可以为控制器扩展更多的高速接口,以及方便空间布局,进行接口方向的空间转换,例如平行接口转换为垂直接口等。
PCIe设备,是一种采用高速串行计算机扩展总线标准(PCIe,peripheralcomponent interconnect express)与服务器主板进行通信的设备,例如外接网卡、显卡、独立磁盘冗余阵列(redundant array of independent disks,RAID)卡、图形处理器(graphics processing unit,GPU)卡等PCIe设备都可以称之为PCIe卡。PCIe属于高速串行点对点双通道高带宽传输,一般采用差分信号通道,可以为连接的PCIe设备分配独享的通道带宽,不共享总线带宽,主要支持主动电源管理,错误报告,端对端的可靠性传输,热插拔以及服务质量等功能。
PCIe转接卡Riser卡,也可以连接服务器中的连接器,Riser卡的作用是作为功能扩展卡或者转接卡,例如可以支持全高全长双宽图形处理器(GPU,Graphics ProcessingUnit)卡,也支持高速串行的点对点双通道带宽传输。
为了本领域技术人员更好地理解和实施例本申请实施例提供的技术方案,下面先结合附图介绍服务器中连接器的作用。本申请实施例不具体限定服务器的应用场景,例如可以应用于数字中心等。
参见图1,该图为一种服务器中主板的示意图。
主板1000包括:控制器(可以为CPU)10和连接器20。另外,主板1000也可以还包括其他器件,例如包括中央处理器CPU、内存条,电源模块等。
传统中在服务器中,为了扩展主板1000的接口能力,一般利用Riser卡30来转接PCIe卡60。为了扩展PCIe卡60的插槽,主要通过Riser卡30来实现。
但是有的场合不需要Riser卡,或者只使用单个PCIe卡或少量PCIe卡就可以满足要求,因此,传统的Riser卡的连接器不满足要求,造成浪费,对于用户来说成本高又闲置。
为了解决以上技术问题,本申请实施例提供一种连接器,既可以兼容PCIe卡又可以兼容Riser卡,对于没有Riser卡需求的场合,可以插接PCIe卡;对于有Riser卡需求的场合,也可以插接Riser卡,而且也可以同时插接PCIe卡和Riser卡,这样可以降低成本,适用场景灵活,便于适用各种用户的需求。
为了更好地对比本申请与传统连接器的区别,下面结合附图进行介绍。本申请实施例提供的连接器应用于计算设备,例如可以为计算机或者服务器,以下实施例中以计算设备为服务器为例进行介绍。
参见图2,该图为与图1对应的一种连接器的示意图。
传统中主板1000上的连接器20设计为扩展Riser卡30的形式,连接器11为Riser卡30提供硬连接器的部分,例如,硬连接器可以使用4C+连接器,4C+连接器是指168管脚高速连接器,为板卡连接器,提供各种高速连接。
UBC线缆50用于为Riser卡30提供软连接器部分,UBC线缆50的一端用于连接Riser卡30,UBC线缆50的另一端用于连接主板1000上的管脚。一般一个UBC线缆50可以对应一个PCIe卡的管脚插接,图2中以两个UBC线缆50为例,对应可以扩展两个PCIe卡,而连接器11又可以对应扩展一个PCIe卡60,因此,图2所示的架构,在Riser卡30的基础上可以扩展三个PCIe卡60。以上均是指PCIe标准卡。应该理解,图2中也可以仅包括一个UBC线缆50,即一个UBC线缆50和一个连接器11通过Riser卡30可以扩展至少2个PCIe卡60,在此不再一一赘述。实际产品中,连接器的数量以及UBC线缆的数量可以根据需要来设置。
但是,有的场景不需要Riser卡30,仅需要一个或者少数个PCIe卡60,例如2个PCIe卡等。因此,不需要这样的连接器11,会增加硬件成本,而且可能造成连接器11被闲置,浪费资源。
另外,图2中的连接器11在物理尺寸上也无法直接插接PCIe卡,因为,连接器20的物理尺寸以及管脚都是按照Riser卡来设计插接的;并且连接器11上的管脚信号的定义也不是按照PCIE卡的管脚来定义的,因此,连接器20作为一个整体无法直接兼容PCIe卡。
本申请为了解决以上的技术问题,提供一种新的连接器,该连接器可以设置在服务器的主板上,该连接器可以兼容PCIe卡和Riser卡,该连接器既可以插接PCIe卡,也可以插接Riser卡,既当有的场景不需要Riser卡时,该连接器中的第二连接器可以直接连接PCIe卡,不必通过Riser卡来扩展PCIe卡,此时可以节省一个Riser卡的成本。并且,当有的场景需要连接Riser卡时,不插接PCIe卡,第一连接器和第二连接器均用来连接Riser卡的部分管脚。因此,本申请实施例提供的连接器可以实现一举两得,既可以直接连接PCIe卡,也可以不插接PCIe卡时来插接Riser卡的部分管脚,兼容性好,可以根据不同的应用场景灵活选择。
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本申请实施例作进一步详细的说明。
参见图3,该图为本申请实施例提供的一种兼容PCIe卡和Riser卡的连接器的示意图。
本申请实施例提供的兼容PCIe卡和Riser卡的连接器20,至少包括:第一连接器21和第二连接器22;第一连接器21和第二连接器22均包括管脚。
第一连接器21的管脚用于插接插接Riser卡上的第三连接器31的部分管脚,第二连接器22的管脚用于插接Riser卡上的第三连接器31的另一部分管脚,Riser卡需要接收的信号较多,因此,设置在Riser卡上的第三连接器管脚较多,单独由第一连接器21不足以插接插接Riser卡上的第三连接器31的所有管脚,可以使得Riser卡通过第三连接器31同时插接在第一连接器21和第二连接器22上。
在一些实施例中,还可以使得Riser卡通过线缆同时与第一连接器21和第二连接器22连接。
第二连接器22的管脚用于插接插接PCIe卡的管脚;即,第二连接器22可以直接用于连接PCIe卡60,而不用通过Riser卡来扩展PCIe卡。
具体地,该连接器20可以由之前的连接器进行分割,分割为物理上独立的两部分,另外该连接器20也可以为新设计的包括以上特性的第一连接器21和第二连接器22的连接器。
例如,连接器20可以将传统的4C+连接器分割为独立的两部分,带有电源管脚的第二连接器可以用于连接PCIe卡,设计满足PCIe卡管脚的接口即可。第一连接器的管脚信号可以重新定义,例如插接其余的8对差分信号。对于带宽为X8的PCIe卡,需要插接8对差分接收信道的管脚和8对差分发送信道的管脚。PCIe卡的连接中每个通道(lane)由两对导线组成,每对导线中的一条导线用来发送数据,另外一条导线用来接收数据,数据包以每个时钟一个包的速率通过lane进行传输。其中,一个带宽为X1的连接,即最小带宽的PCIe连接,即只有一个lane即四根导线传输数据包,在每个方向的数据传输都可以达到每时钟1bit;一个带宽为X2的连接,可以是由两个lane即八根导线传输数据包,在每个方向的数据传输都可以达到每时钟2bit;一个带宽为X4的连接,可以是由四个lane即十六根导线传输数据包,在每个方向的数据传输都可以达到每时钟4bit,以此类推,其他的带宽配置可以选择有X12,X16或者X32的带宽情况。
下面结合管脚定义具体介绍本申请实施例提供的连接器的实现方式,由于本申请实施例的连接器20包括独立的两个第一连接器21和第二连接器22,且本申请的连接器20即可以插接Riser卡,也可以插接PCIe卡,因此,需要将连接器20的管脚信号重新定义,第一连接器20的管脚信号和第二连接器22的管脚信号均需要重新定义。由于本申请实施例提供的连接器的第二连接器需要插接PCIe卡,因此,第二连接器的管脚需要设置电源管脚,包括12V电源和3.3V电源。
另外,该连接器的第二连接器还设有热插拔检测管脚A1和热插拔存在检测管脚(B17、B31、B48)。
PCIe总线的热插拔主要是指PCIe卡的热插拔,以及相关的实现机制。PCIe卡包括两个用于热插拔机制的管脚—PRSNT1#和PRSNT2#。PCIe卡上的这两个管脚之间是短路的,对应的PCIe插槽的PRSNT1#被固定地连接到地,PRSNT2#则被上拉,且PCIe卡上的这两个信号的金手指长度要比其他的信号的金手指长度要短一点。
当PCIe卡未被完全插入插槽时,插槽的PRSNT2#信号由于上拉的作用,将一直处于高点平状态。当PCIe卡被完全插入插槽后,插槽上的PRSNT2#信号则会被PCIe卡的短路线连接到地,从而使得其变为低电平,即检测到低电平时确认PCIe卡插入到位。
从连接器的插槽角度,当PRSNT2#为高电平时,则认为PCIe卡未能正确插入或者无PCIe卡;当PRSNT2#为低电平时,表明PCIe卡被正确地插入连接器的插槽中。其中,RSVD为预留管脚,可以根据需要来定义。
参见表1,表1为适配带宽为X8的PCIe卡的金手指管脚定义。
表1
下面结合表2介绍本申请实施例提供的连接器中第一连接器管脚的定义,第一连接器管脚包括66个为例进行介绍。第一连接器的管脚用于插接Riser卡的硬连接部分的8对差分发送信道和8对差分接收信道。
表2中所示的第一连接器管脚还包括:在位检测管脚RSNT,即表2中的管脚A1。
在位检测管脚A1,用于检测Riser卡是否在位,在位检测管脚A1对于Riser卡在位的检测,具体通过在位检测管脚A1的高低电平来识别。在位检测管脚A1为低电平时表征Riser卡在位,在位检测管脚A1为高电平时表征Riser卡未在位,即该连接器未被插入Riser卡。
当在位检测管脚A1检测到Riser卡未在位时,第二连接器用于连接PCIe卡,第一连接器的管脚悬空,即连接器的插槽空位。
本申请实施例提供的连接器,第一连接器还包括:热插拔检测管脚,即表2中的B32;
热插拔检测管脚B32,用于检测Riser卡是否插入到位。具体也可以检测热插拔检测管脚B32的高低电平来识别,例如当B32为低电平时,表示Riser卡插入到位;当B32为高电平时,表示Riser卡未插入到位或未插入。
当在位检测管脚A1检测所述Riser卡在位时,表明Riser卡与连接器20连接,在此情况下,第一连接器和第二连接器均与Riser卡连接,由于Riser卡的管脚比较多,另外,还需要UBC线缆连接Riser卡的一部分管脚。第一连接器的管脚没有电源管脚,无法为Riser卡提供驱动电源,因此,第一连接器单独无法连接Riser卡,需要第二连接器配合第一连接器来连接Riser卡。具体可以参见图4,该图为本申请实施例提供的又一种连接器的应用示意图。
从图4可以看出,连接器20的第一连接器21和第二连接器22联合起来整体连接一个Riser卡,这样可以满足用于扩展卡的应用需求;具体地,第一连接器21可以与Riser卡上的第三连接器31上的一部分插脚连接,和第二连接器22分别可以与Riser卡上的第三连接器31的另一部分插脚连接。
本申请实施例不具体限定连接器20包括的第一连接器21和所述第二连接器22的具体分割方式,例如,第一连接器21和所述第二连接器22可以在物理上分割为独立的两个连接器。其中,第二连接器22可以与PCIe标准卡进行插接,第一连接器21可以根据实际需要来插接不同形态的Riser卡,第一连接器21的管脚可以自定义,Riser卡的管脚也可以自定义,因此,可以根据第一连接器21的管脚来设计对应的Riser卡。本申请实施例不具体限定插接的Riser卡的形态。第一连接器管脚信号的定义的一种体现形式可以参见表2。
表2
当本申请实施例提供的第二连接器的管脚信号定义如表1所示,且插接带宽为X8的PCIe卡的金手指,第一连接器的管脚信号定义如表2所示,且插接Riser卡的第三连接器的一部分管脚时,该连接器共包括164个管脚。
另外,本申请实施例提供的连接器,第二连接器的管脚除了可以插接带宽为X8的PCIe卡的金手指以外第二连接器的管脚也可以用于插接带宽为X16的PCIe卡的金手指。
下面结合表3介绍本申请实施例提供的连接器插接带宽为X16的PCIe卡的具体实现情况。表3为第二连接器插接带宽为X16的PCIe卡的管脚的信号定义。
从表3可以看出,当本申请实施例提供的连接器插接带宽为X16的PCIe卡时,包括16对差分接收信号通道和16对差分发送信号通道,另外还包括热插拔检测管脚,12V电源和3.3V电源管脚,还包括各种测试管脚,系统管理总线时钟管脚和系统管理总线数据管脚等,由于X16的管脚更多,可以扩展的接口更多。
表3
/>
本申请实施例提供的连接器,可以适用于场景为不需要配Riser卡或只用单张PCIe卡或使用少量PCIe卡的情况,该连接器可以实现PCIe卡的槽位与Riser卡的槽位兼容设计,从而可以降低用户在低配置场景的成本,并且既可以连接Riser卡,也可以连接PCIe卡,使接口配置更加灵活多变。
应该理解,由于本申请实施例提供的连接器的第二连接器用于插接PCIe卡,当第一连接器和第二连接器可以联合在一起连接Riser卡时,第二连接器的管脚对应于插接PCIe卡的管脚与对应插接Riser卡的第三连接器的部分管脚时的定义是重合的。
另外,本申请实施例提供的连接器的第二连接器的物理尺寸与PCIe卡插接,可以使PCIe卡直接插接上来,第一连接器和第二连接器的物理尺寸与Riser卡的第三连接器对应的管脚尺寸插接,Riser上的第三连接器的管脚尺寸可以自定义来设计,因此,可以根据第一连接器和第二连接器的物理尺寸来设计插接的Riser卡。即,Riser卡上的第三连接器的尺寸需要与第一连接器和第二连接器的尺寸都适配。
基于以上实施例提供的一种兼容PCIe卡和Riser卡的连接器,本申请实施例还提供一种主板,下面结合附图进行详细介绍。
参见图5,该图为本申请实施例提供的一种主板的示意图。
本申请实施例提供的主板1000,包括以上实施例介绍的连接器20,还包括:中央处理器CPU10;中央处理器CPU通过连接器20与Riser卡或者PCIe卡连接;
在一些实施例中,主板上还可以包括控制器,控制器可以通过连接器20与Riser卡或者PCIe卡连接;控制器可以为:微控制单元MCU、复杂可编程逻辑器件CPLD、现场可编程逻辑门阵列FPGA中的至少一种。
连接器20包括第一连接器21和第二连接器22。第一连接器的管脚用于插接Riser卡的硬连接部分的管脚;第二连接器的管脚用于插接PCIe卡的管脚。
控制器10,用于通过连接器20连接PCIe卡或Riser卡、以及通过连接器20向PCIe或者riser卡发送控制信号
图5中以本实施例提供的主板1000中控制器10通过连接器20的第二连接器22连接PCIe卡60。
当有的场景只需要连接一个PCIe卡时,即低配置场景,用户不需要购买一个单独的Riser卡,该连接器可以直接连接PCIe卡,即不用通过Riser卡来扩展PCIe卡,此时可以节省一个Riser卡的成本。
并且,当有的场景需要连接Riser卡时,可以继续连接Riser卡,此时第一连接器和第二连接器作为一个整体连接Riser卡上的第三连接器Riser卡其余的管脚可以通过UBC线缆来连接。由此可见,该连接器既可以直接连接PCIe卡,也可以连接Riser卡,兼容性好,可以根据不同的应用场景灵活选择。
由于本申请实施例提供的主板,包括以上介绍的连接器,该连接器可以降低硬件成本,因此,该主板也可以降低整体成本,并且兼容性好,可以连接PCIe卡,也可以连接Riser卡。
另外,本申请实施例提供的主板1000,还可以包括:存储器(图中未示出);存储器可以存储程序代码,控制器可以从存储器中读取程序代码,来完成其他设备的控制。
存储器202可以是电子式可擦除可编程只读存储器(Electrically ErasableProgrammable Read-only Memory,EEPROM)或者是掩膜编程的只读存储器(Mask-programmed Read-only Memory,MROM)等。
基于以上实施例提供的一种兼容PCIe卡和Riser卡的连接器及主板,本申请实施例还提供一种计算设备,下面结合附图进行详细介绍。
本申请实施例提供的计算设备,包括以上实施例介绍的主板,还可以包括其他电路板。本申请实施例不具体限定计算设备的类型,例如可以为计算机,也可以为服务器,本申请实施例以计算设备为服务器为例进行介绍,不具体限定服务器的应用场景,可以应用于需要提供算力的任何场合。应该理解,服务器中包括各种板卡,由于板卡多了,但是控制器的接口数量有限,例如控制器的IO接口数量有限,因此,为了满足不断增长的需求,控制器需要通过连接器来扩展接口,例如通过扩展接口连接存储器、显卡等高速设备。目前常用的扩展卡包括Riser卡,但是有的场合用户不需要Riser卡,仅需要PCIe卡,本申请实施例提供的服务器包括一种连接器,可以兼容PCIe卡和Riser卡,例如仅需要连接一个PCIe卡时,可以直接在该连接器上插接PCIe卡,从而节省了一个Riser卡的成本。
参见图6,该图为本申请实施例提供的一种服务器的示意图。
本申请实施例提供的服务器Server包括以上实施例介绍的主板1000,其中主板1000包括以上实施例介绍的连接器20,由于该连接器20包括两个独立的部分,即第一连接器21和第二连接器22,其中,第二连接器22被配置为可以直接连接PCIe卡60,即第二连接器22设有与PCIe卡的管脚插接的管脚。一般PCIe卡上设置有为金手指接口,因此,第一连接器21和第二连接器22的管脚一般设置为插槽形式,即作用一种母连接器。
应该理解,本申请实施例提供的连接器,不仅适用于服务器中的主板,也可以适用于其他板卡。另外,本申请实施例提供的连接器除了应用于服务器等设备以为,还可以应用于需要扩展接口的其他设备,在此不再具体说明。
应当理解,在本申请中,“至少一个(项)”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,用于描述关联对象的关联关系,表示可以存在三种关系,例如,“A和/或B”可以表示:只存在A,只存在B以及同时存在A和B三种情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项(个)”或其类似表达,是指这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b或c中的至少一项(个),可以表示:a,b,c,“a和b”,“a和c”,“b和c”,或“a和b和c”,其中a,b,c可以是单个,也可以是多个。
以上所述,仅是本申请的较佳实施例而已,并非对本申请作任何形式上的限制。虽然本申请已以较佳实施例揭露如上,然而并非用以限定本申请。任何熟悉本领域的技术人员,在不脱离本申请技术方案范围情况下,都可利用上述揭示的方法和技术内容对本申请技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本申请技术方案保护的范围内。

Claims (10)

1.一种连接器,其特征在于,包括:第一连接器和第二连接器;
所述第一连接器用于与Riser卡上的第三连接器的一部分插接;所述第二连接器用于与所述Riser卡上的第三连接器的另一部分插接;
或者,所述第二连接器用于插接PCIe卡。
2.根据权利要求1所述的连接器,其特征在于,所述第一连接器还包括:在位检测管脚,所述在位检测管脚传输所述Riser卡在位的检测信号。
3.根据权利要求2所述的连接器,其特征在于,所述在位检测管脚为低电平时表征所述Riser卡在位;在所述Riser卡在位的情况下,所述第一连接器和所述第二连接器均用于插接所述Riser卡。
4.根据权利要求1-3任一项所述的连接器,其特征在于,所述第一连接器和所述第二连接器在物理上分割为独立的两部分。
5.根据权利要求4所述的连接器,其特征在于,所述第一连接器用于插接所述Riser卡的8对差分发送信道和8对差分接收信道。
6.根据权利要求1-5任一项所述的连接器,其特征在于,所述第二连接器用于插接带宽为X8的PCIe卡。
7.根据权利要求1-5任一项所述的连接器,其特征在于,所述第二连接器用于插接带宽为X16的PCIe卡。
8.根据权利要求1-7任一项所述的连接器,其特征在于,所述第一连接器还包括:热插拔检测管脚;
所述热插拔检测管脚,用于检测所述Riser卡是否插入到位。
9.一种主板,其特征在于,包括权利要求1-8任一项所述的连接器,还包括:中央处理器;
所述中央处理器,用于通过所述连接器连接PCIe卡或Riser卡。
10.一种计算设备,其特征在于,包括权利要求9所述的主板。
CN202310350557.7A 2023-03-31 2023-03-31 一种连接器、主板及计算设备 Pending CN116598855A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310350557.7A CN116598855A (zh) 2023-03-31 2023-03-31 一种连接器、主板及计算设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310350557.7A CN116598855A (zh) 2023-03-31 2023-03-31 一种连接器、主板及计算设备

Publications (1)

Publication Number Publication Date
CN116598855A true CN116598855A (zh) 2023-08-15

Family

ID=87594426

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310350557.7A Pending CN116598855A (zh) 2023-03-31 2023-03-31 一种连接器、主板及计算设备

Country Status (1)

Country Link
CN (1) CN116598855A (zh)

Similar Documents

Publication Publication Date Title
CN109643265B (zh) 自动配置计算设备的通用串行总线(usb)c型端口
US10417166B2 (en) Implementing sideband control structure for PCIE cable cards and IO expansion enclosures
CN107111588B (zh) 经由USB端口使用PCIe协议的数据传输
US6886057B2 (en) Method and system for supporting multiple bus protocols on a set of wirelines
US7627709B2 (en) Computer bus power consuming device
US20110302357A1 (en) Systems and methods for dynamic multi-link compilation partitioning
CN111752871A (zh) 一种同一pcie槽位兼容不同pcie带宽的pcie设备、装置及方法
TWI603202B (zh) 具有通道資源重定向的設備及系統
CN108780430B (zh) 通过交替模式连接发送通用串行总线(usb)数据
US11232061B2 (en) CompactFlash express (CFX) adapters
TW201337576A (zh) 用於io連接器的可交換電力及訊號接點
EP3637270A1 (en) External electrical connector and computer system
CN116598855A (zh) 一种连接器、主板及计算设备
US10990550B1 (en) Custom chip to support a CPU that lacks a DisplayPort input
CN104461974A (zh) 一种采用高速小型电脑系统传输接口的服务器系统
US20240168902A1 (en) Pci-e bus standard compliant multifunctional interface board
CN220965003U (zh) 显示电路装置
CN213276522U (zh) 服务器主板及单路服务器
CN216145186U (zh) 一种双路服务器主板
TWM648471U (zh) 顯示電路裝置
CN116627871A (zh) 一种信号传输电路、计算设备及存储背板
CN113821077A (zh) 主板及应用所述主板的电子装置
CN114610663A (zh) 一种支持多种板卡的装置和服务器
CN116662238A (zh) 主板及计算设备
CN116107943A (zh) 一种信号传输电路及计算设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination