CN116578514A - 一种信号传输方法及相关组件 - Google Patents

一种信号传输方法及相关组件 Download PDF

Info

Publication number
CN116578514A
CN116578514A CN202310540335.1A CN202310540335A CN116578514A CN 116578514 A CN116578514 A CN 116578514A CN 202310540335 A CN202310540335 A CN 202310540335A CN 116578514 A CN116578514 A CN 116578514A
Authority
CN
China
Prior art keywords
data
transmitted
output pin
terminal equipment
slave
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310540335.1A
Other languages
English (en)
Inventor
王朝辉
刘同强
时慧玲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Original Assignee
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd filed Critical Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority to CN202310540335.1A priority Critical patent/CN116578514A/zh
Publication of CN116578514A publication Critical patent/CN116578514A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明公开了一种信号传输方法及相关组件,涉及通信领域,主端设备接收待传输数据,并将待传输数据通过自身的通用型输入输出引脚发送至从端设备的通用型输入输出引脚,以便从端设备基于待传输数据执行相应操作,能够使主端设备和从端设备共享通用型输入输出引脚,也即让服务器中的主机和基板管理控制器共享彼此的通用型输入输出引脚,当主机需要与被管理设备通信时可直接通过与基板管理控制器连接的通用型输入输出引脚实现,不需要设置额外的信号线,也无需进行数据串并行转换和还原,从而提高数据传输效率,降低布线成本。

Description

一种信号传输方法及相关组件
技术领域
本发明涉及通信领域,特别是涉及一种信号传输方法及相关组件。
背景技术
目前,IPMI(Intelligent Platform Management Interf ace,智能型平台管理接口规范)为服务器实现对硬件设备的监控和可靠性管理提供了帮助。IPMI的核心是BMC(Baseboard Management Controller,基板管理控制器),主机对各个被管理硬件设备的监控都是通过BMC实现的,但是被管理硬件设备与主机之间若要传输数据则需要通过单独的通道实现,目前主机与被管理硬件设备通信通常采用两种方式:其一是采用例如LPC(LowPin Count Bus,精简引脚总线)的普通信道传输数据,另一种是采用带外信号传输数据,但是利用普通信道传输数据需要经历数据串并行转换和还原的过程,存在失真并且效率比较低;利用带外信号传输数据会占用主机的引脚以及外部信号线,布线成本比较高。
发明内容
本发明的目的是提供一种信号传输方法及相关组件,当主机需要与被管理设备通信时可直接通过与基板管理控制器连接的通用型输入输出引脚实现,不需要设置额外的信号线,也无需进行数据串并行转换和还原,从而提高数据传输效率,降低布线成本。
为解决上述技术问题,本发明提供了一种信号传输方法,应用于主端设备上的处理器,在所述主端设备为服务器的主机时从端设备为基板管理控制器,在所述主端设备为所述基板管理控制器时所述从端设备为所述主机,所述主端设备的通用型输入输出引脚与所述从端设备的通用型输入输出引脚连接,所述信号传输方法包括:
接收待传输数据;
将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述待传输数据执行相应操作。
另一方面,所述待传输数据包括N位待传输子数据和N位用于分别表征各位所述待传输子数据是否有效的状态数据,其中,所述状态数据为第一电平时表征与所述状态数据对应的待传输子数据有效,所述状态数据为与所述第一电平相反的第二电平时表征与所述状态数据对应的待传输子数据无效,N为正整数;
在接收待传输数据之后,还包括:
在确定所述待传输数据中存在为所述第一电平的状态数据之后,进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤。
另一方面,所述待传输数据还包括用于表征所述待传输子数据的功能的功能分类数据;
将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述待传输数据执行相应操作,包括:
将所述功能分类数据和N位所述待传输子数据均通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述功能分类数据确定欲基于所述待传输数据执行的操作的目标类型,并基于N位所述待传输子数据执行类型为所述目标类型的操作。
另一方面,在将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚之前,还包括:
判断是否需要将所述待传输数据传输到除所述主机之外的其他远端设备;
若是,则先将所述待传输数据存储到指定寄存器中,存储完成后从所述指定寄存器中读取所述待传输数据并进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤;
若否,则直接进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤。
另一方面,若所述主端设备为所述基板管理控制器且所述从端设备为所述主机,在接收待传输数据之后,还包括:
在将所述待传输数据全部接收完毕之后,向所述主机发送调度请求,以便所述主机向所述基板管理控制器发送数据读取指令;
在接收到所述数据读取指令后,进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤。
另一方面,在接收到的所述待传输数据的组数大于所述主端设备通过所述通用型输入输出引脚传输数据的组数时,在接收所述待传输数据之后,还包括:
将各组所述待传输数据分别存储到所述主端设备的各个缓存单元中;
将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据,并进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤;
将本次完成待传输数据传输的最后一个缓存单元作为新的起始缓存单元,进入将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据的步骤。
另一方面,将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据,包括:
将位于所述起始缓存单元之后预设数量个的更新缓存单元中存储的数据作为待传输数据,其中,所述更新缓存单元为当前存储的数据相较于上一次存储的数据发生变化的缓存单元。
另一方面,在将各组所述待传输数据分别存储到所述主端设备的各个缓存单元中之后,还包括:
在确定所述缓存单元中存储的待传输数据对应的操作为预设系统级操作时,优先将操作为所述预设系统级操作对应的待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚。
为解决上述技术问题本申请还提供了一种信号传输系统,应用于主端设备上的处理器,在所述主端设备为服务器的主机时从端设备为基板管理控制器,在所述主端设备为所述基板管理控制器时所述从端设备为所述主机,所述主端设备的通用型输入输出引脚与所述从端设备的通用型输入输出引脚连接,所述信号传输系统包括:
数据接收单元,用于接收待传输数据;
数据传输单元,用于将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述待传输数据执行相应操作。
为解决上述技术问题本申请还提供了一种信号传输装置,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现上述任一信号传输方法的步骤。
为解决上述技术问题本申请还提供了一种主端设备,包括上述信号传输装置。
为解决上述技术问题本申请还提供了一种服务器,包括上述主端设备,还包括通用型输入输出引脚与所述主端设备的通用型输入输出引脚连接的从端设备;
在所述主端设备为主机时所述从端设备为基板管理控制器,在所述主端设备为所述基板管理控制器时所述从端设备为所述主机。
为解决上述技术问题本申请还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述任一信号传输方法的步骤。
综上,本发明公开了一种信号传输方法及相关组件,主端设备接收待传输数据,并将待传输数据通过自身的通用型输入输出引脚发送至从端设备的通用型输入输出引脚,以便从端设备基于待传输数据执行相应操作,能够使主端设备和从端设备共享通用型输入输出引脚,也即让服务器中的主机和基板管理控制器共享彼此的通用型输入输出引脚,当主机需要与被管理设备通信时可直接通过与基板管理控制器连接的通用型输入输出引脚实现,不需要设置额外的信号线,也无需进行数据串并行转换和还原,从而提高数据传输效率,降低布线成本。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种信号传输方法的流程图;
图2为本发明提供的一种服务器的结构示意图;
图3为本发明提供的一种信号传输方法中的通用型输入输出引脚调度示意图;
图4为本发明提供的一种信号传输系统的结构示意图;
图5为本发明提供的一种信号传输装置的结构示意图;
图6为本发明提供的一种计算机可读存储介质的结构示意图。
具体实施方式
本发明的核心是提供一种信号传输方法及相关组件,当主机需要与被管理设备通信时可直接通过与基板管理控制器连接的通用型输入输出引脚实现,不需要设置额外的信号线,也无需进行数据串并行转换和还原,从而提高数据传输效率,降低布线成本。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参照图1,图1为本发明提供的一种信号传输方法的流程图,该信号传输方法应用于主端设备上的处理器,在主端设备为服务器的主机时从端设备为基板管理控制器,在主端设备为基板管理控制器时从端设备为主机,主端设备的通用型输入输出引脚与从端设备的通用型输入输出引脚连接,信号传输方法包括:
S1:接收待传输数据;
S2:将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚,以便从端设备基于待传输数据执行相应操作。
为解决现有技术中主机与被管理硬件设备通信时存在的传输效率低以及占用主机引脚和外部信号线的缺陷,在本申请中使主机与基板管理控制器共享通用型输入输出引脚。通常基板管理控制器为实现对被管理硬件设备的监控会预先与被管理硬件设备之间建立信号传输通道,主机为了获取基板管理控制器的监控信息通常也预先在二者之间设置有接口,因此本申请利用被管理硬件设备与基板管理控制器之间的信号传输通道以及主机与基板管理控制器之间的接口实现主机和基板管理控制器的通用型输入输出引脚共享。当主机与基板管理控制器共享通用型输入输出引脚之后,主机便可通过基板管理控制器实现与被管理硬件设备的双向数据传输,既不需要利用普通信道传输数据从而避免失真和低效率的问题,也不需要利用带外信号传输数据从而避免占用主机的引脚以及外部信号线导致布线成本比较高的问题。
具体的,主机与基板管理控制器之间的数据传输为双向传输,因此本申请提供的信号传输方法既可以应用于主机,也可以应用于基板管理控制器。当本申请中的主端设备为主机时,从端设备即为基板管理控制器,此时待传输数据是指主机欲通过基板管理控制器向被管理硬件设备发送的数据;当本申请中的主端设备为基板管理控制器时,从端设备即为主机,此时待传输数据是指被管理设备向基板管理控制器发送的欲传输给主机的数据。
当主端设备接收到待传输数据之后,利用自身的通用型输入输出引脚将待传输数据发送至从端设备的通用型输入输出引脚,以便从端设备接收待传输数据并基于待传输数据执行相应的操作。通常待传输数据对应的操作包括产生中断以及普通输入输出功能等,本申请对此不作特别限定。
请参照图2,图2为本发明提供的一种服务器的结构示意图,图2中基板管理控制器通过通用型输入输出引脚与主机连接,与基板管理控制器相连的除系统接口之外的其他硬件设备均可视为上述被管理硬件设备,对于被管理硬件设备的功能本申请不做过多介绍。从图2中可以看出各被管理硬件设备可通过基板管理控制器向主机发送待传输数据,主机也可以通过基板管理控制器向被管理硬件设备发送待传输数据。
此外,本申请对于主机与基板管理控制器之间采用的传输协议不作特别限定,例如可以为ESPI(Enhanced Serial Peripheral Interface,增强型串行外围接口)传输协议。
综上,本发明提供了一种信号传输方法,主端设备接收待传输数据,并将待传输数据通过自身的通用型输入输出引脚发送至从端设备的通用型输入输出引脚,以便从端设备基于待传输数据执行相应操作,能够使主端设备和从端设备共享通用型输入输出引脚,也即让服务器中的主机和基板管理控制器共享彼此的通用型输入输出引脚,当主机需要与被管理设备通信时可直接通过与基板管理控制器连接的通用型输入输出引脚实现,不需要设置额外的信号线,也无需进行数据串并行转换和还原,从而提高数据传输效率,降低布线成本。
在上述实施例的基础上:
在一些实施例中,待传输数据包括N位待传输子数据和N位用于分别表征各位待传输子数据是否有效的状态数据,其中,状态数据为第一电平时表征与状态数据对应的待传输子数据有效,状态数据为与第一电平相反的第二电平时表征与状态数据对应的待传输子数据无效,N为正整数;
在接收待传输数据之后,还包括:
在确定待传输数据中存在为第一电平的状态数据之后,进入将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚的步骤。
在本实施例中,待传输数据包括待传输子数据和状态数据,并且待传输子数据与状态数据一一对应,状态数据用于表征待传输子数据是否有效,在本实施例中当状态数据为第一电平时表明待传输子数据有效,当状态数据为与第一电平相反的第二电平时表明待传输子数据无效。为了提高传输效率,在本实施例中在接收到待传输数据之后,基于待传输数据中的状态数据判断待传输数据是否为有效数据,只有在待传输数据为有效数据时才会通过通用型输入输出引脚传输至从端设备的通用型输入输出引脚。
具体的,在本实施例中若待传输数据中存在状态数据为第一电平则认为待传输数据有效,若待传输数据中所有状态数据均为第二电平则认为该待传输数据无效。例如,每一组待传输数据的通用型输入输出数据的高四位为状态数据,低四位为待传输子数据,高四位数据依次对应着低四位数据是否有效,低四位数据则表示待传输数据实际要传输的电平。假设第一电平为高电平,若bit[0]为1,bit[4]为1,则表示bit[0]对应的数据有效;若bit[0]为1,bit[4]为0,则bit[0]对应的数据无效,bit[0]仍然保持上一次的电平。
综上,在本实施例中待传输数据包括状态数据和待传输子数据,通过状态数据判断待传输子数据是否有效,并且只通过通用型输入输出引脚传输有效的待传输数据,从而提高主端设备与从端设备之间的数据传输效率。
在一些实施例中,待传输数据还包括用于表征待传输子数据的功能的功能分类数据;
将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚,以便从端设备基于待传输数据执行相应操作,包括:
将功能分类数据和N位待传输子数据均通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚,以便从端设备基于功能分类数据确定欲基于待传输数据执行的操作的目标类型,并基于N位待传输子数据执行类型为目标类型的操作。
在本实施例中,待传输数据除了包括由状态数据和待传输子数据构成的通用型输入输出数据(亦可称之为GPIO数据)之外,还包括用于表征待传输子数据的功能的功能分类数据(亦可称之为index数据),例如通过功能分类数据确定待传输子数据是普通输入输出数据还是中断之类的特殊功能数据。因此,在待传输数据具体包括index数据和通用型输入输出数据,且通用型输入输出数据又分为状态数据和待传输子数据的情况下,主动设备通过自身的通用型输入输出引脚向从端设备的通用型输入输出引脚传输待传输数据的具体过程为:在基于状态数据确定待传输数据有效之后,将功能分类数据和待传输子数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚;从端设备在接收到数据之后,基于功能分类数据确定要执行的操作的目标类型,然后在基于待传输子数据执行该目标类型的操作,例如执行中断程序等。
综上,在本实施例中,待传输数据中还包括用于表征待传输子数据的功能的功能分类数据,因此从端设备接收到待传输子数据之后能够准确确定要执行何种类型的操作。
在一些实施例中,在将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚之前,还包括:
判断是否需要将待传输数据传输到除主机之外的其他远端设备;
若是,则先将待传输数据存储到指定寄存器中,存储完成后从指定寄存器中读取待传输数据并进入将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚的步骤;
若否,则直接进入将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚的步骤。
考虑到待传输数据有时需要传输到远端设备,例如通过网络传输给ARM处理器等,因此在本实施例中针对待传输数据欲传输的传输途径的不同制定了不同的传输操作。
具体的,在需要将待传输数据传输到除主机之外的其他远端设备的情况下,为了避免数据丢失等问题,先将待传输数据存储到指定寄存器中(例如根据待传输数据功能的不同存储到不同的寄存器中),若要将待传输数据发送给从端设备则再从指定寄存器中将待传输数据读出并通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚;将待传输数据发送给其他远端设备则需要先从指定寄存器中将待传输数据读出,然后通过网络或其他途径将待传输数据传输至远端设备。在只需要将待传输数据传输给从端设备的情况下,为了保证数据传输的效率和实时性,在本实施例中接收到待传输数据之后直接通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚。
综上,本实施例中在需要将待传输数据传输给远端设备的情况下先将待存储设备进行存储,从而避免数据丢失等,保证数据传输的安全可靠;在不需要将待传输数据发送给远端设备的情况下,在接收到待传输数据之后直接通过通用型输入输出引脚将待传输数据发送给从端设备,从而保证数据传输的实时性。
在一些实施例中,若主端设备为基板管理控制器且从端设备为主机,在接收待传输数据之后,还包括:
在将待传输数据全部接收完毕之后,向主机发送调度请求,以便主机向基板管理控制器发送数据读取指令;
在接收到数据读取指令后,进入将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚的步骤。
由于基板管理控制器自身功能的限制导致基板管理控制器不能主动向主机发送待传输数据,基板管理控制器只能被动等待主机读取数据,因此在主端设备的基板管理控制器的情况下,当基板管理控制器将待传输数据全部接收完毕之后主动向主机发送调度请求,当主机接收到调度请求之后向基板管理控制器发送数据读取指令,然后基板管理控制器才能将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚,完成待传输数据的整个传输过程。
此外,在主机作为主端设备的情况下,只要主机接收完待传输数据即可主动向基板管理控制器发送待传输数据,本申请对不做过多介绍。
在一些实施例中,在接收到的待传输数据的组数大于主端设备通过通用型输入输出引脚传输数据的组数时,在接收待传输数据之后,还包括:
将各组待传输数据分别存储到主端设备的各个缓存单元中;
将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据,并进入将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚的步骤;
将本次完成待传输数据传输的最后一个缓存单元作为新的起始缓存单元,进入将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据的步骤。
考虑到在实际应用中有可能会出现主端设备接收到待传输数据的组数大于主端设备能够通过通用型输入输出引脚向从端设备传输一次数据的组数的情况,也就是主端设备接收到的待传输数据过多的情况,因此需要按照一定的规则依次传输一定数量的待传输数据。
在本实施例中,首先将接收到的各组待传输数据存储到各个缓存单元中,例如可以基于待传输数据的index数据确定与该待传输数据对应的缓存单元。初始时,设置有起始缓存单元,每次进行数据传输均是将起始缓存单元之后预设数量(例如主端设备通过通用型输入输出引脚一次最多可以发送的数据的组数)个缓存单元中存储的数据作为待传输数据,然后通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚。在本次待传输数据传输完成之后,将将本次完成待传输数据传输的最后一个缓存单元作为新的起始缓存单元,并重复上述数据传输过程,直至所有缓存单元中的数据均传输完成。
为了提高数据传输的效率,还可以进一步将将位于起始缓存单元之后预设数量个的更新缓存单元中存储的数据作为待传输数据,其中,更新缓存单元为当前存储的数据相较于上一次存储的数据发生变化的缓存单元。换句话说,就是只传输发生数据更新的待传输数据,减轻传输负担。
请参照图3,图3为本发明提供的一种信号传输方法中的通用型输入输出引脚调度示意图,图3以主端设备包括10个缓存单元为例,每个矩形框表示一个缓存单元,每个缓存单元上的四个箭头表示四位待传输子数据,黑色矩形框则表示该缓存单元为更新缓存单元,白色矩形框表示该缓存单元中未更新存储数据。在初始时刻81对应的缓存单元为起始缓存单元,若主端设备每次只能通过通用型输入输出传输四组待传输子数据,则主端设备第一次会将82、84、85以及87中的数据作为待传输数据发送给从端设备,第二次会将87作为起始缓存单元,并将88、89以及80中的数据作为待传输数据发送给从端设备。
还需要说明的是,在基板管理控制器作为主端设备的情况下,当基板管理控制器将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据,并即将进入将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚的步骤时,需要先向主机发送调度请求,以便主机向基板管理控制器发送数据读取指令。
在一些实施例中,在将各组待传输数据分别存储到主端设备的各个缓存单元中之后,还包括:
在确定缓存单元中存储的待传输数据对应的操作为预设系统级操作时,优先将操作为预设系统级操作对应的待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚。
考虑到在实际应用中,系统事件的处理级别高于普通的数据传输时间,因此在本实施例中采用加权调度的方式,从而保证服务器的正常运行,具体的,在确定缓存单元中存储的待传输数据对应的操作为预设系统级操作时,优先将操作为预设系统级操作对应的待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚。预设系统级操作可根据实际需求进行设定,例如中断事件等,本申请对此不作特别限定。
请参照图4,图4为本发明提供的一种信号传输系统的结构示意图,该信号传输系统应用于主端设备上的处理器,在主端设备为服务器的主机时从端设备为基板管理控制器,在主端设备为基板管理控制器时从端设备为主机,主端设备的通用型输入输出引脚与从端设备的通用型输入输出引脚连接,信号传输系统包括:
数据接收单元11,用于接收待传输数据;
数据传输单元12,用于将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚,以便从端设备基于待传输数据执行相应操作。
对于本申请提供的信号传输系统的详细介绍请参照上述信号传输方法的实施例,本申请在此不作赘述。
在上述实施例的基础上:
在一些实施例中,待传输数据包括N位待传输子数据和N位用于分别表征各位待传输子数据是否有效的状态数据,其中,状态数据为第一电平时表征与状态数据对应的待传输子数据有效,状态数据为与第一电平相反的第二电平时表征与状态数据对应的待传输子数据无效,N为正整数;
信号传输系统还包括:
有效信号确定单元,用于在确定待传输数据中存在为第一电平的状态数据之后,触发数据传输单元12。
在一些实施例中,待传输数据还包括用于表征待传输子数据的功能的功能分类数据;
数据传输单元12具体用于将功能分类数据和N位待传输子数据均通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚,以便从端设备基于功能分类数据确定欲基于待传输数据执行的操作的目标类型,并基于N位待传输子数据执行类型为目标类型的操作。
在一些实施例中,还包括:
判断单元,用于在将待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚之前,判断是否需要将待传输数据传输到除主机之外的其他远端设备;若是,则触发远端传输单元;若否,则触发数据传输单元12;
远端传输单元,用于先将待传输数据存储到指定寄存器中,存储完成后从指定寄存器中读取待传输数据并触发数据传输单元12。
在一些实施例中,若主端设备为基板管理控制器且从端设备为主机,信号传输系统还包括:
调度请求发送单元,用于在接收待传输数据之后,在将待传输数据全部接收完毕之后,向主机发送调度请求,以便主机向基板管理控制器发送数据读取指令;在接收到数据读取指令后,触发数据传输单元12。
在一些实施例中,在接收到的待传输数据的组数大于主端设备通过通用型输入输出引脚传输数据的组数时,信号传输系统还包括:
传输数据缓存单元,用于在接收待传输数据之后,将各组待传输数据分别存储到主端设备的各个缓存单元中;
数据传输子单元,用于将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据,并触发数据传输单元12;
起始缓存单元更新单元,用于将本次完成待传输数据传输的最后一个缓存单元作为新的起始缓存单元,触发数据传输子单元。
在一些实施例中,数据传输子单元具体用于将位于起始缓存单元之后预设数量个的更新缓存单元中存储的数据作为待传输数据,并触发数据传输单元12,其中,更新缓存单元为当前存储的数据相较于上一次存储的数据发生变化的缓存单元。
在一些实施例中,还包括:
加权调度单元,用于在将各组待传输数据分别存储到主端设备的各个缓存单元中之后,在确定缓存单元中存储的待传输数据对应的操作为预设系统级操作时,优先将操作为预设系统级操作对应的待传输数据通过主端设备的通用型输入输出引脚传输至从端设备的通用型输入输出引脚。
请参照图5,图5为本发明提供的一种信号传输装置的结构示意图,该信号传输装置包括:
存储器21,用于存储计算机程序;
处理器22,用于执行计算机程序时实现上述任一信号传输方法的步骤。
对于本申请提供的信号传输装置的详细介绍请参照上述信号传输方法的实施例,本申请在此不做赘述。
为解决上述技术问题本申请还提供了一种主端设备,包括上述信号传输装置。
对于本申请提供的主端设备的详细介绍请参照上述信号传输方法的实施例,本申请在此不做赘述。
本申请还提供了一种服务器,包括上述主端设备,还包括通用型输入输出引脚与主端设备的通用型输入输出引脚连接的从端设备;
在主端设备为主机时从端设备为基板管理控制器,在主端设备为基板管理控制器时从端设备为主机。
对于本申请提供的服务器的详细介绍请参照上述信号传输方法的实施例,本申请在此不做赘述。
请参照图6,图6为本发明提供的一种计算机可读存储介质的结构示意图,该计算机可读存储介质31上存储有计算机程序,计算机程序被处理器执行时实现上述任一信号传输方法的步骤。
对于本申请提供的计算机可读存储介质的详细介绍请参照上述信号传输方法的实施例,本申请在此不做赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (13)

1.一种信号传输方法,其特征在于,应用于主端设备上的处理器,在所述主端设备为服务器的主机时从端设备为基板管理控制器,在所述主端设备为所述基板管理控制器时所述从端设备为所述主机,所述主端设备的通用型输入输出引脚与所述从端设备的通用型输入输出引脚连接,所述信号传输方法包括:
接收待传输数据;
将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述待传输数据执行相应操作。
2.如权利要求1所述的信号传输方法,其特征在于,所述待传输数据包括N位待传输子数据和N位用于分别表征各位所述待传输子数据是否有效的状态数据,其中,所述状态数据为第一电平时表征与所述状态数据对应的待传输子数据有效,所述状态数据为与所述第一电平相反的第二电平时表征与所述状态数据对应的待传输子数据无效,N为正整数;
在接收待传输数据之后,还包括:
在确定所述待传输数据中存在为所述第一电平的状态数据之后,进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤。
3.如权利要求2所述的信号传输方法,其特征在于,所述待传输数据还包括用于表征所述待传输子数据的功能的功能分类数据;
将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述待传输数据执行相应操作,包括:
将所述功能分类数据和N位所述待传输子数据均通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述功能分类数据确定欲基于所述待传输数据执行的操作的目标类型,并基于N位所述待传输子数据执行类型为所述目标类型的操作。
4.如权利要求1所述的信号传输方法,其特征在于,在将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚之前,还包括:
判断是否需要将所述待传输数据传输到除所述主机之外的其他远端设备;
若是,则先将所述待传输数据存储到指定寄存器中,存储完成后从所述指定寄存器中读取所述待传输数据并进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤;
若否,则直接进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤。
5.如权利要求1所述的信号传输方法,其特征在于,若所述主端设备为所述基板管理控制器且所述从端设备为所述主机,在接收待传输数据之后,还包括:
在将所述待传输数据全部接收完毕之后,向所述主机发送调度请求,以便所述主机向所述基板管理控制器发送数据读取指令;
在接收到所述数据读取指令后,进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤。
6.如权利要求1至5任一项所述的信号传输方法,其特征在于,在接收到的所述待传输数据的组数大于所述主端设备通过所述通用型输入输出引脚传输数据的组数时,在接收所述待传输数据之后,还包括:
将各组所述待传输数据分别存储到所述主端设备的各个缓存单元中;
将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据,并进入将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚的步骤;
将本次完成待传输数据传输的最后一个缓存单元作为新的起始缓存单元,进入将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据的步骤。
7.如权利要求6所述的信号传输方法,其特征在于,将位于起始缓存单元之后预设数量个的缓存单元中存储的数据作为待传输数据,包括:
将位于所述起始缓存单元之后预设数量个的更新缓存单元中存储的数据作为待传输数据,其中,所述更新缓存单元为当前存储的数据相较于上一次存储的数据发生变化的缓存单元。
8.如权利要求6所述的信号传输方法,其特征在于,在将各组所述待传输数据分别存储到所述主端设备的各个缓存单元中之后,还包括:
在确定所述缓存单元中存储的待传输数据对应的操作为预设系统级操作时,优先将操作为所述预设系统级操作对应的待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚。
9.一种信号传输系统,其特征在于,应用于主端设备上的处理器,在所述主端设备为服务器的主机时从端设备为基板管理控制器,在所述主端设备为所述基板管理控制器时所述从端设备为所述主机,所述主端设备的通用型输入输出引脚与所述从端设备的通用型输入输出引脚连接,所述信号传输系统包括:
数据接收单元,用于接收待传输数据;
数据传输单元,用于将所述待传输数据通过所述主端设备的通用型输入输出引脚传输至所述从端设备的通用型输入输出引脚,以便所述从端设备基于所述待传输数据执行相应操作。
10.一种信号传输装置,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至8任一项所述信号传输方法的步骤。
11.一种主端设备,其特征在于,包括如权利要求10所述的信号传输装置。
12.一种服务器,其特征在于,包括如权利要求11所述的主端设备,还包括通用型输入输出引脚与所述主端设备的通用型输入输出引脚连接的从端设备;
在所述主端设备为主机时所述从端设备为基板管理控制器,在所述主端设备为所述基板管理控制器时所述从端设备为所述主机。
13.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至8任一项所述信号传输方法的步骤。
CN202310540335.1A 2023-05-11 2023-05-11 一种信号传输方法及相关组件 Pending CN116578514A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310540335.1A CN116578514A (zh) 2023-05-11 2023-05-11 一种信号传输方法及相关组件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310540335.1A CN116578514A (zh) 2023-05-11 2023-05-11 一种信号传输方法及相关组件

Publications (1)

Publication Number Publication Date
CN116578514A true CN116578514A (zh) 2023-08-11

Family

ID=87540710

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310540335.1A Pending CN116578514A (zh) 2023-05-11 2023-05-11 一种信号传输方法及相关组件

Country Status (1)

Country Link
CN (1) CN116578514A (zh)

Similar Documents

Publication Publication Date Title
CN112214166B (zh) 用于传输数据处理请求的方法和装置
CN116257472B (zh) 接口控制方法、装置、电子设备及存储介质
US8230137B2 (en) Network processor, reception controller and data reception processing method performing direct memory access transfer
US20100228901A1 (en) Input output control apparatus with a plurality of ports and single protocol processing circuit
CN112084128B (zh) 消息中断通信方法、计算机设备和存储介质
CN106911530B (zh) 一种基于串口冗余策略的关键测试指令传输系统及方法
CN115934625B (zh) 一种用于远程直接内存访问的敲门铃方法、设备及介质
CN116578514A (zh) 一种信号传输方法及相关组件
US20090022158A1 (en) Method For Increasing Network Transmission Efficiency By Increasing A Data Updating Rate Of A Memory
CN103885910A (zh) 多设备在主模式下进行iic通信的方法及系统
US20110200059A1 (en) BIT Inversion For Communication Interface
CN113434089B (zh) 数据搬移方法、装置及pcie系统
WO2022133656A1 (zh) 一种数据处理装置、方法及相关设备
CN110519333B (zh) 数据传输的方法及装置
CN114168498B (zh) 一种断线保持方法、装置、设备及计算机存储介质
CN116185936B (zh) 一种spi通信数据收发异常检测控制系统及检测方法
CN113961489B (zh) 数据访问的方法、装置、设备及存储介质
CN116166594B (zh) 一种单地址多从机的iic总线电路及其传输方法和装置
CN117033276B (zh) 总线通信方法、系统、电子设备及存储介质
CN113360326B (zh) 调试日志获取方法及设备
CN113645088B (zh) 网卡ncsi信号的自动调节方法、系统、装置及介质
CN117992381A (zh) 一种基于fpga的数据收发方法及ip核
CN115174821A (zh) 一种数据传输方法及装置
CN115757007A (zh) 一种输入设备事件管理方法及装置
CN117785503A (zh) 协议数据转换芯片的事件管理方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination