CN116567004A - 同步数据处理方法、装置、设备及存储介质 - Google Patents

同步数据处理方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN116567004A
CN116567004A CN202310621661.5A CN202310621661A CN116567004A CN 116567004 A CN116567004 A CN 116567004A CN 202310621661 A CN202310621661 A CN 202310621661A CN 116567004 A CN116567004 A CN 116567004A
Authority
CN
China
Prior art keywords
data
synchronous
synchronous data
bit
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310621661.5A
Other languages
English (en)
Inventor
刘珣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bank of China Ltd
Original Assignee
Bank of China Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bank of China Ltd filed Critical Bank of China Ltd
Priority to CN202310621661.5A priority Critical patent/CN116567004A/zh
Publication of CN116567004A publication Critical patent/CN116567004A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/10Protocols in which an application is distributed across nodes in the network
    • H04L67/1095Replication or mirroring of data, e.g. scheduling or transport for data synchronisation between network nodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9084Reactions to storage capacity overflow
    • H04L49/9089Reactions to storage capacity overflow replacing packets in a storage arrangement, e.g. pushout
    • H04L49/9094Arrangements for simultaneous transmit and receive, e.g. simultaneous reading/writing from/to the storage element
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本申请提供一种同步数据处理方法、装置、设备及存储介质,可用于移动互联技术领域。该方法包括:采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据;依次对各66位子同步数据进行如下处理:判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头;若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的所述当前66位子同步数据的下一66位子同步数据确定为所述当前66位子同步数据,并继续循环。本申请的同步数据处理方法,提高了同步头的确定准确性。

Description

同步数据处理方法、装置、设备及存储介质
技术领域
本申请涉及移动互联技术领域,尤其涉及一种同步数据处理方法、装置、设备及存储介质。
背景技术
为了支持高速率以太网协议,IEEE 802.3ae工作组提出了64b/66b编码技术。在64b/66b编码中只有2bit位的同步头用于同步,需要在10Gbps传输速率下在66bit中找到2bit的同步头,从而进行同步对齐。在进行同步头的锁定过程中,同步头的位置固定重复出现,即每一个66bit的正确的同步头的位置在经过一个循环周期后会再次出现在相同位置。
目前,同步头的位置一般采用滑动窗口法,即通过滑动66bit的代码块对2bit的同步头进行判断。判断为有效同步头时,滑动指针向后滑动66bit再次判断;当判断为无效头时,在一定时延后,滑动指针向后滑动1bit重新进行判断。由于同步数据一般为多个66bit数据,且一直在持续发送,在一定时延后,可能会略过后续的66bit的正确同步头的位置,从而造成有效同步头的遗漏,降低了同步头的确定准确性。
发明内容
本申请提供一种同步数据处理方法、装置、设备及存储介质,用以解决目前由于同步数据一般为多个66bit数据,且一直在持续发送,在一定时延后,可能会略过后续的66bit的正确同步头的位置,从而造成有效同步头的遗漏,降低了同步头的确定准确性的问题。
本申请第一方面提供一种同步数据处理方法,包括:
采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据;所述预设位宽转换窗口的长度为66位;
依次对各66位子同步数据进行如下处理:
判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头;
若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的所述当前66位子同步数据的下一66位子同步数据确定为所述当前66位子同步数据,并执行所述采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
本申请第二方面提供一种同步数据处理装置,包括:
转换模块,用于采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据;所述预设位宽转换窗口的长度为66位;
循环模块,用于依次对各66位子同步数据进行如下处理:
判断模块,用于判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头;若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的所述当前66位子同步数据的下一66位子同步数据确定为所述当前66位子同步数据,并执行所述采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
本申请第三方面提供一种电子设备,包括:存储器和处理器;
所述存储器存储计算机执行指令;
所述处理器执行所述存储器存储的计算机执行指令,以实现如第一方面任一项所述的同步数据处理方法。
本申请第四方面提供一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机执行指令,所述计算机执行指令被处理器执行时用于实现第一方面任一项所述的同步数据处理方法。
本申请第五方面提供一种计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现第一方面任一项所述的同步数据处理方法。
本申请提供的一种同步数据处理方法、装置、设备及存储介质,该方法包括:采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据;所述预设位宽转换窗口的长度为66位;依次对各66位子同步数据进行如下处理:判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头;若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的所述当前66位子同步数据的下一66位子同步数据确定为所述当前66位子同步数据,并执行所述采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。本申请的同步数据处理方法,采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。同时,依次对66位子同步数据进行同步头判断,若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则不会立马改变滑动指针,而是持续接收同步数据,并以下一周期的同步数据中对应的所述当前66位子同步数据的下一66位子同步数据确定为所述当前66位子同步数据,进行进一步判断。从而避免遗漏有效同步头,提高了同步头的确定准确性。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
图1为滑动窗口法确定同步头的示意图;
图2为可以实现本申请实施例的同步数据处理方法的场景图;
图3为本申请提供的同步数据处理方法的流程示意图一;
图4为本申请提供的同步数据处理方法的流程示意图二;
图5a为本申请提供的同步数据处理方法确定有效同步头的示意图;
图5b为本申请提供的同步数据处理方法改变滑动指针的示意图;
图5c为本申请提供的同步数据处理方法确定无效同步头的示意图;
图6为本申请提供的同步数据处理装置的结构示意图;
图7为本申请提供的电子设备的结构示意图。
通过上述附图,已示出本申请明确的实施例,后文中将有更详细的描述。这些附图和文字描述并不是为了通过任何方式限制本申请构思的范围,而是通过参考特定实施例为本领域技术人员说明本申请的概念。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本申请相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本申请的一些方面相一致的装置和方法的例子。
本申请实施例的技术方案中,所涉及的用户个人信息的收集、存储、使用、加工、传输、提供和公开等处理,均符合相关法律法规的规定,且不违背公序良俗。
需要说明的是,本申请所涉及的用户信息(包括但不限于用户设备信息、用户个人信息等)和数据(包括但不限于用于分析的数据、存储的数据、展示的数据等),均为经用户授权或者经过各方充分授权的信息和数据,并且相关数据的收集、使用和处理需要遵守相关国家和地区的相关法律法规和标准,并提供有相应的操作入口,供用户选择授权或者拒绝。
需要说明的是,本公开同步数据处理方法、装置、设备及存储介质可用于移动互联技术领域。也可用于除移动互联技术领域以外的任意领域。本公开同步数据处理方法、装置、设备及存储介质应用领域不作限定。
下面以具体地实施例对本申请的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。下面将结合附图,对本申请的实施例进行描述。
为了清楚理解本申请的技术方案,首先对现有技术的方案进行详细介绍。在64b/66b解码方式中,接收端需要与发送端进行同步,以便收到正确的比特位。目前对于同步,一般采用滑动窗口法,即通过滑动66bit的代码块对2bit的同步头进行判断。判断为有效同步头时,滑动指针count向后滑动66bit再次判断。当判断为无效同步头时,count向后滑动1bit重新进行判断。上述方式一般情况下可以不重复的完成同步,但在小概率下会造成重复的同步判断。如图1所示,由于同步数据需要通过窗口拼接生成66bit,并针对该66bit进行同步头的判断。当判断为无效头时,在一定时延后,滑动指针向后滑动1bit重新进行判断。图1的左边部分中示出了当前66bit判断为无效同步头(同步头为11)的情况,此时,在一定时延后,滑动指针向后滑动1bit重新进行判断。进行重新判断时,由于同步数据一般为多个66bit数据,且一直在持续发送,如图1右边部分,虽然第二个66bit数据中存在有效同步头,但由于时延,已经开始判断第三个66bit,从而造成有效同步头的遗漏,降低了同步头的确定准确性。
所以针对现有技术中由于同步数据一般为多个66bit数据,且一直在持续发送,在一定时延后,可能会略过后续的66bit的正确同步头的位置,从而造成有效同步头的遗漏,降低了同步头的确定准确性的问题,发明人在研究中发现,在进行同步头的锁定过程中,同步头的位置固定重复出现,即每一个66bit的正确的同步头的位置在经过一个循环周期后会再次出现在相同位置,因此,为了解决该问题,只需要跳过这个循环周期,并且再多接收一次66bit,就可以避免造成有效同步头的遗漏。
具体的,采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。预设位宽转换窗口的长度为66位。
依次对各66位子同步数据进行如下处理:
判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头。
若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,并执行采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
本申请的同步数据处理方法,采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。同时,依次对66位子同步数据进行同步头判断,若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则不会立马改变滑动指针,而是持续接收同步数据,并以下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,进行进一步判断。从而避免遗漏有效同步头,提高了同步头的确定准确性。
发明人基于上述的创造性发现,提出了本申请的技术方案。
下面对本申请实施例提供的同步数据处理方法的应用场景进行介绍。如图2所示,其中,1为第一电子设备,2为第二电子设备。本申请实施例提供的同步数据处理方法对应的应用场景的网络架构中包括:第一电子设备1和第二电子设备2。第二电子设备2为同步数据的发送端,第一电子设备1为同步数据的接收端。
示例性的,第二电子设备2发送同步数据至第一电子设备1,该同步数据按照周期不断的发送。第一电子设备1采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。其中,预设位宽转换窗口的长度为66位。依次对各66位子同步数据进行如下处理:判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头。若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,并执行采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。在完成判断后,若确定有效同步头的数量大于或等于阈值,则可以确定完成数据同步,并进行后续的数据传输。
下面结合说明书附图对本申请实施例进行介绍。
图3为本申请提供的同步数据处理方法的流程示意图一,如图3所示,本实施例中,本申请实施例的执行主体为同步数据处理装置,该同步数据处理装置可以集成在电子设备中,进一步的,也可以集中在电子设备的网卡等器件中。则本实施例提供的同步数据处理方法包括以下几个步骤:
步骤S101,采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。预设位宽转换窗口的长度为66位。
本实施例中,预设位宽转换窗口如图1中加粗黑色框所示,本实施例中预设位宽转换窗口的长度为66位。当同步数据不断进行传输时,先传输过来的同步数据先通过预设位宽转换窗口进行位宽转换处理。在传输的同步数据达到66bit位时,预设位宽转换窗口将该66位数据转换为66位子同步数。由于同步数据一般为多个66位长度,因而,可以经过位宽转换处理后生成对应的多个66位子同步数据。
步骤S102,依次对各66位子同步数据进行如下处理:
本实施例中,可以按照生成66位子同步数据的顺序依次进行后续处理。
步骤S103,判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头。
本实施例中,如图1中左边部分所示,count指的位置为首位数据的边界,首位数据之后(图中往左移动一位)的数据为第二位数据。
可以按照首位数据和第二位数据的数值判断是否为有效同步头,如首位数据和第二位数据为11或00,代表为无效同步头。若首位数据和第二位数据为10或01,则代表为有效同步头。
步骤S104,若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,并执行采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤即步骤S101,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
若当前66位子同步数据中首位数据和第二位数据为无效同步头,则跳过当前周期的其他同步数据,并进行下一周期的同步数据接收和判断。对下一周期的判断是从下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据开始。
示例性的,若确定当前周期的第三个66位子同步数据为无效同步头,则继续接收同步数据,并以下一周期的第四个66位子同步数据为起始,依次判断第四个66位子同步数据及后续的66位子同步数据是否为有效同步头。
本申请实施例提供的一种同步数据处理方法,该方法包括:采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。预设位宽转换窗口的长度为66位。依次对各66位子同步数据进行如下处理:判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头。若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,并执行采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
本申请的同步数据处理方法,采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。同时,依次对66位子同步数据进行同步头判断,若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则不会立马改变滑动指针,而是持续接收同步数据,并以下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,进行进一步判断。从而避免遗漏有效同步头,提高了同步头的确定准确性。
图4为本申请提供的同步数据处理方法的流程示意图二,如图4所示,本实施例提供的同步数据处理方法,是在本申请上一实施例提供的同步数据处理方法的基础上,进行了进一步的细化。则本实施例提供的同步数据处理方法包括以下步骤。
步骤S201,将当前周期的同步数据按照同步数据传输顺序进行排列。
本实施例中,进行排列可以是实时的,比如当前周期的同步数据为n*66bit长度,从第一位数据传输开始,按照传输的第一位、第二位、第三位的顺序排列。
可选的,本实施例中,步骤S201之前,还包括:
接收发送端发送的当前周期的同步数据。
当前周期的同步数据可以直接从发送端接收同步数据,提高获取同步数据的效率。
步骤S202,采用预设位宽转换窗口以66位间隔对排列后的当前周期的同步数据进行拼接,以依次生成对应的多个66位子同步数据。
本实施例中,排列后的当前周期的同步数据的长度与传输至的同步数据长度相关,当前周期的同步数据持续的传输,当同步数据达到66位时,可以通过预设位宽转换窗口进行拼接,从而生成对应的66位子同步数据。通过多次的拼接处理,可以依次生成对应的多个66位子同步数据。
步骤S203,依次对各66位子同步数据进行如下处理:
步骤S204,判断当前66位子同步数据中首位数据与第二位数据是否相同。
本实施例中,首位数据与第二位数据相同则代表为无效同步头,首位数据与第二位数据不相同则代表为有效同步头。
本实施例中,也可以分为两个模块RX_Gear模块以及Sync模块执行同步数据处理方法,以完成同步头的锁定。RX_Gear模块负责接收代同步数据并作位宽转换,即将收到的Nbit拼接成66bit,并包括预设位宽转换窗口,预设位宽转换窗口拥有一个横向滑动指针count。Sync模块负责对同步头进行判断,在收到66位子同步数据时,Sync模块会对66位子同步数据的前2bit持续判断是否为同步头。如果不是同步头,不会马上通知RX_Gear模块滑动count指针,而是继续进行66bit的接收,一直接收到上次判断为无效头的下一个66bit,这样可保证在进行判断时不会略过正确的同步头的位置。
步骤S205,若确定当前66位子同步数据中首位数据与第二位数据相同,则确定当前66位子同步数据中首位数据和第二位数据为有效同步头。
可选的,本实施例中,若确定当前66位子同步数据中首位数据和第二位数据是有效同步头,则本实施例还可以进一步对有效同步头进行统计,从而确定是否完成同步头的锁定:
将历史有效同步头数量与一之间的和确定为新的有效同步头数量。历史有效同步头数量为当前66位子同步数据之前的各66位子同步数据中有效同步头的数量和。
若新的有效同步头数量大于或等于预设同步头数量阈值,则确定完成对当前周期的同步数据的同步头锁定处理。
本实施例中,在每次确定66位子同步数据为有效同步头时,可以进行数量统计。从而确定已确定的有效同步头数量。当有效同步头数量没有达到预设同步头数量阈值时,继续进行后续判断,当达到预设同步头数量阈值时,可以确定完成对当前周期的同步数据的同步头锁定处理。
可选的,本实施例中,预设位宽转换窗口包括:滑动指针。滑动指针指向预设位宽转换窗口中的起始边界处。起始边界与66位子同步数据的首位数据的边界重叠。
步骤S204可以替换为根据滑动指针指向位置进行具体判断,具体如下:
判断当前66位子同步数据中滑动指针指向位置之后的两位数据是否为有效同步头。
如图5a所示,图5a展示了在确定66位子同步数据为有效同步头时(图5a上半部分),进行的处理方式(图5a下半部分)。其中,sync-count代表指向第几个66位子同步数据。当66位子同步数据为有效同步头时,预设位宽转换窗口(图中采用加粗黑色框展示)仍会继续生成下一个66位子同步数据,此时,sync-count指向下一66位子同步数据,并基于count位置对下一66位子同步数据是否为有效同步头进行判断。图5a中,第二个66位子同步数据也为有效同步头,此时有效同步头数量可以计为二。
可选的,本实施例中,若历史无效同步头数量大于或等于预设数量阈值,且当前66位子同步数据中首位数据和第二位数据为无效同步头,历史无效同步头数量为当前66位子同步数据之前的各66位子同步数据中无效同步头的数量和,则方法还包括:
控制滑动指针从指向预设位宽转换窗口中的起始边界处向后移动预设位宽。
当无效同步头的数量累加到预设数量阈值后,count开始进行横向滑动,如附图5b所示,即从第0位置向左滑动到第1位置,开始对66bit的第二、三位开始判断。图5b中,上半部分展示了count的移动,下半部分展示了count移动之后,下一66位子同步数据也是从第二和第三位开始判断。可以看出,count的最大限度为65,即从第0位置向左滑动到第65位置。以上滑动机制,可以通过硬件进行实现,可大大减少同步头的锁定时间,提升整体效率,同时对于硬件实现要求不高,简化实现难度。
步骤S206,若确定当前66位子同步数据中首位数据与第二位数据不相同,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,并执行将当前周期的同步数据按照同步数据传输顺序进行排列的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
本实施例中,若确定当前66位子同步数据中首位数据与第二位数据不相同,则如图5c所示,需要继续进行数据的接收,但此时不再做判断。假如在对第3个66bit判断时,发现了无效头(11),则继续进行数据的接收,接满一个循环周期后,向下滑动,将下一周期的第4个66bit放在第一位置,即开始对第4个66bit进行同步头的判断。
本实施例基于滑动窗口的改进方式,即将当判断为无效头时,并不会立刻控制count进行滑动,而是继续进行66bit的接收,一直接收到上次判断为无效头的下一个66bit,这样可保证在进行判断时不会略过正确的同步头的位置。在进行同步头的锁定过程中,同步头的位置固定重复出现,即每一个66bit的正确的同步头的位置在经过一个循环周期后会再次出现在相同位置,因此只需要跳过这个循环周期,并且再多接收一次66bit,即指向了下一个66bit。为避免长0或长1出现,规范规定同步头11或00为无效头,10或01为有效头,具体设计如下:
滑动机制在本文特指两种滑动—横向滑动和纵向滑动,分别代表两个指针count和sync_count,通过两种滑动完成同步头的锁定。首先,64bit的数据需要进行缓存,然后以66bit将数据进行后续的判断。为了提高同步效率,对每次收到的66bit数据的第一、二位进行同步头的判断,如果为01或10,则sync_count+1即有效同步头的数量和加1。
图6为本申请提供的同步数据处理装置的结构示意图,如图6所示,本实施例中,该同步数据处理装置300可以设置在电子设备中,同步数据处理装置300包括:
转换模块301,用于采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据。预设位宽转换窗口的长度为66位。
循环模块302,用于依次对各66位子同步数据进行如下处理:
判断模块303,用于判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头。若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的当前66位子同步数据的下一66位子同步数据确定为当前66位子同步数据,并执行采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
本实施例提供的同步数据处理装置可以执行图3所示方法实施例的技术方案,其实现原理和技术效果与图3所示方法实施例类似,在此不再一一赘述。
本申请提供的同步数据处理装置在上一实施例提供的同步数据处理装置的基础上,对同步数据处理装置进行了进一步的细化,则同步数据处理装置300包括:
可选的,本实施例中,转换模块301具体用于:
将当前周期的同步数据按照同步数据传输顺序进行排列。采用预设位宽转换窗口以66位间隔对排列后的当前周期的同步数据进行拼接,以依次生成对应的多个66位子同步数据。
可选的,本实施例中,判断模块303在判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头时,具体用于:
判断当前66位子同步数据中首位数据与第二位数据是否相同。若确定当前66位子同步数据中首位数据与第二位数据相同,则确定当前66位子同步数据中首位数据和第二位数据为有效同步头。
可选的,本实施例中,若确定当前66位子同步数据中首位数据和第二位数据是有效同步头,则同步数据处理装置还包括:
计量模块,用于将历史有效同步头数量与一之间的和确定为新的有效同步头数量。历史有效同步头数量为当前66位子同步数据之前的各66位子同步数据中有效同步头的数量和。若新的有效同步头数量大于或等于预设同步头数量阈值,则确定完成对当前周期的同步数据的同步头锁定处理。
可选的,本实施例中,预设位宽转换窗口包括:滑动指针。滑动指针指向预设位宽转换窗口中的起始边界处。起始边界与66位子同步数据的首位数据的边界重叠。
判断模块303在判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头时,具体用于:
判断当前66位子同步数据中滑动指针指向位置之后的两位数据是否为有效同步头。
可选的,本实施例中,若历史无效同步头数量大于或等于预设数量阈值,且当前66位子同步数据中首位数据和第二位数据为无效同步头,历史无效同步头数量为当前66位子同步数据之前的各66位子同步数据中无效同步头的数量和,则同步数据处理装置还包括:
指针移动模块,用于控制滑动指针从指向预设位宽转换窗口中的起始边界处向后移动预设位宽。
可选的,本实施例中,采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据之前,还包括:
接收发送端发送的当前周期的同步数据。
本实施例提供的同步数据处理装置可以执行图3-图5c所示方法实施例的技术方案,其实现原理和技术效果与图3-图5c所示方法实施例类似,在此不再一一赘述。
根据本申请的实施例,本申请还提供了一种电子设备、一种计算机可读存储介质和一种计算机程序产品。
如图7所示,图7是本申请提供的电子设备的结构示意图。电子设备旨在各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、刀片式服务器、大型计算机、和其它适合的计算机。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本申请的实现。
如图7所示,该电子设备包括:处理器401和存储器402。各个部件利用不同的总线互相连接,并且可以被安装在公共主板上或者根据需要以其它方式安装。处理器可以对在电子设备内执行的指令进行处理。
存储器402即为本申请所提供的非瞬时计算机可读存储介质。其中,存储器存储有可由至少一个处理器执行的指令,以使至少一个处理器执行本申请所提供的同步数据处理方法。本申请的非瞬时计算机可读存储介质存储计算机指令,该计算机指令用于使计算机执行本申请所提供的同步数据处理方法。
存储器402作为一种非瞬时计算机可读存储介质,可用于存储非瞬时软件程序、非瞬时计算机可执行程序以及模块,如本申请实施例中的同步数据处理方法对应的程序指令/模块(例如,附图6所示的转换模块301、循环模块302和判断模块303)。处理器401通过运行存储在存储器402中的非瞬时软件程序、指令以及模块,从而执行电子设备的各种功能应用以及数据处理,即实现上述方法实施例中的同步数据处理方法。
同时,本实施例还提供一种计算机产品,当该计算机产品中的指令由电子设备的处理器执行时,使得电子设备能够执行上述实施例的同步数据处理方法。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请实施例的其它实施方案。本申请旨在涵盖本申请实施例的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请实施例的一般性原理并包括本申请实施例未公开的本技术领域中的公知常识或惯用技术手段。
应当理解的是,本申请实施例并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请实施例的范围仅由所附的权利要求书来限制。

Claims (10)

1.一种同步数据处理方法,其特征在于,包括:
采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据;所述预设位宽转换窗口的长度为66位;
依次对各66位子同步数据进行如下处理:
判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头;
若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的所述当前66位子同步数据的下一66位子同步数据确定为所述当前66位子同步数据,并执行所述采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
2.根据权利要求1所述的方法,其特征在于,所述采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据,包括:
将所述当前周期的同步数据按照同步数据传输顺序进行排列;
采用预设位宽转换窗口以66位间隔对排列后的当前周期的同步数据进行拼接,以依次生成对应的多个66位子同步数据。
3.根据权利要求1所述的方法,其特征在于,所述判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头,包括:
判断当前66位子同步数据中首位数据与第二位数据是否相同;
若确定当前66位子同步数据中首位数据与第二位数据相同,则确定当前66位子同步数据中首位数据和第二位数据为有效同步头。
4.根据权利要求1所述的方法,其特征在于,若确定当前66位子同步数据中首位数据和第二位数据是有效同步头,则所述方法还包括:
将历史有效同步头数量与一之间的和确定为新的有效同步头数量;所述历史有效同步头数量为所述当前66位子同步数据之前的各66位子同步数据中有效同步头的数量和;
若新的有效同步头数量大于或等于预设同步头数量阈值,则确定完成对当前周期的同步数据的同步头锁定处理。
5.根据权利要求4所述的方法,其特征在于,所述预设位宽转换窗口包括:滑动指针;所述滑动指针指向预设位宽转换窗口中的起始边界处;所述起始边界与66位子同步数据的首位数据的边界重叠;
所述判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头,包括:
判断当前66位子同步数据中滑动指针指向位置之后的两位数据是否为有效同步头。
6.根据权利要求5所述的方法,其特征在于,若历史无效同步头数量大于或等于预设数量阈值,且所述当前66位子同步数据中首位数据和第二位数据为无效同步头,所述历史无效同步头数量为所述当前66位子同步数据之前的各66位子同步数据中无效同步头的数量和,则所述方法还包括:
控制所述滑动指针从指向预设位宽转换窗口中的起始边界处向后移动预设位宽。
7.根据权利要求1至6任一项所述的方法,其特征在于,所述采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据之前,还包括:
接收发送端发送的当前周期的同步数据。
8.一种同步数据处理装置,其特征在于,包括:
转换模块,用于采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理,以依次生成对应的多个66位子同步数据;所述预设位宽转换窗口的长度为66位;
循环模块,用于依次对各66位子同步数据进行如下处理:
判断模块,用于判断当前66位子同步数据中首位数据和第二位数据是否为有效同步头;若确定当前66位子同步数据中首位数据和第二位数据为无效同步头,则将下一周期的同步数据确定为当前周期的同步数据,将下一周期的同步数据中对应的所述当前66位子同步数据的下一66位子同步数据确定为所述当前66位子同步数据,并执行所述采用预设位宽转换窗口将当前周期的同步数据按照同步数据传输顺序进行位宽转换处理的步骤,直至对所有66位子同步数据的首位数据和第二位数据完成判断。
9.一种电子设备,其特征在于,包括:存储器和处理器;
所述存储器存储计算机执行指令;
所述处理器执行所述存储器存储的计算机执行指令,以实现如权利要求1至7任一项所述的同步数据处理方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机执行指令,所述计算机执行指令被处理器执行时用于实现如权利要求1至7任一项所述的同步数据处理方法。
CN202310621661.5A 2023-05-29 2023-05-29 同步数据处理方法、装置、设备及存储介质 Pending CN116567004A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310621661.5A CN116567004A (zh) 2023-05-29 2023-05-29 同步数据处理方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310621661.5A CN116567004A (zh) 2023-05-29 2023-05-29 同步数据处理方法、装置、设备及存储介质

Publications (1)

Publication Number Publication Date
CN116567004A true CN116567004A (zh) 2023-08-08

Family

ID=87503441

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310621661.5A Pending CN116567004A (zh) 2023-05-29 2023-05-29 同步数据处理方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN116567004A (zh)

Similar Documents

Publication Publication Date Title
CN109802904B (zh) 一种窄带物联网NB-IoT的频偏估计方法及终端
CN109819161A (zh) 一种帧率的调整方法、装置、终端及可读存储介质
CN112306741B (zh) 一种crc校验方法及相关装置
CN101317355A (zh) 同步帧检错、纠错方法和装置
CN116567004A (zh) 同步数据处理方法、装置、设备及存储介质
CN103338513B (zh) 一种终端定位的方法和设备
CN113596107A (zh) 一种基于区块链的数据同步方法和装置
EP4050836A1 (en) Time synchronization and broadcast setting methods, chip, electronic device, and storage medium
US11330596B2 (en) Method and device for indicating transmission resources and storage medium
CN112765073A (zh) 一种数据采样方法、系统、存储介质以及计算机设备
WO2012149775A1 (zh) 数据处理的方法和装置
EP2642678A1 (en) Data decoding method and apparatus
CN111162858B (zh) 一种分段信号同步方法、装置、终端设备及存储介质
Chang et al. Connections between the complexity of unique satisfiability and the threshold behavior of randomized reductions
CN111615187A (zh) 一种无线信号的同步方法
CN111198807A (zh) 数据流分析方法、装置、计算机设备及存储介质
CN114448744B (zh) 复用标识号的can数据解析方法、装置、设备及介质
WO2018166406A1 (zh) 一种小区搜索方法和ue
KR102671446B1 (ko) Can 통신 장치 및 이의 can 프레임 압축 통신 방법
CN115473544B (zh) 一种fpga折叠相关器结构及控制方法
CN113225161B (zh) 一种5g终端pdcch mimo检测加速器及设计方法
CN117527937B (zh) 基于排序窗口的数据报文的排序方法、装置及设备
CN115086126B (zh) 一种基于gmsk信号的同步方法、装置和计算机可读存储介质
CN113992320B (zh) 一种针对非连续e1数据的同步方法及系统
CN100341356C (zh) 通讯单元时序分布的方法与系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination