CN116542188A - Pcb原理图的生成方法、电子设备及存储介质 - Google Patents
Pcb原理图的生成方法、电子设备及存储介质 Download PDFInfo
- Publication number
- CN116542188A CN116542188A CN202310824309.1A CN202310824309A CN116542188A CN 116542188 A CN116542188 A CN 116542188A CN 202310824309 A CN202310824309 A CN 202310824309A CN 116542188 A CN116542188 A CN 116542188A
- Authority
- CN
- China
- Prior art keywords
- pcb
- schematic diagram
- symbol
- network
- pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 title claims abstract description 238
- 238000000034 method Methods 0.000 title claims abstract description 118
- 238000003860 storage Methods 0.000 title claims abstract description 11
- 238000013461 design Methods 0.000 claims abstract description 143
- 238000004806 packaging method and process Methods 0.000 claims description 53
- 230000004044 response Effects 0.000 claims description 26
- 230000008569 process Effects 0.000 claims description 22
- 238000012545 processing Methods 0.000 claims description 16
- 238000004590 computer program Methods 0.000 claims description 15
- 238000004422 calculation algorithm Methods 0.000 claims description 12
- 238000005538 encapsulation Methods 0.000 claims description 6
- 238000013519 translation Methods 0.000 claims description 3
- 238000012356 Product development Methods 0.000 abstract description 6
- 230000006870 function Effects 0.000 description 26
- 230000009286 beneficial effect Effects 0.000 description 5
- 238000011161 development Methods 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 230000006872 improvement Effects 0.000 description 4
- 238000012795 verification Methods 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 238000004891 communication Methods 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000008676 import Effects 0.000 description 3
- 238000003825 pressing Methods 0.000 description 3
- 238000004088 simulation Methods 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 238000003466 welding Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000005553 drilling Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 238000004091 panning Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/31—Design entry, e.g. editors specifically adapted for circuit design
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/12—Printed circuit boards [PCB] or multi-chip modules [MCM]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/30—Computing systems specially adapted for manufacturing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本申请提供了一种PCB原理图的生成方法、电子设备及存储介质。本申请方案可以根据PCB设计图生成网络表,该网络表中包括PCB设计图中的每个元件封装、元件标识以及元件引脚处的网络标签三者之间的对应关系;然后根据该网络表中所有元件标识对应的原理图符号及对应的元件引脚处的网络标签生成初步的电路原理图,其中所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚,当该电路原理图中的各个元件之间按照飞线和网络标签的提示,完成电连接时,得到完善的电路原理图。通过该方案,在逆向绘制原理图的场景中,利用飞线和网络标签体现引脚间的连接关系,便于完善原理图,能够提高产品开发和升级的效率。
Description
技术领域
本申请涉及电子信息技术领域,尤其涉及一种PCB原理图的生成方法、电子设备及存储介质。
背景技术
目前,大多数EDA软件都支持正向设计,即先进行原理图设计,再根据PCB原理图进行PCB设计,然后基于PCB设计图进行生产加工,得到PCB板,然而现有EDA软件不一定都能支持反向设计。这是因为,现有的EDA软件都是以正向设计为目地,EDA软件的所有功能通常围绕如何便捷地画出令人满意的PCB设计图,而在从PCB板反向生成PCB原理图这一方面的功能开发较少,实现效果较差。因此,在从PCB板反向生成PCB原理图方面存在较大的改进空间。
发明内容
本申请提供一种PCB原理图的生成方法、电子设备及存储介质,能够利用飞线和网络标签体现引脚间的连接关系,便于完善原理图,从而提高产品开发及升级的效率。
为达到上述目的,本申请采用如下技术方案:
第一方面,本申请提供一种PCB原理图的生成方法,该方法包括:
根据第一PCB设计图生成第一网络表,第一网络表中包括第一PCB设计图中的每个元件封装模型、元件标识以及元件引脚处的网络标签三者之间的对应关系;
根据第一网络表中所有元件标识对应的原理图符号以及对应的元件引脚处的网络标签生成第一电路原理图,第一电路原理图中的每个原理图符号的引脚对应一个网络标签,具有相同网络标签的引脚之间具有关联关系;
显示第一PCB设计图和第一电路原理图;在第一电路原理图中,所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚;
当第一电路原理图中的各个元件之间按照飞线和网络标签的提示,完成电连接时,得到第二电路原理图。
通过本申请实施例提供的PCB原理图的生成方法,在没有原理图的场景中,本申请方案可以根据PCB设计图生成网络表,该网络表中包括PCB设计图中的每个元件封装、元件标识以及元件引脚处的网络标签三者之间的对应关系;然后根据该网络表中所有元件标识对应的原理图符号及对应的元件引脚处的网络标签生成初步的电路原理图(即第一电路原理图),其中所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚,当该电路原理图中的各个元件之间按照飞线和网络标签的提示,完成电连接时,得到完善的电路原理图。通过该方案,利用飞线和网络标签体现引脚间的连接关系,便于完善原理图(即第一电路原理图),能够提高产品开发及升级的效率。
在一些可能实现方式中,在根据第一PCB设计图生成第一网络表之前,方法还包括:接收并加载PCB板图片,PCB板图片是以预设扫描精度扫描目标PCB板后得到的图像;在用户可操作性界面等比例显示PCB板图片,PCB板图片中包含元件封装体;从元件封装库中调用各个元件封装体对应的元件封装模型,并按照各个元件封装体的布局来排列调用的相应元件封装模型,得到第一PCB设计图。
通过本申请方案,将PCB板扫描成图片,然后将该图片导入EDA软件,在用户可操作性界面中等比例显示该图片,再从元件封装库调用该图片中呈现的元件封装模型,按照图片中的所有元件封装模型的排列,布局好所有元件封装模型,然后根据所有元件封装模型生成电路原理图。
在一些可能实现方式中,方法还包括:当第一电路原理图中的各个元件之间按照飞线和网络标签的提示,完成电连接时,自动隐藏网络标签和飞线。
在一些可能实现方式中,在显示第一PCB设计图和第一电路原理图之后,方法还包括:基于输入的操作对第一PCB设计图中的元素进行调整处理。其中,元素包括第一元件图形、第一元件脚位符号以及第一元件类型符号;调整处理包括:平移、旋转和镜像显示中的至少一项。
在本申请实施例中,响应于用户在预设按键上的操作,在第一元件图形、第一元件脚位符号以及第一元件类型符号这三个元素之间进行选中项切换。
方式一:当第一元件图形被选中,且接收到第一输入操作的情况下,将当前的选中项从第一元件图形切换到对应的第一元件脚位符号。
方式二:当第一元件脚位符号被选中,且接收到第二输入操作的情况下,将当前的选中项从第一元件脚位符号切换到对应的第一元件类型符号。
方式三:当第一元件类型符号被选中,且接收到第三输入操作的情况下,将当前的选中项从第一元件类型符号切换到对应的第一元件图形。
其中,上述第一输入操作、第二输入操作和第三输入操作可以为同一操作,例如基于同一预设按键输入的操作。
举例来说,在实际实现时,当鼠标焦点位于第一PCB设计图中的第一元件图形上时,接收用户在键盘上的预设按键上的操作,将鼠标焦点从第一元件图形切换到第一元件脚位符号;当再次接收用户在键盘上的预设按键上的操作时,将鼠标焦点从第一元件脚位符号切换到第一元件类型符号;当又一次接收用户在键盘上的预设按键上的操作时,将鼠标焦点从第一元件类型符号切回到第一元件图形;其中,第一元件脚位符号和第一元件类型符号分别为第一元件图形对应的符号。
在一些可能实现方式中,基于输入的操作对第一PCB设计图中的元素进行调整处理,包括:当第一元件图形被选中,且接收到第四输入操作的情况下,更新第一元件图形在第一电路原理图中的位置。其中,第一元件类型符号和第一元件脚位符号跟随第一元件图形移动而移动,并且分别与第一元件图形之间的偏移量保持不变。
举例来说,在实际实现时,当鼠标焦点位于第一元件图形上时,如果接收到将鼠标焦点移动到第一位置后再点击鼠标左键的操作(第四输入操作),那么将第一元件图形在第一PCB设计图中的位置更新到第一位置。
在一些可能实现方式中,基于输入的操作对第一PCB设计图中的元素进行调整处理,包括:当第一元件类型符号或第一元件脚位符号被选中,且接收用户的第五输入操作的情况下,按照第五输入操作对应的预设处理方式对第一元件类型符号或第一元件脚位符号进行处理;其中,预设处理方式包括平移、旋转和镜像显示中的至少一项。
举例来说,在实际实现时,当鼠标焦点切换到第一元件类型符号或第一元件脚位符号上时,如果接收调整第一元件类型符号或第一元件脚位符号的属性的操作(第五输入操作),那么按照该操作对应的预设处理方式对第一元件类型符号或第一元件脚位符号进行处理。
在一些可能实现方式中,方法还包括:检测第一电路原理图中是否出现连线错误;对存在连线错误的元件的相应接线端和/或相应连接线进行高亮显示。
在一些可能实现方式中,第一电路原理图中的原理图符号按照预设算法进行排列。其中,该预设算法包括:以引脚最多的元件为中心,确定其他元件的位置;将具有相同网络标签的引脚邻近放置在一起。
在一些可能实现方式中,在用户可操作性界面等比例显示PCB板图片之后,方法包括:对PCB板图片中的元件封装体进行识别;当根据识别结果确定元件封装库中不存在第一元件封装模型时,提示元件封装库中不存在第一元件封装模型;响应于用户操作,创建第一元件封装模型,并将第一元件封装模型添加至元件封装库中。
在一些可能实现方式中,第一元件封装模型为球栅阵列结构BGA的封装;用户操作包括多个子操作。在此情况下,上述响应于用户操作,创建第一元件封装模型,包括:响应于在属性窗口的输入操作,设置焊盘参数;响应于将鼠标焦点移动到第二位置处时点击鼠标左键的操作,在第二位置设置第一脚焊盘;随着鼠标焦点的移动,计算鼠标焦点与第一脚焊盘之间的第一相对距离,以及在第一方向上待放置的焊盘个数;根据第一相对距离以及在第一方向上待放置的焊盘个数,确定第二脚焊盘对应的位置,并按照已确定的位置放置第二脚焊盘;第二脚焊盘包括一个或更多个焊盘;根据第一脚焊盘和第二脚焊盘,创建第一元件封装模型。
在一些可能实现方式中,方法还包括:根据预设封装排列规格,对第二脚焊盘的脚位进行编号。
第二方面,本申请提供一种PCB原理图的生成装置,该装置包括用于执行上述第一方面中的方法的单元。该装置可对应于执行上述第一方面中描述的方法,该装置中的单元的相关描述请参照上述第一方面的描述,为了简洁,在此不再赘述。
其中,上述第一方面描述的方法可以通过硬件实现,也可以通过硬件执行相应的软件实现。硬件或软件包括一个或多个与上述功能相对应的模块或单元。例如,处理模块或单元、显示模块或单元等。
第三方面,本申请提供一种电子设备,该电子设备包括处理器、处理器以及存储器中存储的计算机程序或指令,处理器用于执行计算机程序或指令,使得第一方面中的方法被执行。
第四方面,本申请提供一种计算机可读存储介质,其上存储有用于实现第一方面中的方法的计算机程序(也可称为指令或代码)。例如,该计算机程序被计算机执行时,使得该计算机可以执行第一方面中的方法。
第五方面,本申请提供一种芯片,包括处理器。处理器用于读取并执行存储器中存储的计算机程序,以执行第一方面及其任意可能的实现方式中的方法。可选地,该芯片还包括存储器,存储器与处理器通过电路或电线连接。
第六方面,本申请提供一种芯片系统,包括处理器。处理器用于读取并执行存储器中存储的计算机程序,以执行第一方面及其任意可能的实现方式中的方法。可选地,该芯片系统还包括存储器,存储器与处理器通过电路或电线连接。
第七方面,本申请提供一种计算机程序产品,该计算机程序产品包括计算机程序(也可称为指令或代码),该计算机程序被电子设备执行时使得电子设备实现第一方面中的方法。
可以理解的是,上述第二方面至第七方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
图1为本申请实施例提供的PCB原理图的生成方法的应用场景示意图;
图2为本申请实施例提供的PCB原理图的生成方法的流程示意图;
图3为本申请实施例提供的PCB原理图的生成方法的界面示意图;
图4为本申请实施例提供的PCB原理图的生成方法中原理图符号库的示意图;
图5为本申请实施例提供的PCB原理图的生成方法中元件封装以及原理图符号的示意图;
图6为本申请实施例提供的PCB原理图的生成方法中元件封装以及原理图符号的示意图;
图7为本申请实施例提供的PCB原理图的生成方法中元件引脚处的网络标签的示意图;
图8为本申请实施例提供的PCB原理图的生成方法的界面示意图;
图9为本申请实施例提供的PCB原理图的生成方法的界面示意图;
图10为本申请实施例提供的PCB原理图的生成方法的界面示意图;
图11为本申请实施例提供的另一种PCB原理图的生成方法的流程示意图;
图12为本申请实施例提供的另一种PCB原理图的生成方法中元件封装库的示意图;
图13为本申请实施例提供的另一种PCB原理图的生成方法的界面示意图;
图14示出了本申请实施例中电子设备显示PCB设计图和电路原理图的界面示意图;
图15示出了本申请实施例中创建元件封装的界面示意图;
图16示出了本申请实施例中创建一个完整的元件封装的界面示意图;
图17示出了本申请实施例中元件图形、元件类型符号和元件脚位符号的示意图;
图18示出了本申请实施例中在元件图形、元件类型符号和元件脚位符号之间进行切换操作的示意图;
图19示出了本申请实施例中在元件图形、元件类型符号和元件脚位符号之间进行切换操作的示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本文中术语“和/或”,是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。本文中符号“/”表示关联对象是或者的关系,例如A/B表示A或者B。
本文中的说明书和权利要求书中的术语“第一”和“第二”等是用于区别不同的对象,而不是用于描述对象的特定顺序。在本申请实施例的描述中,除非另有说明,“多个”的含义是指两个或者两个以上,例如,多个处理单元是指两个或者两个以上的处理单元等;多个元件是指两个或者两个以上的元件等。
在本申请实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
为便于理解本申请实施例,以下对本申请实施例的部分用语进行解释说明,以便于本领域技术人员理解。
EDA(electronic design automation,电子设计自动化系统)是指利用计算机辅助设计软件,来完成超大规模集成电路芯片的功能设计、综合、验证、物理设计(包括布局、布线、版图、设计规则检查等)等流程的设计方式。EDA涵盖了电子设计、仿真、验证、制造全过程的所有技术,诸如:系统设计与仿真,电路设计与仿真,印制电路板(PCB)设计与校验,集成电路版图设计、验证和测试,数字逻辑电路设计,模拟电路设计,数模混合设计,嵌入式系统设计,软硬件协同设计,系统级芯片(system on chip,soc)设计,可编程逻辑器件和可编程系统芯片设计,专用集成电路和专用标准产品设计技术等。
PCB(printed circuit board,印制电路板),又称印刷线路板,是电子元器件电气相互连接的载体。由于PCB是采用电子印刷术制作的,故被称为“印刷”电路板。根据电路层数分类:分为单面板、双面板和多层板。常见的多层板一般为4层板或6层板,复杂的多层板可达几十层。
具体地,在本申请实施例中,为了便于理解和说明,关于PCB引入了如下三个概念:
(1)PCB原理图,指初始阶段设计的电路图,因此也称为电路原理图。
(2)PCB设计图,指最终用于生产加工PCB板的图纸。
(3)PCB板,指PCB产品,即印制电路板实物。
这三者之间的关系可以通过图1中所示的正向设计和逆向绘图来体现。
如图1所示,在正向设计中,一般产品的研发要先进行原理图设计,再根据PCB原理图进行PCB设计,得到PCB设计图。然后,根据PCB设计图进行生产加工,得到PCB板。
如图1所示,在逆向绘图中,通过PCB板,逆向得到PCB设计图,然后根据PCB设计图,逆向生成PCB原理图。
目前,大多数EDA软件都支持正向设计,即根据原理图进行PCB设计及绘制,但是不一定支持逆向绘图。这是因为,现有的EDA软件都是以正向设计为目地,EDA软件的所有功能通常围绕如何便捷地画出令人满意的PCB设计图,而在从PCB板反向生成PCB原理图这一方面的功能开发较少,实现效果较差。因此,在反向生成PCB原理图方面存在较大的改进空间。
基于此,本申请实施例提供一种PCB原理图的生成方法。通过本申请方案,在没有原理图的场景中,可以根据PCB设计图生成网络表,该网络表中包括PCB设计图中的每个元件封装、元件标识以及元件引脚处的网络标签三者之间的对应关系;然后根据该网络表中所有元件标识对应的原理图符号及对应的元件引脚处的网络标签生成初步的电路原理图,其中所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚,当该电路原理图中的各个元件之间按照飞线和网络标签的提示,完成电连接时,得到完善的电路原理图。通过该方案,利用飞线和网络标签体现引脚间的连接关系,便于完善原理图,能够提高产品开发及升级的效率。
例如,在一些场景中,在没有PCB原理图,也没有PCB设计图,而只有PCB板的情况下,如果想要通过原理图进行产品升级更新,那么就需要从PCB板逆向生成PCB设计图,然后基于PCB设计图绘制得到PCB原理图,进而基于PCB原理图进行产品的升级更新。
例如,在另一些场景中,在没有原理图,但是有PCB设计图的情况下,如果想要通过原理图进行产品升级更新,那么就需要从PCB设计图逆向画出PCB原理图。
为了更好地理解本申请实施例,以下先对本申请实施例进行简要说明:
本申请实施例提供的EDA软件能够实现现有EDA软件的大部分功能,并增加了一些自主创新功能,可以满足绝大部分电子产品设计所需,可用于实际电子产品图纸设计。在本申请实施例中,本申请实施例提供的EDA软件所支持的功能包括但不限于以下功能:
(1)支持绘制原理图。示例性地,本申请可以支持网络标签放置、元件原理图符号的放置、电气连线绘制、总线绘制、连线节点自动生成等原理图常规绘制,并且还支持原理图分页绘制、原理图打印到纸、绘制原理图符号库、导入或引用其他软件制作的原理图符号库、从原理图生成网络表、从原理图生成物料清单表,以及支持原理图生成PCB文件。
(2)支持绘制PCB设计图。示例性地,本申请可以支持元件绘制、智能布线、放置过孔/盲孔/埋孔、放置焊盘、放置字符(支持英文/中文字符)、放置敷铜等PCB设计图常规绘制,并且还支持PCB元件封装库绘制、导入或引用其他软件制作的PCB元件封装库、图片导入、从PCB生成网络、从PCB生成物料清单、从PCB生成原理图(创新功能)、PCB支持未连接网络飞线显示、导出元件位置文件、导出钻孔文件、导出Gerbers格式文件、Gerbers格式文件转PCB文件。其中,本申请支持独立焊盘放置,且不限于非得在封装上,可节省时间。
需要说明的是,与相关技术不同之处在于,本申请还支持从PCB板或者设计图生成PCB原理图,并且所生成的PCB原理图的元件引脚在没有电连接前会以飞线方式显示连接关系,使得网络连接一目了然。
本申请实施例提供的PCB原理图的生成方法的执行主体可以为上述的电子设备,也可以为该电子设备中能够实现该PCB原理图的生成方法的功能模块和/或功能实体,并且本申请方案能够通过硬件和/或软件的方式实现,具体的可以根据实际使用需求确定,本申请实施例不作限定。下面以电子设备为例,结合附图对本申请实施例提供的PCB原理图的生成方法进行示例性的说明。
下面结合具体的实施例介绍本申请实施例提供的PCB原理图的生成方法。在下述的实施例一中,详细说明了在有PCB设计资料(即PCB设计图)的场景中,如何根据本申请实施例提供的方法生成PCB原理图的过程。在下述的实施例二中,详细说明了在没有PCB设计资料而是有PCB板实物的场景中,如何根据本申请实施例提供的方法生成PCB原理图的过程。
首先需要说明的是,在本申请实施例中,电子设备安装有本申请实施例提供的新开发的EDA软件(称为第一EDA软件),该第一EDA软件不仅支持PCB正向设计功能,而且支持PCB逆向绘图功能。其中,PCB正向设计是指由PCB原理图得到PCB板实物,具体流程可参见现有技术中公开的流程,此处不再赘述。本申请实施例将重点说明PCB逆向绘图的方案,通过该方案可以实现由PCB设计图得到PCB原理图,或者由PCB板实物得到PCB原理图。
实施例一:由PCB设计图得到PCB原理图
在实施例一中,在设计人员(也称为用户)有PCB设计图的场景中,本申请实施例提供的方法体现在:响应于用户操作,电子设备加载并显示PCB设计图,然后根据PCB设计图,自动生成对应的元件图,该元件图中各个元件之间是没有电路连接的。本申请实施例提供的方法还体现在:响应于用户在元件图上的操作,可以在元件之间显示飞线,该飞线用于提示元件之间的可能连接关系,便于用户进一步布局各个元件并完善PCB电路原理图的连接关系。由此实现由PCB设计图得到PCB电路原理图的目的,完成逆向绘图。下面将结合附图对实施例一的方案进行详细描述。
图2是本申请实施例提供的一种PCB原理图的生成方法的流程示意图。参照图2所示,该方法包括下述的步骤S101-S105。
S101,响应于用户操作,加载第一PCB设计图。
在实际实现时,在电子设备已开启第一EDA软件的情况下,电子设备可以显示第一EDA软件的用户可操作界面。用户可操作界面中可以设置有将PCB设计图导入的按钮。用户可以点击该按钮并从当前可用的PCB设计图中选择一个PCB设计图(称为第一PCB设计图),触发电子设备加载PCB设计图。
其中,PCB设计图中包括多个元件封装模型(也称为元件封装),其中每个元件封装模型包含多个元件焊盘,在根据PCB设计图生产PCB板时,PCB设计图中的各个元件焊盘之间是需要通过具有铜皮属性的线连接起来的。也就是说,PCB设计图中的各个元件焊盘之间存在特定的连接关系。
在实际实现时,如图3所示,在EDA软件的原理图编辑界面中,在用户依次完成“文件”选项-“导入”选项-“导入PCB”选项等操作之后,电子设备响应于用户操作,导入用户选择的第一PCB设计图,然后电子设备自动将该第一PCB设计图转换成原理图,或者电子设备可以响应于用户触发操作将第一PCB设计图转换成原理图,下面进一步详细说明PCB设计图转换成原理图的过程。
S102,根据第一PCB设计图生成第一网络表,该第一网络表中包括第一PCB设计图中的每个元件封装模型、元件标识以及元件引脚处的网络标签三者之间的对应关系。
如上,PCB设计图中的各个元件焊盘之间存在特定的连接关系,因此可以根据各个元件焊盘之间的连接关系,确定各个元件引脚之间的连接关系。
在本申请实施例中,利用PCB设计图中各个元件焊盘之间的连接关系,将各个元件引脚之间的连接关系建立起来。其中,可以分别采用惟一的标识符来标记这些相连的元件焊盘。为了便于说明,标识符可以体现各个元件焊盘之间的“网络连接”关系,因此可以将该标识符称为“网络标签”。一个PCB设计图中所有的网络标签放在一个网络表中。
示例性地,假设第一PCB设计图中,元件封装模型包括电阻封装、电容封装以及接插件封装。下述表1示出了根据第一PCB设计图生成的第一网络表。如表1所示,在第一网络表中包含元件封装模型、元件标识以及元件引脚处的网络标签构成的对应关系。
表1
其中,电阻封装对应电阻器R1,并且电阻器R1的两个引脚处的网络标签分别为VCC和Net1。
其中,电源封装对应电容器C1,并且电容器C1的两个引脚处的网络标签分别为VCC和GND。
其中,接插件封装对应接插件J1,该接插件J1有四个引脚,这四个引脚处的网络标签分别为VCC、Net1、GND和GND。
其中,元件标识包括元件位号和位号前缀。例如,元件标识R1包含两部分,1表示元件位号,R为位号前缀。在实际实现时,还可能存在更多个电阻器,分别可以表示为R2、R3、R4等。
需要说明的是,上述表1为示例性地举例说明,在实际实现时,一个PCB设计图可能包含更多的元件封装,相应地,根据PCB设计图生成的网络表会更复杂,具体可以根据实际使用情况确定,本申请实施例不作限定。
其中,建立连接关系以及生成网络表都由第一EDA软件自动完成。其中,可以根据铜皮层走线或过孔等的连通性,建立各个元件引脚之间的连接关系。
还需要说明的是,电子设备预先加载了原理图符号库,该原理图符号库包括各种元件的原理图符号。其中,原理图符号指在电路原理图中表示某一元件时所采用的图形及符号。原理图符号可以包括元件标识及对应的元件图形。在每个元件属性中设置对应的原理图符号。需要说明的是,需要在原理图符号库中能够找到对应的原理图符号。
本申请实施例中,可以从原理图符号库中查找第一网络表中所有元件标识对应的原理图符号。由此,通过PCB设计图生成网络表,再从原理图符号库中查找网络表中每个元件标识对应的原理图符号。示例性地,图4示出了原理图符号库的示意图,如图4所示,在该原理图符号库中包括电阻器的标识R及其对应的原理图符号,电容器的标识C及其对应的原理图符号,以及接插件的标识J及其对应的原理图符号。
电子设备可以从原理图符号库中查询第一网络表中的所有元件标识对应的原理图符号。在逆向生成电路原理图时,如果从原理图符号库中查找到元件的原理图符号,那么将查找到的原理图符号置于原理图编辑界面。
在一些实施例中,在逆向生成电路原理图时,如果某一元件没有设置符号库信息,也就是说从原理图符号库中无法查找某一元件的原理图符号,那么电子设备可以自动生成一个与PCB封装相同引脚数的默认原理图符号。
示例性地,图5中示出了接插件J1的封装以及对应的接插件原理图符号。
在另一些实施例中,在逆向生成电路原理图时,如果某一元件没有设置符号库信息,还可以基于元件标识前缀生成原理图符号,例如元件位号前缀为C,生成电容符号,前缀为R,生成电阻符号。示例性地,元件“C1”前缀为“C”,对应地可以生成电容原理图符号。元件“R1”前缀为“R”,对应地可以生成电阻原理图符号。
示例性地,图6中的(a)示出了电阻器R1的封装以及对应的电阻原理图符号。图6中的(b)示出了电容器C1的封装以及对应的电容原理图符号。
S103,根据第一网络表中所有元件标识对应的原理图符号以及元件引脚处的网络标签生成第一电路原理图,该第一电路原理图中的每个原理图符号的引脚对应一个网络标签,具有相同网络标签的引脚之间具有关联关系。
在本申请实施例中,由PCB设计图生成网络表,然后根据网络表生成一个基础原理图(称为第一电路原理图),该基础原理图中各个元件之间未建立电连接关系,为了便于逆向绘图,本申请方案在基础原理图中的每个元件引脚处显示网络标签,体现引脚之间的关联关系,及体现网络属性。
在实际实现时,通过前期准备后,通过在窗口菜单中选择“生成原理图”,执行生成原理图文件。根据PCB设计图中每个元件属性,生成对应的原理图符号。因为在PCB元件属性设置了符号信息,该符号信息包括符号标识ID以及符号所在符号库,所以可以根据这些符号信息在符号库中查找符号,然后根据查找到的符号生成电路原理图,并自动设置元件位号,元件型号等参数。如果在符号库中查找不到符号,那么生成一个默认的与PCB元件相同脚位数的符号。其中,每个符号脚位都有网络属性,与PCB设计图上的元件一一对应。
当在转换过程中出现元件图形脚位号与PCB元件封装脚位号不一致时,将错误信息添加到错误表中,在转换完成后,可以将错误表显示到错误窗口里并弹出提示。
需要注意的是,在生成的原理图符号引脚处,显示一个比较小的网络标签,以表示还没有与相同网络的其他元件引脚连接起来。也就是说,在原理图元件引脚还没有连线时,在每个元件引脚上可以采用小号字体显示网络标签,体现网络属性。需要说明的是,以小号字体显示网络标签,指示这条引脚处的网络还没有完成电连接。如图7所示,电阻器R1的两个引脚处分别显示有网络标签Net1和网络标签VCC,此时由于引脚还没有连接,因此网络标签Net1和VCC均以小号字体显示。
当将这条引脚电连接至对应引脚时,那么电子设备可以隐藏以小号字体显示的网络标签,由此指示这条引脚处的网络已经连接完成。
在实际实现时,生成的元件图形可以沿预设方向排列,并在符号引脚上用较小的字体显示网络标签。用户可以采用连线工具,将具有网络标签的元件引脚连接起来,完成元件的连接关系。当此条网络的所有元件引脚都完全相连后,显示在元件引脚处的小号网络标签隐藏显示,表示此网络绘制完成。
S104,显示第一PCB设计图和第一电路原理图,第一电路原理图中的原理图符号按照预设算法进行排列,所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚。
在实际实现时,当一个元件脚没有与其他相同网络属性的元件脚相连,也不与用户放置网络标签相连时,此元件脚视为悬空,悬空元件脚将以较小字号显示网络名称在此引脚旁边,并且以飞线的方式连接到最近一个同网络的元件脚上。
需要说明的是,在本申请实施例中,显示飞线有三种模式可供用户自由选择,并在软件设置窗口给出对应的设置选项:(1)显示所有飞线;(2)显示与选中元件有关联的飞线;(3)始终不显示飞线。
在本申请实施例中,在EDA软件的原理图编辑器中,在用户触发导入PCB之后,电子设备可以加载用户选择的某一PCB设计图(第一PCB设计图),并自动将第一PCB设计图转换成原理图(称为第一电路原理图)。电子设备可以同时显示PCB设计图和第一电路原理图,其中将转换后的第一电路原理图显示在用户可操作性界面中的绘图区。
在本申请实施例中,作为人工放置元件的替代方案,可以利用AI算法,自动放置元件位置,更为便捷。可以按照预设算法,将生成的电路原理图中各个元件的原理图符号自动排列或放置。例如,如图8所示,以脚位最多的接插件元件J1为中心,将与该接插件元件J1关联的元件,靠近接插件元件J1进行放置,并且网络标签相同的引脚就近放置。在将接插件元件J1位置确定好后,按元件脚位号从小到大依次遍历接插件元件J1的每一个引脚,首先获取接插件元件J1的第一引脚的网络标签VCC,然后根据这个网络标签VCC去查找其他元件的引脚是否有相同的网络标签。如果某元件具有相同的网络标签,则将该元件记录到一个表中。在查找所有元件后,将找到的所有元件图形移动到接插件元件J1的第一引脚附近。并且,元件体积越小则越靠近,元件体积越大则越靠外。其他元件的放置方法与此类似,均采用上述预设算法进行排列或放置。
需要说明的是,第一电路原理图显示于绘图区,支持用户编辑。此时,第一原理图中各个元件之间是没有电连接线条的。其中,每个元件的原理图符号引脚上都以小号字体显示网络标签,指示网络还没有完成电连接。
在本申请实施例中,如图9所示,从PCB设计图逆向生成电路原理图,以飞线方式(图中以虚线表示)关联各元件引脚之间的连接关系。在实际实现时,在绘图区中,第一电路原理图中所有元件的引脚以飞线方式分别关联至对应的引脚。也就是说,当各个元件之间的网络还没有连通时,相同网络的元件引脚之间有一条细细的飞线连起来,以便于设计人员快速查看各个元件之间的网络关系,从而合理的调整元件的摆放位置。
需要说明的是,本申请实施例中,飞线指的是与导线不同的一种线,常称之为飞线,也称预拉线。在引入网络表后,系统可以根据网络表的规则生成飞线。飞线与导线之间的区别在于:飞线只是一种形式上的连线,它只是形式上表示出各个焊点间的连接关系,没有电气的连接意义;导线则是根据飞线指示的焊点间连接关系布置的,具有电气连接意义的连接线路。
在实际实现时,在元件图形被选中之后,如果有未完成连接的引脚,此引脚会以飞线的方式将所有与该引脚具有相同网络标签的元件引脚连接起来。这里,用户可以根据飞线的指示来调整元件图形的位置,以方便将具有相连关系的元件放在同一块区域。
通过该方案,在逆向生成的电路原理图中,每个元件引脚处有飞线连接,元件布局以及网络连线一目了然,便于进一步完善电路原理图。
可选地,在本申请实施例中,当第一电路原理图中的第一元件的原理图符号被选中时,第一元件的每个引脚以飞线方式分别关联至对应的引脚。需要说明的是,每个元件至少具有两个引脚。在实际实现时,当一个元件被选中(具体为元件的原理图符号被选中)时,该元件的所有引脚的飞线连接关系都可以显示出来。
可选地,在本申请实施例中,在第一电路原理图中始终不显示飞线。
在一种实施例中,一个元件的一个引脚可能以飞线方式关联一个或更多个引脚。
在另一种实施例中,一个元件的不同引脚可以以飞线方式关联多个其他元件的引脚。
示例性地,再次参考图9,在第一电路原理图中,电阻元件R1的引脚1和接插件J1的引脚1的网络标签同为VCC,以及电阻元件R1的引脚2和接插件J1的引脚2的网络标签同为Net1。当第一电路原理图中的电阻元件R1的原理图符号被选中时,电阻元件R1的引脚1以飞线方式关联接插件J1的引脚1,以及电阻元件的引脚2以飞线方式关联接插件的引脚2。
可选地,在本申请实施例中,当第一电路原理图中的所有元件的原理图符号被选中时,所有元件的每个引脚以飞线方式分别关联至对应的引脚。
需要说明的是,网络标签与网络标签之间具有连接性。如果两个元件引脚处放上相同的网络标签,那么就视为这两个元件引脚是相关的。当所有元件引脚都连接完成后,元件引脚上的小号网络标签就会被隐藏。
可选地,在电路原理图中,网络标签可以是纯文本型的,也可以是符号型的,这两种形式的网络标签在功能上一样。
在本申请实施例中,在人工放置好元件位置后再进行连线,当连线出现错误时,高亮显示错误的元件引脚和连接线。
在一种实施例中,当发生元件放置错误时,可以高亮显示元件引脚的网络标签。示例性地,假设R1元件的引脚处的网络标签为VCC,如果放置TVCC网络标签,发生错误,那么高亮显示R1元件的该引脚的网络标签。
在另一种实施例中,当元件引脚连接有问题时,可以高亮显示该元件引脚处的线段。例如正常时以黑色显示引脚线段,错误时以红色显示引脚线段。
在一些实施例中,根据元件布局,通过预设算法自动连接具有相同网络标签的元件引脚,对于距离太远或者拐点太多的连线,可以自动采用网络文本字代替连线。
通过该方案,根据PCB设计图逆向生成的电路原理图中,通过预设算法自动排列元件图形位置,并且元件图形的引脚带有网络属性,并用小号字体显示网络标签,具有相同网络标签的引脚相互关联,并且电路原理图中具有连接关系的元件引脚之间以飞线方式显示。
S105,当第一电路原理图中的各个元件之间按照飞线和网络标签的提示完成电连接时,自动隐藏网络标签和飞线,得到第二电路原理图。
如图10所示,第一电路原理图中的各个元件之间已经按照飞线和网络标签的提示完成电连接(图中以实线表示),得到第二电路原理图,其中网络标签和飞线已经自动隐藏。
其中,电连接指导线连接。
在一些实施例中,响应于用户确认电连接的操作,电子设备自动将飞线关联的引脚之间进行电连接。
在另一些实施例中,响应于用户将飞线关联的引脚手动连接的操作,电子设备将飞线关联的引脚之间电连接。
这里说明本申请实施例的可能应用场景。某电子公司想对自己产品进行更新时,由于某些原因,丢失了原理图资料,但PCB设计资料还在,这时可用本申请实施例提供的EDA软件进行由PCB设计图生成电路原理图。由于生成的电路原理图每个元件引脚都是有网络的,因此需要将元件放置好,然后如PCB布线一样,将网络连接起来即可。然而目前的EDA软件还不能很好地实现由PCB设计图逆向生成电路原理图,这是因为在从PCB逆向绘图以得到原理图时,目前的EDA软件不仅不能一次性自动生成,而且还需要在绘制过程中,花费大量时间来核对连接关系,非常耗费时间和精力。本申请实施例提供的方案可以很好的解决这个问题,能很大程度地提高了开发效率,为产品升级更新争取时间。
通过该方案,可以根据PCB设计图逆向生成电路原理图,解决了原理图丢失或者开发公司无法提供原理图等引起的产品更新、产品维修难的问题。
通过本申请实施例提供的PCB原理图的生成方法,在没有原理图的场景中,本申请方案可以根据PCB设计图生成网络表,该网络表中包括PCB设计图中的每个元件封装、元件标识以及元件引脚处的网络标签三者之间的对应关系;然后根据该网络表中所有元件标识对应的原理图符号及对应的元件引脚处的网络标签生成初步的电路原理图,其中所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚,当该电路原理图中的各个元件之间按照飞线和网络标签的提示,完成电连接时,得到完善的电路原理图。通过该方案,利用飞线和网络标签体现引脚间的连接关系,便于完善原理图,能够提高产品开发及升级的效率。
实施例二:由PCB板实物得到PCB原理图
在实施例二中,在没有PCB设计资料,而是有PCB板实物的场景中,本申请实施例提供的方法体现在:通过扫描仪将PCB板扫描成PCB板图片,然后将PCB板图片输入电子设备,电子设备加载PCB板图片,并利用PCB逆向绘图功能,生成PCB设计图(即PCB设计资料),然后根据PCB设计图自动生成对应的元件图,该元件图中各个元件之间是没有电路连接的。本申请实施例提供的方法还体现在:响应于用户在元件图上的操作,可以在元件之间显示飞线,该飞线用于提示元件之间的可能连接关系,便于用户进一步布局元件并完善PCB电路原理图,实现逆向绘图。
图11是本申请实施例提供的另一种PCB原理图的生成方法的流程示意图。参照图11所示,该方法包括下述的步骤S201-S207。
S201,接收并加载PCB板图片,该PCB板图片是以预设扫描精度扫描目标PCB板后得到的图像。
在本申请实施例中,电子设备可以与高性能的扫描仪建立通信连接。在电子设备已启动本申请实施例提供的EDA软件的情况下,电子设备的显示屏可以显示EDA软件的操作界面,EDA软件可以调用扫描仪进行扫描。
在实际实现时,在有PCB板,但没有PCB板对应的电路原理图(即PCB原理图)的情况下,此时如果有获取PCB原理图的需求,那么可以结合使用电子设备安装的EDA软件以及扫描仪,基于PCB板,通过逆向绘图,达到获取PCB原理图的目的。
具体地,用户将扫描仪的扫描精度调节至预设扫描精度,然后通过扫描仪对目标PCB板进行扫描,然后扫描仪输出PCB板图片,并将该PCB板图片传输至电子设备。相应地,在电子设备已启动EDA软件的情况下,电子设备可以接收并加载PCB板图片。
在本申请实施例中,预设扫描精度可以采用每单位图像含有的像素或者点数来衡量,其单位是点/英寸(dot per inch,dpi)。示例性地,预设扫描精度可以取4800dpi,或者可以取9600dpi,具体可以根据实际使用需求设置,本申请实施例不作限定。
需要说明的是,扫描仪扫描精度越高,输出的图片分辨率越高,PCB板图片越清晰,这样越有利于识别PCB板图片中的元件封装情况。
这里结合现有技术进行说明。现有的EDA软件在从PCB板逆向生成PCB设计图时,首先面临的问题是将实物图片放入到软件画图窗口里具有一定难度,因为有些EDA软件不支持加载图片,而有些EDA软件虽然支持加载图片,但是由此逆向生成的PCB设计图与PCB板在尺寸大小上可能不一致,或者有些EDA软件仅支持加载黑白图片,而基于黑白图片逆向生成的PCB设计图,不容易辨认和识别各个元器件及连接关系。相应地,在由PCB设计图逆向生成PCB原理图时,会存在各个元器件连接关系不直观和不清楚的问题。
相比于现有技术,在本申请实施例中,在电子设备已启动EDA软件的情况下,电子设备支持加载彩色格式的PCB板图片,这样更有利于识别PCB板图片中的元件封装情况。
相比于现有技术,本申请实施例提供的EDA软件除了具有正向绘图的功能之外,对逆向画图进行很大的改进。可以支持载入彩色图片到软件画布中,并且能够以物理尺寸1:1显示,保证绘制得到的PCB设计图与原产品(即PCB板)尺寸大小一致,并且PCB设计图中的各个元器件及连接关系更容易辨认和识别。
S202,在用户可操作性界面等比例显示PCB板图片,该PCB板图片中包含N个元件封装体。其中,N为正整数。
具体地,通过高精度扫描目标PCB板得到的PCB板图片,可以等比例显示在电子设备的显示屏上,实现等比例展示,有利于识别PCB板图片中的元件封装。其中,操作界面可以指EDA软件的画布区。
S203,从元件封装库中调用N个元件封装体对应的N个元件封装模型,并按照N个元件封装体的布局来排列N个元件封装模型,得到第一PCB设计图。
其中,N为正整数。
本申请实施例中,电子设备预先加载了元件封装库,并且可以支持用户创建新的元件封装模型。如图12所示,元件封装库中含有基本的元件封装模型,电子设备支持在元件封装库中查找PCB板图片中各个元件封装体对应的元件封装模型。
示例性地,图13示出了导入PCB板图片以及基于PCB板图片绘制的PCB设计图。如图13中的(a)所示,在电子设备导入PCB板图片后,电子设备显示该PCB板图片。图13中的(b)所示,响应于用户操作,电子设备调用元件封装库,基于PCB板图片进行绘制,得到PCB设计图,即:从元件封装库中调用PCB板图片中显示的三个元件封装模型,并按照PCB板图片中三个元件封装体的布局来排列三个元件封装模型,得到PCB设计图。
对于得到的PCB设计图,电子设备支持用户对诸如元件封装模型的位置等进一步调整。
在一种实施例中,对于PCB板图片中出现的新元件封装体,电子设备可以根据PCB封装资料制作相应的封装模型。
例如,在元件封装库中不包含PCB板图片中的某一个元件封装模型的情况下,响应于用户在EDA软件的操作界面中的一系列操作,电子设备可以创建新的元件封装模型,并可以将新的元件封装模型加入元件封装库。这样,对于PCB板图片中的所有元件封装体,在元件封装库中都能调用到对应的元件封装模型。其中,下文中将详细描述如何创建元件封装模型的过程,此处不予赘述。
S204,根据第一PCB设计图生成第一网络表,该第一网络表中包括第一PCB设计图中的每个元件封装模型、元件标识以及元件引脚处的网络标签三者之间的对应关系。
上述S204中根据第一PCB设计图生成第一网络表的实现过程,可参考上述S102中根据第一PCB设计图生成第一网络表的实现过程。
S205,根据第一网络表中所有元件标识对应的原理图符号以及元件引脚处的网络标签生成第一电路原理图,该第一电路原理图中的每个原理图符号的引脚对应一个网络标签,具有相同网络标签的引脚之间具有关联关系。
S206,显示第一PCB设计图和第一电路原理图,第一电路原理图中的原理图符号按照预设算法进行排列,所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚。
图14示出了电子设备显示第一PCB设计图和第一电路原理图的界面示意图。
S207,当第一电路原理图中的各个元件之间按照飞线和网络标签的提示完成电连接时,自动隐藏网络标签和飞线,得到第二电路原理图。
上述S205-S207的实现过程,可参考上述S103-S105的实现过程。
这里说明本申请实施例的可能应用场景。某电子公司想对自己产品进行更新时,由于某些原因,丢失了原理图资料,也没有PCB设计资料,只有PCB板,这时可用本申请实施例提供的EDA软件进行由PCB板生成电路原理图。具体地,可以将PCB板扫描成图片,然后将该图片导入EDA软件,在用户可操作性界面中等比例显示该图片,再从元件封装库调用该图片中呈现的元件封装模型,按照图片中的所有元件封装模型的排列,布局好所有元件封装模型,然后根据所有元件封装模型生成电路原理图。由于生成的电路原理图每个元件引脚都是有网络的,因此需要将元件放置好,然后如PCB布线一样,将网络连接起来即可。然而目前的EDA软件还不能很好地实现由PCB板逆向生成电路原理图。本申请实施例提供的方案可以很好的解决这个问题,能很大程度地提高了开发效率,为产品升级更新争取时间。
通过该方案,可以由PCB板逆向生成电路原理图,解决了原理图和PCB设计资料均丢失或者开发公司无法提供原理图等引起的产品更新、产品维修难的问题。
以上通过本申请两个实施例分别说明了由PCB设计图得到PCB原理图的过程,以及由PCB板实物得到PCB原理图的过程,其中本申请还公开了创建元件封装模型的过程,下面详细说明创建元件封装模型的过程。
创建元件封装模型
在制作球栅阵列结构(ball grid array,BGA)这类脚位比较多的封装时,在有芯片资料(即PCB设计资料)的情况下,通常方法是直接填写行数、列数和间距,采用阵列排布方式放置焊盘。但在无芯片资料,只有PCB板时,阵列排布方式操作就比较繁琐,因为要先从PCB板中数出行数和列数,然后还要测量出焊盘间距,还要多次重复尝试才能做出最佳效果,非常耗费时间。
在实际实现时,在没有芯片资料时,即使不知道元件引脚间距有多少,也不知道引脚的行列个数是多少,可以将PCB板实物扫描成图片放入到软件中,按照1:1创建元件封装,对于BGA这种数百只脚的元件,拖拽式创建元件封装非常便捷,只需要十几秒钟时间就可完成制作。其中,在制作元件封装时,可以将对应的原理图符号填入封装属性中。
在本申请实施例中,可以通过拖拽的方式放置焊盘,所见即所得,可以在鼠标移动时结合快捷键的使用,可动态增加或减少行数与列数,间距可以由第一焊盘与鼠标当前位置自动计算出来,一拖一拉间,就可以快速创建出来。其中,脚位号也时时自动按预设配置排序编号,无需要做过多操作。其中,快捷键可以根据实际使用需求设置,本申请实施例不作限定。
在本申请实施例中,在用户可操作界面的第一位置中点击鼠标后,电子设备确定第一焊盘的坐标位置,即第一位置。然后,随鼠标移动位置,电子设备根据鼠标当前的坐标位置与第一焊盘的坐标位置之间的距离,可以计算出相邻两个焊盘之间的距离,以及计算出焊盘个数。并且,电子设备可以根据不同封装排列规格对焊盘的脚位号进行编号。在完成焊盘的放置后,按压创建封装快捷键,自动生成丝印边框与第一脚标记线。其中,快捷键可以根据实际使用需求设置,本申请实施例不作限定。
通过本申请方案,通过拖拽的方式进行焊盘放置,可以自动计算焊盘间距及焊盘总数,并且能够根据不同封装排列规格进行焊盘脚编号。在拖拽完成后,自动生成一个元件封装,并加入到封装库中。
在实际实现时,可以从EDA软件的工具条或菜单中启动拖拽式创建封装事件,进入此功能的绘图模式,此时当鼠标移动到画图窗口中时,会有一个以默认参数生成的焊盘图形在随鼠标移动而移动,焊盘位置即是鼠标位置。
这时可以根据实际需要,调用焊盘的参数(如尺寸、孔径、图层等)。在调整好参数后,将焊盘图形移动到合适位置(位置A1),按下鼠标左键,将位置A1确定为基础点,之后的动作都参考这个基础点进行。
如图15中的(a)所示,在确定基础点A1之后,随鼠标移动,从点A1移动到点A2,鼠标位置相对于基础点在X轴方向产生一个距离值x,并且鼠标位置相对于基础点在Y轴方向产生一个距离值y,如图15中的(b)所示,通过本申请方案自动计算出,基于距离值y可以生成N1个焊盘,基于距离值x可以生成N2个焊盘。其中,生成的焊盘均为第一焊盘的副本。
在一些实施例中,以“距离值除以焊盘个数”为公式,在X轴与Y轴两个方向上分别平均分布,形成阵列。
在另一些实施例中,X轴方向和Y轴方向的焊盘个数可以由用户单独设置。
当移动鼠标时,电子设备可以时时更新焊盘间的距离值。在移动鼠标,确定好焊盘间的距离值后,响应于用户再次点击鼠标左键的操作,电子设备完成焊盘阵列放置。
最后,响应于用户在菜单中选中“生成封装”选项的操作,电子设备将刚刚生成的焊盘添加到封装库中。
如图16中的(a)至(d)所示,按下鼠标左键确定封装的第一脚位置(放置封装的第一个焊盘),在确定基础点A1之后,移动鼠标,虚线框内自动生成焊盘副本,焊盘内脚位号自动生成编号,当X方向与Y方向的焊盘满足所需数量时,点击鼠标左键完成焊盘放置,完成焊盘放置后,按压“创建封装快捷键”,自动生成丝印边框和第一脚标记线。
这种拖拽方式创建元件封装的方法具有下述有益效果:首先,操作步骤少,操作简单,可快速绘制出脚位较多的封装;其次,解决放置焊盘费时费力的问题,代替了阵列方式的繁琐操作;再次,通过拖拽的方式进行焊盘放置,所见即所得,使得创建元件封装时更加方便简单和直观。
对于上述实施例二,在基于PCB板图片绘制PCB设计图的过程中,电子设备可以响应于用户的操作,对PCB设计图中的元件(具体为元件图形)、元件位号(元件脚位符号)、元件型号(元件类型符号)进行位置调整,即将元件和符号分别放置到合适的位置。在元件放置过程中,本申请方案提供了下述改进方案:可以利用键盘快捷键,使得鼠标焦点在元件、元件位号、元件型号之间进行切换,当切换到指定元素上后,可对该元素进行平移、旋转、镜像等操作。
需要说明的是,在切换鼠标焦点时,焦点对象可以划分为:元件图形本身、元件位号和元件的类型符号三个元素。示例性地,切换顺序可以设置为:元件本身->元件位号->元件型号。如此往复循环,每按一次快捷键,鼠标焦点就切换到下一元素焦点。当然,切换顺序还可以设置为:元件本身->元件型号->元件位号,本申请实施例对切换顺序不作限定。
在一些实施例中,在需要更新元件位置时,可以启用“移动元件脚位符号模式”,在该模式下,支持对元件脚位符号进行平移、旋转、以及镜像等任一操作。或者,可以启用“移动元件类型符号模式”,在该模式下,支持对元件类型符号进行平移、旋转、镜像等操作任一操作。
需要说明的是,在PCB设计图中,一个元件采用脚位符号和类型符号组合表示。例如,对于电阻器元件,图17中的(a)示出了电阻器图形(即元件图形),图17中的(b)示出了电阻器符号上标注的脚位符号R1,以及类型符号10K。本申请实施例可以支持结合使用键盘上的快捷键,使得鼠标焦点在元件图形、元件脚位符号、元件类型符号之间进行切换,并且支持动态更新元件位号与元件型号的位置的功能。其中,键盘上的快捷键可以为预定义的按键,也可以为用户设置的某一案件。
现有技术在移动元件位置的方案为,先把元件图形放置到指定位置,然后再点击鼠标左键以选择脚位符号或类型符号,调出属性窗口,对其脚位符号和类型符号进行属性调整,这一系列操作非常繁琐,特别是在元件比较多或拥挤区域,选择这些字符通常会选中其他的元素,非常麻烦。
相比而言,本申请方案为:在实际实现时,在用户放置元件时,可以结合使用键盘上的快捷键,使得鼠标焦点在元件图形、元件脚位符号、元件类型符号之间进行切换。可以理解,当鼠标焦点在元件时,当鼠标移动时,元件也随鼠标移动。当鼠标焦点在元件位号时,当鼠标移动时,元件位号也随鼠标移动。其中,快捷键可以根据实际使用需求进行设置,本申请实施例不作限定。
例如,当鼠标焦点位于电阻元件时,响应于用户移动鼠标的操作,电子设备将电阻元件移动至某一位置。用户在选择不确实放置后,按压快捷键。响应于用户按压快捷键的操作,将鼠标焦点切换到电阻元件脚位符号上,然后响应于用户移动鼠标的操作,将元件脚位符号移到合适的位置,然后再确定放置元件。在此情况下,元件和元件脚位符号都放置在合适的位置。该方案在拥挤区域处移动元件、元件位号或元件型号时效果明显。
下面示例性地说明具体的实现过程。
通过工具条或菜单调用“放置元件命令”,可以从元件库中读取对应选择的元件数据,并在EDA软件的画图窗口中以几何图形的方式绘制出来。
如图18中的(a)和(b)所示,在放置元件过程中,在没有确定要放置在哪个坐标位置之前,元件图形会随鼠标位置移动而移动,元件图形的坐标既是鼠标的位置。元件的脚位符号和类型符号相对于元件图形具有一定的偏移量。当移动元件图形位置时,其脚位符号位置和类型符号位置始终与元件图形位置保持不变的偏移量,即跟随元件一起移动。
例如,如图18中的(c)和(d)所示,当需要放置元件图形,并改变元件脚位符号与该元件图形之间的距离时,可以按压键盘上的快捷键1将鼠标焦点(也称为移动焦点)切换到元件脚位符号R1上。
再例如,如图19中的(a)至(d)所示,此时当鼠标移动时,元件图形将不会再随鼠标移动而移动,会保持在切换前的位置。这时,只有元件的脚位符号R1随鼠标移动而移动。
当需要放置元件图形,并改变元件类型符号与该元件图形之间的距离和/或符号旋转方向时,可以按压键盘上的快捷键1将鼠标焦点切换到元件类型符号10K上。此时当鼠标移动时,元件图形将不会再随鼠标移动而移动,会保持在切换前的位置。这时,只有元件的类型符号10K随鼠标移动而移动。还可以在移动过程中,通过按压另一快捷键2对其类型符号进行旋转操作。当移动到合适位置后,按下鼠标左键,表示确定位置,这时会计算类型符号位置与元件图形位置之间的偏移量(即元件坐标与字符坐标的相对距离),然后按压快捷键,焦点重新切换回元件图形。由此可以实现分别移动元件及其符号位置的目地。
当所有元素都调整到合适位置后,用户可以触发将鼠标焦点切换回元件图形上,然后当用户按下鼠标左键后,电子设备确认完成该元件的放置。
本申请实施例提供的方案具有下述有益效果:首先,放置元件方便;其次,拥挤区域免去移动字符时可能出现多个元件被选中的问题;再次,在参照PCB板图片绘制PCB设计图时,元件和字符位置的放置,可以一步到位。
下面再描述本申请实施例针对由PCB板逆向画图得到电路原理图时提供的其他改进方案。
在本申请实施例中,针对逆向画图时的一些操作习惯,提供了一些便捷功能。例如,在画线段时,可以通过点击鼠标以及点击键盘上的按键(可自定义的快捷键),完成线宽的调整,而无需打开线段属性窗口进行调整。举例来说,设计人员点击鼠标,选中线段,然后通过点击键盘上的↑按键,将线段调宽,或者通过点击键盘上的↓按键,将线段调窄。通过调宽或者调窄,时时保持与图片上的线宽一致。
在本申请实施例中,对于焊盘尺寸大小,过孔尺寸大小,圆弧半径,以及角度等属性的调整,也可以不用打开属性窗口进行调整,而是在绘制过程中通过结合使用鼠标和键盘上的按键就能对这些属性进行修改,所见即所得。该功能是其他EDA软件不具备的。
此外,本申请方案还针对逆向画图提供了一系列的检查功能。例如,可以自动检查线段与焊盘距离是否太近,若距离太近,则会提示调整距离,当调整到合适距离后,将不会再提示。再例如,可以自动检查线段的端点是否连接至过孔或焊盘,若线段没有连接至过孔或焊盘,则该线段为空连线,相应地会作提示。再例如,可以自动检查焊盘上是否连接至任何线或过孔。再例如,可以自动检查多层过孔层设置存在错误等。
通过本申请实施例提供的PCB原理图的生成方法,在没有原理图的场景中,本申请方案可以根据PCB设计图生成网络表,该网络表中包括PCB设计图中的每个元件封装、元件标识以及元件引脚处的网络标签三者之间的对应关系;然后根据该网络表中所有元件标识对应的原理图符号及对应的元件引脚处的网络标签生成初步的电路原理图,其中所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚,当该电路原理图中的各个元件之间按照飞线和网络标签的提示,完成电连接时,得到完善的电路原理图。通过该方案,利用飞线和网络标签体现引脚间的连接关系,便于完善原理图,能够提高产品开发及升级的效率。
本文中描述的各个实施例可以为独立的方案,也可以根据内在逻辑进行组合,这些方案都落入本申请的保护范围中。
上文主要从方法步骤的角度对本申请实施例提供的方案进行了描述。可以理解的是,为了实现上述功能,实施该方法的电子设备包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的保护范围。
本申请实施例可以根据上述方法示例,对电子设备进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有其它可行的划分方式。下面以采用对应各个功能划分各个功能模块为例进行说明。
本申请还提供一种芯片,该芯片与存储器耦合,该芯片用于读取并执行存储器中存储的计算机程序或指令,以执行上述各实施例中的方法。
本申请还提供一种电子设备,该电子设备包括芯片,该芯片用于读取并执行存储器存储的计算机程序或指令,使得各实施例中的方法被执行。
本实施例还提供一种计算机可读存储介质,该计算机可读存储介质中存储有计算机指令,当该计算机指令在电子设备上运行时,使得电子设备执行上述相关方法步骤实现上述实施例中的PCB原理图的生成方法。
本实施例还提供了一种计算机程序产品,该计算机可读存储介质存储有程序代码,当该计算机程序产品在计算机上运行时,使得计算机执行上述相关步骤,以实现上述实施例中的PCB原理图的生成方法。
另外,本申请的实施例还提供一种装置,这个装置具体可以是芯片,组件或模块,该装置可包括相连的处理器和存储器;其中,存储器用于存储计算机执行指令,当装置运行时,处理器可执行存储器存储的计算机执行指令,以使芯片执行上述各方法实施例中的PCB原理图的生成方法。
其中,本实施例提供的电子设备、计算机可读存储介质、计算机程序产品或芯片均用于执行上文所提供的对应的方法,因此,其所能达到的有益效果可参考上文所提供的对应的方法中的有益效果,此处不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个装置,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
Claims (15)
1.一种PCB原理图的生成方法,其特征在于,包括:
根据第一PCB设计图生成第一网络表,所述第一网络表中包括所述第一PCB设计图中的每个元件封装模型、元件标识以及元件引脚处的网络标签三者之间的对应关系;
根据所述第一网络表中所有元件标识对应的原理图符号以及对应的元件引脚处的网络标签生成第一电路原理图,所述第一电路原理图中的每个原理图符号的引脚对应一个网络标签,具有相同网络标签的引脚之间具有关联关系;
显示所述第一PCB设计图和所述第一电路原理图;在所述第一电路原理图中,所有元件引脚处显示有对应的网络标签,并且每个元件引脚以飞线方式关联至其他引脚;
当所述第一电路原理图中的各个元件之间按照所述飞线和所述网络标签的提示,完成电连接时,得到第二电路原理图。
2.根据权利要求1所述的方法,其特征在于,在所述根据第一PCB设计图生成第一网络表之前,所述方法还包括:
接收并加载PCB板图片,所述PCB板图片是以预设扫描精度扫描目标PCB板后得到的图像;
在用户可操作性界面等比例显示所述PCB板图片,所述PCB板图片中包含元件封装体;
从元件封装库中调用各个所述元件封装体对应的元件封装模型,并按照各个所述元件封装体的布局来排列调用的相应元件封装模型,得到所述第一PCB设计图。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
当所述第一电路原理图中的各个元件之间按照所述飞线和所述网络标签的提示,完成电连接时,自动隐藏所述网络标签和所述飞线。
4.根据权利要求2所述的方法,其特征在于,在所述得到所述第一PCB设计图之后,所述方法还包括:
基于输入的操作对所述第一PCB设计图中的元素进行调整处理;
其中,所述元素包括第一元件图形、第一元件脚位符号以及第一元件类型符号;所述调整处理包括:平移、旋转和镜像显示中的至少一项。
5.根据权利要求4所述的方法,其特征在于,在所述基于输入的操作对所述第一PCB设计图中的元素进行调整处理之前,所述方法还包括:
响应于用户在预设按键上的输入操作,在所述第一元件图形、所述第一元件脚位符号以及所述第一元件类型符号之间切换选中项。
6.根据权利要求5所述的方法,其特征在于,所述响应于用户在预设按键上的输入操作,在所述第一元件图形、所述第一元件脚位符号以及所述第一元件类型符号之间切换选中项,包括:
当所述第一元件图形被选中,且接收到第一输入操作的情况下,将当前的选中项从所述第一元件图形切换到对应的第一元件脚位符号;和/或
当所述第一元件脚位符号被选中,且接收到第二输入操作的情况下,将当前的选中项从所述第一元件脚位符号切换到对应的第一元件类型符号;和/或
当所述第一元件类型符号被选中,且接收到第三输入操作的情况下,将当前的选中项从所述第一元件类型符号切换到对应的第一元件图形。
7.根据权利要求5或6所述的方法,其特征在于,所述基于输入的操作对所述第一PCB设计图中的元素进行调整处理,包括:
当所述第一元件图形被选中,且接收到第四输入操作的情况下,更新所述第一元件图形在所述第一电路原理图中的位置;
其中,所述第一元件类型符号和所述第一元件脚位符号跟随所述第一元件图形移动而移动,并且分别与所述第一元件图形之间的偏移量保持不变。
8.根据权利要求5或6所述的方法,其特征在于,所述基于输入的操作对所述第一PCB设计图中的元素进行调整处理,包括:
当所述第一元件类型符号或所述第一元件脚位符号被选中,且接收用户的第五输入操作的情况下,按照所述第五输入操作对应的预设处理方式对所述第一元件类型符号或第一元件脚位符号进行处理;
其中,所述预设处理方式包括平移、旋转和镜像显示中的至少一项。
9.根据权利要求1所述的方法,其特征在于,所述方法还包括:
检测所述第一电路原理图中是否出现连线错误;
对存在连线错误的元件的相应接线端和/或相应连接线进行高亮显示。
10.根据权利要求1所述的方法,其特征在于,所述第一电路原理图中的原理图符号按照预设算法进行排列;
其中,所述预设算法包括:以引脚最多的元件为中心,确定其他元件的位置;将具有相同网络标签的引脚邻近放置。
11.根据权利要求2所述的方法,其特征在于,所述在用户可操作性界面等比例显示所述PCB板图片之后,所述方法包括:
对所述PCB板图片中的元件封装体进行识别;
当根据识别结果确定所述元件封装库中不存在第一元件封装模型时,提示所述元件封装库中不存在第一元件封装模型;
响应于用户操作,创建所述第一元件封装模型,并将所述第一元件封装模型添加至所述元件封装库中。
12.根据权利要求11所述的方法,其特征在于,所述第一元件封装模型为球栅阵列结构BGA的封装;所述用户操作包括多个子操作;
所述响应于用户操作,创建所述第一元件封装模型,包括:
响应于在属性窗口的输入操作,设置焊盘参数;
响应于将鼠标焦点移动到第二位置的操作,在所述第二位置设置第一脚焊盘;
随着鼠标焦点的移动,计算所述鼠标焦点与所述第一脚焊盘之间的第一相对距离,以及在第一方向上待放置的焊盘个数;
根据所述第一相对距离以及在所述第一方向上待放置的焊盘个数,确定第二脚焊盘对应的位置,并按照已确定的位置放置所述第二脚焊盘;
根据所述第一脚焊盘和所述第二脚焊盘,创建所述第一元件封装模型。
13.根据权利要求12所述的方法,其特征在于,所述第二脚焊盘包括一个或更多个焊盘;所述方法还包括:
根据预设封装排列规格,对所述第二脚焊盘的脚位进行编号。
14.一种电子设备,其特征在于,包括处理器、存储器以及存储在所述存储器上的计算机程序,所述处理器用于执行所述计算机程序,以使得所述电子设备实现如权利要求1至13中任一项所述方法。
15.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,当所述计算机程序在电子设备上运行时,使得所述电子设备执行如权利要求1至13中任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310824309.1A CN116542188B (zh) | 2023-07-06 | 2023-07-06 | Pcb原理图的生成方法、电子设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310824309.1A CN116542188B (zh) | 2023-07-06 | 2023-07-06 | Pcb原理图的生成方法、电子设备及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN116542188A true CN116542188A (zh) | 2023-08-04 |
CN116542188B CN116542188B (zh) | 2024-04-05 |
Family
ID=87449241
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310824309.1A Active CN116542188B (zh) | 2023-07-06 | 2023-07-06 | Pcb原理图的生成方法、电子设备及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116542188B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117473941A (zh) * | 2023-12-28 | 2024-01-30 | 广东美创希科技有限公司 | 图纸处理方法、装置、电子设备及存储介质 |
CN117574851A (zh) * | 2024-01-11 | 2024-02-20 | 上海合见工业软件集团有限公司 | 一种在eda工具中重构电路原理图的方法、设备及存储介质 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101894180A (zh) * | 2010-06-17 | 2010-11-24 | 杨焕峥 | 抄板后得到原理图的方法 |
CN103065008A (zh) * | 2012-12-27 | 2013-04-24 | 中国人民解放军海军航空工程学院 | 基于2sd/vrc复合ehw的时序逻辑电路逆向设计方法 |
CN112365561A (zh) * | 2020-11-03 | 2021-02-12 | 中国南方电网有限责任公司超高压输电公司检修试验中心 | 一种印制电路板组件电路原理图逆向绘制方法 |
CN113029377A (zh) * | 2019-12-24 | 2021-06-25 | 法雷奥汽车空调湖北有限公司 | 测量模块、测量方法、测量装置以及印刷电路板 |
KR102291397B1 (ko) * | 2021-01-21 | 2021-08-20 | 노환승 | 인쇄회로기판 역설계 시스템 및 그 방법 |
CN113868995A (zh) * | 2021-08-31 | 2021-12-31 | 深圳市奋达科技股份有限公司 | 一种pcb板的设计图纸生成方法、设备、介质及产品 |
CN113919279A (zh) * | 2021-12-09 | 2022-01-11 | 深圳佑驾创新科技有限公司 | 高效pcb布局方法、装置、设备及计算机可读存储介质 |
CN114154451A (zh) * | 2022-02-07 | 2022-03-08 | 深圳佑驾创新科技有限公司 | 一种原理图自动绘制方法、装置、设备、介质及产品 |
CN114462345A (zh) * | 2021-12-07 | 2022-05-10 | 凌云科技集团有限责任公司 | 一种电路板无损测绘方法 |
CN114611443A (zh) * | 2022-02-21 | 2022-06-10 | 浙江大学 | 一种基于等效电路空间映射的片上滤波器逆向设计方法 |
CN115719049A (zh) * | 2022-09-19 | 2023-02-28 | 南京航空航天大学 | 一种电路原理图的自动布局方法 |
CN115988750A (zh) * | 2023-02-03 | 2023-04-18 | 佛山市顺德区浩硕捷电子科技有限公司 | 一种基于逆向技术的pcb电路板制作方法及系统 |
-
2023
- 2023-07-06 CN CN202310824309.1A patent/CN116542188B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101894180A (zh) * | 2010-06-17 | 2010-11-24 | 杨焕峥 | 抄板后得到原理图的方法 |
CN103065008A (zh) * | 2012-12-27 | 2013-04-24 | 中国人民解放军海军航空工程学院 | 基于2sd/vrc复合ehw的时序逻辑电路逆向设计方法 |
CN113029377A (zh) * | 2019-12-24 | 2021-06-25 | 法雷奥汽车空调湖北有限公司 | 测量模块、测量方法、测量装置以及印刷电路板 |
CN112365561A (zh) * | 2020-11-03 | 2021-02-12 | 中国南方电网有限责任公司超高压输电公司检修试验中心 | 一种印制电路板组件电路原理图逆向绘制方法 |
KR102291397B1 (ko) * | 2021-01-21 | 2021-08-20 | 노환승 | 인쇄회로기판 역설계 시스템 및 그 방법 |
CN113868995A (zh) * | 2021-08-31 | 2021-12-31 | 深圳市奋达科技股份有限公司 | 一种pcb板的设计图纸生成方法、设备、介质及产品 |
CN114462345A (zh) * | 2021-12-07 | 2022-05-10 | 凌云科技集团有限责任公司 | 一种电路板无损测绘方法 |
CN113919279A (zh) * | 2021-12-09 | 2022-01-11 | 深圳佑驾创新科技有限公司 | 高效pcb布局方法、装置、设备及计算机可读存储介质 |
CN114154451A (zh) * | 2022-02-07 | 2022-03-08 | 深圳佑驾创新科技有限公司 | 一种原理图自动绘制方法、装置、设备、介质及产品 |
CN114611443A (zh) * | 2022-02-21 | 2022-06-10 | 浙江大学 | 一种基于等效电路空间映射的片上滤波器逆向设计方法 |
CN115719049A (zh) * | 2022-09-19 | 2023-02-28 | 南京航空航天大学 | 一种电路原理图的自动布局方法 |
CN115988750A (zh) * | 2023-02-03 | 2023-04-18 | 佛山市顺德区浩硕捷电子科技有限公司 | 一种基于逆向技术的pcb电路板制作方法及系统 |
Non-Patent Citations (1)
Title |
---|
何世林: ""电路板反演中网络表生成研究"", 《中国优秀硕士学位论文全文数据库》, pages 9 - 14 * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117473941A (zh) * | 2023-12-28 | 2024-01-30 | 广东美创希科技有限公司 | 图纸处理方法、装置、电子设备及存储介质 |
CN117574851A (zh) * | 2024-01-11 | 2024-02-20 | 上海合见工业软件集团有限公司 | 一种在eda工具中重构电路原理图的方法、设备及存储介质 |
CN117574851B (zh) * | 2024-01-11 | 2024-04-19 | 上海合见工业软件集团有限公司 | 一种在eda工具中重构电路原理图的方法、设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN116542188B (zh) | 2024-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN116542188B (zh) | Pcb原理图的生成方法、电子设备及存储介质 | |
US10466980B2 (en) | Techniques for generating microcontroller configuration information | |
CN110598263B (zh) | 用于规范化管理元器件封装的方法 | |
US20060259891A1 (en) | System and method of generating an auto-wiring script | |
CN105354022B (zh) | 一种页面布局文件生成方法及装置 | |
CN103064535B (zh) | 触控笔、触控输入系统及更改触控操作特性的方法 | |
TW201928733A (zh) | 用以便利與三維結構相關之電子器件設計的佈置架構及方法(二) | |
CN109684741B (zh) | 多粒度虚拟实验电路构建方法 | |
CN106354517B (zh) | 一种锁屏壁纸的编辑方法及移动终端 | |
US6789243B2 (en) | Interactive floor planner apparatus for circuit blocks | |
CN106062690A (zh) | 信息处理装置、显示方法和控制程序 | |
US20090070724A1 (en) | Information processing device, method of creating power supply system tree and program of the same | |
CN113836857A (zh) | 电路板导线调整方法及装置 | |
KR101217747B1 (ko) | 부품 자동삽입장치용 부품 리스트 생성장치, 그 생성방법 및 캐드장치 | |
US8468489B2 (en) | Computer aided design system and method | |
US7496873B2 (en) | Method and system for determining required quantity of testing points on a circuit layout diagram | |
JP3187199B2 (ja) | 電気回路設計支援システム | |
JP2006338134A (ja) | 設備データの管理方法およびシステム | |
US11657544B2 (en) | Information processing apparatus and non-transitory computer readable medium | |
CN113220375B (zh) | 基于Allegro软件生成镂空文丝印的方法及系统 | |
JP5817957B2 (ja) | 情報処理装置、情報処理方法、およびプログラム | |
JP6175289B2 (ja) | ネット情報生成装置、及びプログラム | |
CN117152785A (zh) | 反焊盘的设置方法、装置、计算机设备和存储介质 | |
CN115827809A (zh) | 一种地理信息系统gis应用的生成方法及装置 | |
CN117115847A (zh) | 反焊盘的设置方法、装置、计算机设备和存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |