CN116490860A - 用于射频前端(rffe)总线中的定时触发的可变步幅计数 - Google Patents

用于射频前端(rffe)总线中的定时触发的可变步幅计数 Download PDF

Info

Publication number
CN116490860A
CN116490860A CN202180079460.6A CN202180079460A CN116490860A CN 116490860 A CN116490860 A CN 116490860A CN 202180079460 A CN202180079460 A CN 202180079460A CN 116490860 A CN116490860 A CN 116490860A
Authority
CN
China
Prior art keywords
clock
stride
counter
rffe
bus interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180079460.6A
Other languages
English (en)
Inventor
L·J·米什拉
R·D·维特菲尔德
U·斯里坎蒂亚
K·玛尼瓦南
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN116490860A publication Critical patent/CN116490860A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/401Circuits for selecting or indicating operating mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/364Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/372Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a time-dependent priority, e.g. individually loaded time counters or time slot
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/50Network services
    • H04L67/60Scheduling or organising the servicing of application requests, e.g. requests for application data transmissions using the analysis and optimisation of the required network resources
    • H04L67/62Establishing a time schedule for servicing the requests

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

用于射频前端(RFFE)总线中的定时触发的可变步幅计数(502、506、510)的系统和方法修改主时钟如何控制从时钟中的计数器。特别地,本公开的示例性方面考虑允许总线所有权主控器(BOM)选择步幅大小(502、506、510),其中每个时钟节拍使得计数器以步幅的大小进行改变,而不是使主时钟以一比一的时钟节拍与计数器变化来改变从设备处的计数器。这样,通过RFFE总线的时钟线以更低频率发送时钟节拍。以这种方式,对计数器进行改变以触发事件所需要的时钟节拍更少。

Description

用于射频前端(RFFE)总线中的定时触发的可变步幅计数
优先权申请
本申请要求于2020年12月18日提交的题为“VARIABLE STRIDE COUNTING FORTIMED-TRIGGERS IN A RADIO FREQUENCY FRONT END(RFFE)BUS”的美国专利申请序列号17/127,709的优先权,该申请通过引用整体并入本文。
技术领域
本公开的技术总体上涉及具有触发事件的电路,诸如具有基于无线通信协议的触发事件的无线通信设备。
背景技术
现代社会中充斥着计算设备。这些移动通信设备的普及在一定程度上是由这样的设备上现在启用的很多功能驱动的。这样的设备中的处理能力的增强表示移动通信设备已经从纯粹的通信工具发展成为复杂的移动娱乐中心,从而增强了用户体验。
大多数这样的移动通信设备都有一套电路通过总线彼此耦合以用作无线电前端。联盟颁布了一项标准,以使与这样的无线电前端相关联的设备兼容。该标准被描述性地命名为射频前端控制接口(RFFE)。该标准最初于2010年7月发布,版本为v.1.00.00。随后,RFFE已经更新,以适应5G通信需求。特别地,RFFE 3.0引入了定时触发的概念,这可以减少控制延迟。定时触发可能需要在延长的时间段内使用活动时钟信号,因为用于跟踪触发的计数器是基于时钟信号而递减(或递增)的。
发明内容
具体实施方式中公开的方面包括用于射频前端(RFFE)总线中的定时触发的可变步幅计数的系统和方法。特别地,本公开的示例性方面考虑允许总线所有权主控器(BOM)选择步幅大小,其中每个时钟节拍使得计数器以步幅的大小进行改变,而不是使主时钟以一比一的时钟节拍与计数器变化来改变从设备处的计数器。这样,通过RFFE总线的时钟线以更低频率发送时钟节拍。以这种方式,对计数器进行改变以触发事件所需要的时钟节拍更少。通过减少到达触发事件所需要的时钟节拍的数目,可以减少动态功耗,从而延长包括RFFE总线的移动终端的电池寿命。
在这点上,在一个方面,公开了一种IC。该IC包括耦合到双线总线的双线总线接口。该IC还包括可操作以产生具有时钟周期的时钟信号的时钟源。时钟源每时钟周期产生一个时钟节拍。IC还包括控制电路。控制电路被配置为设置包括多个时钟周期的步幅长度。控制电路还被配置为每步幅长度通过双线总线接口发送来自时钟源的仅一个时钟节拍。
在另一方面,公开了一种IC。该IC包括耦合到双线总线的双线总线接口。IC还包括被触发元件。该IC还包括被配置为基于通过双线总线接口接收的时钟节拍来改变值的计数器。该IC还包括控制电路。控制电路被配置为从主控器接收步幅长度,其中步幅长度对应于多个时钟周期。控制电路还被配置为使得计数器在通过双线总线接口接收到时钟节拍时以多个时钟周期进行改变。
在另一方面,公开了一种RFFE系统。该RFFE系统包括RFFE总线。该RFFE系统还包括主IC。主IC包括耦合到RFFE总线的主RFFE总线接口。主IC还包括可操作以产生具有时钟周期的时钟信号的时钟源。时钟源每时钟周期产生一个时钟节拍。主IC还包括主控制电路。主控制电路被配置为设置包括多个时钟周期的步幅长度。主控制电路还被配置为每步幅长度通过RFFE总线发送来自时钟源的仅一个时钟节拍。该RFFE系统还包括从IC。从IC包括耦合到RFFE总线的从RFFE总线接口。从IC还包括被触发元件。从IC还包括被配置为基于通过RFFE总线接收的时钟节拍来改变值的计数器。从IC还包括从控制电路。从控制电路被配置为从主IC接收步幅长度。从控制电路还被配置为使得计数器在通过从RFFE总线接口接收到一个时钟节拍时以多个时钟周期进行改变。
在另一方面,公开了一种用于控制从设备中的计数器的方法。该方法包括在主控器处设置步幅长度。该方法还包括在数据报中向从设备发送步幅长度。该方法还包括在由主控器向从设备发送的时钟节拍处以步幅长度来调节从设备中的计数器。
附图说明
图1是具有带有RFFE总线的射频前端(RFFE)系统的示例性无线通信设备的框图;
图2是可以与图1的RFFE总线相关联的RFFE从设备的框图;
图3A是针对给定被触发电路具有单个计数器的常规RFFE从设备的简化框图;
图3B是具有多个被触发元件的常规RFFE从设备的简化框图,每个被触发元件具有专用计数器和检测器;
图4是根据本公开的示例性方面的RFFE系统的框图,该RFFE系统具有能够使用嵌套命令的一个主控器和两个从设备;
图5示出了具有不同步幅长度但相同时钟周期的各种时钟信号;
图6示出了一个时间线,该时间线与三个计数器如何在主控器通过RFFE总线提供步幅长度为8的时钟节拍时发生变化有关;
图7是一个时间线,该时间线示出了数据报如何通过RFFE总线与扩展的步幅时钟节拍交织;以及
图8是示出根据本公开的示例性方面的使用扩展步幅长度的示例性过程的流程图。
具体实施方式
现在参考附图,描述了本公开的若干示例性方面。本文中使用“示例性”一词是指“用作示例、实例或说明”。本文中描述为“示例性的”的任何方面不一定被解释为比其他方面更优选或有利。
具体实施方式中公开的方面包括用于射频前端(RFFE)总线中的定时触发的可变步幅计数的系统和方法。特别地,本公开的示例性方面考虑允许总线所有权主控器(BOM)选择步幅大小,其中每个时钟节拍使得计数器以步幅的大小进行改变,而不是使主时钟以一比一的时钟节拍与计数器变化来改变从设备处的计数器。这样,通过RFFE总线的时钟线以更低频率发送时钟节拍。以这种方式,对计数器进行改变以触发事件所需要的时钟节拍更少。通过减少到达触发事件所需要的时钟节拍的数目,可以减少动态功耗,从而延长包括RFFE总线的移动终端的电池寿命。
为了理解本公开的上下文,图1中提供了包括包含RFFE总线的RFFE系统的计算设备的概述,图2-图3B中描述了RFFE总线上从设备的更详细描述。下面参考图4开始描述可以使用本公开的可变步幅时钟信号的RFFE系统。
在这点上,图1是示例性计算设备的系统级框图,尤其是诸如智能手机、移动计算设备、平板电脑等移动终端100的系统级框图。移动终端100包括应用处理器104(有时称为主机),该应用处理器104通过通用闪存(UFS)总线108与大容量存储元件106通信。应用处理器104还可以通过显示器串行接口(DSI)总线112连接到显示器110,并且通过相机串行接口(CSI)总线116连接到相机114。诸如麦克风118、扬声器120和音频编解码器122等各种音频元件可以通过串行低功率芯片间多媒体总线(SLIMbus)124耦合到应用处理器104。此外,音频元件可以通过SOUNDWIRE总线126彼此通信。调制解调器128也可以耦合到SLIMbus 124和/或SOUNDWIRE总线126。调制解调器128还可以通过外围组件互连(PCI)或PCI快速(PCIe)总线130和/或系统电源管理接口(SPMI)总线132连接到应用处理器104。
继续参考图1,SPMI总线132还可以耦合到无线局域网(LAN或WLAN)集成电路(IC)(LAN IC或WLAN IC)134、电源管理集成电路(PMIC)136、伴随IC(有时称为桥接芯片)138和射频IC(RFIC)140。应当理解,单独的PCI总线142和144也可以将应用处理器104耦合到伴随IC 138和WLAN IC 134。应用处理器104还可以通过传感器(sensor)总线148连接到传感器146。调制解调器128和RFIC 140可以使用总线150进行通信。
继续参考图1,RFIC 140可以通过RFFE总线158耦合到一个或多个RFFE元件,诸如天线调谐器152、开关154和功率放大器156。此外,RFIC 140可以通过总线162耦合到包络跟踪电源(ETPS)160,并且ETPS 160可以与功率放大器156通信。总的来说,包括RFIC 140在内的RFFE元件可以被认为是RFFE系统164。应当理解,RFFE总线158是双线总线,并且可以由时钟线和数据线(未示出)形成。
应当理解,通常,RFIC 140被认为是RFFE系统164的主控器或主机,尤其是RFFE总线158的主控器。相反,天线调谐器152、开关154和功率放大器156通常被认为是RFFE系统164和RFFE总线158的从设备。RFFE标准的最新版本于2020年5月发布。
通用RFFE从设备200(有时称为从电路)如图2所示。特别地,RFFE从设备200包括总线接口(有时称为I/F)202,该总线接口202被配置为耦合到RFFE总线158或其他类似的双线总线。总线接口202由控制电路204控制,控制电路204也可以控制一个或多个有源元件206(仅示出了一个)。控制电路204有时可以称为从控制电路。
例如,RFFE从设备200可以是功率放大器156,并且有源元件206可以是用于不同频带的各个低噪声放大器(LNA)。有源元件206可能需要在某些时间被触发,这取决于使用哪些频率来实现无线通信(例如,去往或来自远程基站)。鉴于需要激活或触发有源元件206,它们也称为被触发元件。RFFE 3.0标准引入了即时触发和定时触发的概念,即时触发使得被触发元件在接收到触发命令时立即动作,定时触发在特定后续时间触发被触发元件。应当进一步理解,虽然使用术语“被触发元件”,但实际有源元件206是作为RFFE从设备200的IC或芯片内的电路。虽然RFFE从设备200的示例性方面可以包括控制电路204内的新电路结构,但实际有源元件206通常是常规的并且被很好地理解。
通常为每个有源元件206提供有个体计数器和寄存器,以跟踪定时触发事件。为了帮助理解这种常规系统,图3A示出了耦合到RFFE总线302的从设备300。RFFE总线302进一步耦合到主机或主控器(未示出),并且包括时钟线304和数据线306。时钟线304在其上携带有时钟信号SCLK,并且数据线306在其上携带有数据信号SDATA。从设备300通过串行I/F 308耦合到RFFE总线302。从设备300还包括被触发元件310,出于示例的目的,被触发元件310可以是LNA。被触发元件310需要在精确的时间被触发,以放大由RFFE系统(未示出)正在操纵(例如,传输或接收)的信号。主机(仍然未示出)通过数据线306在SDATA信号中发送指令和定时值。指令被加载到影子寄存器312中,并且定时值被加载到N位递减计数器314中。SCLK信号使得N位递减计数器314从来自SDATA信号的加载在其中的定时值开始,以时钟节拍与N位递减计数器314中的变化的一比一的比率来递减。N位0检测器316检测N位递减计数器314何时已经递减到0,并且当达到0时,使得影子寄存器312的内容被加载到被触发元件310中。等效地,N位递减计数器314可以被替换为递增计数器,该递增计数器计数到预定义阈值,之后将影子寄存器312的内容加载到被触发元件310。
类似地,图3B示出了具有多个被触发元件322(1)-322(K)的从设备320。对于多个被触发元件322(1)-322(K)中的每个,存在对应的N位递减计数器324(1)-324(K)、N位0检测器326(1)-326(K)和影子寄存器328(1)-328(K)。同样,影子寄存器328(1)-328(K)的内容是从SDATA信号(图3B中未示出)中的数据加载的,N位递减计数器324(1)-324(K)也是如此。每个N位递减计数器324(1)-324(K)被SCLK信号递减。当N位0检测器326(1)-326(K)中的相应一个检测到0时,对应影子寄存器328(1)-328(K)的内容被加载到相应被触发元件322(1)-322(K)。同样,被触发元件322(1)-322(K)可以是例如LNA,每个LNA在不同频率下操作,这些频率在不同时间被开启以用于特定放大。
更一般地,图4示出了RFFE系统400,其电路系统允许主控器402(有时称为主电路)设置步幅长度,并且将步幅的属性或变量传送给从设备404(1)-404(N),从而使得从设备404(1)-404(N)以步幅长度来改变其中的计数器。主控器402可以包括控制电路406,该控制电路406耦合到作为总线接口410的一部分的始终开启子系统(AOSS)408,总线接口410更具体地是RFFE总线接口,并且有时称为主控器总线接口。控制电路406可以包括时钟,可以耦合到时钟,或者可以控制时钟(未示出)。这样的时钟可以称为时钟电路或时钟源。AOSS 408可以包括暂停发生器电路412、多个计数器414以及多路复用器416(clk)和416(data)。总线接口410被配置为耦合到由时钟线(SCLK)420和数据线(SDATA)422形成的RFFE总线418。多路复用器416(clk)和416(data)分别耦合到时钟线420和数据线422。
继续参考图4,给定从设备404(诸如从设备404(1))具有被配置为耦合到RFFE总线418的从设备总线接口424。从设备404还可以具有停止检测电路426、计数器428和定时触发寄存器430。此外,从设备404可以包括控制电路432。
在使用中,主控器402充当控制RFFE总线418的总线所有权主控器(BOM)。命令被发送到给定从设备404,以使得从设备404以特定方式操作(例如,在特定时间处改变频率、改变功率电平等)。因为从设备404(1)-404(N)中的一些可以具有用于定时触发的有限(或没有)计数器428,所以主控器402可以使用计数器414来跟踪触发。当计数器414通过达到零(如果是递减计数计数器)或通过达到阈值(如果是递增计数计数器)而到期时,在活动过程正在进行的同时,主控器402可能需要向从设备404(1)-404(N)发送立即触发命令。
在常规RFFE系统中,RFFE总线418的时钟线420上的SCLK信号具有与计数器428中的时钟节拍变化的一对一对应关系。当计数器被设置为大值时,这表示通过时钟线420发送大量时钟节拍。例如,图5示出了具有十四(14)个时钟节拍502的时钟信号500。虽然示出了十四个时钟节拍502,但是应当理解,有时计数器被设置为一百(100)或更多的值。每当时钟信号500具有时钟节拍502时,线驱动器消耗功率。本公开的示例性方面允许发送更少的时钟节拍,同时仍以编程步幅长度改变从设备404(1)-404(N)处的计数器428,以便使得计数器428在适当的时间达到触发计数。例如,如果步幅长度二(2)被选择,则每隔一个正常时钟周期以时钟节拍506生成一个时钟信号504,这产生50%的功率节省。同样地,如果步幅长度三(3)被选择,则每三个正常时钟以时钟节拍510生成一个时钟信号508,这产生66%的功率节省。还示出了信号512、514和516,其分别示出了步幅长度四、五和六(4、5和6),其中时钟节拍相应地扩展。
在建立时,或者当主控器402在BOM改变命令之后采用BOM时,主控器402可以在发送给从设备404(1)-404(N)的数据报中传送步幅长度和其他步幅变量。进一步注意,步幅可以不是均匀的,而是可以通过主控器402向从设备404(1)-404(N)发送另一数据报来动态调节,或者通过在建立时进行更广泛的编程来动态调节。附加变量可以是但不一定限于:步幅大小、基于加载到对应计数器中的值对步幅大小的改变、步幅是正值还是负值的指示(以改变递增计数与递减计数定时器)、计数器的变化发生在时钟节拍的正边沿、时钟节拍的负边沿、还是这二者、以及步幅区域的定义。
如本文中使用的,步幅大小是一个整数值,它决定了计数器的变化值。步幅大小一(1)对应于常规RFFE系统的常规的一比一的时钟节拍与计数器变化布置。但是,例如,步幅大小六(6)表示每次接收到时钟节拍时,计数器都会将其值(向上或向下)改变六(6)。
图6中提供了一个简单的示例,该示例在从设备602中使用三个计数器600(1)-600(3)。为了简单起见,假定计数器600(1)-600(3)中的每个具有步幅大小八(8)。第一计数器600(1)具有为十(10)的计数;第二计数器600(2)具有为二十四(24)的计数;并且第三计数器600(3)具有为四十(40)的计数。在常规系统中,第三计数器600(3)需要四十(40)个时钟节拍来从四十(40)递减计数到零(0)并且触发被触发元件。然而,因为本公开允许动态步幅大小编程,所以该值可以减少到五(5)个时钟节拍,而所有三个计数器都在适当的时间触发被触发元件。具体地,在第一时钟节拍604(1)处,所有计数器600(1)-600(3)递减八(8)(即,步幅大小)(即,计数器分别为2、16和32)。当步幅大小为八(8)时,BOM主控器402使计数器414同时跟踪用于触发事件的计数,并且“知道”第一计数器600(1)应当在两(2)个而不是八(8)个正常节拍中进行触发。因此,主控器402在触发时间发送下一时钟节拍604(2),也就是说,在本示例中,在第一时钟节拍604(1)之后的两(2)个时钟周期时,其对应于被触发元件被触发的时间。在接收到时钟节拍604(2)时,所有计数器600(1)-600(3)递减八(8)(即使只发生了两个时钟周期)。BOM主控器402在与第一时钟节拍604(1)之后的八(8)个时钟周期相对应的时间606处不发送时钟节拍,因为计数器已经针对该时间递减。下一时钟节拍604(3)发生在时钟节拍604(2)之后的十四(14)个时钟周期且第一时钟节拍604(1)之后的十六(16)个时钟周期。计数器600(1)在这一点时是不活动的,但是计数器600(2)、600(3)递减步幅大小八(8),导致计数器600(2)为零(0)并且触发被触发元件,而计数器600(3)现在为十六(16)。时钟节拍604(4)在八(8)个时钟周期之后发生。计数器600(2)现在处于非活动状态,但计数器600(3)以步幅大小八(8)递减到八(8)。最后,在第一时钟节拍604(1)之后的三十二(32)个时钟周期的时钟节拍604(5)处,计数器600(3)递减到零(0)并且触发被触发元件。
图6的简单示例可以很容易地外推到更多的计数器和/或具有与所述的不同的值的计数器。同样,如果其他计数器不具有步幅大小的整数倍的计数值,则BOM主控器402可以同样地对何时发送时钟节拍进行调节,就像它针对时钟节拍604(2)所做的那样,使得计数器在适当的时间达到触发阈值。
因此,在时钟节拍604(2)之后,计数器600(1)-600(3)分别为零(0)(因为负六不是选项)、八(16-8)和24(32-8)。已经达到零(0)的计数器600(1)触发被触发元件。
一般来说,应当意识到,步幅大小可以有目的地选择为使步幅大小对应于加载到计数器中的值之间共享的最大公约数,同时仍然实现期望功率节省。这种选择避免了像时钟节拍604(2)那样需要在位置之外发送时钟节拍。例如,当使用还包括步幅大小和任何其他步幅参数的单个数据报向多个计数器加载计数值时,可以进行这样的步幅大小的选择。进一步注意,计数器不一定需要具有相同的步幅大小。然而,不同的步幅大小可能需要调节加载到计数器中的值。当加载到计数器中的值不具有要用作步幅大小的合理的最大公约数时,这可以是合适的。
还应当注意,如果多个计数器具有在单个步幅内触发的计数值,则主控器402可以通过数据报向从设备404(1)-404(N)发信号通知步幅大小已经改回一(1)(即,常规步幅)以处理这样的情况。
也可以定义步幅区域,其中只要所有计数器上的所有计数值都超过某个值,步幅就相对较大,但一旦一个或多个计数器上的计数值低于阈值,步幅就会变为较短步幅,以适应不同计数值。例如,如果所有计数值都超过五十(50),则步幅大小十(10)可以是合适的,但是一旦计数小于五十(50),步幅大小五(5)或三(3)就可能更合适。
如上所述,设置步幅的数据报也可以根据计数器是递增计数还是递减计数来设置步幅是正还是负。同样,设置步幅的数据报可以指示边沿计数指令(例如,计数器是基于时钟节拍的上升沿还是下降沿来递减/递增)。
当新的数据报在步幅操作期间被生成和发送时,步幅长度也可以发生变化。这种情况如图7所示,其中示出了信号流700。信号流700以步幅模式702开始,在步幅模式702中,时钟节拍的发送频率低于如上所述的每个时钟周期一次。当主控器402具有要发送到从设备404的数据报704时,初始消息704A可以被发送,该初始消息704A指示从设备404(1)-404(N)切换回标准1-1步幅,数据报704被发送,然后后续消息704B被发送,该后续消息704B指示从设备404(1)-404(N)返回到较大步幅大小模式706。虽然消息704A和704B是特别考虑的,但可能的是,仅仅在RFFE总线的数据线上存在活动信号就指示对从设备404(1)-404(N)的步幅切换,或者在不偏离本公开的情况下,可以有其他方式来指示该改变。
图8提供了与本公开的动态步幅长度相关联的过程800的流程图。在这点上,过程800开始于主控器402向从设备404(1)-404(N)提供步幅参数时的设置或BOM传输(框802)。随后,主控器402使用数据报对从设备404处的计数器加载计数值(框804)。主控器402根据步幅长度发送时钟节拍(框806)。例如,每个时钟节拍可以表示步幅大小八(8)(尽管可以选择其他值)。从设备404(1)-404(N)针对所接收的每个时钟节拍以步幅长度改变计数器(框808)。当达到或经过计数器阈值时,从设备激活被触发元件(框810)。如上所述,如果主控器发送附加数据报或从设备处的计数器低于某个值,则步幅的使用可以改变。
根据本文中公开的各方面的具有动态步幅大小的RFFE总线可以设置在或集成到任何基于处理器的设备中。示例(但不限于)包括机顶盒、娱乐单元、导航设备、通信设备、固定位置数据单元、移动位置数据单元、全球定位系统(GPS)设备、移动电话、蜂窝电话、智能电话、会话发起协议(SIP)电话、平板电脑、平板手机、服务器、计算机、便携式计算机、移动计算设备、可穿戴计算设备(例如,智能手表、健康或健身跟踪器、眼镜等)、台式计算机、个人数字助理(PDA)、显示器、计算机显示器、电视、调谐器、收音机、卫星收音机、音乐播放器、数字音乐播放器、便携式音乐播放器、数字视频播放器、视频播放器、数字视频盘(DVD)播放器、便携式数字视频播放器、汽车、车辆组件、航空电子系统、无人机和多旋翼直升机。
本领域技术人员将进一步认识到,结合本文中公开的各方面而描述的各种说明性逻辑块、模块、电路和算法可以实现为电子硬件、存储在存储器或另一计算机可读介质中并且由处理器或其他处理设备执行的指令、或这两者的组合。作为示例,本文中描述的设备可以用于任何电路、硬件组件、IC或IC芯片。本文中公开的存储器可以是任何类型和大小的存储器,并且可以被配置为存储期望的任何类型的信息。为了清楚地说明这种可互换性,上面已经大体上就其功能性描述了各种说明性组件、块、模块、电路和步骤。这样的功能如何实现取决于特定应用、设计选择和/或施加在整个系统上的设计约束。熟练的技术人员可以针对每个特定应用以不同方式实现所描述的功能,但是这样的实现决策不应当被解释为导致偏离本公开的范围。
结合本文中公开的各方面而描述的各种说明性逻辑块、模块和电路可以用被设计为执行本文中描述的功能的处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其他可编程逻辑器件、离散门或晶体管逻辑、离散硬件组件、或其任何组合来实现或执行。处理器可以是微处理器,但在替代方案中,处理器可以是任何常规处理器、控制器、微控制器或状态机。处理器还可以被实现为计算设备的组合(例如,DSP和微处理器的组合、多个微处理器、与DSP核相结合的一个或多个微处理器、或任何其他这样的配置)。
本文中公开的各方面可以体现在硬件和存储在硬件中的指令中,并且可以驻留在例如随机存取存储器(RAM)、闪存、只读存储器(ROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)、寄存器、硬盘、可移动盘、CD-ROM、或本领域已知的任何其他形式的计算机可读介质中。示例性存储介质耦合到处理器,使得处理器可以从存储介质读取信息并且向存储介质写入信息。在替代方案中,存储介质可以与处理器成一体。处理器和存储介质可以驻留在ASIC中。ASIC可以驻留在远程站中。在替代方案中,处理器和存储介质可以作为分立组件驻留在远程站、基站或服务器中。
还应当注意,本文中的任何示例性方面中描述的操作步骤都是为了提供示例和讨论而描述的。所描述的操作可以以不同于所示序列的很多不同序列来执行。此外,在单个操作步骤中描述的操作实际上可以在多个不同步骤中执行。此外,在示例性方面中讨论的一个或多个操作步骤可以组合。应当理解,流程图中所示的操作步骤可以进行很多不同修改,这对于本领域的技术人员来说是很清楚的。本领域技术人员还将理解,信息和信号可以使用各种不同科技和技术中的任何一种来表示。例如,在整个以上描述中引用的数据、指令、命令、信息、信号、比特、符号和芯片可以通过电压、电流、电磁波、磁场或粒子、光场或粒子、或其任何组合来表示。
提供本公开的先前描述是为了使得本领域技术人员能够制作或使用本公开。对本领域技术人员来说,对本公开的各种修改将是很清楚的,并且本文中定义的一般原理可以应用于其他变型。因此,本公开不旨在局限于本文中描述的示例和设计,而是应当被给予与本文中公开的原理和新颖特征一致的最宽范围。
在以下编号的方面中描述了实现示例:
1.一种集成电路(IC),包括:
双线总线接口,耦合到双线总线;
时钟源,可操作以产生具有时钟周期的时钟信号,所述时钟源每时钟周期产生一个时钟节拍;以及
控制电路,被配置为:
设置包括多个时钟周期的步幅长度;以及
每步幅长度通过所述双线总线接口发送来自所述时钟源的仅一个时钟节拍。
2.根据方面1所述的IC,其中所述双线总线接口包括射频前端(RFFE)总线接口。
3.根据方面1或2所述的IC,其中所述控制电路被配置为作为用于RFFE系统的总线所有权主控器(BOM)来操作。
4.根据方面1至3中任一项所述的IC,其中所述控制电路还被配置为生成具有步幅参数的数据报,并且通过所述双线总线接口向从设备发送所述具有步幅参数的数据报。
5.根据方面4所述的IC,其中至少一个步幅参数包括步幅方向,其中所述步幅方向提供以下指令:远程计数器进行递增计数或递减计数。
6.根据方面4所述的IC,其中至少一个步幅参数包括指示远程计数器基于上升沿或下降沿来进行计数的边沿计数指令。
7.根据方面1至6中任一项所述的IC,其中所述控制电路还被配置为使用计数器来跟踪远程从设备中的第二计数器。
8.根据方面7所述的IC,其中所述控制电路还被配置为基于所述计数器来改变所述步幅长度。
9.根据方面1至8中任一项所述的IC,其中所述控制电路还被配置为在通过所述双线总线接口向远程从设备发送数据报的同时改变步幅大小。
10.根据方面1至9中任一项所述的IC,其中所述控制电路还被配置为在触发时间向远程从设备发送所述一个时钟节拍。
11.根据方面1至10中任一项所述的IC,所述IC集成到从由以下项组成的组选择的设备中:机顶盒;娱乐单元;导航设备;通信设备;固定位置数据单元;移动位置数据单元;全球定位系统(GPS)设备;移动电话;蜂窝电话;智能电话;会话发起协议(SIP)电话;平板电脑;平板手机;服务器;计算机;便携式计算机;移动计算设备;可穿戴计算设备;台式计算机;个人数字助理(PDA);监视器;计算机监视器;电视机;调谐器;收音机;卫星收音机;音乐播放器;数字音乐播放器;便携式音乐播放器;数字视频播放器;视频播放器;数字视频盘(DVD)播放器;便携式数字视频播放器;汽车;车辆组件;航空电子系统;无人机;以及多旋翼直升机。
12.一种集成电路(IC),包括:
双线总线接口,耦合到双线总线;
被触发元件;
计数器,被配置为基于通过所述双线总线接口接收的时钟节拍来改变值;以及
控制电路,被配置为:
从主控器接收步幅长度,其中所述步幅长度对应于多个时钟周期;以及
使得所述计数器在通过所述双线总线接口接收到时钟节拍时以所述多个时钟周期进行改变。
13.根据方面12所述的IC,其中所述双线总线接口包括射频前端(RFFE)总线接口。
14.根据方面12或13所述的IC,其中所述被触发元件包括低噪声放大器(LNA)。
15.根据方面12至14中任一项所述的IC,其中所述控制电路被配置为从所述主控器接收作为数据报的所述步幅长度。
16.根据方面15所述的IC,其中所述数据报还包括至少一个步幅参数。
17.根据方面16所述的IC,其中所述至少一个步幅参数包括以下指示:所述计数器将在接收到所述时钟节拍时进行递减计数或将在接收到所述时钟节拍时进行递增计数。
18.根据方面16所述的IC,其中所述至少一个步幅参数包括以下指示:所述计数器将基于上升沿来进行计数或将基于下降沿来进行计数。
19.根据方面15至18中任一项所述的IC,其中所述控制电路被配置为接收不使用所述步幅长度的第二数据报。
20.根据方面12至19中任一项所述的IC,所述IC集成到从由以下项组成的组选择的设备中:机顶盒;娱乐单元;导航设备;通信设备;固定位置数据单元;移动位置数据单元;全球定位系统(GPS)设备;移动电话;蜂窝电话;智能电话;会话发起协议(SIP)电话;平板电脑;平板手机;服务器;计算机;便携式计算机;移动计算设备;可穿戴计算设备;台式计算机;个人数字助理(PDA);监视器;计算机监视器;电视机;调谐器;收音机;卫星收音机;音乐播放器;数字音乐播放器;便携式音乐播放器;数字视频播放器;视频播放器;数字视频盘(DVD)播放器;便携式数字视频播放器;汽车;车辆组件;航空电子系统;无人机;以及多旋翼直升机。
21.一种射频前端(RFFE)系统,包括:
RFFE总线;
主集成电路(IC),包括:
主RFFE总线接口,耦合到所述RFFE总线;
时钟源,可操作以产生具有时钟周期的时钟信号,所述时钟源每时钟周期产生一个时钟节拍;以及
主控制电路,被配置为:
设置包括多个时钟周期的步幅长度;
每步幅长度通过所述RFFE总线发送来自所述时钟源的仅一个时钟节拍;以及
从IC,包括:
从RFFE总线接口,耦合到所述RFFE总线;
被触发元件;
计数器,被配置为基于通过所述RFFE总线接收的时钟节拍来改变值;以及
从控制电路,被配置为:
从所述主IC接收所述步幅长度;以及
使得所述计数器在通过所述从RFFE总线接口接收到所述一个时钟节拍时以所述多个时钟周期进行改变。
22.一种用于控制从设备中的计数器的方法,包括:
设置主控器处的步幅长度;
在数据报中向所述从设备发送所述步幅长度;以及
在由所述主控器向所述从设备发送的时钟节拍处以所述步幅长度来调节所述从设备中的所述计数器。

Claims (22)

1.一种集成电路(IC),包括:
双线总线接口,耦合到双线总线;
时钟源,能够操作以产生具有时钟周期的时钟信号,所述时钟源每时钟周期产生一个时钟节拍;以及
控制电路,被配置为:
设置步幅长度,所述步幅长度包括多个时钟周期;以及
每步幅长度通过所述双线总线接口发送来自所述时钟源的仅一个时钟节拍。
2.根据权利要求1所述的IC,其中所述双线总线接口包括射频前端(RFFE)总线接口。
3.根据权利要求2所述的IC,其中所述控制电路被配置为作为用于RFFE系统的总线所有权主设备(BOM)来操作。
4.根据权利要求1所述的IC,其中所述控制电路还被配置为生成具有步幅参数的数据报,并且通过所述双线总线接口向从设备发送具有所述步幅参数的所述数据报。
5.根据权利要求4所述的IC,其中至少一个步幅参数包括步幅方向,其中所述步幅方向提供用于远程计数器进行递增计数或递减计数的指令。
6.根据权利要求4所述的IC,其中至少一个步幅参数包括边沿计数指令,所述边沿计数指令指示远程计数器基于上升沿或下降沿来进行计数。
7.根据权利要求1所述的IC,其中所述控制电路还被配置为使用计数器来跟踪远程从设备中的第二计数器。
8.根据权利要求7所述的IC,其中所述控制电路还被配置为基于所述计数器来使所述步幅长度变化。
9.根据权利要求1所述的IC,其中所述控制电路还被配置为在通过所述双线总线接口向远程从设备发送数据报的同时改变步幅大小。
10.根据权利要求1所述的IC,其中所述控制电路还被配置为在触发时间向远程从设备发送所述一个时钟节拍。
11.根据权利要求1所述的IC,所述IC集成到从由以下项组成的组选择的设备中:机顶盒;娱乐单元;导航设备;通信设备;固定位置数据单元;移动位置数据单元;全球定位系统(GPS)设备;移动电话;蜂窝电话;智能电话;会话发起协议(SIP)电话;平板电脑;平板手机;服务器;计算机;便携式计算机;移动计算设备;可穿戴计算设备;台式计算机;个人数字助理(PDA);监视器;计算机监视器;电视机;调谐器;收音机;卫星收音机;音乐播放器;数字音乐播放器;便携式音乐播放器;数字视频播放器;视频播放器;数字视频盘(DVD)播放器;便携式数字视频播放器;汽车;车辆组件;航空电子系统;无人机;以及多旋翼直升机。
12.一种集成电路(IC),包括:
双线总线接口,耦合到双线总线;
被触发元件;
计数器,被配置为基于通过所述双线总线接口接收的时钟节拍来改变值;以及
控制电路,被配置为:
从主设备接收步幅长度,其中所述步幅长度对应于多个时钟周期;以及
使得所述计数器在通过所述双线总线接口接收到时钟节拍时以所述多个时钟周期进行改变。
13.根据权利要求12所述的IC,其中所述双线总线接口包括射频前端(RFFE)总线接口。
14.根据权利要求12所述的IC,其中所述被触发元件包括低噪声放大器(LNA)。
15.根据权利要求12所述的IC,其中所述控制电路被配置为从所述主设备接收作为数据报的所述步幅长度。
16.根据权利要求15所述的IC,其中所述数据报还包括至少一个步幅参数。
17.根据权利要求16所述的IC,其中所述至少一个步幅参数包括以下指示:所述计数器将在接收到所述时钟节拍时进行递减计数或将在接收到所述时钟节拍时进行递增计数。
18.根据权利要求16所述的IC,其中所述至少一个步幅参数包括以下指示:所述计数器将基于上升沿来进行计数或将基于下降沿来进行计数。
19.根据权利要求15所述的IC,其中所述控制电路被配置为接收不使用所述步幅长度的第二数据报。
20.根据权利要求12所述的IC,所述IC集成到从由以下项组成的组选择的设备中:机顶盒;娱乐单元;导航设备;通信设备;固定位置数据单元;移动位置数据单元;全球定位系统(GPS)设备;移动电话;蜂窝电话;智能电话;会话发起协议(SIP)电话;平板电脑;平板手机;服务器;计算机;便携式计算机;移动计算设备;可穿戴计算设备;台式计算机;个人数字助理(PDA);监视器;计算机监视器;电视机;调谐器;收音机;卫星收音机;音乐播放器;数字音乐播放器;便携式音乐播放器;数字视频播放器;视频播放器;数字视频盘(DVD)播放器;便携式数字视频播放器;汽车;车辆组件;航空电子系统;无人机;以及多旋翼直升机。
21.一种射频前端(RFFE)系统,包括:
RFFE总线;
主集成电路(IC),包括:
主RFFE总线接口,耦合到所述RFFE总线;
时钟源,能够操作以产生具有时钟周期的时钟信号,所述时钟源每时钟周期产生一个时钟节拍;以及
主控制电路,被配置为:
设置步幅长度,所述步幅长度包括多个时钟周期;
每步幅长度通过所述RFFE总线发送来自所述时钟源的仅一个时钟节拍;以及
从IC,包括:
从RFFE总线接口,耦合到所述RFFE总线;
被触发元件;
计数器,被配置为基于通过所述RFFE总线接收的时钟节拍来改变值;以及
从控制电路,被配置为:
从所述主IC接收所述步幅长度;以及
使得所述计数器在通过所述从RFFE总线接口接收到所述一个时钟节拍时以所述多个时钟周期进行改变。
22.一种用于控制从设备中的计数器的方法,包括:
在主设备处设置步幅长度;
在数据报中向所述从设备发送所述步幅长度;以及
在由所述主设备向所述从设备发送的时钟节拍处以所述步幅长度来调节所述从设备中的所述计数器。
CN202180079460.6A 2020-12-18 2021-10-29 用于射频前端(rffe)总线中的定时触发的可变步幅计数 Pending CN116490860A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US17/127,709 2020-12-18
US17/127,709 US12034469B2 (en) 2020-12-18 2020-12-18 Variable stride counting for timed-triggers in a radio frequency front end (RFFE) bus
PCT/US2021/072110 WO2022133371A1 (en) 2020-12-18 2021-10-29 Variable stride counting for timed-triggers in a radio frequency front end (rffe) bus

Publications (1)

Publication Number Publication Date
CN116490860A true CN116490860A (zh) 2023-07-25

Family

ID=78822274

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180079460.6A Pending CN116490860A (zh) 2020-12-18 2021-10-29 用于射频前端(rffe)总线中的定时触发的可变步幅计数

Country Status (5)

Country Link
US (1) US12034469B2 (zh)
EP (1) EP4264442A1 (zh)
CN (1) CN116490860A (zh)
TW (1) TW202225991A (zh)
WO (1) WO2022133371A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20240056201A1 (en) * 2022-08-09 2024-02-15 Mediatek Inc. Method and system for evaluating radio performance

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10764026B2 (en) * 2015-07-20 2020-09-01 Lattice Semiconductor Corporation Acoustic gesture recognition systems and methods
US20180032457A1 (en) * 2016-07-26 2018-02-01 Qualcomm Incorporated Slave initiated interrupts for a communication bus
US10423551B2 (en) 2017-09-07 2019-09-24 Qualcomm Incorporated Ultra-short RFFE datagrams for latency sensitive radio frequency front-end
US20190347239A1 (en) 2018-05-11 2019-11-14 Qualcomm Incorporated Generalized configurable trigger
US20200133910A1 (en) 2018-10-24 2020-04-30 Qualcomm Incorporated Programmed delay for rffe bus triggers

Also Published As

Publication number Publication date
TW202225991A (zh) 2022-07-01
EP4264442A1 (en) 2023-10-25
US20220200650A1 (en) 2022-06-23
US12034469B2 (en) 2024-07-09
WO2022133371A1 (en) 2022-06-23

Similar Documents

Publication Publication Date Title
US20220113782A1 (en) Reducing power consumption of communication interfaces by clock frequency scaling and adaptive interleaving of polling
US20170255588A1 (en) Multiprotocol i3c common command codes
JP5002783B2 (ja) デュアル・タイマ・ユニットを含む通信装置
EP3491786B1 (en) Slave initiated interrupts for a communication bus
US8965312B2 (en) Momentary burst protocol for wireless communication
US10727838B2 (en) Systems and methods for power conservation in a phase locked loop (PLL)
EP3378200A1 (en) Priority-based data communication over multiple communication buses
US11334134B2 (en) Integrated circuit
US11704086B2 (en) Fast activation during wake up in an audio system
US10705557B2 (en) On-chip clock generator calibration
WO2017123378A1 (en) Signaling protocols for radio frequency front-end control interface (rffe) buses
CN116490860A (zh) 用于射频前端(rffe)总线中的定时触发的可变步幅计数
US20220019548A1 (en) Nested commands for radio frequency front end (rffe) bus
US11385676B2 (en) Single-counter, multi-trigger systems and methods in communication systems
US20180074985A1 (en) Radio frequency front end (rffe) command code extension with uniform sequence start condition (ssc)
US11354266B2 (en) Hang correction in a power management interface bus
US20240264962A1 (en) Bus clock line handover systems and methods
WO2019060438A1 (en) MEMORY SIMULTANEOUS BIDIRECTIONAL ACCESS SYSTEMS AND METHODS FOR ENHANCED QUALITY OF SERVICE (QOS)

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination