CN116483745A - 数据传输方法、装置、电源模块及存储介质 - Google Patents

数据传输方法、装置、电源模块及存储介质 Download PDF

Info

Publication number
CN116483745A
CN116483745A CN202310398773.9A CN202310398773A CN116483745A CN 116483745 A CN116483745 A CN 116483745A CN 202310398773 A CN202310398773 A CN 202310398773A CN 116483745 A CN116483745 A CN 116483745A
Authority
CN
China
Prior art keywords
read
index value
write
write operation
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310398773.9A
Other languages
English (en)
Inventor
马群
李睿
张�浩
张逾良
徐卫东
郭凯瑞
宋鑫
王首印
李世龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shijiazhuang Tonghe Electronics Co Ltd
Original Assignee
Shijiazhuang Tonghe Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shijiazhuang Tonghe Electronics Co Ltd filed Critical Shijiazhuang Tonghe Electronics Co Ltd
Priority to CN202310398773.9A priority Critical patent/CN116483745A/zh
Publication of CN116483745A publication Critical patent/CN116483745A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0866Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
    • G06F12/0871Allocation or management of cache space
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/30Creation or generation of source code
    • G06F8/36Software reuse
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明适用于数据传输技术领域,提供了一种数据传输方法、装置、电源模块及存储介质,该方法包括:接收用户的至少一个EEPROM读写操作信息,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体;遍历第一缓存区中的结构体,对于每个结构体,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动;其中,注册表中预先注册有使用不同IIC端口的不同EEPROM的唯一编码,以及对应的设备驱动;根据查询到的设备驱动和结构体中的内容,进行数据的读写操作。本发明能够提高代码的复用性。

Description

数据传输方法、装置、电源模块及存储介质
技术领域
本发明属于数据传输技术领域,尤其涉及一种数据传输方法、装置、电源模块及存储介质。
背景技术
电动汽车及其充电桩中的电源模块,时常会在一个IIC总线上连接多个EEPROM(Electrically Erasable Programmable read only memory,带电可擦可编程只读存储器),进行不同数据的存储。同时,对于具有多个IIC端口的芯片,可能存在每个IIC总线上连接多个EEPROM。
通常,开发者会将EEPROM与IIC设计到一起,而EEPROM为多个,IIC总线也为多个,这样的设计会使代码的可读性差,复杂度高,难以单独使用和复用,依次需要对多个EEPROM的操作过程分别编码,代码量大。
发明内容
有鉴于此,本发明实施例提供了一种数据传输方法、装置、电源模块及存储介质,以解决现有技术中对于多IIC端口多EEPROM的电源模块的数据传输,代码复杂度高,用户操作复杂,代码量大且难以复用的问题。
本发明实施例的第一方面提供了一种数据传输方法,包括:
接收用户的至少一个EEPROM读写操作信息,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体;
遍历第一缓存区中的结构体,对于每个结构体,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动;其中,注册表中预先注册有使用不同IIC端口的不同EEPROM的唯一编码,以及对应的设备驱动;
根据查询到的设备驱动和结构体的内容,进行数据的读写操作。
结合第一方面,在第一方面的一种可能的实现方式中,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,包括:
将唯一编码、EEPROM数据地址、数据指针、数据长度和错误失败回调函数装载至第一缓存区的当前写索引值指示的结构体中;
装载完成后,更新第一缓存区的写索引值。
结合第一方面,在第一方面的一种可能的实现方式中,遍历第一缓存区中的结构体,包括:
判断第一缓存区的读、写索引值是否相等;
若不相等,则根据当前读索引值指示的结构体进行数据的读写操作,并在读写操作完成后,更新第一缓存区的读索引值;
根据更新后的读索引值继续执行读写操作,直至读、写索引值相等。
结合第一方面,在第一方面的一种可能的实现方式中,在判断第一缓存区的读、写索引值不相等之后,还包括:
判断第一缓存区的读写状态是否忙碌;
若读状态和/或写状态忙碌,则暂停执行根据当前读索引值指示的结构体进行数据的读写操作,直至读写状态均空闲后恢复执行。
结合第一方面,在第一方面的一种可能的实现方式中,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,还包括:
将状态指针装载到第一缓存区的当前写索引值指示的结构体中;
状态指针用于指示第一缓存区当前是否为忙碌状态。
结合第一方面,在第一方面的一种可能的实现方式中,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,还包括:
将读写标志装载到第一缓存区的当前写索引值指示的结构体中;
读写标志用于指示当前为读操作还是写操作。
结合第一方面,在第一方面的一种可能的实现方式中,注册表包括第二缓存区和第三缓存区,第二缓存区存储唯一编码,第三缓存区存储对应的设备驱动,第二缓存区与第三缓存区使用相同的索引值;
根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动,包括:
从第二缓存区中查询唯一编码对应的索引值;
根据索引值,从第三缓存区中查询对应的设备驱动。
本发明实施例的第二方面提供了一种数据传输装置,包括:
接收模块,用于接收用户的至少一个EEPROM读写操作信息,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体;
遍历模块,用于遍历第一缓存区中的结构体,对于每个结构体,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动;注册表中预先注册有使用不同IIC端口的不同EEPROM的唯一编码,以及对应的设备驱动;
读写模块,用于根据查询到的设备驱动和结构体的内容,进行数据的读写操作。
本发明实施例的第三方面提供了一种电源模块,包括电子设备,电子设备包括存储器、处理器以及存储在存储器中并可在处理器上运行的计算机程序,处理器执行计算机程序时实现如上述第一方面或第一方面的任意一种可能的实现方式中的数据传输方法的步骤。
本发明实施例的第四方面提供了一种计算机可读存储介质,计算机可读存储介质存储有计算机程序,计算机程序被处理器执行时实现如上述第一方面或第一方面的任意一种可能的实现方式中的数据传输方法的步骤。
本发明实施例与现有技术相比存在的有益效果是:
本发明实施例对使用不同IIC端口的不同EEPROM进行重新编号,使用不同IIC端口的不同EEPROM具有唯一编码并与对应的设备驱动一同注册在注册表内,从而接收用户的EEPROM读写操作信息后,能够根据唯一编码确定对应的设备驱动,实现数据的读写操作。并且,通过开辟第一缓存区,用户在指定EEPROM的某地址处读或写信息时,将读写信息装载到第一缓存区中,防止同一时刻出现多次操作造成的冗余问题。本方案的代码简单且能够复用。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的数据传输方法的流程示意图;
图2是本发明实施例提供的第一缓存区及结构体的示意图;
图3是本发明实施例提供的数据传输过程示意图;
图4是本发明实施例提供的数据传输装置的结构示意图;
图5是本发明实施例提供的电子设备的结构示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
对于多端口芯片,可能存在每个IIC总线上连接多个EEPROM芯片的情况,传统意义上,开发者会将EEPROM与IIC设计到一起,由于EEPROM为多个,IIC总线也为多个,这样的设计会使代码的可读性差,复杂度高,难以单独使用和复用。需要开发者针对多个EEPROM的操作过程进行分别编码。
考虑到不同EEPROM的从设备地址不同,数据传输过程基本相同,为了简化操作过程,减少代码量,本实施例抽象出一种多个IIC端口的多个EEPROM芯片的数据传输方法,方便用户操作过程。
本实施例主要解决以下问题:
(1)不同的IIC总线上的EEPROM的从地址可能相同,如何区分。
(2)不同的IIC总线,不同的EEPROM如何有序运行,互不干扰。即数据传输过程中,当前EEPROM能够准确定位当前使用哪个IIC总线。
参见图1所示,本实施例的数据传输方法包括以下步骤:
步骤S101,接收用户的至少一个EEPROM读写操作信息,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体。
在本实施例中,同一时刻可能有多个读写请求,需要进行协调处理。为解决此问题,参见图2所示,本方案开辟第一缓存区,用户在指定的EEPROM的某地址处读或写数据时,将相关信息装载到第一缓存区中(即请求从指定EEPROM地址中读或写数据到指定位置的信息1-n),每个EEPROM读写操作信息对应装载一个结构体,数据处理过程中,将通过遍历结构体进行逐一处理,防止同一时刻出现多次操作造成冗余。
步骤S102,遍历第一缓存区中的结构体,对于每个结构体,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动;其中,注册表中预先注册有使用不同IIC端口的不同EEPROM的唯一编码,以及对应的设备驱动。
在本实施例中,对于多IIC端口,多个EEPROM的数据传输,需要用户根据当前硬件的连接情况,提前注册信息。
作为一种可能的实现方式,参见图3所示,注册表包括第二缓存区和第三缓存区,第二缓存区存储唯一编码,第三缓存区存储对应的设备驱动,第二缓存区与第三缓存区使用相同的索引值。
在本实施例中,注册信息包括所需底层驱动端口号,根据该端口号,可以查找到对应的设备驱动,放置到第三缓存区。除此之外还包括从设备地址重新编码号,由于不同的IIC总线的从设备地址可以一样,为了区分不同IIC总线上连接的同一从设备地址,使该编号具有唯一性,需要对从设备地址进行重新编号,例如使用IIC0总线的EEPROM的从设备地址使0x50,则重新编码将为0x500,同理,使用IIC1总线的EEPROM的从设备地址使0x50,则重新编码将为0x501,将该从设备地址唯一编码放置到第二缓存区。第二缓存区与第三缓存区使用同一个写索引、读索引值,以便对信息的存储和查找操作。
具体的,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动,可以详述为:
从第二缓存区中查询唯一编码对应的索引值;
根据索引值,从第三缓存区中查询对应的设备驱动。
通过这种方式,接收用户的EEPROM读写操作信息后,能够根据唯一编码确定对应的设备驱动,实现数据的读写操作。
步骤S103,根据查询到的设备驱动和结构体中的内容,进行数据的读写操作。
可见,本发明实施例对使用不同IIC端口的不同EEPROM进行重新编号,使用不同IIC端口的不同EEPROM具有唯一编码并与对应的设备驱动一同注册在注册表内,从而接收用户的EEPROM读写操作信息后,能够根据唯一编码确定对应的设备驱动,实现数据的读写操作。并且,通过开辟第一缓存区,用户在指定EEPROM的某地址处读或写信息时,将读写信息装载到第一缓存区中,防止同一时刻出现多次操作造成的冗余问题。本方案的代码简单且能够复用。
作为一种可能的实现方式,参见图1所示,步骤S101中根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,可以详述为:
将唯一编码、EEPROM数据地址、数据指针、数据长度和错误失败回调函数装载至第一缓存区的当前写索引值指示的结构体中;
装载完成后,更新第一缓存区的写索引值。
在本实施例中,第一缓存区的写索引值用于指示当前装载的结构体位置,结构体装载完成后,写索引值指向下一个结构体位置。
各个参数定义如下:
唯一编码,即EEPROM从设备地址的新编码,用于确定数据传输的具体芯片。
EEPROM数据地址,确定将要读本芯片哪个地址的数据,或者数据将要存储到本芯片哪个地址处。
数据指针,若当前操作为读操作,则该数据指针指向的内存空间将存储读取到的数据;若当前操作为写操作,则该数据指针指向的内存空间将存储将要写入的数据。
数据长度,当前即将要存储的数据的长度或者即将要读取的数据长度,以8bit为单位,若数据为64位数据,则数据长度为8。
错误失败回调函数,需要用户自行编写IIC通讯错误处理逻辑。
作为一种可能的实现方式中,步骤S102中遍历第一缓存区中的结构体,可以详述为:
判断第一缓存区的读、写索引值是否相等;
若不相等,则根据当前读索引值指示的结构体进行数据的读写操作,并在读写操作完成后,更新第一缓存区的读索引值;
根据更新后的读索引值继续执行读写操作,直至读、写索引值相等。
在本实施例中,第一缓存区的读索引值用于数据处理时提取结构体中的信息,可以理解的是,读、写索引值相等,表示第一缓存区中没有需要处理的数据,读、写索引值不相等,表示第一缓存区中存在需要处理的数据。
作为一种可能的实现方式,在判断第一缓存区的读、写索引值不相等之后,还包括:
判断第一缓存区的读写状态是否忙碌;
若读状态和/或写状态忙碌,则暂停执行根据当前读索引值指示的结构体进行数据的读写操作,直至读写状态均空闲后恢复执行。
在本实施例中,第一缓存区的读写状态忙碌,即上一次的处理未完成,IIC总线被占用,此时跳出函数,等待IIC总线空闲时再进行处理。
作为一种可能的实现方式,步骤S101中根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,还包括:
将状态指针装载到第一缓存区的当前写索引值指示的结构体中;
状态指针用于指示第一缓存区当前是否为忙碌状态。
在本实施例中,该状态指针用于表征第一缓存区内的数据是否处理完成。
作为一种可能的实现方式,步骤S101中根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,还包括:
将读写标志装载到第一缓存区的当前写索引值指示的结构体中;
读写标志用于指示当前为读操作还是写操作。
在本实施例中,由于无论是读操作还是写操作,相关信息均存储在第一缓存区内,因此需要对读写操作通过读写标志加以区分。
在一个实施例中,参见图3,数据传输方法的流程如下:
(1)各个通讯硬件(EEPROM)的从设备地址,根据使用的端口不同,重新编码,唯一编码存入第二缓存区,对应设备驱动存入第三缓存区。
(2)用户在某个EEPROM指定的地址a读或者写数据,根据EEPROM读写操作信息装载第一缓存区的结构体。
(3)更新第一缓存区的写索引值。
(4)判断第一缓存区内的读、写索引值是否相等,若相等则说明缓存区内数据已经读写完,则跳出函数,若不相等,则进入第5步。
(5)判断读状态是否忙碌,若忙碌则跳出函数,若不忙碌进入第6步。
(6)判断写状态是否忙碌,若忙碌则跳出函数,若不忙碌进入第7步。
(7)提取读索引位置的从设备地址的唯一编码,查找到第二缓存区内与之匹配的数据,并利用当前索引值获得第三缓存区内的设备驱动。
(8)根据读索引位置的读写标志和查找到的设备驱动进行EEPROM读写操作。
(9)判断当前读索引值位置处的数据是否全部处理完,若处理完,则变更读索引值,若没有处理完,则跳出当前函数。
(10)将当前读索引值位置处的数据读写结果标志更新为成功。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
本发明实施例提供了一种数据传输装置,参见图4所示,该数据传输装置40包括:
接收模块41,用于接收用户的至少一个EEPROM读写操作信息,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体。
遍历模块42,用于遍历第一缓存区中的结构体,对于每个结构体,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动;注册表中预先注册有使用不同IIC端口的不同EEPROM的唯一编码,以及对应的设备驱动。
读写模块43,用于根据查询到的设备驱动和结构体中的内容,进行数据的读写操作。
作为一种可能的实现方式,接收模块41具体用于:
将唯一编码、EEPROM数据地址、数据指针、数据长度和错误失败回调函数装载至第一缓存区的当前写索引值指示的结构体中;
装载完成后,更新第一缓存区的写索引值。
作为一种可能的实现方式,遍历模块42具体用于:
判断第一缓存区的读、写索引值是否相等;
若不相等,则根据当前读索引值指示的结构体进行数据的读写操作,并在读写操作完成后,更新第一缓存区的读索引值;
根据更新后的读索引值继续执行读写操作,直至读、写索引值相等。
作为一种可能的实现方式,在判断第一缓存区的读、写索引值不相等之后,遍历模块42还用于:
判断第一缓存区的读写状态是否忙碌;
若读状态和/或写状态忙碌,则暂停执行根据当前读索引值指示的结构体进行数据的读写操作,直至读写状态均空闲后恢复执行。
作为一种可能的实现方式,接收模块41还具体用于:
将状态指针装载到第一缓存区的当前写索引值指示的结构体中;
状态指针用于指示第一缓存区当前是否为忙碌状态。
作为一种可能的实现方式,接收模块41还具体用于:
将读写标志装载到第一缓存区的当前写索引值指示的结构体中;
读写标志用于指示当前为读操作还是写操作。
作为一种可能的实现方式,注册表包括第二缓存区和第三缓存区,第二缓存区存储唯一编码,第三缓存区存储对应的设备驱动,第二缓存区与第三缓存区使用相同的索引值;遍历模块42具体用于:
从第二缓存区中查询唯一编码对应的索引值;
根据索引值,从第三缓存区中查询对应的设备驱动。
本发明实施例提供了一种电源模块,包括电子设备,电子设备包括存储器、处理器以及存储在存储器中并可在处理器上运行的计算机程序,处理器执行计算机程序时实现如上述的数据传输方法的步骤。
图5是本发明一实施例提供的电子设备50的示意图。如图5所示,该实施例的电子设备50包括:处理器51、存储器52以及存储在存储器52中并可在处理器51上运行的计算机程序53,例如数据传输程序。处理器51执行计算机程序53时实现上述各个数据传输方法实施例中的步骤,例如图1所示的步骤S101至S103。或者,处理器51执行计算机程序53时实现上述各装置实施例中各模块的功能,例如图4所示模块41至43的功能。
示例性的,计算机程序53可以被分割成一个或多个模块/单元,一个或者多个模块/单元被存储在存储器52中,并由处理器51执行,以完成本发明。一个或多个模块/单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述计算机程序53在电子设备50中的执行过程。
电子设备50可以是桌上型计算机、笔记本、掌上电脑及云端服务器等计算设备。电子设备50可包括,但不仅限于,处理器51、存储器52。本领域技术人员可以理解,图5仅仅是电子设备50的示例,并不构成对电子设备50的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如电子设备50还可以包括输入输出设备、网络接入设备、总线等。
所称处理器51可以是中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
存储器52可以是电子设备50的内部存储单元,例如电子设备50的硬盘或内存。存储器52也可以是电子设备50的外部存储设备,例如电子设备50上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,存储器52还可以既包括电子设备50的内部存储单元也包括外部存储设备。存储器52用于存储计算机程序以及电子设备50所需的其他程序和数据。存储器52还可以用于暂时地存储已经输出或者将要输出的数据。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述系统中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
在本发明所提供的实施例中,应该理解到,所揭露的装置/电子设备和方法,可以通过其它的方式实现。例如,以上所描述的装置/电子设备实施例仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,计算机程序包括计算机程序代码,计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。计算机可读介质可以包括:能够携带计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、电载波信号、电信信号以及软件分发介质等。
以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (10)

1.一种数据传输方法,其特征在于,包括:
接收用户的至少一个EEPROM读写操作信息,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体;
遍历第一缓存区中的结构体,对于每个结构体,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动;其中,所述注册表中预先注册有使用不同IIC端口的不同EEPROM的唯一编码,以及对应的设备驱动;
根据查询到的设备驱动和结构体中的内容,进行数据的读写操作。
2.如权利要求1所述的数据传输方法,其特征在于,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,包括:
将唯一编码、EEPROM数据地址、数据指针、数据长度和错误失败回调函数装载至第一缓存区的当前写索引值指示的结构体中;
装载完成后,更新第一缓存区的写索引值。
3.如权利要求2所述的数据传输方法,其特征在于,遍历第一缓存区中的结构体,包括:
判断第一缓存区的读、写索引值是否相等;
若不相等,则根据当前读索引值指示的结构体进行数据的读写操作,并在读写操作完成后,更新第一缓存区的读索引值;
根据更新后的读索引值继续执行读写操作,直至读、写索引值相等。
4.如权利要求3所述的数据传输方法,其特征在于,在判断第一缓存区的读、写索引值不相等之后,还包括:
判断第一缓存区的读写状态是否忙碌;
若读状态和/或写状态忙碌,则暂停执行根据当前读索引值指示的结构体进行数据的读写操作,直至读写状态均空闲后恢复执行。
5.如权利要求2所述的数据传输方法,其特征在于,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,还包括:
将状态指针装载到第一缓存区的当前写索引值指示的结构体中;
所述状态指针用于指示第一缓存区当前是否为忙碌状态。
6.如权利要求2所述的数据传输方法,其特征在于,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体,还包括:
将读写标志装载到第一缓存区的当前写索引值指示的结构体中;
所述读写标志用于指示当前为读操作还是写操作。
7.如权利要求1所述的数据传输方法,其特征在于,所述注册表包括第二缓存区和第三缓存区,所述第二缓存区存储唯一编码,所述第三缓存区存储对应的设备驱动,第二缓存区与第三缓存区使用相同的索引值;
根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动,包括:
从第二缓存区中查询唯一编码对应的索引值;
根据所述索引值,从第三缓存区中查询对应的设备驱动。
8.一种数据传输装置,其特征在于,包括:
接收模块,用于接收用户的至少一个EEPROM读写操作信息,根据每个EEPROM读写操作信息配置预设的第一缓存区中的每个结构体;
遍历模块,用于遍历第一缓存区中的结构体,对于每个结构体,根据结构体中的唯一编码从预设的注册表中查询对应的设备驱动;所述注册表中预先注册有使用不同IIC端口的不同EEPROM的唯一编码,以及对应的设备驱动;
读写模块,用于根据查询到的设备驱动和结构体中的内容,进行数据的读写操作。
9.一种电源模块,包括电子设备,电子设备包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至7任一项所述方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述方法的步骤。
CN202310398773.9A 2023-04-14 2023-04-14 数据传输方法、装置、电源模块及存储介质 Pending CN116483745A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310398773.9A CN116483745A (zh) 2023-04-14 2023-04-14 数据传输方法、装置、电源模块及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310398773.9A CN116483745A (zh) 2023-04-14 2023-04-14 数据传输方法、装置、电源模块及存储介质

Publications (1)

Publication Number Publication Date
CN116483745A true CN116483745A (zh) 2023-07-25

Family

ID=87224416

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310398773.9A Pending CN116483745A (zh) 2023-04-14 2023-04-14 数据传输方法、装置、电源模块及存储介质

Country Status (1)

Country Link
CN (1) CN116483745A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117648084A (zh) * 2024-01-29 2024-03-05 井芯微电子技术(天津)有限公司 一种实现i2c底层驱动的方法、装置及可读介质

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117648084A (zh) * 2024-01-29 2024-03-05 井芯微电子技术(天津)有限公司 一种实现i2c底层驱动的方法、装置及可读介质
CN117648084B (zh) * 2024-01-29 2024-04-30 井芯微电子技术(天津)有限公司 一种实现i2c底层驱动的方法、装置及可读介质

Similar Documents

Publication Publication Date Title
CN111090663B (zh) 事务并发控制方法、装置、终端设备及介质
CN108132890B (zh) 存储芯片的垃圾回收方法、装置、设备及存储介质
JP7088897B2 (ja) データアクセス方法、データアクセス装置、機器及び記憶媒体
EP3657337A1 (en) Method, apparatus, device and storage medium for accessing static random access memory
CN111767056B (zh) 一种源码编译方法、可执行文件运行方法及终端设备
CN113010116B (zh) 一种数据处理方法、装置、终端设备及可读存储介质
CN112506569B (zh) 一种字节码执行方法、字节码执行装置及终端设备
CN116483745A (zh) 数据传输方法、装置、电源模块及存储介质
CN104598161A (zh) 数据读取、写入方法和装置及数据存储结构
CN101620652B (zh) 一种保护存储器数据的主板、计算机和方法
CN112783971B (zh) 交易记录方法、交易查询方法、电子设备及存储介质
CN117577163A (zh) 一种ssd坏块检测方法、装置、计算机设备及存储介质
CN115840618B (zh) 一种hypervisor中虚拟机模拟设备寄存器的访问方法及装置
CN113590581B (zh) 数据传输方法、装置、设备及存储介质
CN112148486B (zh) 内存页面管理方法、装置、设备及可读存储介质
US7380174B2 (en) Variable writing through a fixed programming interface
CN112364580A (zh) 自动在寄存器传输级设计文件中插入特定代码的方法及装置
CN113965917B (zh) 通信方法、装置及终端设备
CN116483268A (zh) 多端口iic数据传输方法、装置、电源模块及存储介质
CN111078714B (zh) 数据处理的方法及装置
CN112579207B (zh) 一种数据加载的方法、装置及设备
CN114356244B (zh) 时序数据的数据存储方法、装置、设备及存储介质
CN117369905B (zh) 闪存平台的开机方法、系统、电子设备及存储介质
CN114356808A (zh) 微控制器的外部存储器中数据的访问方法
CN107025144B (zh) 用于写入以及读取数据集的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination