CN116469328A - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN116469328A CN116469328A CN202211560700.7A CN202211560700A CN116469328A CN 116469328 A CN116469328 A CN 116469328A CN 202211560700 A CN202211560700 A CN 202211560700A CN 116469328 A CN116469328 A CN 116469328A
- Authority
- CN
- China
- Prior art keywords
- pixels
- region
- display
- display device
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015556 catabolic process Effects 0.000 claims description 262
- 238000006731 degradation reaction Methods 0.000 claims description 262
- 239000003990 capacitor Substances 0.000 claims description 14
- 239000011159 matrix material Substances 0.000 claims description 4
- 230000007423 decrease Effects 0.000 claims description 3
- 230000002093 peripheral effect Effects 0.000 description 15
- 238000010586 diagram Methods 0.000 description 14
- 238000000034 method Methods 0.000 description 6
- 230000000593 degrading effect Effects 0.000 description 4
- 239000000470 constituent Substances 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- 239000002096 quantum dot Substances 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 241000699670 Mus sp. Species 0.000 description 1
- 206010047571 Visual impairment Diseases 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/007—Use of pixel shift techniques, e.g. by mechanical shift of the physical pixels or by optical shift of the perceived pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2085—Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0257—Reduction of after-image effects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
- G09G2320/106—Determination of movement vectors or equivalent parameters within the image
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
Abstract
显示装置可以包括:显示面板,包括配置多个像素的显示区域以及围绕显示区域且配置多个虚设像素的子显示区域,显示面板显示图像;图像移位控制器,生成包括与使图像移位的路径有关的信息的图像移位信号;以及控制器,接收图像移位信号而生成适用了图像移位信号的输入图像数据,包括在配置于显示区域的像素的每一个中的驱动晶体管的尺寸与包括在配置于子显示区域的虚设像素的每一个中的驱动晶体管的尺寸不同。
Description
技术领域
本发明涉及一种显示装置。更详细地,本发明涉及一种利用图像移位方法来显示图像的显示装置。
背景技术
平板显示装置由于轻量以及薄型等特性,用作替代阴极射线管显示装置的显示装置。作为这样的平板显示装置的代表性例子,有液晶显示装置、有机发光显示装置、量子点显示装置等。
当显示装置长时间驱动时,由于电流应力的增加,像素可能劣化,在显示图像的固定图案或者标识(Logo)的部分中可能产生余像。为了解决这样的问题,显示装置可以利用按照预设的时间移位图像整体的图像移位方法(或者,像素移位方法、轨道(orbit)驱动方法等)来分散像素所受到的应力。例如,图像移位方法可以使图像沿着规定的方向移位,通过图像的移位在不显示图像的外围部分显示黑色数据。在此,所述图像移位方法可以使得图像的圆点(例如,图像的正中央)以四边形的旋风形状沿着顺时间方向或者逆时针方向移位。
发明内容
本发明的目的在于提供一种显示装置。
但是,本发明不限于上述的目的,可以在不脱离本发明的构思以及领域的范围中进行各种扩展。
为了达到前述的本发明的目的,可以是,根据本发明的示例性实施例的显示装置包括:显示面板,包括配置多个像素的显示区域以及围绕所述显示区域且配置多个虚设像素的子显示区域,所述显示面板显示图像;图像移位控制器,生成包括与使所述图像移位的路径有关的信息的图像移位信号;以及控制器,接收所述图像移位信号而生成适用了所述图像移位信号的输入图像数据,包括在配置于所述显示区域的所述像素的每一个中的驱动晶体管的尺寸与包括在配置于所述子显示区域的所述虚设像素的每一个中的驱动晶体管的尺寸不同。
在示例性实施例中,可以是,将包括在配置于所述显示区域的所述像素的每一个中的所述驱动晶体管定义为第一驱动晶体管,所述第一驱动晶体管包括第一有源图案以及第一栅极电极,将包括在配置于所述子显示区域的所述虚设像素的每一个中的所述驱动晶体管定义为第二驱动晶体管,所述第二驱动晶体管包括第二有源图案以及第二栅极电极,所述第一驱动晶体管的尺寸大于所述第二驱动晶体管的尺寸。
在示例性实施例中,可以是,所述显示区域包括:第一显示区域;以及第二显示区域,围绕所述第一显示区域,包括在配置于所述第二显示区域的所述像素的每一个中的所述驱动晶体管以及包括在配置于所述子显示区域的所述虚设像素的每一个中的所述驱动晶体管的每一个的尺寸在从所述第一显示区域向所述子显示区域的方向上逐渐减小。
在示例性实施例中,可以是,包括在配置于所述第一显示区域的所述像素的每一个中的所述驱动晶体管是彼此相同的尺寸。
在示例性实施例中,可以是,所述图像与所述第一显示区域以及所述第二显示区域重叠,或者所述图像与所述第一显示区域、所述第二显示区域的至少一部分以及所述子显示区域的至少一部分重叠。
在示例性实施例中,可以是,包括在所述虚设像素的每一个中的所述驱动晶体管的尺寸在从所述显示区域向所述子显示区域的方向上逐渐减小。
在示例性实施例中,可以是,所述像素以及所述虚设像素以矩阵形态排列。
为了达到前述的本发明的目的,可以是,根据本发明的示例性实施例的显示装置包括:显示面板,包括配置多个像素的显示区域以及围绕所述显示区域且配置多个虚设像素的子显示区域,所述显示面板显示图像;图像移位控制器,生成包括与使所述图像移位的路径有关的信息的图像移位信号;以及控制器,接收所述图像移位信号而生成适用了所述图像移位信号的输入图像数据,所述控制器基于所述图像移位信号确定劣化补偿区域,并使配置于所述劣化补偿区域的所述像素以及所述虚设像素劣化。
在示例性实施例中,可以是,所述劣化补偿区域与显示所述图像的驱动区域不重叠。
在示例性实施例中,可以是,所述像素以及所述虚设像素的每一个包括:第一晶体管,包括被施加第一电源的第一端子、连接于第一节点的第二端子以及连接于第二节点的栅极端子;第二晶体管,包括被施加数据电压的第一端子、连接于所述第二节点的第二端子以及被施加数据写入栅极信号的栅极端子;以及第三晶体管,包括连接于所述第一节点的第一端子、被施加初始化电源的第二端子以及被施加数据初始化栅极信号的栅极端子。
在示例性实施例中,可以是,所述像素以及所述虚设像素的每一个还包括:发光元件,包括连接于所述第一节点的第一端子以及接收第二电源的第二端子;以及存储电容器,连接于所述第一节点和所述第二节点。
在示例性实施例中,可以是,在显示所述图像的期间,与所述劣化补偿区域重叠的所述像素以及所述虚设像素不发光。
在示例性实施例中,可以是,所述显示装置还包括:第一电源线,配置于所述显示面板的第一区域;第二电源线,配置于位于所述第一区域的两侧部的第二区域;以及电源供应部,包括配置于所述第一区域以及所述第二区域的初始化电源线。
在示例性实施例中,可以是,所述电源供应部向与所述第一区域重叠的所述像素以及所述虚设像素连续地供应第一电源,并向与所述第二区域重叠的所述像素以及所述虚设像素选择性地供应所述第一电源。
在示例性实施例中,可以是,所述劣化补偿区域包括选自第一劣化补偿区域、第二劣化补偿区域、第三劣化补偿区域以及第四劣化补偿区域的至少3个,所述第一劣化补偿区域以及所述第二劣化补偿区域对应于所述第一区域中的除显示所述图像的驱动区域以外的剩余区域,所述第三劣化补偿区域以及所述第四劣化补偿区域对应于所述第二区域中的除所述驱动区域以外的剩余区域。
在示例性实施例中,可以是,在驱动与所述驱动区域重叠的所述像素以及所述虚设像素而显示所述图像的期间,在与所述第一劣化补偿区域以及所述第二劣化补偿区域重叠的所述像素以及所述虚设像素中,所述第二晶体管以及所述第三晶体管导通,向所述第一晶体管的所述栅极端子供应所述数据电压而所述第一晶体管导通,电流从所述第一电源线流向所述初始化电源线。
在示例性实施例中,可以是,与重叠于与所述第一劣化补偿区域以及所述第二劣化补偿区域相邻设置的所述驱动区域的所述像素以及所述虚设像素的负载电压的平均相对应的电压供应为向与所述第一劣化补偿区域以及所述第二劣化补偿区域重叠的所述像素以及所述虚设像素的每一个的所述第二晶体管提供的所述数据电压。
在示例性实施例中,可以是,在驱动与所述驱动区域重叠的所述像素以及所述虚设像素而显示所述图像的期间,不向所述第二电源线施加所述第一电源。
在示例性实施例中,可以是,在与所述第三劣化补偿区域以及所述第四劣化补偿区域重叠的所述像素以及所述虚设像素中,所述第二晶体管以及所述第三晶体管导通,向所述第一晶体管的所述栅极端子供应所述数据电压而所述第一晶体管导通,向所述第一晶体管提供初始化电源。
在示例性实施例中,可以是,与重叠于与所述第三劣化补偿区域以及所述第四劣化补偿区域相邻设置的所述驱动区域的所述像素以及所述虚设像素的负载电压的平均相对应的电压供应为向与所述第三劣化补偿区域以及所述第四劣化补偿区域重叠的所述像素以及所述虚设像素的每一个的所述第二晶体管提供的所述数据电压。
根据本发明的示例性实施例的显示装置可以将显示面板构成为配置于第二显示区域的像素以及配置于子显示区域的虚设像素的每一个的第一晶体管的尺寸沿着从第一显示区域向周边区域的方向逐渐变小。例如,当将第一晶体管的尺寸制造成相对小时,由于驱动电流引起的应力相对增加,阈值电压的变化增加,因此制造成相对小的第一晶体管可以相对快速劣化。另外,劣化的速度相对慢的配置于子显示区域的虚设像素的每一个的第一晶体管可以制造成相对更小。由此,配置于第二显示区域的像素以及配置于子显示区域的虚设像素的每一个的劣化可以比配置于第一显示区域的像素的劣化相对快速进行,配置于子显示区域的虚设像素的劣化比配置于第二显示区域的像素的劣化相对快速进行,从而可以在显示面板中识别不到斑点。
根据本发明的示例性实施例的显示装置可以确定劣化补偿区域,在配置于劣化补偿区域的像素及/或虚设像素中没有发光元件的发光而沿着电流路径将电流提供给第一晶体管或向第一晶体管供应初始化电源,从而使配置于劣化补偿区域的像素及/或虚设像素劣化。由此,可以在显示面板中识别不到斑点。
另外,将与配置于与劣化补偿区域相邻设置的驱动区域的像素及/或虚设像素的负载电压的平均相对应的电压供应为向配置于劣化补偿区域的像素及/或虚设像素的每一个的第二晶体管提供的数据电压,从而配置于劣化补偿区域的像素及/或虚设像素可以以与配置于与劣化补偿区域相邻设置的所述驱动区域的像素及/或虚设像素近似的水平劣化。由此,可以在显示面板中更识别不到斑点。
根据本发明的示例性实施例的显示装置包括像素劣化传感器,所述像素劣化传感器生成包括与分别配置于第二显示区域以及子显示区域的像素以及虚设像素的平均劣化量有关的信息的像素劣化信号,从而可以基于配置于劣化补偿区域的像素以及虚设像素的所述平均劣化量减小配置于所述劣化补偿区域的像素以及虚设像素的亮度进行驱动。由此,可以在显示面板中识别不到斑点。
然而,本发明的效果不限于上述的效果,可以在不脱离本发明的构思以及领域的范围中进行各种扩展。
附图说明
图1是示出根据本发明的示例性实施例的显示装置的框图。
图2是用于说明包括在图1的显示装置中的显示面板的平面图。
图3a、图3b、图3c以及图3d是用于说明在图2的显示面板中图像移位的形状的平面图。
图4是用于说明包括在图2的显示面板中的像素以及虚设像素的电路图。
图5a、图5b以及图5c是用于说明包括在图4的像素以及虚设像素中的第一晶体管的形状的布局图。
图6是示出根据本发明的示例性实施例的显示装置的框图。
图7是用于说明包括在图6的显示装置中的第一以及第二电源线的平面图。
图8是用于说明在图6的显示面板显示图像的第一形状的平面图。
图9是用于说明当图8的图像显示于显示面板时的劣化补偿区域的平面图。
图10以及图11是用于说明包括在图8的显示面板中的像素以及虚设像素的电路图。
图12是用于说明在图6的显示面板显示图像的第二形状的平面图。
图13是用于说明当图12的图像显示于显示面板时的劣化补偿区域的平面图。
图14是用于说明在图6的显示面板显示图像的第三形状的平面图。
图15是用于说明当图14的图像显示于显示面板时的劣化补偿区域的平面图。
图16是用于说明在图6的显示面板显示图像的第四形状的平面图。
图17是用于说明当图16的图像显示于显示面板时的劣化补偿区域的平面图。
图18是示出根据本发明的示例性实施例的显示装置的框图。
图19是示出包括根据本发明的示例性实施例的显示装置的电子设备的框图。
(附图标记说明)
10:显示区域 11:第一显示区域
12:第二显示区域 20:子显示区域
30:周边区域 50:图像
70:劣化补偿区域
71、72、73、74:第一至第四劣化补偿区域
100、500、600:显示装置 110:显示面板
120:数据驱动器 140:栅极驱动器
150:控制器 160:电源供应部
180:图像移位控制器 190:像素劣化传感器
470:焊盘电极 550:有源图案
570:栅极电极
555_1、…、555_n:第一至第n有源图案
575_1、…、575_n:第一至第n栅极电极
具体实施方式
以下,参照所附附图,详细说明根据本发明的示例性实施例的显示装置。在所附附图中,针对相同或类似的构成要件使用相同或类似的附图标记。
图1是示出根据本发明的示例性实施例的显示装置的框图。
参照图1,显示装置100可以包括显示面板110、控制器150、数据驱动器120、栅极驱动器140、电源供应部160、图像移位控制器180等,所述显示面板110包括多个像素P以及多个虚设像素DP。
显示面板110可以包括多个数据线DL、多个数据写入栅极线GWL、多个数据初始化栅极线GIL、第一电源线ELVDDL、第二电源线ELVSSL、初始化电源线VINTL以及与所述线连接的多个像素P以及多个虚设像素DP。在此,在显示面板110的中央可以配置像素P,在显示面板110的外围可以以围绕像素P的方式配置虚设像素DP。
在示例性实施例中,可以是,像素P以及虚设像素DP的每一个包括至少两个晶体管、至少一个电容器以及发光元件,显示面板110为发光显示面板。在示例性实施例中,显示面板110可以是有机发光显示装置(organic light emitting display device;OLED)的显示面板。在另一示例性实施例中,显示面板110也可以包括无机发光显示装置(inorganiclight emitting display device,ILED)的显示面板、量子点显示装置(quantum dotdisplay device,QDD)的显示面板、液晶显示装置(liquid crystal display device,LCD)的显示面板、场发射显示装置(field emission display device,FED)的显示面板、等离子体显示装置(plasma display device,PDP)的显示面板或者电泳显示装置(electrophoretic display device,EPD)的显示面板。
控制器(例如,时序控制器(timing controller,T-CON))150可以从外部的主处理器(例如,应用处理器(application processor,AP)、图形处理部(graphic processingunit,GPU)或者图形卡(graphic card))接收图像数据IMG以及输入控制信号CON。图像数据IMG可以是包括红色图像数据(或者红色像素数据)、绿色图像数据(或者绿色像素数据)以及蓝色图像数据(或者蓝色像素数据)的RGB图像数据(或者RGB像素数据)。另外,图像数据IMG可以包括驱动频率的信息。控制信号CON可以包括垂直同步信号、水平同步信号、输入数据使能信号、主时钟信号等,但不限于此。
控制器150可以对从外部的主处理器供应的图像数据IMG适用校正画质的算法(例如,动态电容补偿(dynamic capacitance compensation,DCC)等)而将图像数据IMG转换(或者生成)为输入图像数据IDATA。选择性地,当控制器150不包括用于改善画质的算法时,图像数据IMG可以直接输出为输入图像数据IDATA。控制器150可以将输入图像数据IDATA供应至数据驱动器120。
控制器150可以基于输入控制信号CON生成控制数据驱动器120的工作的数据控制信号CTLD以及控制栅极驱动器140的工作的栅极控制信号CTLS。例如,栅极控制信号CTLS可以包括垂直起始信号、栅极时钟信号等,数据控制信号CTLD可以包括水平起始信号、数据时钟信号等。
在示例性实施例中,当在显示面板110中在预设的时间期间输出(或者,显示)图像时,控制器150可以从图像移位控制器180接收图像移位信号(displaying image shiftsignal)PS。当控制器150接收图像移位信号PS时,控制器150可以将适用了图像移位信号PS的输入图像数据IDATA供应至数据驱动器120以使得图像整体移位。
栅极驱动器140可以基于从控制器150接收的栅极控制信号CTLS生成数据写入栅极信号GW以及数据初始化栅极信号GI。栅极驱动器140可以将数据写入栅极信号GW以及数据初始化栅极信号GI输出给与数据写入栅极线GWL以及数据初始化栅极线GIL各自连接的像素P以及虚设像素DP。
电源供应部160可以生成第一电源ELVDD、第二电源ELVSS以及初始化电源VINT,并可以通过第一电源线ELVDDL、第二电源线ELVSSL以及初始化电源线VINTL将第一电源ELVDD、第二电源ELVSS以及初始化电源VINT提供给像素P以及虚设像素DP。在示例性实施例中,第一电源ELVDD的电压电平可以高于第二电源ELVSS的电压电平。
数据驱动器120可以从控制器150接收数据控制信号CTLD以及输入图像数据IDATA(或者适用了图像移位信号PS的输入图像数据IDATA)。另外,数据驱动器120也可以从伽马基准电压生成部接收伽马基准电压。数据驱动器120可以将数字形式的输入图像数据IDATA利用所述伽马基准电压转换为模拟形式的数据电压。在此,将改变为模拟形式的数据电压定义为数据电压VDATA。数据驱动器120可以基于数据控制信号CTLD将数据电压VDATA输出给与数据线DL连接的像素P以及虚设像素DP。例如,数据驱动器120可以包括移位寄存器、数据采用锁存器、数据保持锁存器、电平移位器、数字模拟转换器以及缓冲器等。在示例性实施例中,显示面板110在初期可以仅向像素P输出图像,并可以不向虚设像素DP输出所述图像。在这样的情况下,数据驱动器120可以从控制器150接收输入图像数据IDATA。与此不同,当在显示面板110中在预设的时间期间输出(或者,显示)图像时,数据驱动器120可以从控制器150接收适用了图像移位信号PS的输入图像数据IDATA。在这样的情况下,在显示面板110中图像可以整体移位,所述图像可以还输出到虚设像素DP中的一部分虚设像素DP。
选择性地,数据驱动器120以及控制器150也可以以单一的集成电路实现,这样的集成电路可以称为时序控制器嵌入式数据驱动器(timing controller embedded datadriver,TED)。
图像移位控制器180可以生成图像移位信号PS,并可以将图像移位信号PS供应给控制器150。图像移位信号PS可以包括与图像移位的路径有关的信息。选择性地,图像移位控制器180以及控制器150也可以实现为单一的集成电路。
图2是用于说明包括在图1的显示装置中的显示面板的平面图。
参照图2,显示面板110可以包括显示区域10、围绕显示区域10的子显示区域20以及围绕子显示区域20的周边区域30。在此,显示区域10可以包括第一显示区域11以及围绕第一显示区域11的第二显示区域12。
在显示区域10中可以配置像素P。换句而言,在第一显示区域11以及第二显示区域12中可以配置像素P。在子显示区域20中可以配置虚设像素DP。在周边区域30中可以配置布线、与外部装置电连接的焊盘电极470等。选择性地,在周边区域30中也可以配置控制器150、电源供应部160、数据驱动器120及/或栅极驱动器140。
图3a、图3b、图3c以及图3d是用于说明在图2的显示面板中图像移位的形状的平面图。
参照图3a,显示面板110可以在初期仅在显示区域10显示图像50。
参照图3b、图3c以及图3d,当在显示面板110中在预设的时间期间输出图像50时,数据驱动器120可以从控制器150接收适用了图像移位信号PS的输入图像数据IDATA而图像50整体移位,并可以还向虚设像素DP中的一部分虚设像素DP输出图像50。换句而言,控制器150可以为了输出移位的图像50而将适用了图像移位信号PS的输入图像数据IDATA提供给数据驱动器120,数据驱动器120可以基于适用了图像移位信号PS的输入图像数据IDATA将与移位的图像50对应的数据电压VDATA提供给显示面板110。
在示例性实施例中,即使图像50移位,第一显示区域11也可以一直显示图像50。换句而言,配置于第一显示区域11的像素P可以在显示图像50的期间一直发光。另一方面,当图像50移位时,配置于第二显示区域12的像素P以及配置于子显示区域20的虚设像素DP可以选择性地发光。
例如,图3b示出图像50移位到左上端的形状。在这样的情况下,配置于第一显示区域11的像素P可以发光,配置于第二显示区域12的像素P以及配置于子显示区域20的虚设像素DP可以选择性地发光。
另外,图3c示出图像50移位到右下端的形状。在这样的情况下,配置于第一显示区域11的像素P可以发光,配置于第二显示区域12的像素P以及配置于子显示区域20的虚设像素DP可以选择性地发光。
进一步地,图3d示出图像50移位到右侧的形状。在这样的情况下,配置于第一显示区域11的像素P可以发光,配置于第二显示区域12的像素P以及配置于子显示区域20的虚设像素DP可以选择性地发光。
如图3a、图3b、图3c以及图3d所示,图像50可以与第一显示区域11以及第二显示区域12重叠,或者与第一显示区域11、第二显示区域12的至少一部分以及子显示区域20的至少一部分重叠。
然而,虽然在图3b、图3c以及图3d中示出向3种方向移位的图像50,但是图像50移位的形状不限于此。例如,图像50也可以向各种方向逐渐移位。
图4是用于说明包括在图2的显示面板中的像素以及虚设像素的电路图。
显示装置100可以包括像素P以及虚设像素DP,像素P以及虚设像素DP的每一个可以包括像素电路PC以及发光元件LED。在此,像素电路PC可以包括第一至第三晶体管TR1、TR2、TR3、存储电容器CST等。另外,像素电路PC或者发光元件LED可以与第一电源线ELVDDL、第二电源线ELVSSL、初始化电源线VINTL、数据线DL、数据写入栅极线GWL、数据初始化栅极线GIL等连接。第一晶体管TR1可以相当于驱动晶体管,第二以及第三晶体管TR2、TR3可以相当于开关晶体管。第一至第三晶体管TR1、TR2、TR3的每一个可以包括第一端子、第二端子以及栅极端子。在示例性实施例中,可以是,所述第一端子为源极端子,所述第二端子为漏极端子。选择性地,也可以是,所述第一端子为漏极端子,所述第二端子为源极端子。
在示例性实施例中,第一至第三晶体管TR1、TR2、TR3的每一个可以是N型金属氧化物半导体(NMOS)晶体管,并可以具有包含金属氧化物半导体的沟道。在另一示例性实施例中,第一至第三晶体管TR1、TR2、TR3的每一个可以是P型金属氧化物半导体(PMOS)晶体管,并可以具有包含多晶硅的沟道。
发光元件LED可以基于驱动电流ID输出光。发光元件LED可以包括第一端子以及第二端子。在示例性实施例中,发光元件LED的第一端子可以连接于第一节点N1而接收第一电源ELVDD,发光元件LED的第二端子可以接收第二电源ELVSS。在此,第一电源ELVDD以及第二电源ELVSS可以分别通过第一电源线ELVDDL以及第二电源线ELVSSL从电源供应部160提供。例如,可以是,发光元件LED的第一端子为阳极端子,发光元件LED的第二端子为阴极端子。选择性地,也可以是,发光元件LED的第一端子为阴极端子,发光元件LED的第二端子为阳极端子。
向第一晶体管TR1的第一端子可以施加第一电源ELVDD。第一晶体管TR1的第二端子可以连接于第一节点N1。第一晶体管TR1的栅极端子可以连接于第二节点N2。第一晶体管TR1可以生成驱动电流ID。
第二晶体管TR2的栅极端子可以接收数据写入栅极信号GW[n]。在此,数据写入栅极信号GW[n]可以通过数据写入栅极线GWL从栅极驱动器140提供。第二晶体管TR2的第一端子可以接收数据电压VDATA。在此,数据电压VDATA可以通过数据线DL从数据驱动器120提供。第二晶体管TR2的第二端子可以连接于第二节点N2。即,第二晶体管TR2和第一晶体管TR1可以通过第二节点N2连接,在数据写入栅极信号GW[n]的激活时段期间,数据电压VDATA可以供应到第一晶体管TR1的栅极端子。
第三晶体管TR3的栅极端子可以接收数据初始化栅极信号GI[n]。在此,数据初始化栅极信号GI[n]可以通过数据初始化栅极线GIL从栅极驱动器140提供。第三晶体管TR3的第二端子可以接收初始化电源VINT。第三晶体管TR3的第一端子可以连接于第一节点N1。即,第三晶体管TR3和第一晶体管TR1可以通过第一节点N1连接,在数据初始化栅极信号GI[n]的激活时段期间,初始化电源VINT可以供应到第一晶体管TR1的第二端子。在另一示例性实施例中,也可以在发光元件LED不输出光的时段中,通过数据初始化栅极线GIL感测像素P或者虚设像素DP的发光特性(例如,第一晶体管TR1的阈值电压、迁移率以及发光元件LED的劣化信息)。
存储电容器CST可以连接于第二节点N2和第一节点N1之间。存储电容器CST可以包括第一端子以及第二端子。例如,存储电容器CST的第一端子可以接收数据电压VDATA,存储电容器CST的第二端子可以连接于第一晶体管TR1的第二端子。存储电容器CST可以在数据写入栅极信号GW[n]的非激活时段期间保持第一晶体管TR1的栅极端子的电压电平。因此,第一晶体管TR1基于由存储电容器CST保持的电压电平生成的驱动电流ID可以供应到发光元件LED。
然而,虽然说明为本发明的像素电路PC包括1个驱动晶体管、2个开关晶体管以及1个存储电容器,但是本发明的结构不限于此。例如,像素电路PC也可以具有包括至少1个驱动晶体管、至少1个开关晶体管以及至少1个存储电容器的结构。
图5a、图5b以及图5c是用于说明包括在图4的像素以及虚设像素中的第一晶体管的形状的布局图。
参照图2、图5a、图5b以及图5c,在显示区域10中可以配置像素P,在子显示区域20中可以配置虚设像素DP。例如,可以是,在显示区域10中像素P以矩阵形态排列以及在子显示区域20中虚设像素DP以矩阵形态排列。换句而言,像素P以及虚设像素DP可以以像素行以及像素列定义,所述像素行以及所述像素列可以以实质上相同的间距彼此隔开排列。
在示例性实施例中,配置于第一显示区域11的像素P的每一个的第一晶体管TR1可以具有图5a所示的形状。配置于第一显示区域11的像素P的第一晶体管TR1可以由有源图案550和栅极电极570定义,有源图案550和栅极电极570所重叠的部分可以相当于配置于第一显示区域11的像素P的第一晶体管TR1的沟道。另外,配置于第一显示区域11的像素P的每一个的第一晶体管TR1的尺寸可以相同。
在示例性实施例中,配置于第二显示区域12的像素P的每一个的第一晶体管TR1的尺寸以及配置于子显示区域20的虚设像素DP的每一个的第一晶体管TR1的尺寸与配置于第一显示区域11的像素P的每一个的第一晶体管TR1的尺寸可以不同。
例如,配置于第二显示区域12的像素P中的与第一显示区域11最相邻设置的像素P的每一个的第一晶体管TR1可以具有图5b所示的形状。在此,配置于第二显示区域12的像素P中的与第一显示区域11最相邻设置的像素P可以围绕第一显示区域11。配置于第二显示区域12的像素P中的与第一显示区域11最相邻设置的像素P的每一个的第一晶体管TR1可以由第一有源图案555_1和第一栅极电极575_1定义,第一有源图案555_1和第一栅极电极575_1所重叠的部分可以相当于配置于第二显示区域12的像素P中的与第一显示区域11最相邻设置的像素P的每一个的第一晶体管TR1的沟道。另外,配置于第二显示区域12的像素P的每一个的第一晶体管TR1的尺寸可以在从第一显示区域11向周边区域30的方向(例如,从显示面板110的中心向显示面板110的外围远离的方向)上逐渐变小。进一步地,配置于第二显示区域12的像素P中的与第一显示区域11最相邻设置的像素P的每一个的第一晶体管TR1的尺寸可以小于配置于第一显示区域11的像素P的每一个的第一晶体管TR1的尺寸。
另外,配置于子显示区域20的虚设像素DP中的位于子显示区域20的最外围的虚设像素DP的每一个的第一晶体管TR1可以具有图5c所示的形状。在此,配置于子显示区域20的虚设像素DP中的位于子显示区域20的最外围的虚设像素DP可以与周边区域30相邻配置。配置于子显示区域20的虚设像素DP中的位于子显示区域20的最外围的虚设像素DP的每一个的第一晶体管TR1可以由第n有源图案555_n和第n栅极电极575_n定义,第n有源图案555_n和第n栅极电极575_n所重叠的部分可以相当于配置于子显示区域20的虚设像素DP中的位于子显示区域20的最外围的虚设像素DP的每一个的第一晶体管TR1的沟道。另外,配置于子显示区域20的虚设像素DP的每一个的第一晶体管TR1的尺寸可以在从第一显示区域11向周边区域30的方向上逐渐变小。换句而言,配置于子显示区域20的虚设像素DP中的位于子显示区域20的最外围的虚设像素DP的每一个的第一晶体管TR1的尺寸可以小于配置于子显示区域20的虚设像素DP中的与第二显示区域12最相邻设置的虚设像素DP的每一个的第一晶体管TR1的尺寸。进一步地,配置于子显示区域20的虚设像素DP中的与第二显示区域12最相邻设置的虚设像素DP的每一个的第一晶体管TR1的尺寸可以小于配置于第二显示区域12的像素P中的与子显示区域20最相邻设置的像素P的每一个的第一晶体管TR1的尺寸。
如图3a至图3d所示,即使图像50整体移位,第一显示区域11也可以一直显示图像50。换句而言,配置于第一显示区域11的像素P可以在显示图像50的期间一直发光。即,配置于第一显示区域11的像素P的劣化可以相对快速进行。
在以往的显示装置中,由于配置于第二显示区域的像素以及配置于子显示区域的虚设像素与配置于第一显示区域的像素之间的劣化偏差,在所述第二显示区域以及所述子显示区域中可能识别到斑点。例如,配置于所述第二显示区域的所述像素以及配置于所述子显示区域的所述虚设像素相对少劣化,从而所述第二显示区域以及所述子显示区域可能被识别成比所述第一显示区域更亮。
根据本发明的示例性实施例的显示装置100可以将显示面板110构成为配置于第二显示区域12的像素P以及配置于子显示区域20的虚设像素DP的每一个的第一晶体管TR1的尺寸沿着从第一显示区域11向周边区域30的方向逐渐变小。例如,当第一晶体管TR1的尺寸制造成相对小时,由于驱动电流引起的应力相对增加,阈值电压的变化增加,因此制造成相对小的第一晶体管TR1可以相对快速劣化。另外,劣化的速度相对慢的配置于子显示区域20的虚设像素DP的每一个的第一晶体管TR1可以制造成相对更小。由此,配置于第二显示区域12的像素P以及配置于子显示区域20的虚设像素DP的每一个的劣化可以比配置于第一显示区域11的像素P的劣化相对快速进行,配置于子显示区域20的虚设像素DP的劣化比配置于第二显示区域12的像素P的劣化相对快速进行,从而可以在显示面板110中识别不到斑点。
然而,在本发明的示例性实施例中,虽然说明为配置于第二显示区域12的像素P以及配置于子显示区域20的虚设像素DP的每一个的第一晶体管TR1的尺寸沿着从第一显示区域11向周边区域30的方向逐渐变小,但本发明的结构不限于此。例如,在另一示例性实施例中,也可以是,配置于第二显示区域12的像素P的每一个的第一晶体管TR1的尺寸小于配置于第一显示区域11的像素P的每一个的第一晶体管TR1的尺寸,并大于配置于子显示区域20的虚设像素DP的每一个的第一晶体管TR1的尺寸,配置于第二显示区域12的像素P的每一个的第一晶体管TR1的尺寸彼此相同。与此不同,也可以是,配置于第二显示区域12的像素P的每一个的第一晶体管TR1的尺寸小于配置于第一显示区域11的像素P的每一个的第一晶体管TR1的尺寸,并与配置于子显示区域20的虚设像素DP的每一个的第一晶体管TR1的尺寸相同。
图6是示出根据本发明的示例性实施例的显示装置的框图。
参照图6,显示装置500可以包括显示面板110、控制器150、数据驱动器120、栅极驱动器140、电源供应部160、图像移位控制器180等,所述显示面板110包括多个像素P以及多个虚设像素DP。
显示面板110可以包括多个数据线DL、多个数据写入栅极线GWL、多个数据初始化栅极线GIL、第一电源线ELVDDL1、第二电源线ELVDDL2、第三电源线ELVSSL、初始化电源线VINTL以及与所述线连接的多个像素P以及多个虚设像素DP。在此,在显示面板110的中央可以配置像素P,在显示面板110的外围可以以围绕像素P的方式配置虚设像素DP。
在示例性实施例中,可以是,像素P以及虚设像素DP的每一个包括至少两个晶体管、至少一个电容器以及发光元件,显示面板110为发光显示面板。
控制器150可以从外部的主处理器接收图像数据IMG以及控制信号CON。图像数据IMG可以是包括红色图像数据、绿色图像数据以及蓝色图像数据的RGB图像数据。另外,图像数据IMG可以包括驱动频率的信息。控制信号CON可以包括垂直同步信号、水平同步信号、输入数据使能信号、主时钟信号等,但不限于此。
控制器150可以对从外部的主处理器供应的图像数据IMG适用校正画质的算法而将图像数据IMG转换为输入图像数据IDATA。选择性地,当控制器150不包括用于改善画质的算法时,图像数据IMG可以直接输出为输入图像数据IDATA。控制器150可以将输入图像数据IDATA供应至数据驱动器120。
控制器150可以基于输入控制信号CON生成控制数据驱动器120的工作的数据控制信号CTLD以及控制栅极驱动器140的工作的栅极控制信号CTLS。例如,栅极控制信号CTLS可以包括垂直起始信号、栅极时钟信号等,数据控制信号CTLD可以包括水平起始信号、数据时钟信号等。
在示例性实施例中,当在显示面板110中在预设的时间期间输出(或者,显示)图像时,控制器150可以从图像移位控制器180接收图像移位信号PS。当控制器150接收图像移位信号PS时,控制器150可以将适用了图像移位信号PS的输入图像数据IDATA供应至数据驱动器120以使得图像整体移位。
另外,控制器150可以基于图像移位信号PS在显示面板110中确定劣化补偿区域。在控制器150确定所述劣化补偿区域后,控制器150以使配置于所述劣化补偿区域的像素P以及虚设像素DP劣化的方式改变在配置于所述劣化补偿区域的像素P以及虚设像素DP的每一个中流动的电流路径而使得配置于所述劣化补偿区域的像素P以及虚设像素DP劣化。与此不同,也可以是,通过与配置于所述劣化补偿区域的像素P以及虚设像素DP连接的第二电源线ELVDDL2向配置于所述劣化补偿区域的像素P以及虚设像素DP不供应第一电源ELVDD,并供应初始化电源VINT而使得配置于所述劣化补偿区域的像素P以及虚设像素DP劣化。
栅极驱动器140可以基于从控制器150接收的栅极控制信号CTLS生成数据写入栅极信号GW以及数据初始化栅极信号GI。栅极驱动器140可以将数据写入栅极信号GW以及数据初始化栅极信号GI输出给与数据写入栅极线GWL以及数据初始化栅极线GIL各自连接的像素P以及虚设像素DP。
电源供应部160可以生成第一电源ELVDD、第二电源ELVSS以及初始化电源VINT,并可以通过第一电源线ELVDDL1、第二电源线ELVDDL2、第三电源线ELVSSL以及初始化电源线VINTL将第一电源ELVDD、第二电源ELVSS以及初始化电源VINT提供给像素P以及虚设像素DP。在示例性实施例中,第一电源ELVDD的电压电平和第二电源ELVSS的电压电平可以不同。另外,电源供应部160可以通过第一电源线ELVDDL1将第一电源ELVDD连续地提供给显示面板110,并可以通过第二电源线ELVDDL2将第一电源ELVDD选择性地提供给显示面板110。
数据驱动器120可以从控制器150接收数据控制信号CTLD以及输入图像数据IDATA(或者适用了图像移位信号PS的输入图像数据IDATA)。另外,数据驱动器120也可以从伽马基准电压生成部接收伽马基准电压。数据驱动器120可以将数字形式的输入图像数据IDATA利用所述伽马基准电压转换为模拟形式的数据电压。在此,将改变为模拟形式的数据电压定义为数据电压VDATA。数据驱动器120可以基于数据控制信号CTLD将数据电压VDATA输出给与数据线DL连接的像素P以及虚设像素DP。例如,数据驱动器120可以包括移位寄存器、数据采用锁存器、数据保持锁存器、电平移位器、数字模拟转换器以及缓冲器等。在示例性实施例中,显示面板110在初期可以仅向像素P输出图像,并可以不向虚设像素DP输出所述图像。在这样的情况下,数据驱动器120可以从控制器150接收输入图像数据IDATA。与此不同,当在显示面板110中在预设的时间期间输出(或者,显示)图像时,数据驱动器120可以从控制器150接收适用了图像移位信号PS的输入图像数据IDATA。在这样的情况下,在显示面板110中图像可以整体移位,所述图像可以还输出到虚设像素DP中的一部分虚设像素DP。
图像移位控制器180可以生成图像移位信号PS,并可以将图像移位信号PS供应给控制器150。图像移位信号PS可以包括与图像移位的路径有关的信息。
图7是用于说明包括在图6的显示装置中的第一以及第二电源线的平面图。
参照图2以及图7,显示面板110可以包括显示区域10、围绕显示区域10的子显示区域20以及围绕子显示区域20的周边区域30。在此,显示区域10可以包括第一显示区域11以及围绕第一显示区域11的第二显示区域12。
可以向第一显示区域11、第一显示区域11的上端以及第一显示区域11的下端连续地供应第一电源ELVDD。换句而言,在第一显示区域11、第一显示区域11的上端以及第一显示区域11的下端可以配置多个第一电源线ELVDDL1。在此,第一电源线ELVDDL1可以与配置于第一显示区域11的像素P、配置于与第一显示区域11的所述上端对应的第二显示区域12以及子显示区域20的像素P以及虚设像素DP以及配置于与第一显示区域11的所述下端对应的第二显示区域12以及子显示区域20的像素P以及虚设像素DP电连接。例如,第一电源线ELVDDL1可以彼此隔开而在列方向(例如,纵方向)上延伸。
向第一显示区域11的左侧以及右侧可以选择性地供应第一电源ELVDD。换句而言,在第一显示区域11的左侧以及右侧可以配置多个第二电源线ELVDDL2。在此,第二电源线ELVDDL2可以与配置于与第一显示区域11的左侧对应的第二显示区域12以及子显示区域20的像素P以及虚设像素DP以及配置于与第一显示区域11的右侧对应的第二显示区域12以及子显示区域20的像素P以及虚设像素DP电连接。例如,第二电源线ELVDDL2可以彼此隔开而在所述列方向上延伸。
如前所述,在示例性实施例中,电源供应部160可以向配置于与第一显示区域11的左侧对应的第二显示区域12以及子显示区域20的像素P以及虚设像素DP以及配置于与第一显示区域11的右侧对应的第二显示区域12以及子显示区域20的像素P以及虚设像素DP选择性地提供第一电源ELVDD。另一方面,将配置第一电源线ELVDDL1的区域定义为第一区域,将配置第二电源线ELVDDL2的区域定义为第二区域,在所述第一区域的两侧部可以配置第二区域,在所述第一以及第二区域的全部可以配置初始化电源线VINTL。
图8是用于说明在图6的显示面板显示图像的第一形状的平面图,图9是用于说明当图8的图像显示于显示面板时的劣化补偿区域的平面图,图10以及图11是用于说明包括在图8的显示面板中的像素以及虚设像素的电路图。
参照图8以及图9,当显示面板110仅在显示区域10中显示图像50时,如图9所示,控制器150可以确定劣化补偿区域70。在此,将显示图像50的区域定义为驱动区域。劣化补偿区域70可以对应于不显示图像50的部分,劣化补偿区域70可以包括第一劣化补偿区域71、第二劣化补偿区域72、第三劣化补偿区域73以及第四劣化补偿区域74。换句而言,第一显示区域11由于是一直进行显示的区域而不包括在劣化补偿区域70中。
例如,第一劣化补偿区域71以及第二劣化补偿区域72可以对应于配置有图7所示的第一电源线ELVDDL1的区域中的除所述驱动区域以外的区域,第一劣化补偿区域71可以位于第一显示区域11的上端,第二劣化补偿区域72可以位于第一显示区域11的下端。另外,第三劣化补偿区域73以及第四劣化补偿区域74可以对应于配置有图7所示的第二电源线ELVDDL2的区域中的除所述驱动区域以外的区域,第三劣化补偿区域73可以位于第一显示区域11的左侧,第四劣化补偿区域74可以位于第一显示区域11的右侧。
参照图9以及图10,在示例性实施例中,在驱动配置于第一显示区域11以及第二显示区域12的像素P而显示图像50的期间,电流可以在配置于第一以及第二劣化补偿区域71、72的虚设像素DP的每一个中沿着电流路径IP流动。例如,在配置于第一以及第二劣化补偿区域71、72的虚设像素DP的每一个中,在驱动配置于第一显示区域11以及第二显示区域12的像素P的期间,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,经过第一晶体管TR1的电流可以经过第三晶体管TR3而流出到初始化电源线VINTL。换句而言,通过被施加第一电源ELVDD的第一电源线ELVDDL1和被施加初始化电源VINT的初始化电源线VINTL之间电压差,电流可以沿着电流路径IP流动,由于所述电流而第一晶体管TR1可以劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于(或者重叠于)与第一劣化补偿区域71相邻设置的所述驱动区域的像素P(例如,配置于第二显示区域12的像素P中的与第一劣化补偿区域71相邻设置的像素P)的负载电压(例如,与驱动电流对应的电压或者数据电压)的平均相对应的电压供应为向配置于第一劣化补偿区域71的虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第一劣化补偿区域71的虚设像素DP可以以与配置于与第一劣化补偿区域71相邻设置的所述驱动区域的像素P近似的水平劣化。另外,控制器150可以将与配置于与第二劣化补偿区域72相邻设置的所述驱动区域的像素P(例如,配置于第二显示区域12的像素P中的与第二劣化补偿区域72相邻设置的像素P)的负载电压(例如,与驱动电流对应的电压或者数据电压)的平均相对应的电压供应为向配置于第二劣化补偿区域72的虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第二劣化补偿区域72的虚设像素DP可以以与配置于与第二劣化补偿区域72相邻设置的所述驱动区域的像素P近似的水平劣化。
参照图9以及图11,在示例性实施例中,在驱动配置于第一显示区域11以及第二显示区域12的像素P而显示图像50的期间,可以向配置于第三以及第四劣化补偿区域73、74的虚设像素DP的每一个提供初始化电源VINT。例如,在配置于第三以及第四劣化补偿区域73、74的虚设像素DP的每一个中,在驱动配置于第一显示区域11以及第二显示区域12的像素P的期间,可以不向第二电源线ELVDDL2施加第一电源ELVDD,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,初始化电源VINT可以经过第三晶体管TR3而提供到第一晶体管TR1。换句而言,可以向第一晶体管TR1供应初始化电源VINT而使第一晶体管TR1劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P(例如,配置于第二显示区域12的像素P中的与第三劣化补偿区域73相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第三劣化补偿区域73的虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第三劣化补偿区域73的虚设像素DP可以以与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P近似的水平劣化。另外,控制器150可以将与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P(例如,配置于第二显示区域12的像素P中的与第四劣化补偿区域74相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第四劣化补偿区域74的虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第四劣化补偿区域74的虚设像素DP可以以与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P近似的水平劣化。
图12是用于说明在图6的显示面板显示图像的第二形状的平面图,图13是用于说明当图12的图像显示于显示面板时的劣化补偿区域的平面图。
参照图12以及图13,当在显示面板110中图像50移位到左上端时,如图13所示,控制器150可以确定劣化补偿区域70。在此,将显示图像50的区域定义为驱动区域。劣化补偿区域70可以对应于不显示图像50的部分,劣化补偿区域70可以包括第二劣化补偿区域72、第三劣化补偿区域73以及第四劣化补偿区域74。换句而言,第一显示区域11由于是一直进行显示的区域而不包括在劣化补偿区域70中。
例如,第二劣化补偿区域72可以对应于配置有图7所示的第一电源线ELVDDL1的区域中的除所述驱动区域以外的区域,第二劣化补偿区域72可以位于第一显示区域11的下端。另外,第三劣化补偿区域73以及第四劣化补偿区域74可以对应于配置有图7所示的第二电源线ELVDDL2的区域中的除所述驱动区域以外的区域,第三劣化补偿区域73可以位于第一显示区域11的左下端,第四劣化补偿区域74可以位于第一显示区域11的右侧。
参照图10以及图13,在示例性实施例中,在驱动配置于所述驱动区域的像素P以及虚设像素DP而显示图像50的期间,电流可以在配置于第二劣化补偿区域72的像素P以及虚设像素DP的每一个中沿着电流路径IP流动。例如,在配置于第二劣化补偿区域72的像素P以及虚设像素DP的每一个中,在驱动配置于所述驱动区域的像素P以及虚设像素DP的期间,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,经过第一晶体管TR1的电流可以经过第三晶体管TR3而流出到初始化电源线VINTL。换句而言,通过被施加第一电源ELVDD的第一电源线ELVDDL1和被施加初始化电源VINT的初始化电源线VINTL之间电压差,电流可以沿着电流路径IP流动,由于所述电流而第一晶体管TR1可以劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于与第二劣化补偿区域72相邻设置的所述驱动区域的像素P(例如,配置于第一显示区域11的像素P中的与第二劣化补偿区域72相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第二劣化补偿区域72的像素P以及虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第二劣化补偿区域72的像素P以及虚设像素DP可以以与配置于与第二劣化补偿区域72相邻设置的所述驱动区域的像素P近似的水平劣化。
参照图11以及图13,在示例性实施例中,在驱动配置于所述驱动区域的像素P以及虚设像素DP而显示图像50的期间,可以向配置于第三以及第四劣化补偿区域73、74的像素P以及虚设像素DP的每一个提供初始化电源VINT。例如,在配置于第三以及第四劣化补偿区域73、74的像素P以及虚设像素DP的每一个中,在驱动配置于所述驱动区域的像素P以及虚设像素DP的期间,可以不向第二电源线ELVDDL2施加第一电源ELVDD,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,初始化电源VINT可以经过第三晶体管TR3而提供到第一晶体管TR1。换句而言,可以向第一晶体管TR1供应初始化电源VINT而使第一晶体管TR1劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P(例如,配置于第一显示区域11的像素P中的与第三劣化补偿区域73相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第三劣化补偿区域73的像素P以及虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第三劣化补偿区域73的像素P以及虚设像素DP可以以与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P近似的水平劣化。另外,控制器150可以将与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P(例如,配置于第一显示区域11的像素P中的与第四劣化补偿区域74相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第四劣化补偿区域74的像素P以及虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第四劣化补偿区域74的像素P以及虚设像素DP可以以与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P近似的水平劣化。
图14是用于说明在图6的显示面板显示图像的第三形状的平面图,图15是用于说明当图14的图像显示于显示面板时的劣化补偿区域的平面图。
参照图14以及图15,当在显示面板110中图像50移位到左下端时,如图15所示,控制器150可以确定劣化补偿区域70。在此,将显示图像50的区域定义为驱动区域。劣化补偿区域70可以对应于不显示图像50的部分,劣化补偿区域70可以包括第一劣化补偿区域71、第三劣化补偿区域73以及第四劣化补偿区域74。换句而言,第一显示区域11由于是一直进行显示的区域而不包括在劣化补偿区域70中。
例如,第一劣化补偿区域71可以对应于配置有图7所示的第一电源线ELVDDL1的区域中的除所述驱动区域以外的区域,第一劣化补偿区域71可以位于第一显示区域11的上端。另外,第三以及第四劣化补偿区域73、74可以对应于配置有图7所示的第二电源线ELVDDL2的区域中的除所述驱动区域以外的区域,第三劣化补偿区域73可以位于第一显示区域11的左上端,第四劣化补偿区域74可以位于第一显示区域11的右侧。
参照图10以及图15,在示例性实施例中,在驱动配置于所述驱动区域的像素P以及虚设像素DP而显示图像50的期间,电流可以在配置于第一劣化补偿区域71的像素P以及虚设像素DP的每一个中沿着电流路径IP流动。例如,在配置于第一劣化补偿区域71的像素P以及虚设像素DP的每一个中,在驱动配置于所述驱动区域的像素P以及虚设像素DP的期间,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,经过第一晶体管TR1的电流可以经过第三晶体管TR3而流出到初始化电源线VINTL。换句而言,通过被施加第一电源ELVDD的第一电源线ELVDDL1和被施加初始化电源VINT的初始化电源线VINTL之间电压差,电流可以沿着电流路径IP流动,由于所述电流而第一晶体管TR1可以劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于与第一劣化补偿区域71相邻设置的所述驱动区域的像素P(例如,配置于第一显示区域11的像素P中的与第一劣化补偿区域71相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第一劣化补偿区域71的像素P以及虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第一劣化补偿区域71的像素P以及虚设像素DP可以以与配置于与第一劣化补偿区域71相邻设置的所述驱动区域的像素P近似的水平劣化。
参照图11以及图15,在示例性实施例中,在驱动配置于所述驱动区域的像素P以及虚设像素DP而显示图像50的期间,可以向配置于第三以及第四劣化补偿区域73、74的像素P以及虚设像素DP的每一个提供初始化电源VINT。例如,在配置于第三以及第四劣化补偿区域73、74的像素P以及虚设像素DP的每一个中,在驱动配置于所述驱动区域的像素P以及虚设像素DP的期间,可以不向第二电源线ELVDDL2施加第一电源ELVDD,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,初始化电源VINT可以经过第三晶体管TR3而提供到第一晶体管TR1。换句而言,可以向第一晶体管TR1供应初始化电源VINT而使第一晶体管TR1劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P(例如,配置于第一显示区域11的像素P中的与第三劣化补偿区域73相邻设置的像素P)的负载电压的平均相对应电压供应为向配置于第三劣化补偿区域73的像素P以及虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第三劣化补偿区域73的像素P以及虚设像素DP可以以与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P近似的水平劣化。另外,控制器150可以将与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P(例如,配置于第一显示区域11的像素P中的与第四劣化补偿区域74相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第四劣化补偿区域74的像素P以及虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第四劣化补偿区域74的像素P以及虚设像素DP可以以与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P近似的水平劣化。
图16是用于说明在图6的显示面板显示图像的第四形状的平面图,图17是用于说明当图16的图像显示于显示面板时的劣化补偿区域的平面图。
参照图16以及图17,当在显示面板110中图像50移位到右侧时,如图17所示,控制器150可以确定劣化补偿区域70。在此,将显示图像50的区域定义为驱动区域。劣化补偿区域70可以对应于不显示图像50的部分,劣化补偿区域70可以包括第一劣化补偿区域71、第二劣化补偿区域72、第三劣化补偿区域73以及第四劣化补偿区域74。换句而言,第一显示区域11由于是一直进行显示的区域而不包括在劣化补偿区域70中。
例如,第一以及第二劣化补偿区域71、72可以对应于配置有图7所示的第一电源线ELVDDL1的区域中的除所述驱动区域以外的区域,第一劣化补偿区域71可以位于第一显示区域11的上端,第二劣化补偿区域72可以位于第一显示区域11的下端。另外,第三以及第四劣化补偿区域73、74可以对应于配置有图7所示的第二电源线ELVDDL2的区域中的除所述驱动区域以外的区域,第三劣化补偿区域73可以位于第一显示区域11的左侧,第四劣化补偿区域74可以位于第一显示区域11的右上端以及右下端。
参照图10以及图17,在示例性实施例中,在驱动配置于所述驱动区域的像素P以及虚设像素DP而显示图像50的期间,电流可以在配置于第一以及第二劣化补偿区域71、72的虚设像素DP的每一个中沿着电流路径IP流动。例如,在配置于第一以及第二劣化补偿区域71、72的虚设像素DP的每一个中,在驱动配置于第一显示区域11以及第二显示区域12的像素P的期间,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,经过第一晶体管TR1的电流可以经过第三晶体管TR3而流出到初始化电源线VINTL。换句而言,通过被施加第一电源ELVDD的第一电源线ELVDDL1和被施加初始化电源VINT的初始化电源线VINTL之间电压差,电流可以沿着电流路径IP流动,由于所述电流而第一晶体管TR1可以劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于与第一劣化补偿区域71相邻设置的所述驱动区域的像素P(例如,配置于第二显示区域12的像素P中的与第一劣化补偿区域71相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第一劣化补偿区域71的虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第一劣化补偿区域71的虚设像素DP可以以与配置于与第一劣化补偿区域71相邻设置的所述驱动区域的像素P近似的水平劣化。另外,控制器150可以将与配置于与第二劣化补偿区域72相邻设置的所述驱动区域的像素P(例如,配置于第二显示区域12的像素P中的与第二劣化补偿区域72相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第二劣化补偿区域72的虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第二劣化补偿区域72的虚设像素DP可以以与配置于与第二劣化补偿区域72相邻设置的所述驱动区域的像素P近似的水平劣化。
参照图11以及图17,在示例性实施例中,在驱动配置于所述驱动区域的像素P以及虚设像素DP而显示图像50的期间,可以向配置于第三以及第四劣化补偿区域73、74的像素P以及虚设像素DP的每一个提供初始化电源VINT。例如,在配置于第三以及第四劣化补偿区域73、74的像素P以及虚设像素DP的每一个中,在驱动配置于所述驱动区域的像素P以及虚设像素DP的期间,可以不向第二电源线ELVDDL2施加第一电源ELVDD,第二晶体管TR2以及第三晶体管TR3可以导通,可以向第一晶体管TR1的栅极端子供应数据电压VDATA。在这样的情况下,第一晶体管TR1可以导通,初始化电源VINT可以经过第三晶体管TR3而提供到第一晶体管TR1。换句而言,可以向第一晶体管TR1供应初始化电源VINT而使第一晶体管TR1劣化。即,在发光元件LED中可以不流动电流,发光元件LED可以不发光。在示例性实施例中,控制器150可以将与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P(例如,配置于第一显示区域11的像素P中的与第三劣化补偿区域73相邻设置的像素P)的负载电压的平均相对应的电压供应为向配置于第三劣化补偿区域73的像素P以及虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第三劣化补偿区域73的像素P以及虚设像素DP可以以与配置于与第三劣化补偿区域73相邻设置的所述驱动区域的像素P近似的水平劣化。另外,控制器150可以将与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P(例如,分别配置于第二显示区域12以及子显示区域20的像素P以及虚设像素DP中的与第四劣化补偿区域74相邻设置的像素P以及虚设像素DP)的负载电压的平均相对应的电压供应为向配置于第四劣化补偿区域74的虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA。在这样的情况下,配置于第四劣化补偿区域74的虚设像素DP可以以与配置于与第四劣化补偿区域74相邻设置的所述驱动区域的像素P以及虚设像素DP近似的水平劣化。
根据本发明的示例性实施例的显示装置500可以确定劣化补偿区域70,在配置于劣化补偿区域70的像素P及/或虚设像素DP中没有发光元件LED的发光而沿着电流路径IP将电流提供给第一晶体管TR1或向第一晶体管TR1供应初始化电源VINT,从而使配置于劣化补偿区域70的像素P及/或虚设像素DP劣化。由此,可以在显示面板110中识别不到斑点。
另外,将与配置于与劣化补偿区域70相邻设置的驱动区域的像素P及/或虚设像素DP的负载电压的平均相对应的电压供应为向配置于劣化补偿区域70的像素P及/或虚设像素DP的每一个的第二晶体管TR2提供的数据电压VDATA,从而配置于劣化补偿区域70的像素P及/或虚设像素DP可以以与配置于与劣化补偿区域70相邻设置的所述驱动区域的像素P及/或虚设像素DP近似的水平劣化。由此,可以在显示面板110中更识别不到斑点。
然而,虽在图12、图14以及图16中示出向3种方向移位的图像50,但是图像50移位的形状不限于此。例如,图像50也可以向各种方向逐渐移位。
图18是示出根据本发明的示例性实施例的显示装置的框图。
参照图18,显示装置600可以包括显示面板110、控制器150、数据驱动器120、栅极驱动器140、电源供应部160、图像移位控制器180、像素劣化传感器190等,所述显示面板110包括多个像素P以及多个虚设像素DP。
显示面板110可以包括多个数据线DL、多个数据写入栅极线GWL、多个数据初始化栅极线GIL、第一电源线ELVDDL、第二电源线ELVSSL、初始化电源线VINTL以及与所述线连接的多个像素P以及多个虚设像素DP。在此,在显示面板110的中央可以配置像素P,在显示面板110的外围可以以围绕像素P的方式配置虚设像素DP。
在示例性实施例中,可以是,像素P以及虚设像素DP的每一个包括至少两个晶体管、至少一个电容器以及发光元件,显示面板110为发光显示面板。
控制器150可以从外部的主处理器接收图像数据IMG以及控制信号CON。图像数据IMG可以是包括红色图像数据、绿色图像数据以及蓝色图像数据的RGB图像数据。另外,图像数据IMG可以包括驱动频率的信息。控制信号CON可以包括垂直同步信号、水平同步信号、输入数据使能信号、主时钟信号等,但不限于此。控制器150可以将输入图像数据IDATA供应至数据驱动器120。控制器150可以基于输入控制信号CON生成控制数据驱动器120的工作的数据控制信号CTLD以及控制栅极驱动器140的工作的栅极控制信号CTLS。
在示例性实施例中,当在显示面板110中在预设的时间期间输出图像时,控制器150可以从图像移位控制器180接收图像移位信号PS。当控制器150接收图像移位信号PS时,控制器150可以将适用了图像移位信号PS的输入图像数据IDATA供应至数据驱动器120以使得图像整体移位。
另外,控制器150可以基于图像移位信号PS在显示面板110中确定劣化补偿区域。控制器150可以从像素劣化传感器190接收包括与分别配置于第二显示区域12以及子显示区域20的像素P以及虚设像素DP的平均劣化量有关的信息的像素劣化信号PDS。控制器150在确定所述劣化补偿区域后,可以基于配置于所述劣化补偿区域的像素P以及虚设像素DP的所述平均劣化量减小配置于所述劣化补偿区域的像素P以及虚设像素DP的亮度进行驱动。
栅极驱动器140可以基于从控制器150接收的栅极控制信号CTLS生成数据写入栅极信号GW以及数据初始化栅极信号GI。栅极驱动器140可以将数据写入栅极信号GW以及数据初始化栅极信号GI输出给与数据写入栅极线GWL以及数据初始化栅极线GIL各自连接的像素P以及虚设像素DP。
电源供应部160可以生成第一电源ELVDD、第二电源ELVSS以及初始化电源VINT,并可以通过第一电源线ELVDDL、第二电源线ELVSSL以及初始化电源线VINTL将第一电源ELVDD、第二电源ELVSS以及初始化电源VINT提供给像素P以及虚设像素DP。在示例性实施例中,第一电源ELVDD的电压电平可以高于第二电源ELVSS的电压电平。
数据驱动器120可以从控制器150接收数据控制信号CTLD以及输入图像数据IDATA(或者适用了图像移位信号PS的输入图像数据IDATA)。另外,数据驱动器120也可以从伽马基准电压生成部接收伽马基准电压。数据驱动器120可以将数字形式的输入图像数据IDATA利用所述伽马基准电压转换为模拟形式的数据电压。在此,将改变为模拟形式的数据电压定义为数据电压VDATA。数据驱动器120可以基于数据控制信号CTLD将数据电压VDATA输出给与数据线DL连接的像素P以及虚设像素DP。例如,数据驱动器120可以包括移位寄存器、数据采用锁存器、数据保持锁存器、电平移位器、数字模拟转换器以及缓冲器等。在示例性实施例中,显示面板110在初期可以仅向像素P输出图像,并可以不向虚设像素DP输出所述图像。在这样的情况下,数据驱动器120可以从控制器150接收输入图像数据IDATA。与此不同,当在显示面板110中在预设的时间期间输出图像时,数据驱动器120可以从控制器150接收适用了图像移位信号PS的输入图像数据IDATA。在这样的情况下,在显示面板110中图像可以整体移位,所述图像可以还输出到虚设像素DP中的一部分虚设像素DP。
图像移位控制器180可以生成图像移位信号PS,并可以将图像移位信号PS供应给控制器150。图像移位信号PS可以包括与图像移位的路径有关的信息。
像素劣化传感器190可以测定分别配置于第二显示区域12以及子显示区域20的像素P以及虚设像素DP的劣化量。像素劣化传感器190可以基于分别配置于第二显示区域12以及子显示区域20的像素P以及虚设像素DP的所述劣化量而生成像素劣化信号PDS,并可以将像素劣化信号PDS供应给控制器150。换句而言,像素劣化信号PDS可以包括与分别配置于第二显示区域12以及子显示区域20的像素P以及虚设像素DP的平均劣化量有关的信息。选择性地,像素劣化传感器190和数据驱动器120(或者控制器150以及电源供应部160)也可以实现为单一的集成电路。
在以往的显示装置中,由于配置于第二显示区域的像素以及配置于子显示区域的虚设像素与配置于第一显示区域的像素之间的劣化偏差,在所述第二显示区域以及所述子显示区域中可能识别到斑点。例如,配置于所述第二显示区域的所述像素以及配置于所述子显示区域的所述虚设像素相对少劣化,从而所述第二显示区域以及所述子显示区域可能被识别成比所述第一显示区域更亮。
根据本发明的示例性实施例的显示装置600包括像素劣化传感器190,所述像素劣化传感器190生成包括与分别配置于第二显示区域12以及子显示区域20的像素P以及虚设像素DP的平均劣化量有关的信息的像素劣化信号PDS,从而可以基于配置于劣化补偿区域的像素P以及虚设像素DP的所述平均劣化量减小配置于所述劣化补偿区域的像素P以及虚设像素DP的亮度进行驱动。由此,可以在显示面板110中识别不到斑点。
图19是示出包括根据本发明的示例性实施例的显示装置的电子设备的框图。
参照图19,电子设备1100可以包括主处理器1110、内存装置1120、存储装置1130、输入输出装置1140、电源1150以及显示装置1160。电子设备1100可以还包括能够与视频卡、声卡、内存卡、USB装置等进行通信或者与其它系统进行通信的各种端口(port)。
主处理器1110可以执行特定计算或者任务(task)。根据实施例,主处理器1110可以是应用处理器(AP)、图形处理部(GPU)、微处理器(microprocessor)、中央处理装置(CPU)等。主处理器1110可以通过地址总线(address bus)、控制总线(control bus)以及数据总线(data bus)等连接于其它构成要件。根据实施例,主处理器1110可以还连接于外围设备互连(peripheral component interconnect,PCI)总线之类的扩展总线。
内存装置1120可以储存电子设备1100的工作所需的数据。例如,内存装置1120可以包括EPROM(可擦可编程只读存储器;erasable programmable read-only memory)、EEPROM(电可擦可编程只读存储器;electrically erasable programmable read-onlymemory)、闪速存储器(flash memory)、PRAM(相变随机存取存储器;phase change randomaccess memory)、RRAM(电阻随机存取存储器;resistance random access memory)、NFGM(纳米浮栅存储器;nano floating gate memory)、PoRAM(聚合物随机存取存储器;polymerrandom access memory)、MRAM(磁性随机存取存储器;magnetic random access memory)、FRAM(铁电随机存取存储器;ferroelectric random access memory)等之类的非挥发性内存装置及/或DRAM(动态随机存取存储器;dynamic random access memory)、SRAM(静态随机存取存储器;static random access memory)、移动DRAM等之类的挥发性内存装置。
存储装置1130可以包括固态硬盘(solid state drive,SSD)、硬盘驱动器(harddisk drive,HDD)、只读光盘存储器(CD-ROM)等。输入输出装置1140可以包括键盘、小键盘、触摸板、触摸屏、鼠标等之类的输入装置以及扬声器、打印机等之类的输出装置。电源1150可以供应电子设备1100的工作所需的电力。显示装置1160可以通过所述总线或者其它通信链路连接于其它构成要件。
显示装置1160可以包括显示面板、控制器、数据驱动器、栅极驱动器、电源供应部、图像移位控制器等,所述显示面板包括多个像素以及多个虚设像素。在示例性实施例中,显示装置1160可以将显示面板构成为配置于第二显示区域的像素以及配置于子显示区域的虚设像素的每一个的第一晶体管的尺寸沿着从第一显示区域向周边区域的方向逐渐变小。例如,当将第一晶体管的尺寸制造成相对小时,由于驱动电流引起的应力相对增加,阈值电压的变化增加,因此制造成相对小的第一晶体管可以相对快速劣化。另外,劣化的速度相对慢的配置于子显示区域的虚设像素的每一个的第一晶体管可以制造成相对更小。由此,配置于第二显示区域的像素以及配置于子显示区域的虚设像素的每一个的劣化可以比配置于第一显示区域的像素的劣化相对快速进行,配置于子显示区域的虚设像素的劣化可以比配置于第二显示区域的像素的劣化相对快速进行,从而可以在显示面板中识别不到斑点。
另外,显示装置1160可以确定劣化补偿区域,在配置于劣化补偿区域的像素及/或虚设像素中没有发光元件的发光而沿着电流路径将电流提供给第一晶体管或向第一晶体管供应初始化电源,从而使配置于劣化补偿区域的像素及/或虚设像素劣化。由此,可以在显示面板中识别不到斑点。
根据实施例,电子设备1100可以是移动电话(mobile phone)、智能电话(smartphone)、平板计算机(tablet computer)、数字TV(digital television)、3D TV、VR(虚拟现实;virtual reality)设备、个人用计算机(personal computer,PC)、家用电子设备、笔记本计算机(laptop computer)、个人信息终端(personal digital assistant,PDA)、便携用媒体播放器(portable multimedia player,PMP)、数码相机(digital camera)、音乐播放器(music player)、便携式游戏机(portable game console)、导航仪(navigation)等之类的包括显示装置1160的任意电子设备。
如上所述,参照本发明的示例性实施例进行了说明,但是本技术领域中具有通常知识的人员会理解可以在不脱离所附的权利要求书中记载的本发明的构思以及领域的范围内对本发明进行各种修改以及改变。
本发明可以适用于包括可以移位图像的显示装置的各种电子设备。例如,本发明可以适用于车辆用显示装置、船舶用显示装置、航空器用显示装置、便携用通信装置、展示用显示装置、信息传递用显示装置、医疗用显示装置等之类诸多电子设备。
Claims (20)
1.一种显示装置,其特征在于,包括:
显示面板,包括配置多个像素的显示区域以及围绕所述显示区域且配置多个虚设像素的子显示区域,所述显示面板显示图像;
图像移位控制器,生成包括与使所述图像移位的路径有关的信息的图像移位信号;以及
控制器,接收所述图像移位信号而生成适用了所述图像移位信号的输入图像数据,
包括在配置于所述显示区域的所述像素的每一个中的驱动晶体管的尺寸与包括在配置于所述子显示区域的所述虚设像素的每一个中的驱动晶体管的尺寸不同。
2.根据权利要求1所述的显示装置,其特征在于,
将包括在配置于所述显示区域的所述像素的每一个中的所述驱动晶体管定义为第一驱动晶体管,所述第一驱动晶体管包括第一有源图案以及第一栅极电极,
将包括在配置于所述子显示区域的所述虚设像素的每一个中的所述驱动晶体管定义为第二驱动晶体管,所述第二驱动晶体管包括第二有源图案以及第二栅极电极,
所述第一驱动晶体管的尺寸大于所述第二驱动晶体管的尺寸。
3.根据权利要求1所述的显示装置,其特征在于,
所述显示区域包括:
第一显示区域;以及
第二显示区域,围绕所述第一显示区域,
包括在配置于所述第二显示区域的所述像素的每一个中的所述驱动晶体管以及包括在配置于所述子显示区域的所述虚设像素的每一个中的所述驱动晶体管的每一个的尺寸在从所述第一显示区域向所述子显示区域的方向上逐渐减小。
4.根据权利要求3所述的显示装置,其特征在于,
包括在配置于所述第一显示区域的所述像素的每一个中的所述驱动晶体管是彼此相同的尺寸。
5.根据权利要求3所述的显示装置,其特征在于,
所述图像与所述第一显示区域以及所述第二显示区域重叠,或者所述图像与所述第一显示区域、所述第二显示区域的至少一部分以及所述子显示区域的至少一部分重叠。
6.根据权利要求1所述的显示装置,其特征在于,
包括在所述虚设像素的每一个中的所述驱动晶体管的尺寸在从所述显示区域向所述子显示区域的方向上逐渐减小。
7.根据权利要求1所述的显示装置,其特征在于,
所述像素以及所述虚设像素以矩阵形态排列。
8.一种显示装置,其特征在于,包括:
显示面板,包括配置多个像素的显示区域以及围绕所述显示区域且配置多个虚设像素的子显示区域,所述显示面板显示图像;
图像移位控制器,生成包括与使所述图像移位的路径有关的信息的图像移位信号;以及
控制器,接收所述图像移位信号而生成适用了所述图像移位信号的输入图像数据,
所述控制器基于所述图像移位信号确定劣化补偿区域,并使配置于所述劣化补偿区域的所述像素以及所述虚设像素劣化。
9.根据权利要求8所述的显示装置,其特征在于,
所述劣化补偿区域与显示所述图像的驱动区域不重叠。
10.根据权利要求8所述的显示装置,其特征在于,
所述像素以及所述虚设像素的每一个包括:
第一晶体管,包括被施加第一电源的第一端子、连接于第一节点的第二端子以及连接于第二节点的栅极端子;
第二晶体管,包括被施加数据电压的第一端子、连接于所述第二节点的第二端子以及被施加数据写入栅极信号的栅极端子;以及
第三晶体管,包括连接于所述第一节点的第一端子、被施加初始化电源的第二端子以及被施加数据初始化栅极信号的栅极端子。
11.根据权利要求10所述的显示装置,其特征在于,
所述像素以及所述虚设像素的每一个还包括:
发光元件,包括连接于所述第一节点的第一端子以及接收第二电源的第二端子;以及
存储电容器,连接于所述第一节点和所述第二节点。
12.根据权利要求11所述的显示装置,其特征在于,
在显示所述图像的期间,与所述劣化补偿区域重叠的所述像素以及所述虚设像素不发光。
13.根据权利要求10所述的显示装置,其特征在于,
所述显示装置还包括:
第一电源线,配置于所述显示面板的第一区域;
第二电源线,配置于位于所述第一区域的两侧部的第二区域;以及
电源供应部,包括配置于所述第一区域以及所述第二区域的初始化电源线。
14.根据权利要求13所述的显示装置,其特征在于,
所述电源供应部向与所述第一区域重叠的所述像素以及所述虚设像素连续地供应第一电源,并向与所述第二区域重叠的所述像素以及所述虚设像素选择性地供应所述第一电源。
15.根据权利要求13所述的显示装置,其特征在于,
所述劣化补偿区域包括选自第一劣化补偿区域、第二劣化补偿区域、第三劣化补偿区域以及第四劣化补偿区域的至少3个,
所述第一劣化补偿区域以及所述第二劣化补偿区域对应于所述第一区域中的除显示所述图像的驱动区域以外的剩余区域,
所述第三劣化补偿区域以及所述第四劣化补偿区域对应于所述第二区域中的除所述驱动区域以外的剩余区域。
16.根据权利要求15所述的显示装置,其特征在于,
在驱动与所述驱动区域重叠的所述像素以及所述虚设像素而显示所述图像的期间,在与所述第一劣化补偿区域以及所述第二劣化补偿区域重叠的所述像素以及所述虚设像素中,所述第二晶体管以及所述第三晶体管导通,向所述第一晶体管的所述栅极端子供应所述数据电压而所述第一晶体管导通,电流从所述第一电源线流向所述初始化电源线。
17.根据权利要求16所述的显示装置,其特征在于,
与重叠于与所述第一劣化补偿区域以及所述第二劣化补偿区域相邻设置的所述驱动区域的所述像素以及所述虚设像素的负载电压的平均相对应的电压供应为向与所述第一劣化补偿区域以及所述第二劣化补偿区域重叠的所述像素以及所述虚设像素的每一个的所述第二晶体管提供的所述数据电压。
18.根据权利要求15所述的显示装置,其特征在于,
在驱动与所述驱动区域重叠的所述像素以及所述虚设像素而显示所述图像的期间,不向所述第二电源线施加所述第一电源。
19.根据权利要求18所述的显示装置,其特征在于,
在与所述第三劣化补偿区域以及所述第四劣化补偿区域重叠的所述像素以及所述虚设像素中,所述第二晶体管以及所述第三晶体管导通,向所述第一晶体管的所述栅极端子供应所述数据电压而所述第一晶体管导通,向所述第一晶体管提供初始化电源。
20.根据权利要求19所述的显示装置,其特征在于,
与重叠于与所述第三劣化补偿区域以及所述第四劣化补偿区域相邻设置的所述驱动区域的所述像素以及所述虚设像素的负载电压的平均相对应的电压供应为向与所述第三劣化补偿区域以及所述第四劣化补偿区域重叠的所述像素以及所述虚设像素的每一个的所述第二晶体管提供的所述数据电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220007681A KR20230112179A (ko) | 2022-01-19 | 2022-01-19 | 표시 장치 |
KR10-2022-0007681 | 2022-01-19 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116469328A true CN116469328A (zh) | 2023-07-21 |
Family
ID=87162288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211560700.7A Pending CN116469328A (zh) | 2022-01-19 | 2022-12-07 | 显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230230522A1 (zh) |
KR (1) | KR20230112179A (zh) |
CN (1) | CN116469328A (zh) |
-
2022
- 2022-01-19 KR KR1020220007681A patent/KR20230112179A/ko unknown
- 2022-12-07 CN CN202211560700.7A patent/CN116469328A/zh active Pending
- 2022-12-16 US US18/082,616 patent/US20230230522A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US20230230522A1 (en) | 2023-07-20 |
KR20230112179A (ko) | 2023-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20200005726A1 (en) | Electro-optical device and electronic device | |
US11657761B2 (en) | Display panel of an organic light emitting diode display device, and organic light emitting diode display device | |
US11373597B2 (en) | Organic light emitting diode display device and method of driving the same | |
CN111276094B (zh) | 有机发光显示装置的显示面板的驱动方法 | |
US11257437B2 (en) | Light-emitting display device and pixel thereof | |
EP3944227A1 (en) | Display device performing multi-frequency driving, and method of operating a display device | |
JP2006154730A (ja) | 電気光学装置、その駆動方法、画素回路および電子機器 | |
CN114067748A (zh) | 有机发光显示装置 | |
KR20210149944A (ko) | 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치 | |
KR20140033834A (ko) | 전원 라인 배치 방법, 이를 채용하는 표시 패널 모듈 및 이를 구비하는 유기 발광 표시 장치 | |
US11741893B2 (en) | Display device and method of driving display device | |
US10475406B2 (en) | Display panel having zigzag connection structure and display device including the same | |
US11393374B2 (en) | Display device and method of driving the same | |
CN116013203A (zh) | 像素 | |
KR20200037893A (ko) | 표시 패널의 화소 및 표시 장치 | |
CN116469328A (zh) | 显示装置 | |
US20230245616A1 (en) | Pixel circuit | |
US11875723B2 (en) | Display device and method of driving display device | |
US11854499B2 (en) | Controller, display device including the same, and method of driving display device using the same | |
CN220474319U (zh) | 显示装置 | |
US20240054953A1 (en) | Display panel, display apparatus including the same and electronic apparatus including the same | |
CN219418466U (zh) | 像素和显示装置 | |
US20230351935A1 (en) | Pixel circuit and display device having the same | |
US20240062704A1 (en) | Display panel, display driver and display device | |
US20230252935A1 (en) | Pixel circuit and display device having the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication |