CN116340078A - 一种基于uvm验证平台验证kvm的方法及相关组件 - Google Patents

一种基于uvm验证平台验证kvm的方法及相关组件 Download PDF

Info

Publication number
CN116340078A
CN116340078A CN202310316032.1A CN202310316032A CN116340078A CN 116340078 A CN116340078 A CN 116340078A CN 202310316032 A CN202310316032 A CN 202310316032A CN 116340078 A CN116340078 A CN 116340078A
Authority
CN
China
Prior art keywords
module
verification
kvm
uvm
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310316032.1A
Other languages
English (en)
Inventor
王凯
符云越
刘凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Original Assignee
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd filed Critical Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority to CN202310316032.1A priority Critical patent/CN116340078A/zh
Publication of CN116340078A publication Critical patent/CN116340078A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers
    • G06F11/2635Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers using a storage for the test inputs, e.g. test ROM, script files
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种基于UVM验证平台验证KVM的方法及相关组件,涉及芯片验证领域,包括生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据,然后获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块,最终通过对比验证平台输出数据与KVM输出数据是否一致对KVM中的KVM待测模块的功能进行验证,能够实现对KVM的自动化验证,满足芯片流片验证要求。

Description

一种基于UVM验证平台验证KVM的方法及相关组件
技术领域
本发明涉及芯片验证领域,特别是涉及一种基于UVM验证平台验证KVM的方法及相关组件。
背景技术
KVM是键盘(Keyboard)、视频显示器(Video)以及鼠标(Mouse)的简称,KVM能够利用一组键盘、视频显示器和鼠标实现对多台设备的控制,在远程调度监控方面发挥着重要作用。请参照图1,图1为现有技术中的一种KVM的结构示意图,PCIe RP模块接收到主机端的操作系统发送的输入数据(键盘端口、视频显示器端口或鼠标端口发送的数据)之后通过PCIe EP模块写入到DDR(Double Data Rage RAM,双倍率RAM)模块中,VGA(Video GraphicArray,显示绘图阵列)模块和JPEG(Joint Photographic Experts Group,联合图像专家组)模块从DDR模块中主动读取输入数据并进行相关处理,为了避免在输入数据传输以及处理的过程中出现错误导致无法对设备进行远程调度及监控等操作,需要对KVM传输输入数据的过程进行验证。
UVM(Universal Verification Methodology,通用验证方法学)是一个以SystemVerilog类库为主体的验证平台开发框架,验证工程师利用其可重用组件构建具有标准化层次结构和接口的功能验证环境,因此如何利用UVM验证平台实现对KVM的自动化验证是非常重要的问题。
发明内容
本发明的目的是提供一种基于UVM验证平台验证KVM的方法及相关组件,能够利用UVM验证平台对KVM的数据传输过程进行自动化验证,实施方便,流程简单,验证效率高,能够满足芯片流片的验证需求。
为解决上述技术问题,本发明提供了一种基于UVM验证平台验证KVM的方法,包括:
生成验证数据,并获取UVM验证平台中的验证平台待测模块根据所述验证数据生成的验证平台输出数据;
获取KVM中的KVM待测模块根据与所述验证数据一致的数据输出的KVM输出数据,其中,所述KVM待测模块为所述KVM中与所述验证平台待测模块对应的模块;
通过对比所述验证平台输出数据与所述KVM输出数据是否一致对所述KVM待测模块的功能进行验证。
优选的,所述验证平台待测模块包括PCIe RP模块、PCIe EP模块、VGA模块以及JPEG模块;
其中,所述PCIe RP模块用于接收所述验证数据,并通过所述UVM验证平台中的interface接口将所述验证数据发送至所述PCIe EP模块;
所述PCIe EP模块用于将所述验证数据存储至所述UVM验证平台中的DDR模块以便所述VGA模块和JPEG模块从所述DDR模块中读取所述验证数据并执行相应的功能。
优选的,生成验证数据包括:
根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码;
根据所述寄存器模型和所述属性代码建立数据发生器组件,控制所述数据发生器组件生成所述验证数据。
优选的,在根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码之后,还包括:
生成不同协议的事务协议包,其中,所述事务协议包包括PCIe协议包、VGA协议包以及JPEG协议包;
在生成所述验证数据之后将所述事务协议包以及所述验证数据填充至所述寄存器模型;
通过所述寄存器模型中的adapter组件将所述验证数据发送至PCIe driver组件以便所述PCIe driver组件通过所述interface接口将所述验证数据转发至所述PCIe RP模块。
优选的,在生成验证数据之前,还包括:
执行自动化脚本,在选择KVM模块仿真时进入UVM_TEST选项,并从所述UVM_TEST选项中选定待验证选项,其中,所述UVM_TEST选项包括对所述PCIe RP模块和所述PCIe EP模块进行验证的UVM_TEST_PCIe选项、对所述VGA模块进行验证的UVM_TEST_VGA选项以及对所述JPEG模块进行验证的UVM_TEST_JPEG选项;
打印出与所述待验证选项对应的UVM_TEST_SEQUENCE变量,并从所述UVM_TEST_SEQUENCE变量中选择并执行待执行TEST_SEQUENCE变量;
选择所述UVM验证平台的配置选项,其中,所述配置选项包括主机端分辨率、图像数据类型以及传输速率;
确定测试模式并按照所述测试模式进行仿真运行,其中,所述测试模式包括单sequence测试、多sequence无重复随机测试以及随机产生新sequence填充测试。
优选的,在生成验证数据之前,还包括:
执行自动化脚本,在选择KVM子系统仿真时打印与所述验证平台待测模块对应的UVM_TEST_LIST,并从所述UVM_TEST_SEQUENCE中选择待验证ID,所述UVM_TEST_LIST中包括验证人员的ID;
选择与所述验证平台待测模块对应的UVM_TEST_SEQUENCE,选择并执行与所述待验证ID对应的TEST_SEQUENCE。
优选的,在生成验证数据之后,还包括:
在生成所述验证数据时收集覆盖率;
在所述验证数据每经过一个所述验证平台待测模块时,触发所述interface接口的外置断言和建立/保持时序检查,并更新所述覆盖率;
在更新后的所述覆盖率小于预设覆盖率阈值时,进入生成验证数据的步骤。
本申请还提供了一种基于UVM验证平台验证KVM的系统,包括:
验证平台输出数据获取单元,用于生成验证数据,并获取UVM验证平台中的验证平台待测模块根据所述验证数据生成的验证平台输出数据;
KVM输出数据获取单元,用于获取KVM中的KVM待测模块根据与所述验证数据一致的数据输出的KVM输出数据,其中,所述KVM待测模块为所述KVM中与所述验证平台待测模块对应的模块;
对比验证单元,用于通过对比所述验证平台输出数据与所述KVM输出数据是否一致对所述KVM待测模块的功能进行验证。
优选的,所述验证平台待测模块包括PCIe RP模块、PCIe EP模块、VGA模块以及JPEG模块;
其中,所述PCIe RP模块用于接收所述验证数据,并通过所述UVM验证平台中的interface接口将所述验证数据发送至所述PCIe EP模块;
所述PCIe EP模块用于将所述验证数据存储至所述UVM验证平台中的DDR模块以便所述VGA模块和JPEG模块从所述DDR模块中读取所述验证数据并执行相应的功能。
优选的,所述验证平台输出数据获取单元包括:
寄存器属性编写单元,用于根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码;
验证数据生成单元,用于根据所述寄存器模型和所述属性代码建立数据发生器组件,控制所述数据发生器组件生成所述验证数据;
第一获取子单元,用于获取UVM验证平台中的验证平台待测模块根据所述验证数据生成的验证平台输出数据。
优选的,还包括:
协议包生成单元,用于在根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码之后,生成不同协议的事务协议包,其中,所述事务协议包包括PCIe协议包、VGA协议包以及JPEG协议包;
数据填充单元,用于在生成所述验证数据之后将所述事务协议包以及所述验证数据填充至所述寄存器模型;
验证数据发送单元,用于通过所述寄存器模型中的adapter组件将所述验证数据发送至PCIe driver组件以便所述PCIe driver组件通过所述interface接口将所述验证数据转发至所述PCIe RP模块。
优选的,还包括:
第一自动化脚本运行单元,用于在生成验证数据之前执行自动化脚本,在选择KVM模块仿真时进入UVM_TEST选项,并从所述UVM_TEST选项中选定待验证选项,其中,所述UVM_TEST选项包括对所述PCIe RP模块和所述PCIe EP模块进行验证的UVM_TEST_PCIe选项、对所述VGA模块进行验证的UVM_TEST_VGA选项以及对所述JPEG模块进行验证的UVM_TEST_JPEG选项;
第二自动化脚本运行单元,用于打印出与所述待验证选项对应的UVM_TEST_SEQUENCE变量,并从所述UVM_TEST_SEQUENCE变量中选择并执行待执行TEST_SEQUENCE变量;
第三自动化脚本运行单元,用于选择所述UVM验证平台的配置选项,其中,所述配置选项包括主机端分辨率、图像数据类型以及传输速率;
第四自动化脚本运行单元,用于确定测试模式并按照所述测试模式进行仿真运行,其中,所述测试模式包括单sequence测试、多sequence无重复随机测试以及随机产生新sequence填充测试。
优选的,还包括:
第五自动化脚本运行单元,用于在生成验证数据之前,执行自动化脚本,在选择KVM子系统仿真时打印与所述验证平台待测模块对应的UVM_TEST_LIST,并从所述UVM_TEST_SEQUENCE中选择待验证ID,所述UVM_TEST_LIST中包括验证人员的ID;
第六自动化脚本运行单元,用于选择与所述验证平台待测模块对应的UVM_TEST_SEQUENCE,选择并执行与所述待验证ID对应的TEST_SEQUENCE。
优选的,还包括:
覆盖率初始收集单元,用于在生成验证数据之后,在生成所述验证数据时收集覆盖率;
覆盖率更新单元,用于在所述验证数据每经过一个所述验证平台待测模块时,触发所述interface接口的外置断言和建立/保持时序检查,并更新所述覆盖率;
自动执行单元,用于在更新后的所述覆盖率小于预设覆盖率阈值时触发所述验证平台输出数据获取单元。
本申请还提供了一种基于UVM验证平台验证KVM的装置,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上述基于UVM验证平台验证KVM的方法的步骤。
本申请还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述基于UVM验证平台验证KVM的方法的步骤。
综上,本发明公开了一种基于UVM验证平台验证KVM的方法及相关组件,包括生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据,然后获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块,最终通过对比验证平台输出数据与KVM输出数据是否一致对KVM中的KVM待测模块的功能进行验证,能够实现对KVM的自动化验证,满足芯片流片验证要求。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中的一种KVM的结构示意图;
图2为本发明提供的一种基于UVM验证平台验证KVM的方法的流程图;
图3为本发明提供的一种UVM验证平台的架构示意图;
图4为本发明提供的一种基于UVM验证平台验证KVM的系统的结构示意图;
图5为本发明提供的一种基于UVM验证平台验证KVM的装置的结构示意图;
图6为本发明提供的一种计算机可读存储介质的结构示意图。
具体实施方式
本发明的核心是提供一种基于UVM验证平台验证KVM的方法及相关组件,能够利用UVM验证平台对KVM的数据传输过程进行自动化验证,实施方便,流程简单,验证效率高,能够满足芯片流片的验证需求。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
KVM是键盘、视频显示器以及鼠标的简称,KVM的整体架构可参照图1,KVM中的PCIeRP模块接收到主机端的操作系统发送的输入数据(键盘端口、视频显示器端口或鼠标端口发送的数据)之后通过PCIe EP模块写入到DDR模块中,VGA模块和JPEG模块从DDR模块中主动读取输入数据并进行相关处理,为了避免在输入数据传输以及处理的过程中出现错误导致无法对设备进行远程调度及监控等操作,需要对KVM传输输入数据的过程进行验证。本申请利用UVM验证平台对上述输入数据的传输及处理过程进行自动化验证。
请参照图2,图2为本发明提供的一种基于UVM验证平台验证KVM的方法的流程图,该方法包括:
S1:生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据;
为实现利用UVM验证平台对KVM传输数据的过程进行自动化验证的目的,本实施例提供了一种基于UVM验证平台验证KVM的方法,该方法基于本实施例提供的UVM验证平台实现,请参照图3,图3为本发明提供的一种UVM验证平台的架构示意图。UVM验证平台包括UVM_TEST模块、PCIe RP模块、PCIe EP模块、interface接口、VGA模块、JPEG模块以及DDR模块,UVM验证平台的整体架构以及对验证数据进行处理的过程与KVM大体一致,本实施例提供的基于UVM验证平台验证KVM的方法的执行主体为UVM验证平台中的UVM_TEST模块,该模块首先生成验证数据,然后将验证数据发送至PCIe RP模块以及interface接口,interface接口将验证数据再发送给PCIe EP模块以及DDR模块,并且PCIe EP模块会将验证数据存储在DDR模块模块中,VGA模块以及JPEG模块从DDR模块中主动读取验证数据并基于验证数据执行相应操作,本申请正是对上述验证数据的传输过程中的一步或者整体进行验证。
还需要说明的是,本申请中的验证数据与KVM接收的主机端的操作系统发送的输入数据一致,也即在利用UVM验证平台对KVM进行验证时需要使输入至UVM验证平台中的数据与输入至KVM中的数据保持一致。本申请中的验证平台待测模块是指UVM验证平台中包括的各个模块中的一个或多个,并且验证平台待测模块与KVM中的KVM待测模块也是一致的,例如欲对KVM中的VGA模块进行功能验证时,上述验证平台待测模块即为UVM验证平台中的VGA模块。
当指定的验证平台待测模块不同时,由于各个验证平台待测模块的功能不同因此对应的验证平台输出数据不同,获取验证平台输出数据的方式也不同,可以在UVM验证平台中设计不同的驱动器和监控器完成不同验证平台待测模块的输出数据的收集。
S2:获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块;
KVM中包括的待测模块在UVM验证平台中均有与其对应的验证平台待测模块。为了实现对KVM的功能验证需要向KVM输入验证数据,并获取KVM中的KVM待测模块基于验证数据生成的KVM输出数据,以便将KVM输出数据与验证平台输出数据进行对比。
S3:通过对比验证平台输出数据与KVM输出数据是否一致对KVM待测模块的功能进行验证。
在获取到验证平台输出数据与KVM输出数据之后,对比二者是否一致,若验证平台输出数据与KVM输出数据一致则证明KVM待测模块的功能正常,若验证平台输出数据与KVM输出数据不一致则证明KVM待测模块的功能不正常。
综上,本发明公开了一种基于UVM验证平台验证KVM的方法,包括生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据,然后获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块,最终通过对比验证平台输出数据与KVM输出数据是否一致对KVM中的KVM待测模块的功能进行验证,能够实现对KVM的自动化验证,满足芯片流片验证要求,并且具有实施方便,流程简单以及高效稳定的优点。
在上述实施例的基础上:
作为一种优选的实施例,验证平台待测模块包括PCIe RP模块、PCIe EP模块、VGA模块以及JPEG模块;
其中,PCIe RP模块用于接收验证数据,并通过UVM验证平台中的interface接口将验证数据发送至PCIe EP模块;
PCIe EP模块用于将验证数据存储至UVM验证平台中的DDR模块以便VGA模块和JPEG模块从DDR模块中读取验证数据并执行相应的功能。
请参照图3,图3为本发明提供的一种UVM验证平台的架构示意图。UVM验证平台中的UVM_TEST模块首先生成验证数据,然后将验证数据发送至PCIe RP模块以及interface接口,interface接口将验证数据再发送给PCIe EP模块以及DDR模块,并且PCIe EP模块会将验证数据存储在DDR模块模块中,VGA模块以及JPEG模块从DDR模块中主动读取验证数据并基于验证数据执行相应操作。对KVM进行功能验证通常是指对KVM中的PCIe RP模块、PCIeEP模块、VGA模块以及JPEG模块进行验证,因此,在本实施例中UVM验证平台中的验证平台待测模块包括PCIe RP模块、PCIe EP模块、VGA模块以及JPEG模块,从而保证能够与KVM中的各个待测模块一一对应,既能够实现对KVM整体的功能验证,又能够针对KVM中的单个待测模块进行功能验证,使得对KVM的验证更加充分。
具体的,通过KVM中的PCIe RP模块和PCIe EP模块将键盘接口、鼠标接口以及图像接口发送的输入数据发发送至DDR模块,验证数据经过VGA处理能够在本机通过DVI接口进行显示和操作,JPEG模块可以用有损压缩方式去除验证数据中冗余的图像数据,用较少的磁盘空间得到较好的图像品质。
当利用UVM验证平台对KVM中的PCIe RP模块和PCIe EP模块进行功能验证时,UVM_TEST模块通过interface接口获取PCIe RP模块和PCIe EP模块存储至DDR模块中的数据,并与UVM_TEST模块获取到的KVM中的PCIe RP模块和PCIe EP模块的KVM输出数据进行对比,若二者一致则判定KVM中的PCIe RP模块和PCIe EP模块功能正常。
当利用UVM验证平台对KVM中的VGA模块进行功能验证时,UVM_TEST模块通过interface接口获取VGA模块写在DDR模块中的验证平台输出数据,验证平台输出数据即为UVM验证平台中的VGA模块基于验证数据生成的可以在显示器进行显示的数据,然后获取KVM中的VGA模块生成的KVM输出数据,通过对比验证平台输出数据与KVM输出数据进行对比,若二者一致则判定KVM中的VGA模块的功能正常。
当利用UVM验证平台对KVM中的JPEG模块进行功能验证时,UVM_TEST模块通过interface接口获取JPEG模块写在DDR模块中的验证平台输出数据,验证平台输出数据即为JPEG模块将验证数据中的图像数据压缩生成的图片数据,然后获取获取KVM中的JPEG模块生成的KVM输出数据,通过对比验证平台输出数据与KVM输出数据进行对比,若二者一致则判定KVM中的JPEG模块的功能正常。
综上,本实施例中的UVM验证平台的整体架构简单,并且基于该UVM验证平台既能够实现对KVM整体的功能验证,又能够针对KVM中的单个待测模块进行功能验证,使得对KVM的验证更加充分。
作为一种优选的实施例,生成验证数据包括:
根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码;
根据寄存器模型和属性代码建立数据发生器组件,控制数据发生器组件生成验证数据。
在本实施例中生成验证数据具体是基于UVM验证平台的框架向其中填充各寄存器说明等内容从而在UVM_TEST模块中建立数据发生器组件,然后利用数据发生器生成验证数据,建立数据发生器组件也是初步搭建UVM验证平台的过程。具体的,填充的内容包括PCIeEP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址,上述各说明可在相应的使用手册中查询,本申请不做过多介绍。
作为一种优选的实施例,在根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码之后,还包括:
生成不同协议的事务协议包,其中,事务协议包包括PCIe协议包、VGA协议包以及JPEG协议包;
在生成验证数据之后将事务协议包以及验证数据填充至寄存器模型;
通过寄存器模型中的adapter组件将验证数据发送至PCIe driver组件以便PCIedriver组件通过interface接口将验证数据转发至PCIe RP模块。
考虑到不同的KVM待测模块之间的通信协议不同,相适应的在搭建UVM验证平台时也需要使用不同的事务协议包,因此,在本实施例中在建立数据发生器组件之后进行后续UVM验证平台的搭建过程还包括生成不同协议的事务协议包,其中,事务协议包包括PCIe协议包、VGA协议包以及JPEG协议包。然后将事务协议包以及验证数据共同填充到寄存器模型,因此在UVM验证平台中传输验证数据时可按照上述事务协议包进行数据传输。向验证平台待测模块发送验证数据的具体过程为通过寄存器模型中的adapter组件将验证数据发送至PCIe driver组件,然后PCIe driver组件通过interface接口将验证数据转发至PCIe RP模块,之后interface接口可以将验证数据发送给DDR模块,PCIe RP模块可以将验证数据发送给PCIe EP模块,从而保证UVM验证平台中的各个验证平台待测模块能够基于验证数据进行相应的功能操作,从而实现对KVM的功能验证。
作为一种优选的实施例,在生成验证数据之前,还包括:
执行自动化脚本,在选择KVM模块仿真时进入UVM_TEST选项,并从UVM_TEST选项中选定待验证选项,其中,UVM_TEST选项包括对PCIe RP模块和PCIe EP模块进行验证的UVM_TEST_PCIe选项、对VGA模块进行验证的UVM_TEST_VGA选项以及对JPEG模块进行验证的UVM_TEST_JPEG选项;
打印出与待验证选项对应的UVM_TEST_SEQUENCE变量,并从UVM_TEST_SEQUENCE变量中选择并执行待执行TEST_SEQUENCE变量;
选择UVM验证平台的配置选项,其中,配置选项包括主机端分辨率、图像数据类型以及传输速率;
确定测试模式并按照测试模式进行仿真运行,其中,测试模式包括单sequence测试、多sequence无重复随机测试以及随机产生新sequence填充测试。
本实施例在搭建UVM验证平台之后还能够对UVM验证平台完成自动化配置,具体的,首先执行自动化脚本,然后进入一级菜单:打印sim-list列表,其中,sim-list列表包括KVM模块仿真和KVM子系统仿真,KVM模块仿真是指利用UVM验证平台对PCIe RP模块、PCIeEP模块、VGA模块以及JPEG模块中的一个模块进行功能验证,KVM子系统验证是指对KVM的整体架构均进行功能验证。本申请提供了从sim-list列表中通过stdin函数选择KVM模块仿真时对应的自动化配置流程。
在从stdin函数选择KVM模块仿真之后进入二级菜单:打印对应的UVM_TEST选项,此处的UVM_TEST选项根据不同子模块分类分为UVM_TEST_PCIe选项、UVM_TEST_VGA选项以及UVM_TEST_JPEG选项。从上述UVM_TEST选项中选择待验证选项并进入三级菜单:打印出对应的UVM_TEST_SEQUENCE变量,选择需要被执行的待执行TEST_SEQUENCE变量,在UVM验证平台中与待执行TEST_SEQUENCE变量对应的test sequence会被挂起并执行。上述步骤完成后,进入四级菜单:选择UVM验证平台的配置选项,其中,配置选项包括主机端分辨率、图像数据类型以及传输速率。最终进入五级菜单:确定测试模式并按照测试模式进行仿真运行,其中,测试模式包括单sequence测试、多sequence无重复随机测试以及随机产生新sequence填充测试。最终,选择仿真运行模式、命令行运行模式或者仿真工具界面运行模式进行自动化运行。
综上,通过上述步骤完成利用UVM验证平台对单个KVM模块进行功能验证时的自动化配置,提高对KVM进行功能验证时的验证效率。
作为一种优选的实施例,在生成验证数据之前,还包括:
执行自动化脚本,在选择KVM子系统仿真时打印与验证平台待测模块对应的UVM_TEST_LIST,并从UVM_TEST_SEQUENCE中选择待验证ID,UVM_TEST_LIST中包括验证人员的ID;
选择与验证平台待测模块对应的UVM_TEST_SEQUENCE,选择并执行与待验证ID对应的TEST_SEQUENCE。
本实施例在搭建UVM验证平台之后还能够对UVM验证平台完成自动化配置,具体的,首先执行自动化脚本,然后进入一级菜单:打印sim-list列表,其中,sim-list列表包括KVM模块仿真和KVM子系统仿真,KVM模块仿真是指利用UVM验证平台对PCIe RP模块、PCIeEP模块、VGA模块以及JPEG模块中的一个模块进行功能验证,KVM子系统验证是指对KVM的整体架构均进行功能验证。本申请提供了从sim-list列表中通过stdin函数选择KVM子系统仿真时对应的自动化配置流程。
在从stdin函数选择KVM子系统仿真之后进入二级菜单:打印与验证平台待测模块对应的UVM_TEST_LIST,UVM_TEST_LIST中包括参与验证人员的ID,从UVM_TEST_SEQUENCE中选择待验证ID之后进入三级菜单。执行三级菜单:打印出对应的UVM_TEST_SEQUENCE,选择与待验证ID对应的TEST_SEQUENCE,同时在UVM验证平台中对应的test aquence会被挂起执行。最终,选择仿真运行模式、命令行运行模式或者仿真工具界面运行模式进行自动化运行。
综上,通过上述步骤完成利用UVM验证平台对KVM整体进行功能验证时的自动化配置,提高对KVM进行功能验证时的验证效率。
作为一种优选的实施例,在生成验证数据之后,还包括:
在生成验证数据时收集覆盖率;
在验证数据每经过一个验证平台待测模块时,触发interface接口的外置断言和建立/保持时序检查,并更新覆盖率;
在更新后的覆盖率小于预设覆盖率阈值时,进入生成验证数据的步骤。
在本实施例中一方面为了实现UVM验证平台的自动化,另一方面为了保证利用UVM验证平台对KVM进行功能验证时的正确性,在生成验证数据之后还同步收集了覆盖率。覆盖率是度量测试完整性的一种手段,是测试有效性的一个度量,通过已执行代码表示,用于可靠性、稳定性以及性能的评测。在验证数据每经过一个验证平台待测模块时触发nterface接口的外置断言和建立/保持时序检查,并更新覆盖率。判断更新后的覆盖率是否小于预设覆盖率阈值,在更新后的覆盖率小于预设覆盖率阈值时证明UVM验证平台需要继续对验证数据进行传输及处理,因此再次进入生成验证数据的步骤,以实现UVM验证平台的自动化并提高UVM验证平台对KVM进行功能验证时的正确性。
此外,本申请提供的基于UVM验证平台验证KVM的方法可应用Avatar芯片中,本申请对此不作特别限定。
综上,UVM验证平台的整体执行流程可表示如下:
1、建立数据发生器;
2、将数据发生器生成的验证数据以及事务协议包填充至寄存器模型;
3、通过寄存器模型中的adapter将验证数据发送至PCIe driver;
4、PCIe driver通过interface接口将验证数据发送PCIe RP;
5、PCIe RP通过内存映射对PCIe EP进行读写操作,将验证数据发送PCIe EP;
6、验证数据进入UVM验证平台中的各个验证平台待测模块;
7、在生成验证数据时收集一次覆盖率;每经过一个验证平台待测模块触发interface接口的外置断言和建立/保持时序检查,并更新覆盖率;在更新后的覆盖率小于预设覆盖率阈值时,进入生成验证数据的步骤。
因此,本实施例采用的UVM验证平台在原有UVM验证平台的框架上进行创新,建立适合KVM的验证用例配置结构,设计用于KVM仿真验证的脚本以及仿真环境,具备平台快速搭建、系统仿真执行简单以及高效稳定的优点。配置流程模拟上位机配置KVM的流程,与实际情况基本一致。根据KVM设计验证用例、验证人员以及验证方向,形成自动化的UVM验证平台,满足芯片项目流片验证要求以及覆盖率收集等要求。
请参照图4,图4为本发明提供的一种基于UVM验证平台验证KVM的系统的结构示意图,该基于UVM验证平台验证KVM的系统包括:
验证平台输出数据获取单元11,用于生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据;
KVM输出数据获取单元12,用于获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块;
对比验证单元13,用于通过对比验证平台输出数据与KVM输出数据是否一致对KVM待测模块的功能进行验证。
本发明公开了一种基于UVM验证平台验证KVM的系统,包括生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据,然后获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块,最终通过对比验证平台输出数据与KVM输出数据是否一致对KVM中的KVM待测模块的功能进行验证,能够实现对KVM的自动化验证,满足芯片流片验证要求。
对于本申请提供的基于UVM验证平台验证KVM的系统的详细介绍请参照基于UVM验证平台验证KVM的方法的实施例,本申请在此不做赘述。
在上述实施例的基础上:
作为一种优选的实施例,验证平台待测模块包括PCIe RP模块、PCIe EP模块、VGA模块以及JPEG模块;
其中,PCIe RP模块用于接收验证数据,并通过UVM验证平台中的interface接口将验证数据发送至PCIe EP模块;
PCIe EP模块用于将验证数据存储至UVM验证平台中的DDR模块以便VGA模块和JPEG模块从DDR模块中读取验证数据并执行相应的功能。
作为一种优选的实施例,验证平台输出数据获取单元11包括:
寄存器属性编写单元,用于根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码;
验证数据生成单元,用于根据寄存器模型和属性代码建立数据发生器组件,控制数据发生器组件生成验证数据;
第一获取子单元,用于获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据。
作为一种优选的实施例,还包括:
协议包生成单元,用于在根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码之后,生成不同协议的事务协议包,其中,事务协议包包括PCIe协议包、VGA协议包以及JPEG协议包;
数据填充单元,用于在生成验证数据之后将事务协议包以及验证数据填充至寄存器模型;
验证数据发送单元,用于通过寄存器模型中的adapter组件将验证数据发送至PCIe driver组件以便PCIe driver组件通过interface接口将验证数据转发至PCIe RP模块。
作为一种优选的实施例,还包括:
第一自动化脚本运行单元,用于在生成验证数据之前执行自动化脚本,在选择KVM模块仿真时进入UVM_TEST选项,并从UVM_TEST选项中选定待验证选项,其中,UVM_TEST选项包括对PCIe RP模块和PCIe EP模块进行验证的UVM_TEST_PCIe选项、对VGA模块进行验证的UVM_TEST_VGA选项以及对JPEG模块进行验证的UVM_TEST_JPEG选项;
第二自动化脚本运行单元,用于打印出与待验证选项对应的UVM_TEST_SEQUENCE变量,并从UVM_TEST_SEQUENCE变量中选择并执行待执行TEST_SEQUENCE变量;
第三自动化脚本运行单元,用于选择UVM验证平台的配置选项,其中,配置选项包括主机端分辨率、图像数据类型以及传输速率;
第四自动化脚本运行单元,用于确定测试模式并按照测试模式进行仿真运行,其中,测试模式包括单sequence测试、多sequence无重复随机测试以及随机产生新sequence填充测试。
作为一种优选的实施例,还包括:
第五自动化脚本运行单元,用于在生成验证数据之前,执行自动化脚本,在选择KVM子系统仿真时打印与验证平台待测模块对应的UVM_TEST_LIST,并从UVM_TEST_SEQUENCE中选择待验证ID,UVM_TEST_LIST中包括验证人员的ID;
第六自动化脚本运行单元,用于选择与验证平台待测模块对应的UVM_TEST_SEQUENCE,选择并执行与待验证ID对应的TEST_SEQUENCE。
作为一种优选的实施例,还包括:
覆盖率初始收集单元,用于在生成验证数据之后,在生成验证数据时收集覆盖率;
覆盖率更新单元,用于在验证数据每经过一个验证平台待测模块时,触发interface接口的外置断言和建立/保持时序检查,并更新覆盖率;
自动执行单元,用于在更新后的覆盖率小于预设覆盖率阈值时触发验证平台输出数据获取单元11。
请参照图5,图5为本发明提供的一种基于UVM验证平台验证KVM的装置的结构示意图,该基于UVM验证平台验证KVM的装置包括:
存储器21,用于存储计算机程序;
处理器22,用于执行计算机程序时实现如上述基于UVM验证平台验证KVM的方法的步骤。
其中,处理器22可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器22可以采用DSP(Digital Signal Processor,数字信号处理器)、FPGA(Field-Programmable Gate Array,现场可编程门阵列)、PLA(Programmable Logic Array,可编程逻辑阵列)中的至少一种硬件形式来实现。处理器22也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称中央处理器;协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。
存储器21可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器21还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器21至少用于存储以下计算机程序,其中,该计算机程序被处理器22加载并执行之后,能够实现前述任意一个实施例公开的基于UVM验证平台验证KVM的方法的相关步骤。另外,存储器21所存储的资源还可以包括操作系统和数据等,存储方式可以是短暂存储或者永久存储。其中,操作系统可以包括Windows、Unix、Linux等。数据可以包括但不限于基于UVM验证平台验证KVM的方法的数据等。
本领域技术人员可以理解的是,图5中示出的结构并不构成对基于UVM验证平台验证KVM的装置的限定,可以包括比图示更多或更少的组件。
综上,本发明公开了一种基于UVM验证平台验证KVM的装置,处理器22执行存储器21中存储的计算机程序时能够实现如下步骤:生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据,然后获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块,最终通过对比验证平台输出数据与KVM输出数据是否一致对KVM中的KVM待测模块的功能进行验证,能够实现对KVM的自动化验证,满足芯片流片验证要求。
请参照图6,图6为本发明提供的一种计算机可读存储介质的结构示意图,计算机可读存储介质31上存储有计算机程序,计算机程序被处理器执行时实现上述基于UVM验证平台验证KVM的方法的步骤。
可以理解的是,如果上述实施例中的方法以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本发明公开了一种计算机可读存储介质31,计算机可读存储介质31中存储的计算机程序时能够实现如下步骤:生成验证数据,并获取UVM验证平台中的验证平台待测模块根据验证数据生成的验证平台输出数据,然后获取KVM中的KVM待测模块根据与验证数据一致的数据输出的KVM输出数据,其中,KVM待测模块为KVM中与验证平台待测模块对应的模块,最终通过对比验证平台输出数据与KVM输出数据是否一致对KVM中的KVM待测模块的功能进行验证,能够实现对KVM的自动化验证,满足芯片流片验证要求。
对于本申请提供的计算机可读存储介质31的详细介绍请参照UVM验证平台验证KVM的方法的实施例,本申请在此不做赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种基于UVM验证平台验证KVM的方法,其特征在于,包括:
生成验证数据,并获取UVM验证平台中的验证平台待测模块根据所述验证数据生成的验证平台输出数据;
获取KVM中的KVM待测模块根据与所述验证数据一致的数据输出的KVM输出数据,其中,所述KVM待测模块为所述KVM中与所述验证平台待测模块对应的模块;
通过对比所述验证平台输出数据与所述KVM输出数据是否一致对所述KVM待测模块的功能进行验证。
2.如权利要求1所述的基于UVM验证平台验证KVM的方法,其特征在于,所述验证平台待测模块包括PCIe RP模块、PCIe EP模块、VGA模块以及JPEG模块;
其中,所述PCIe RP模块用于接收所述验证数据,并通过所述UVM验证平台中的interface接口将所述验证数据发送至所述PCIe EP模块;
所述PCIe EP模块用于将所述验证数据存储至所述UVM验证平台中的DDR模块以便所述VGA模块和JPEG模块从所述DDR模块中读取所述验证数据并执行相应的功能。
3.如权利要求2所述的基于UVM验证平台验证KVM的方法,其特征在于,生成验证数据包括:
根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码;
根据所述寄存器模型和所述属性代码建立数据发生器组件,控制所述数据发生器组件生成所述验证数据。
4.如权利要求3所述的基于UVM验证平台验证KVM的方法,其特征在于,在根据PCIe EP的协议及配置空间寄存器说明、VGA通用寄存器说明、JPEG寄存器说明以及DDR至PCIe RP的映射空间范围及基地址编写寄存器模型和属性代码之后,还包括:
生成不同协议的事务协议包,其中,所述事务协议包包括PCIe协议包、VGA协议包以及JPEG协议包;
在生成所述验证数据之后将所述事务协议包以及所述验证数据填充至所述寄存器模型;
通过所述寄存器模型中的adapter组件将所述验证数据发送至PCIe driver组件以便所述PCIe driver组件通过所述interface接口将所述验证数据转发至所述PCIe RP模块。
5.如权利要求2所述的基于UVM验证平台验证KVM的方法,其特征在于,在生成验证数据之前,还包括:
执行自动化脚本,在选择KVM模块仿真时进入UVM_TEST选项,并从所述UVM_TEST选项中选定待验证选项,其中,所述UVM_TEST选项包括对所述PCIe RP模块和所述PCIe EP模块进行验证的UVM_TEST_PCIe选项、对所述VGA模块进行验证的UVM_TEST_VGA选项以及对所述JPEG模块进行验证的UVM_TEST_JPEG选项;
打印出与所述待验证选项对应的UVM_TEST_SEQUENCE变量,并从所述UVM_TEST_SEQUENCE变量中选择并执行待执行TEST_SEQUENCE变量;
选择所述UVM验证平台的配置选项,其中,所述配置选项包括主机端分辨率、图像数据类型以及传输速率;
确定测试模式并按照所述测试模式进行仿真运行,其中,所述测试模式包括单sequence测试、多sequence无重复随机测试以及随机产生新sequence填充测试。
6.如权利要求2所述的基于UVM验证平台验证KVM的方法,其特征在于,在生成验证数据之前,还包括:
执行自动化脚本,在选择KVM子系统仿真时打印与所述验证平台待测模块对应的UVM_TEST_LIST,并从所述UVM_TEST_SEQUENCE中选择待验证ID,所述UVM_TEST_LIST中包括验证人员的ID;
选择与所述验证平台待测模块对应的UVM_TEST_SEQUENCE,选择并执行与所述待验证ID对应的TEST_SEQUENCE。
7.如权利要求2至6任一项所述的基于UVM验证平台验证KVM的方法,其特征在于,在生成验证数据之后,还包括:
在生成所述验证数据时收集覆盖率;
在所述验证数据每经过一个所述验证平台待测模块时,触发所述interface接口的外置断言和建立/保持时序检查,并更新所述覆盖率;
在更新后的所述覆盖率小于预设覆盖率阈值时,进入生成验证数据的步骤。
8.一种基于UVM验证平台验证KVM的系统,其特征在于,包括:
验证平台输出数据获取单元,用于生成验证数据,并获取UVM验证平台中的验证平台待测模块根据所述验证数据生成的验证平台输出数据;
KVM输出数据获取单元,用于获取KVM中的KVM待测模块根据与所述验证数据一致的数据输出的KVM输出数据,其中,所述KVM待测模块为所述KVM中与所述验证平台待测模块对应的模块;
对比验证单元,用于通过对比所述验证平台输出数据与所述KVM输出数据是否一致对所述KVM待测模块的功能进行验证。
9.一种基于UVM验证平台验证KVM的装置,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至7任一项所述基于UVM验证平台验证KVM的方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述基于UVM验证平台验证KVM的方法的步骤。
CN202310316032.1A 2023-03-24 2023-03-24 一种基于uvm验证平台验证kvm的方法及相关组件 Pending CN116340078A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310316032.1A CN116340078A (zh) 2023-03-24 2023-03-24 一种基于uvm验证平台验证kvm的方法及相关组件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310316032.1A CN116340078A (zh) 2023-03-24 2023-03-24 一种基于uvm验证平台验证kvm的方法及相关组件

Publications (1)

Publication Number Publication Date
CN116340078A true CN116340078A (zh) 2023-06-27

Family

ID=86876993

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310316032.1A Pending CN116340078A (zh) 2023-03-24 2023-03-24 一种基于uvm验证平台验证kvm的方法及相关组件

Country Status (1)

Country Link
CN (1) CN116340078A (zh)

Similar Documents

Publication Publication Date Title
US11893331B2 (en) Device verification method, UVM verification platform, electronic apparatus and storage medium
CN109964215B (zh) 具有环形缓冲区镜像的远程直接存储器访问数据通信中的流控制
CN113407393B (zh) 芯片验证方法、终端设备、验证平台以及存储介质
US20220358270A1 (en) Chip verification system and verification method therefor
CN111859832A (zh) 一种芯片仿真验证方法、装置及相关设备
CN116681013B (zh) 网络芯片的仿真验证方法、平台、装置、设备及介质
CN109582524A (zh) 一种测试方法、系统及电子设备和存储介质
CN102681525B (zh) 一种转换控制器的验证方法及系统
CN114265730A (zh) 模块级中断的验证平台和方法
US20080288233A1 (en) Simulator and simulation method
CN112926285A (zh) 芯片验证方法、平台、装置、设备和存储介质
US7168029B2 (en) Method for testing a universal serial bus host controller
CN116340078A (zh) 一种基于uvm验证平台验证kvm的方法及相关组件
CN113835946B (zh) 数据交换的压力测试方法
CN113852610B (zh) 报文处理方法、装置、计算机设备和存储介质
CN115221071A (zh) 芯片验证方法、装置、电子设备和存储介质
CN113836825A (zh) 神经网络处理器关键标准与验证芯片的应用方法
US20060268724A1 (en) Using Open Vera Assertions to verify designs
CN109800202B (zh) 一种基于pcie的数据传输系统、方法及装置
CN114444423B (zh) 基于验证平台的数据处理方法、系统及电子设备
KR101125365B1 (ko) Sdl?opnet 코-시뮬레이션 기법을 이용한 통신 프로토콜의 단일 모델 기반 통합 설계 방법
CN111031015B (zh) 混合协议转换设计的验证方法、装置、设备及存储介质
CN109150414A (zh) 加强设备之间蓝牙通信稳定方法、装置、设备及存储介质
WO2023060978A1 (zh) Autosar软件的验证方法、装置、设备及存储介质
CN107220092A (zh) 部署软件的方法、控制服务器、可读介质及存储控制器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination