CN116261364A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN116261364A
CN116261364A CN202211484809.7A CN202211484809A CN116261364A CN 116261364 A CN116261364 A CN 116261364A CN 202211484809 A CN202211484809 A CN 202211484809A CN 116261364 A CN116261364 A CN 116261364A
Authority
CN
China
Prior art keywords
lines
display area
line
data link
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211484809.7A
Other languages
English (en)
Inventor
崔允瑄
赵承奂
崔原硕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN116261364A publication Critical patent/CN116261364A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

公开了一种显示装置。所述显示装置包括:多条第一数据线,在与第一方向相交的第二方向上延伸;多条第二数据线,在第二方向上延伸并且与第一数据线间隔开;多条数据连接线,分别连接到第一数据线;多个竖直虚设图案,与数据连接线间隔开并且在第二方向上延伸;以及多条水平电源线,在显示区域中,并且在第一方向延伸并被构造为接收电源电压,其中,数据连接线之中的任一数据连接线与竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案间隔开的第一分离部与水平电源线之中的邻近第一分离部的水平电源线叠置。

Description

显示装置
技术领域
本公开的一些实施例的方面涉及一种显示装置。
背景技术
随着信息社会的发展,消费者对用于显示图像的显示装置的需求以各种形式增加。例如,显示装置正用于各种电子装置(诸如智能电话、数码相机、笔记本计算机、导航装置和智能电视)中。
显示装置还可以包括被构造为基于数据信号或数据电压发光的像素、用于驱动像素的扫描线、数据线、电源线、将扫描信号输出到扫描线的扫描驱动器以及将数据电压输出到数据线的显示驱动器。
显示装置可以包括包含用于显示图像的像素的显示区域和布置在显示区域周围(例如,布置在显示区域的外围中或布置在显示区域的占用区外部)的非显示区域。近来,显示装置中的非显示区域的面积已经被最小化或减小。然而,由于这一点,在一些情况下,用于在非显示区域中放置将显示驱动器和数据线连接的扇出线的空间会不足。
在该背景技术部分中公开的以上信息仅用于增强对背景技术的理解,因此在该背景技术部分中讨论的信息不必构成现有技术。
发明内容
本公开的一些实施例的方面和特征包括一种可以解决由于非显示区域的面积减小而引起的用于放置扇出线的空间的不足的显示装置。
然而,本公开的实施例不限于这里阐述的特征。通过参照下面给出的本公开的详细描述,本公开的以上和其他实施例对于本公开所属领域的普通技术人员将变得更明显。
根据本公开的一个或更多个实施例,提供了一种显示装置,该显示装置包括:多条第一数据线,在与第一方向相交的第二方向上延伸;多条第二数据线,在第二方向上延伸并且与第一数据线间隔开;多条数据连接线,分别连接到第一数据线;多个竖直虚设图案,与数据连接线间隔开并且在第二方向上延伸;以及多条水平电源线,在显示区域中,并且在第一方向上延伸,并且电源电压施加到多条水平电源线。根据一些实施例,数据连接线之中的任一数据连接线与竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案间隔开的第一分离部与水平电源线之中的邻近第一分离部的水平电源线叠置。
根据一些实施例,数据连接线之中的另一数据连接线可以与竖直虚设图案之中的邻近所述另一数据连接线的竖直虚设图案间隔开的第二分离部不与水平电源线叠置。
根据一些实施例,另一数据连接线和所述多个竖直虚设图案之中的邻近所述另一数据连接线的竖直虚设图案中的每者可以包括具有第一宽度的第一布线部和具有大于第一宽度的第二宽度的第二布线部。
根据一些实施例,第一分离部可以被限定为任一数据连接线的第一布线部与所述多个竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案的第一布线部之间的间隙。
根据一些实施例,第二分离部可以被限定为另一数据连接线的第一布线部与所述多个竖直虚设图案之中的邻近所述另一数据连接线的竖直虚设图案的第二布线部之间的间隙或另一数据连接线的第二布线部与所述多个竖直虚设图案之中的邻近所述另一数据连接线的竖直虚设图案的第一布线部之间的间隙。
根据一些实施例,第二分离部可以被限定为另一数据连接线的第二布线部与所述多个竖直虚设图案之中的邻近所述另一数据连接线的竖直虚设图案的第二布线部之间的间隙。
根据一些实施例,数据连接线中的每条可以包括在第二方向上延伸的第一数据连接线和在第一方向上延伸的第二数据连接线。
根据一些实施例,第一数据线、第二数据线、竖直虚设图案和第一数据连接线可以包括相同的材料并且位于同一层。
根据一些实施例,水平电源线和第二数据连接线可以包括相同的材料并且位于同一层。
根据本公开的一个或更多个实施例,提供了一种显示装置,该显示装置包括:多条第一水平电源线,在第一方向上延伸,并且第一电源电压施加到多条第一水平电源线;多条第二水平电源线,在第一方向上延伸,并且高于第一电源电压的第二电源电压施加到多条第二水平电源线;多条第一数据线,在与第一方向相交的第二方向上延伸;多条第二数据线,在第二方向上延伸并且与第一数据线间隔开;多条数据连接线,分别连接到第一数据线;以及多个竖直虚设图案,与数据连接线间隔开并且在第二方向上延伸。根据一些实施例,第一水平电源线之中的任一第一水平电源线连接到竖直虚设图案之中的邻近所述任一第一水平电源线的竖直虚设图案。
根据一些实施例,显示装置还可以包括:多个水平虚设图案,在第一方向上延伸;以及多条竖直电源线,在第二方向上延伸,并且第一电源电压施加到多条竖直电源线。根据一些实施例,竖直电源线之中的任一竖直电源线连接到水平虚设图案之中的邻近所述任一竖直电源线的水平虚设图案。
根据一些实施例,数据连接线之中的任一数据连接线可以与竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案间隔开的第一分离部可以与第二水平电源线之中的邻近第一分离部的第二水平电源线叠置。
根据一些实施例,数据连接线之中的任一数据连接线可以与竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案间隔开的第二分离部可以不与第二水平电源线叠置。
根据本公开的一个或更多个实施例,提供了一种显示装置,该显示装置包括:第一显示区域,包括第一子显示区域和第二子显示区域;第二显示区域,在第一方向上与第一显示区域邻近;多条第一数据线,在第一子显示区域中,并且在与第一方向相交的第二方向上延伸;多条第一数据连接线,在第二子显示区域中,并且在第二方向上延伸;多条第二数据连接线,在第一子显示区域和第二子显示区域中,并且在第一方向上延伸;以及多个第一连接孔,第一数据连接线和第二数据连接线在第二子显示区域中分别通过多个第一连接孔彼此连接。根据一些实施例,第一连接孔在第二子显示区域中在第一方向与第二方向之间的第一倾斜方向上布置。
根据一些实施例,显示装置还可以包括多个第二连接孔,第二数据连接线和第一数据线在第一子显示区域中分别通过多个第二连接孔彼此连接。第二连接孔可以在第一子显示区域中在与第一倾斜方向相交的第二倾斜方向上布置。
根据一些实施例,显示装置还可以包括多条第二数据线,多条第二数据线在第二子显示区域中,在第二方向上延伸,并且与第一数据连接线间隔开。
根据一些实施例,显示装置还可以包括:第三显示区域,在第二方向上与第一显示区域邻近,并且包括第三子显示区域和第四子显示区域;多条第一水平电源线,在第三子显示区域和第四子显示区域中,并且在第一方向上延伸,并且第一电源电压施加到多条第一水平电源线;以及多个竖直虚设图案,在第二子显示区域和第四子显示区域中,并且在第二方向上延伸。
根据一些实施例,显示装置还可以包括多个第一电力孔,第一水平电源线和竖直虚设图案在第四子显示区域中分别通过多个第一电力孔彼此连接。根据一些实施例,第一电力孔可以在第四子显示区域中在第一方向与第二方向之间的第一倾斜方向上布置。
根据一些实施例,显示装置还可以包括:多条竖直电源线,在第三子显示区域中,并且在第二方向上延伸;以及多个第二电力孔,第一水平电源线和竖直电源线在第三子显示区域中分别通过多个第二电力孔彼此连接。根据一些实施例,第二电力孔可以在第三子显示区域中在与第一倾斜方向相交的第二倾斜方向上布置。
根据一些实施例,显示装置还可以包括:多个水平虚设图案,在第一子显示区域和第二子显示区域中,并且在第一方向上延伸;以及多个第三电力孔,水平虚设图案和竖直电源线在第一子显示区域中分别通过多个第三电力孔彼此连接。根据一些实施例,竖直电源线可以在第一子显示区域中在第二方向上延伸,并且第三电力孔可以在第一子显示区域中在第二倾斜方向上布置。
根据本公开的一些实施例,显示面板的左侧和右侧上的多条第一数据线通过数据连接线连接到第一扇出线。因此,可以不需要在显示面板的下侧上的非显示区域中以便连接到与显示区域的左侧和右侧邻近的第一数据线的第一扇出线。因此,即使当显示面板的下侧上的非显示区域的面积减小时,用于放置扇出线的空间也不会不足。
根据本公开的一些实施例,数据连接线和竖直虚设图案之间的第一分离部布置为与第二水平电源线叠置,或者数据连接线与竖直虚设图案之间的第二分离部布置为不与第二水平电源线叠置。因此,能够防止或减少由于像素电极的台阶引起的图案被用户识别。
根据本公开的一些实施例,第二分离部形成在第一数据连接线的具有第二宽度的第二布线部与竖直虚设图案的具有第一宽度的第一布线部之间,或者形成在第一数据连接线的具有第一宽度的第一布线部与竖直虚设图案的具有第二宽度的第二布线部之间。可选地,第二分离部可以形成在第一数据连接线的具有第二宽度的第二布线部与竖直虚设图案的具有第二宽度的第二布线部之间。因此,可以防止或减少在蚀刻工艺期间第二分离部被过蚀刻的情况。
附图说明
通过参照附图描述本公开的一些实施例的方面,根据本公开的实施例的以上和其他特征和特性将变得更明显,在附图中:
图1是根据一些实施例的显示装置的透视图;
图2是根据一些实施例的显示装置的平面图;
图3是根据一些实施例的显示装置的侧视图;
图4是图2的区域A的详细布局图;
图5是根据一些实施例的子像素的电路图;
图6是根据一些实施例的子像素的电路图;
图7是根据一些实施例的图2的第一显示区域的示例的布局图;
图8是根据一些实施例的图7的第一子显示区域的一部分的详细布局图;
图9是根据一些实施例的图7的第二子显示区域的一部分的详细布局图;
图10是根据一些实施例的更详细地示出图9的第一分离部的示例的放大布局图;
图11是根据一些实施例的更详细地示出图9的第二分离部的示例的放大布局图;
图12是根据一些实施例的更详细地示出图9的第二分离部的示例的放大布局图;
图13是根据一些实施例的沿着图10的线A-A'截取的显示面板的示例的剖视图;
图14是根据一些实施例的显示面板的第一对比示例的剖视图;
图15是根据一些实施例的显示面板的第二对比示例的剖视图;
图16是根据一些实施例的沿着图11的线B-B'截取的显示面板的示例的剖视图;
图17是根据一些实施例的图2的第二显示区域的示例的详细布局图;
图18是根据一些实施例的图17的第二显示区域的一部分的详细布局图;
图19是根据一些实施例的图2的第三显示区域的示例的布局图;
图20是根据一些实施例的图19的第三子显示区域的一部分的详细布局图;
图21是根据一些实施例的图19的第四子显示区域的一部分的详细布局图;
图22是根据一些实施例的图2的第六显示区域的示例的详细布局图;
图23是根据一些实施例的图22的第六显示区域的一部分的详细布局图;
图24是根据一些实施例的图9的区域B的示例的详细布局图;
图25是根据一些实施例的更详细地示出图9的区域B的示例的放大布局图;
图26是根据一些实施例的沿着图24和图25的线C-C'截取的显示面板的示例的剖视图;
图27是根据一些实施例的沿着图25的线D-D'截取的显示面板的示例的剖视图;
图28是根据一些实施例的沿着图25的线E-E'截取的显示面板的示例的剖视图;
图29是根据一些实施例的沿着图25的线F-F'截取的显示面板的示例的剖视图;
图30是示出根据一些实施例的第一扇出线、第一弯曲线和第一垫线的示例的剖视图;以及
图31是示出根据一些实施例的第二扇出线、第二弯曲线和第二垫线的示例的剖视图。
具体实施方式
通过参照实施例的详细描述和附图,可以更容易地理解本公开的实施例的方面和特征以及实现其的方法。在下文中,将参照附图更详细地描述实施例。然而,所描述的实施例可以以各种不同的形式体现,并且不应被解释为仅限于这里示出的实施例。相反,这些实施例是作为示例提供的,使得本公开将是彻底的和完整的,并且将向本领域技术人员充分地传达本公开的方面和特征。因此,可以不描述本领域普通技术人员为了完全理解本公开的方面和特征而不是必需的工艺、元件和技术。
除非另外指出,否则在整个附图和书面描述中,同样的附图标记、字符或其组合表示同样的元件,因此,将不再重复其描述。此外,为了使描述清楚,可能未示出与一个或更多个实施例的描述无关的部分。
在附图中,为了清楚起见,可以夸大元件、层和区域的相对尺寸。另外,通常提供附图中的交叉影线和/或阴影的使用,以使邻近元件之间的边界清晰。如此,除非说明,否则交叉影线或阴影的存在与否都不传达或表明对元件的特定材料、材料性质、尺寸、比例、所示元件之间的共性和/或任何其他特性、属性、性质等的任何偏好或要求。
这里参照作为实施例和/或中间结构的示意图的剖面图来描述各种实施例。如此,预料到例如由制造技术和/或公差引起的图示的形状的变化。此外,出于描述根据本公开的构思的实施例的目的,这里公开的具体结构或功能描述仅仅是说明性的。因此,这里公开的实施例不应被解释为限于特定示出的区域形状,而是将包括由例如制造引起的形状偏差。
例如,示出为矩形的注入区将通常在其边缘处具有圆滑的或弯曲的特征和/或注入浓度的梯度,而不是从注入区到非注入区的二元变化。同样地,通过注入形成的埋入区可以导致在埋入区与通过其发生注入的表面之间的区域中的一些注入。因此,附图中所示的区域本质上是示意性的,并且它们的形状不旨在示出装置的区域的实际形状,也不旨在进行限制。另外,如本领域技术人员将认识到的,可以以各种不同的方式修改所描述的实施例,所有这些都不脱离本公开的精神或范围。
在详细描述中,出于解释的目的,阐述了许多具体细节以提供对各种实施例的透彻理解。然而,明显的是,可以在没有这些具体细节或具有一个或更多个等效布置的情况下实践各种实施例。在其他实例中,以框图形式示出了公知的结构和装置,以避免不必要地模糊各种实施例。
为了易于说明,这里可以使用诸如“在……之下”、“在……下方”、“下”、“在……下面”、“在……上方”、“上”等的空间相对术语,来描述如图中所示的一个元件或特征与其他元件或特征的关系。将理解的是,除了图中描绘的方位之外,空间相对术语旨在还涵盖装置在使用中或操作中的不同方位。例如,如果图中的装置被翻转,则被描述为“在”其他元件或特征“下方”或“之下”或“下面”的元件随后将被定位为“在”所述其他元件或特征“上方”。因此,示例术语“在……下方”和“在……下面”可以涵盖上方和下方两种方位。装置可以另外被定位(例如,旋转90度或处于其他方位),并且应相应地解释这里使用的空间相对描述语。类似地,当第一部分被描述为布置“在”第二部分“上”时,这表示第一部分布置在第二部分上侧或下侧处,而不限于其基于重力方向的上侧。
此外,在本说明书中,短语“在平面上”或“平面图”是指从顶部观察目标部分,并且短语“在剖面上”是指从侧面观察通过垂直切割目标部分而形成的剖面。
将理解的是,当元件、层、区域或组件被称为“形成在”另一元件、层、区域或组件“上”、“在”另一元件、层、区域或组件“上”、“连接到”或“结合到”另一元件、层、区域或组件时,该元件、层、区域或组件可以直接形成在所述另一元件、层、区域或组件上、直接在所述另一元件、层、区域或组件上、直接连接到或直接结合到所述另一元件、层、区域或组件,或者间接形成在所述另一元件、层、区域或组件、间接在所述另一元件、层、区域或组件上、间接连接到或间接结合到所述另一元件、层、区域或组件,使得可以存在一个或更多个居间元件、层、区域或组件。例如,当层、区域或组件被称为“电连接”或“电结合”到另一层、区域或组件时,该层、区域或组件可以直接电连接或直接电结合到所述另一层、区域和/或组件,或者可以存在居间层、区域或组件。然而,“直接连接/直接结合”指一个组件直接连接或结合到另一组件而没有居间组件。同时,可以类似地解释描述组件之间的关系的其他表述,诸如“在……之间”、“直接在……之间”或“与……邻近”和“与……直接邻近”。另外,还将理解的是,当元件或层被称为“在”两个元件或层“之间”时,该元件或层可以是所述两个元件或层之间的唯一元件或层,或者也可以存在一个或更多个居间元件或层。
出于本公开的目的,诸如“……中的至少一个(种/者)”的表述在一列元件之后时修饰的是整列元件,而不修饰该列的个别元件。例如,“X、Y和Z中的至少一个(种/者)”和“选自于由X、Y和Z组成的组中的至少一个(种/者)”可以被解释为仅X、仅Y、仅Z、X、Y和Z中的两个或更多个的任何组合(诸如以XYZ、XYY、YZ和ZZ为例)或其任何变型。类似地,诸如“A和B中的至少一个(种/者)”的表述可以包括A、B或A和B。如这里所使用的,术语“和/或”包括相关所列项中的一个或更多个的任何组合和所有组合。例如,诸如“A和/或B”的表述可以包括A、B或A和B。
将理解的是,尽管这里可以使用术语“第一”、“第二”、“第三”等来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语限制。这些术语用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不脱离本公开的精神和范围的情况下,下面描述的第一元件、组件、区域、层或部分可以被称为第二元件、组件、区域、层或部分。
在示例中,x轴、y轴和/或z轴不限于直角坐标系的三个轴,并且可以在更广泛的意义上进行解释。例如,x轴、y轴和z轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。这适用于第一方向、第二方向和/或第三方向。
这里使用的术语仅出于描述特定实施例的目的,并且不旨在限制本公开。如这里所使用的,除非上下文另外清楚地指出,否则单数形式“一”和“一个(种/者)”也旨在包括复数形式。还将理解的是,当在本说明书中使用术语“包含”、“具有”、“包括”及其变型时,说明存在所陈述的特征、整体、步骤、操作、元件和/或组件,但是不排除存在或添加一个或更多个其他特征、整体、步骤、操作、元件、组件和/或它们的组。
如这里所使用的,术语“基本上”、“约”、“近似”和类似术语用作近似术语而不用作程度术语,并且旨在考虑本领域普通技术人员将认识到的测量或计算值的固有偏差。如这里所使用的“约”或“近似”包括所陈述的值,并且是指:考虑到所讨论的测量和与特定量的测量相关的误差(即,测量系统的局限性),在如本领域普通技术人员所确定的特定值的可接受偏差范围内。例如,“约”可以是指在一个或更多个标准偏差内,或在所陈述的值的±30%、±20%、±10%、±5%内。此外,在描述本公开的实施例时,“可以”的使用指“本公开的一个或更多个实施例”。
当可以不同地实施一个或更多个实施例时,可以与所描述的顺序不同地执行具体的工艺顺序。例如,可以基本上同时执行或者以与所描述的顺序相反的顺序执行两个连续描述的工艺。
此外,这里公开和/或叙述的任何数值范围旨在包括包含在所叙述的范围内的相同数值精度的所有子范围。例如,“1.0至10.0”的范围旨在包括所叙述的最小值1.0与所叙述的最大值10.0之间(并且包括所叙述的最小值1.0和所叙述的最大值10.0)的所有子范围,即,具有等于或大于1.0的最小值和等于或小于10.0的最大值,诸如,以2.4至7.6为例。这里所叙述的任何最大数值限度旨在包括其中包含的所有较低数值限度,并且本说明书中所叙述的任何最小数值限度旨在包括其中包含的所有较高数值限度。因此,申请人保留修改本说明书和权利要求书的权利,以明确叙述包含在这里明确地叙述的范围内的任何子范围。所有这样的范围旨在在本说明书中固有地描述,使得明确地叙述任何这样的子范围的修改将符合要求。
根据这里描述的本公开的实施例的电子或电气装置和/或任何其他相关装置或组件可以利用任何合适的硬件、固件(例如,专用集成电路)、软件或软件、固件和硬件的组合来实现。例如,这些装置的各种组件可以形成在一个集成电路(IC)芯片上或分开的IC芯片上。此外,这些装置的各种组件可以在柔性印刷电路膜、载带封装件(TCP)、印刷电路板(PCB)上实现,或者形成在一个基底上。
此外,这些装置的各种组件可以是在一个或更多个计算装置中在一个或更多个处理器上运行、执行计算机程序指令并且与其他系统组件交互以执行这里描述的各种功能的进程或线程。计算机程序指令存储在存储器中,该存储器可以使用标准存储器装置(诸如以随机存取存储器(RAM)为例)在计算装置中实现。计算机程序指令还可以存储在其他非暂时性计算机可读介质(诸如以CD-ROM、闪存驱动器等为例)中。此外,本领域技术人员应当认识到,在不脱离本公开的实施例的精神和范围的情况下,各种计算装置的功能可以组合或集成到单个计算装置中,或者特定计算装置的功能可以跨一个或更多个其他计算装置分布。
除非另有定义,否则这里使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员通常理解的意思相同的意思。还将理解的是,术语(诸如在常用词典中定义的术语)应当被解释为具有与它们在相关领域的背景下和/或本说明书中的意思一致的意思,并且不应当以理想化或过于形式化的含义来解释,除非这里明确地如此定义。
图1是根据一些实施例的显示装置10的透视图。
参照图1,显示装置10是用于显示运动图像(例如,视频图像)或静止图像(例如,静态图像)的装置。显示装置10可以用作便携式电子装置(诸如移动电话、智能电话、平板个人计算机(PC)、智能手表、手表电话、移动通信终端、电子笔记本、电子书、便携式多媒体播放器(PMP)、导航装置和超移动PC(UMPC))以及各种产品(诸如电视、笔记本计算机、监视器、广告牌和物联网(IoT)装置)中的显示屏幕。
显示装置10可以是发光显示装置,诸如使用有机发光二极管的有机发光显示装置、包括量子点发光层的量子点发光显示装置、包括无机半导体的无机发光显示装置、或使用微发光二极管或纳米发光二极管的微发光显示装置或纳米发光显示装置。下面将主要描述其中显示装置10是有机发光显示装置的实施例,但是根据本公开的实施例不限于此。
显示装置10包括显示面板100、显示驱动电路200和电路板300。
显示面板100可以具有矩形平面形状,该矩形平面形状具有在第一方向DR1上的短边和在与第一方向DR1相交(例如,垂直于第一方向DR1)的第二方向DR2上的长边。在第一方向DR1上延伸的短边与在第二方向DR2上延伸的长边交汇处的每个拐角可以以预定曲率的倒圆,或者可以是直角的。显示面板100的平面形状不限于四边形形状,而是也可以是其他多边形形状、圆形形状或椭圆形形状。显示面板100可以形成为平坦的,但是根据本公开的实施例不限于此。例如,显示面板100可以包括形成在左端和右端处并且具有恒定或变化曲率的弯曲部分。另外,显示面板100也可以形成为柔性的,使得显示面板100可以弯曲、弯折、折叠或卷曲。
显示面板100的基底SUB可以包括主区域MA和子区域SBA。
主区域MA可以包括被构造为显示图像的显示区域DA和布置在显示区域DA周围的非显示区域NDA。显示区域DA可以包括显示图像的子像素SPX(见图5)。子区域SBA可以在第二方向DR2上从主区域MA的一侧突出。
尽管子区域SBA在图1中展开,但是其也可以弯曲,在这种情况下,子区域SBA可以定位在显示面板100的下表面上。当子区域SBA弯曲时,子区域SBA可以在作为基底SUB的厚度方向的第三方向DR3上与主区域MA叠置。显示驱动电路200可以定位在子区域SBA中。
显示驱动电路200可以产生用于驱动显示面板100的信号和电压。显示驱动电路200可以形成为集成电路,并且可以使用玻璃上芯片(COG)方法、塑料上芯片(COP)方法或超声波键合方法被附着到显示面板100上。然而,根据本公开的实施例不限于此。例如,显示驱动电路200还可以使用膜上芯片(COF)方法被附着到电路板300上。
电路板300可以附着到显示面板100的子区域SBA的端部。因此,电路板300可以电连接到显示面板100和显示驱动电路200。显示面板100和显示驱动电路200可以通过电路板300接收数字视频数据、时序信号和驱动电压。电路板300可以是柔性印刷电路板、印刷电路板或柔性膜(诸如膜上芯片)。
图2是根据一些实施例的显示装置10的平面图。图3是根据一些实施例的显示装置10的侧视图。
在图2中,子区域SBA展开而不弯曲。在图3中,子区域SBA朝向显示装置10的下表面(例如,后表面)(例如,在显示装置10的下表面(例如,后表面)后方)弯曲。
参照图2和图3,显示面板100可以包括主区域MA和子区域SBA。
主区域MA可以包括显示图像的显示区域DA和布置在显示区域DA周围的非显示区域NDA。显示区域DA可以占据主区域MA的大部分。显示区域DA可以定位在主区域MA的中心中。
显示区域DA可以包括第一显示区域DA1至第六显示区域DA6。第一显示区域DA1和第四显示区域DA4中的每个是其中定位有通过数据连接线连接到数据扇出线的第一数据线的区域。第二显示区域DA2和第六显示区域DA6可以是其中定位有直接连接到数据扇出线的第二数据线的区域。第三显示区域DA3和第五显示区域DA5可以是其中定位有电力孔的区域,在第一方向DR1上延伸的第一水平电源线和第一竖直电源线通过该电力孔彼此连接。
第一显示区域DA1和第三显示区域DA3可以定位在显示区域DA中的左侧上,第四显示区域DA4和第五显示区域DA5可以定位在显示区域DA中的右侧上。第一显示区域DA1可以定位在第三显示区域DA3下面,并且第四显示区域DA4可以定位在第五显示区域DA5下面。第二显示区域DA2可以定位在第一显示区域DA1与第四显示区域DA4之间。第六显示区域DA6可以定位在第三显示区域DA3与第五显示区域DA5之间。
第一显示区域DA1的在第一方向DR1上的长度可以与第三显示区域DA3的在第一方向DR1上的长度基本上相同。另外,第一显示区域DA1的在第二方向DR2上的长度可以小于第三显示区域DA3的在第二方向DR2上的长度。
第一显示区域DA1的在第一方向DR1上的长度可以大于第二显示区域DA2的在第一方向DR1上的长度。第一显示区域DA1的在第二方向DR2上的长度可以与第二显示区域DA2的在第二方向DR2上的长度基本上相同。
第三显示区域DA3的在第一方向DR1上的长度可以大于第二显示区域DA2的在第一方向DR1上的长度。第三显示区域DA3的在第二方向DR2上的长度可以大于第二显示区域DA2的在第二方向DR2上的长度。
第四显示区域DA4的在第一方向DR1上的长度可以与第五显示区域DA5的在第一方向DR1上的长度基本上相同。另外,第四显示区域DA4的在第二方向DR2上的长度可以小于第五显示区域DA5的在第二方向DR2上的长度。
第四显示区域DA4的在第一方向DR1上的长度可以大于第二显示区域DA2的在第一方向DR1上的长度。第四显示区域DA4的在第二方向DR2上的长度可以与第二显示区域DA2的在第二方向DR2上的长度基本上相同。
第五显示区域DA5的在第一方向DR1上的长度可以大于第六显示区域DA6的在第一方向DR1上的长度。第五显示区域DA5的在第二方向DR2上的长度可以与第六显示区域DA6的在第二方向DR2上的长度基本上相同。
第一显示区域DA1的在第一方向DR1上的长度可以与第四显示区域DA4的在第一方向DR1上的长度基本上相同。另外,第一显示区域DA1的在第二方向DR2上的长度可以与第四显示区域DA4的在第二方向DR2上的长度基本上相同。
第二显示区域DA2的在第一方向DR1上的长度可以与第六显示区域DA6的在第一方向DR1上的长度基本上相同。另外,第二显示区域DA2的在第二方向DR2上的长度可以小于第六显示区域DA6的在第二方向DR2上的长度。
第三显示区域DA3的在第一方向DR1上的长度可以与第五显示区域DA5的在第一方向DR1上的长度基本上相同。另外,第三显示区域DA3的在第二方向DR2上的长度可以与第五显示区域DA5的在第二方向DR2上的长度基本上相同。
例如,当显示区域DA包括1080×2340个像素时,第一显示区域DA1和第三显示区域DA3可以包括488×2340个像素,第二显示区域DA2和第六显示区域DA6可以包括104×2340个像素,并且第四显示区域DA4和第五显示区域DA5可以包括488×2340个像素。
稍后将参照图7更详细地描述第一显示区域DA1,稍后将参照图17更详细地描述第二显示区域DA2,并且稍后将参照图19更详细地描述第三显示区域DA3。
非显示区域NDA可以与显示区域DA邻近。非显示区域NDA可以是在显示区域DA外部(例如,在显示区域DA的外围中或在显示区域DA的占用区外部)的区域。即,非显示区域NDA可以围绕显示区域DA。非显示区域NDA可以是显示面板100的边缘或边框区域。
子区域SBA可以在第二方向DR2上从主区域MA的一侧突出。子区域SBA的在第二方向DR2上的长度可以小于主区域MA的在第二方向DR2上的长度。子区域SBA的在第一方向DR1上的长度可以小于主区域MA的在第一方向DR1上的长度或者可以与主区域MA的在第一方向DR1上的长度基本上相同。子区域SBA可以弯曲并且位于显示面板100下面。在这种情况下,子区域SBA可以在第三方向DR3上与主区域MA叠置。
子区域SBA可以包括连接区域CA、垫(pad,或称为“焊盘”)区域PA和弯曲区域BA。
连接区域CA是从主区域MA的在第二方向DR2上的一侧突出的区域。连接区域CA可以在第二方向DR2上定位在主区域MA的非显示区域NDA与弯曲区域BA之间。
垫区域PA是其中定位有垫PD和显示驱动电路200的区域。显示驱动电路200可以使用诸如各向异性导电膜的导电粘合构件被附着到垫区域PA的驱动垫。电路板300可以使用诸如各向异性导电膜的导电粘合构件附着到垫区域PA的垫PD。
弯曲区域BA是可弯曲区域。当弯曲区域BA弯曲时,垫区域PA可以定位在连接区域CA下面和主区域MA下面。弯曲区域BA可以在第二方向DR2上定位在连接区域CA与垫区域PA之间。
如图3中所示,显示面板100可以包括薄膜晶体管层TFTL、发光元件层EML、封装层TFEL和触摸感测单元TDU。
基底SUB可以包括诸如聚合物树脂的绝缘材料。例如,基底SUB可以包括聚酰亚胺。基底SUB可以是可以弯曲、折叠、卷曲等的柔性基底。
薄膜晶体管层TFTL可以定位在基底SUB上。薄膜晶体管层TFTL可以定位在主区域MA和子区域SBA中。薄膜晶体管层TFTL包括薄膜晶体管。
发光元件层EML可以定位在薄膜晶体管层TFTL上。发光元件层EML可以定位在主区域MA的显示区域DA中。发光元件层EML包括定位在发光部分中的发光元件。
封装层TFEL可以定位或形成在发光元件层EML上。封装层TFEL可以定位或形成在主区域MA的显示区域DA和非显示区域NDA中。封装层TFEL包括用于封装发光元件层EML的至少一个无机层和至少一个有机层。
触摸感测单元TDU可以定位在封装层TFEL上。触摸感测单元TDU可以定位在主区域MA的显示区域DA和非显示区域NDA中。触摸感测单元TDU可以使用触摸电极感测人或物体的触摸。
覆盖窗可以定位在触摸感测单元TDU上,以保护显示面板100的上部。覆盖窗可以通过诸如光学透明粘合剂(OCA)膜或光学透明树脂(OCR)的透明粘合构件附着到触摸感测单元TDU上。覆盖窗可以是诸如玻璃的无机材料或者可以是诸如塑料或聚合物材料的有机材料。
另外,抗反射构件可以另外定位在触摸感测单元TDU与覆盖窗之间,以防止由于从显示面板100反射的外部光而引起的显示面板100显示的图像的可见度降低。抗反射构件可以是偏振膜。可选地,抗反射构件可以包括诸如黑矩阵和滤色器的光阻挡有机层,或者可以包括诸如黑矩阵和抗反射有机层的光阻挡有机层。
触摸驱动电路400可以定位在电路板300上。触摸驱动电路400可以形成为集成电路并且附着到电路板300。
触摸驱动电路400可以电连接到触摸感测单元TDU的多个驱动电极和多个感测电极。触摸驱动电路400将触摸驱动信号传输到驱动电极,并且通过感测电极感测多个触摸节点中的每个的触摸感测信号(例如,互电容的电荷变化量)。触摸驱动电路400可以根据触摸节点中的每个的触摸感测信号来确定是否已经发生了用户的触摸或接近。用户的触摸表示物体(诸如用户的手指或笔)直接触摸显示装置10的定位在触摸感测单元TDU上的前表面。用户的接近表示物体(诸如用户的手指或笔)位于显示装置10的前表面上方(例如,悬停在显示装置10的前表面上方)。
图4是图2的区域A的详细布局图。在图4中,更详细地示出了第一显示区域DA1、第二显示区域DA2、第四显示区域DA4、非显示区域NDA和子区域SBA。
参照图4,多条第一数据线DL1、多条第二数据线DL2、多条数据连接线DCL和多条第一竖直电源线VPL1可以定位在第一显示区域DA1中。
第一数据线DL1可以在第二方向DR2上延伸,并且可以在第一方向DR1上布置。第二数据线DL2可以在第二方向DR2上延伸,并且可以在第一方向DR1上布置。数据连接线DCL可以包括第一数据连接线DCL1和第二数据连接线DCL2。第一竖直电源线VPL1可以在第二方向DR2上延伸,并且可以在第一方向DR1上布置。
第一数据连接线DCL1中的每条可以在第二方向DR2上延伸,并且可以通过第三连接孔CH3连接到第一扇出线FL1。第二数据连接线DCL2中的每条可以在第一方向DR1上延伸,并且可以通过第一连接孔CH1连接到第一数据连接线DCL1。
第一数据线DL1中的每条可以通过第二连接孔CH2连接到第二数据连接线DCL2。第二数据线DL2中的每条可以通过第四连接孔CH4连接到第二扇出线FL2。第一竖直电源线VPL1中的每条可以连接到第一电源线PL1。
第二数据线DL2和第一竖直电源线VPL1可以定位在第二显示区域DA2中。
第一扇出线FL1、第二扇出线FL2、第一电源线PL1和第二电源线PL2可以定位在非显示区域NDA中。第一扇出线FL1中的每条可以通过第三连接孔CH3连接到第一数据连接线DCL1。第二扇出线FL2中的每条可以通过第四连接孔CH4连接到第二数据线DL2。
第一电源线PL1之中的定位在中间的第一电源线PL1可以连接到第一竖直电源线VPL1。第一电源线PL1之中的定位在左侧和右侧上的第一电源线PL1可以围绕第二电源线PL2。第二电源线PL2可以围绕显示区域DA。第一电源电压可以施加到第一电源线PL1中的每条,高于第一电源电压的第二电源电压可以施加到第二电源线PL2中的每条。
第一弯曲线BL1、第二弯曲线BL2、第三弯曲线BL3和第四弯曲线BL4可以定位在弯曲区域BA中。第一弯曲线BL1中的每条可以通过第五连接孔CH5连接到第一扇出线FL1。第二弯曲线BL2中的每条可以通过第六连接孔CH6连接到第二扇出线FL2。第三弯曲线BL3中的每条可以连接到第一电源线PL1,第四弯曲线BL4中的每条可以连接到第二电源线PL2。
第一垫线PDL1、第二垫线PDL2、第一电力垫线PPL1和第二电力垫线PPL2可以定位在垫区域PA中。第一垫线PDL1中的每条可以通过第七连接孔CH7连接到第一弯曲线BL1。第二垫线PDL2中的每条可以通过第八连接孔CH8连接到第二弯曲线BL2。第一电力垫线PPL1可以连接到第三弯曲线BL3,第二电力垫线PPL2可以连接到第四弯曲线BL4。
第一垫线PDL1和第二垫线PDL2可以电连接到显示驱动电路200。第一电力垫线PPL1和第二电力垫线PPL2可以直接连接到垫PD。显示驱动电路200可以通过第三垫线(未示出)连接到垫PD。
如图4中所示,定位在显示面板100的左侧和右侧上的第一数据线DL1通过数据连接线DCL连接到第一扇出线FL1。因此,不需要定位在显示面板100的下侧上的非显示区域NDA中以便连接到定位为与显示区域DA的左侧和右侧邻近的第一数据线DL1的第一扇出线FL1。因此,即使当显示面板100的下侧上的非显示区域NDA的面积减小时,用于放置扇出线FL1和FL2的空间也不会不足。
图5是根据一些实施例的显示层的子像素SPX的电路图。
参照图5,子像素SPX可以连接到扫描线GWL、GIL、GCL和GBL中的至少任一条、发射线EL中的任一条和数据线DL中的任一条。例如,子像素SPX可以连接到扫描写入线GWL、扫描初始化线GIL、扫描控制线GCL、扫描偏置线GBL、发射线EL和数据线DL。
子像素SPX包括发光元件LEL和像素驱动器PDU。像素驱动器PDU包括驱动晶体管DT、开关元件和电容器C1。开关元件包括第一晶体管ST1至第六晶体管ST6。
驱动晶体管DT包括栅电极、第一电极和第二电极。驱动晶体管DT根据施加到栅电极的数据电压来控制在第一电极与第二电极之间流动的漏极-源极电流Ids(在下文中,称为“驱动电流”)。
发光元件LEL根据驱动电流Ids发光。从发光元件LEL发射的光量可以与驱动电流Ids成比例。
发光元件LEL可以是包括阳极、阴极和定位在阳极与阴极之间的有机发光层的有机发光二极管。可选地,发光元件LEL可以是包括阳极、阴极和定位在阳极与阴极之间的无机半导体的无机发光元件。可选地,发光元件LEL可以是包括阳极、阴极和定位在阳极与阴极之间的量子点发光层的量子点发光元件。可选地,发光元件LEL可以是微发光二极管。
发光元件LEL的阳极可以连接到第四晶体管ST4的第一电极和第六晶体管ST6的第二电极,并且阴极可以连接到低电位线VSL。寄生电容Cel可以形成在发光元件LEL的阳极和阴极之间。
电容器C1形成在驱动晶体管DT的第二电极与高电位线VDL之间。电容器C1可以具有连接到驱动晶体管DT的第二电极的一个电极和连接到高电位线VDL的另一电极。高电位线VDL电连接到第二电源线PL2。因此,第二电源线PL2的第二电源电压被供应到高电位线VDL。
如图5中所示,第一晶体管ST1至第六晶体管ST6和驱动晶体管DT可以全部形成为P型金属氧化物半导体场效应晶体管(MOSFET)。第一晶体管ST1至第六晶体管ST6和驱动晶体管DT中的每个的有源层可以包括多晶硅或氧化物半导体。
第二晶体管ST2的栅电极可以连接到扫描写入线GWL,并且第一晶体管ST1的栅电极可以连接到扫描控制线GCL。第三晶体管ST3的栅电极可以连接到扫描初始化线GIL,并且第四晶体管ST4的栅电极可以连接到扫描偏置线GBL。因为第一晶体管ST1至第六晶体管ST6形成为P型MOSFET,所以当栅极低电压的对应的扫描信号和发射信号分别传输到对应的扫描控制线GCL、扫描初始化线GIL、扫描写入线GWL、扫描偏置线GBL和发射线EL时,第一晶体管ST1至第六晶体管ST6可以导通。
第三晶体管ST3的一个电极可以连接到第一初始化电压线VIL,而第四晶体管ST4的一个电极连接到第二初始化电压线VAIL。施加到第一初始化电压线VIL的第一初始化电压和施加到第二初始化电压线VAIL的第二初始化电压可以是不同的电压。
可选地,如图6中所示,驱动晶体管DT、第二晶体管ST2、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6可以形成为P型MOSFET,第一晶体管ST1和第三晶体管ST3可以形成为N型MOSFET。形成为P型MOSFET的驱动晶体管DT、第二晶体管ST2、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6中的每个的有源层可以包括多晶硅,形成为N型MOSFET的第一晶体管ST1和第三晶体管ST3中的每个的有源层可以包括氧化物半导体。在这种情况下,因为由多晶硅制成的晶体管和由氧化物半导体制成的晶体管可以定位在不同的层,所以可以减小每个像素PX中的定位晶体管的区域。
因为第一晶体管ST1和第三晶体管ST3形成为N型MOSFET,所以当栅极高电压的扫描控制信号被传输到扫描控制线GCL时,第一晶体管ST1可以导通,并且当扫描初始化信号被传输到扫描初始化线GIL时,第三晶体管ST3可以导通。相反,因为第二晶体管ST2、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6形成为P型MOSFET,所以当栅极低电压的扫描信号和发射信号分别传输到扫描写入线GWL、扫描偏置线GBL和发射线EL时,第二晶体管ST2、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6可以导通。
可选地,在图6中,第四晶体管ST4可以形成为N型MOSEFT。在这种情况下,第四晶体管ST4的有源层可以包括氧化物半导体。当第四晶体管ST4形成为N型MOSFET时,其可以在栅极高电压的偏置扫描信号被传输到扫描偏置线GBL时导通。
可选地,根据一些实施例,第一晶体管ST1至第六晶体管ST6和驱动晶体管DT可以全部形成为N型MOSFET。
尽管根据一些实施例在图5和图6中示出了子像素SPX的一些示例电路的方面,但是根据本公开的实施例不限于如图5和图6中所示的子像素SPX的电路结构。例如,在不脱离根据本公开的实施例的精神和范围的情况下,一些实施例可以包括附加的组件或更少的组件(例如,晶体管、电容器等)。
图7是图2的第一显示区域DA1的示例的布局图。图8是图7的第一子显示区域SDA1的一部分的详细布局图。图9是图7的第二子显示区域SDA2的一部分的详细布局图。
参照图7至图9,第一显示区域DA1包括第一子显示区域SDA1和第二子显示区域SDA2。第二子显示区域SDA2是其中定位第一连接孔CH1的区域,第一数据连接线DCL1和第二数据连接线DCL2分别通过第一连接孔CH1连接。第一子显示区域SDA1是其中定位第二连接孔CH2的区域,第二数据连接线DCL2和第一数据线DL1分别通过第二连接孔CH2连接。
第一数据线DL1和第一竖直电源线VPL1可以定位在第一子显示区域SDA1中,并且第二数据线DL2、第一数据连接线DCL1和多个竖直虚设图案VDP可以定位在第二子显示区域SDA2中。另外,第二数据连接线DCL2和多个水平虚设图案HDP可以定位在第一子显示区域SDA1和第二子显示区域SDA2中。
在第一子显示区域SDA1中,第一数据线DL1和第一竖直电源线VPL1可以在第一方向DR1上交替地布置。即,第一竖直电源线VPL1可以在定位沿第一方向DR1彼此邻近的第一数据线DL1之间,第一数据线DL1可以定位在沿第一方向DR1彼此邻近的第一竖直电源线VPL1之间。
在第二子显示区域SDA2中,第二数据线DL2和第一数据连接线DCL1可以在第一方向DR1上交替地布置。即,第一数据连接线DCL1可以定位在沿第一方向DR1彼此邻近的第二数据线DL2之间,第二数据线DL2可以定位在沿第一方向DR1彼此邻近的第一数据连接线DCL1之间。
另外,在第二子显示区域SDA2中,第二数据线DL2和竖直虚设图案VDP可以在第一方向DR1上交替地布置。即,竖直虚设图案VDP可以定位在沿第一方向DR1彼此邻近的第二数据线DL2之间,第二数据线DL2可以定位在沿第一方向DR1彼此邻近的竖直虚设图案VDP之间。
第一数据线DL1、第一竖直电源线VPL1、第二数据线DL2和第一数据连接线DCL1中的每条可以包括具有第一宽度的第一布线部分和具有大于第一宽度的第二宽度的第二布线部分。第一布线部分和第二布线部分可以在第二方向DR2上交替地定位。第二布线部分中的一些可以与第二数据连接线DCL2或水平虚设图案HDP叠置,其他第二布线部分可以不与第二数据连接线DCL2或水平虚设图案HDP叠置。
多条第二水平电源线HPL2可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。高于第一电源电压的第二电源电压可以施加到第二水平电源线HPL2。第一电源电压可以是低电位电压,第二电源电压可以是高电位电压。
第二数据连接线DCL2可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。在第一显示区域DA1中,第二水平电源线HPL2和第二数据连接线DCL2可以在第二方向DR2上交替地布置。即,第二数据连接线DCL2可以定位在沿第二方向DR2彼此邻近的第二水平电源线HPL2之间,第二水平电源线HPL2可以定位在沿第二方向DR2彼此邻近的第二数据连接线DCL2之间。
水平虚设图案HDP可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。在第一显示区域DA1中,第二水平电源线HPL2和水平虚设图案HDP可以在第二方向DR2上交替地布置。即,水平虚设图案HDP可以定位在沿第二方向DR2彼此邻近的第二水平电源线HPL2之间,第二水平电源线HPL2可以定位在沿第二方向DR2彼此邻近的水平虚设图案HDP之间。
第二数据连接线DCL2和水平虚设图案HDP中的每个可以包括具有第三宽度的第三布线部分和具有大于第三宽度的第四宽度的第四布线部分。第三布线部分和第四布线部分可以在第一方向DR1上交替地布置。第四布线部分中的每个可以与第一数据线DL1、第一竖直电源线VPL1、第二数据线DL2或第一数据连接线DCL1叠置。
第一数据连接线DCL1可以分别通过第一连接孔CH1连接到第二数据连接线DCL2。第一数据线DL1可以分别通过第二连接孔CH2连接到第二数据连接线DCL2。第一连接孔CH1可以在第一倾斜方向DD1上布置在第二子显示区域SDA2中。第二连接孔CH2可以在第二倾斜方向DD2上布置在第一子显示区域SDA1中。
第一竖直电源线VPL1可以分别通过第一电力孔PH1连接到水平虚设图案HDP。因此,第一电源电压可以施加到水平虚设图案HDP中的每个。第一电力孔PH1可以在第二倾斜方向DD2上布置在第一子显示区域SDA1中。
第一数据连接线DCL1之中的任一第一数据连接线DCL1和与该第一数据连接线DCL1邻近的竖直虚设图案VDP可以彼此间隔开。第一数据连接线DCL1和与该第一数据连接线DCL1邻近的竖直虚设图案VDP之间的第一分离部SU1可以与第二水平电源线HPL2叠置。稍后将参照图10描述第一分离部SU1。
另外,第一数据连接线DCL1之中的另一第一数据连接线DCL1和与该第一数据连接线DCL1邻近的竖直虚设图案VDP可以彼此间隔开。第一数据连接线DCL1和与该第一数据连接线DCL1邻近的竖直虚设图案VDP之间的第二分离部SU2可以不与第二水平电源线HPL2叠置。稍后将参照图11和图12描述第二分离部SU2。
另外,第二数据连接线DCL2中的每条和与该第二数据连接线DCL2邻近的水平虚设图案HDP可以彼此间隔开。第二数据连接线DCL2中的每条和与该第二数据连接线DCL2邻近的水平虚设图案HDP之间的第三分离部SU3可以定位在彼此邻近的第一数据线DL1与第一竖直电源线VPL1之间,或者可以定位在彼此邻近的第二数据线DL2和第一数据连接线DCL1之间。
因为第四显示区域DA4相对于第二显示区域DA2与第一显示区域DA1对称,所以将省略第四显示区域DA4的详细描述。
图10是更详细地示出图9的第一分离部SU1的示例的放大布局图。
参照图10,第一分离部SU1指定位在第一数据连接线DCL1与邻近的竖直虚设图案VDP之间并且与第二水平电源线HPL2叠置的间隙。第一分离部SU1可以是第一数据连接线DCL1的具有第一宽度Wwp1的第一布线部WP1与竖直虚设图案VDP的具有第一宽度Wwp1的第一布线部WP1之间的间隙。
第一分离部SU1的在第二方向DR2上的长度Lsu1可以小于第二水平电源线HPL2的宽度Whpl2。第二水平电源线HPL2的宽度Whpl2可以是第二水平电源线HPL2的在第二方向DR2上的长度。
图11是更详细地示出图9的第二分离部SU2的示例的放大布局图。
参照图11,第二分离部SU2指定位在第一数据连接线DCL1与邻近的竖直虚设图案VDP之间并且不与第二水平电源线HPL2叠置的间隙。第二分离部SU2可以是第一数据连接线DCL1的具有第一宽度Wwp1的第一布线部WP1与竖直虚设图案VDP的具有第二宽度Wwp2的第二布线部WP2之间的间隙,但是本说明书的实施例不限于此。第二分离部SU2也可以是第一数据连接线DCL1的具有第二宽度Wwp2的第二布线部WP2与竖直虚设图案VDP的具有第一宽度Wwp1的第一布线部WP1之间的间隙。
第二分离部SU2可以通过蚀刻工艺去除将第一数据连接线DCL1和竖直虚设图案VDP连接的图案来形成。这里,因为第一数据连接线DCL1的第二布线部WP2比第一布线部WP1厚,所以当第二分离部SU2形成为第一数据连接线DCL1的第一布线部WP1与竖直虚设图案VDP的第二布线部WP2之间的间隙时,可以防止竖直虚设图案VDP在蚀刻工艺期间被过蚀刻。另外,因为竖直虚设图案VDP的第二布线部WP2也比第一布线部WP1厚,所以当第二分离部SU2形成为第一数据连接线DCL1的第二布线部WP2与竖直虚设图案VDP的第一布线部WP1之间的间隙时,可以防止竖直虚设图案VDP在蚀刻工艺期间被过蚀刻。
图12是更详细地示出图9的第二分离部SU2的示例的放大布局图。
图12中所示的第二分离部SU2与图11的实施例的第二分离部SU2的不同之处在于:图12中所示的第二分离部SU2是第一数据连接线DCL1的具有第二宽度Wwp2的第二布线部WP2与竖直虚设图案VDP的具有第二宽度Wwp2的第二布线部WP2之间的间隙。
第二分离部SU2可以通过蚀刻工艺去除将第一数据连接线DCL1和竖直虚设图案VDP连接的图案来形成。根据一些实施例,因为第一数据连接线DCL1的第二布线部WP2比第一布线部WP1厚,并且竖直虚设图案VDP的第二布线部WP2也比第一布线部WP1厚,所以当第二分离部SU2形成为第一数据连接线DCL1的第二布线部WP2与竖直虚设图案VDP的第二布线部WP2之间的间隙时,可以容易地防止竖直虚设图案VDP和第一数据连接线DCL1在蚀刻工艺中被过蚀刻。
图13是沿着图10的线A-A'截取的显示面板100的示例的剖视图。图14是显示面板100的第一对比示例的剖视图。图15是显示面板100的第二对比示例的剖视图。图16是沿着图11的线B-B'截取的显示面板100的示例的剖视图。
参照图13至图15,薄膜晶体管层TFTL可以定位在SUB上,第一平坦化层160可以定位在薄膜晶体管层TFTL上,第二水平电源线HPL2可以定位在第一平坦化层160上。第二平坦化层161可以定位在第二水平电源线HPL2上,第一数据连接线DCL1和竖直虚设图案VDP可以定位在第二平坦化层161上。第三平坦化层162可以定位在第一数据连接线DCL1和竖直虚设图案VDP上,像素电极171可以定位在第三平坦化层162上。
这里,第三平坦化层162的平坦度会受到第二水平电源线HPL2的台阶和第一数据连接线DCL1和竖直虚设图案VDP的台阶的影响。因此,定位在第一分离部SU1上的像素电极171也会具有台阶。
如图13中所示,当第二水平电源线HPL2与第一分离部SU1叠置时,像素电极171可以具有第一台阶h1。相反,如图14中所示,当第二水平电源线HPL2与第一分离部SU1部分地叠置时,像素电极171可以具有大于第一台阶h1的第二台阶h2。另外,如图15中所示,当第二水平电源线HPL2不与第一分离部SU1叠置而是定位为与第一分离部SU1邻近时,像素电极171可以具有大于第二台阶h2的第三台阶h3。
如图16中所示,当第二水平电源线HPL2不与第一分离部SU1叠置时,像素电极171可以具有第四台阶h4。第四台阶h4可以小于第二台阶h2或第三台阶h3。
由于像素电极171具有较大的台阶,因此当从显示面板100反射外部光时,由于像素电极171的台阶引起的图案会被用户识别。如图13中所示,第一分离部SU1可以布置为与第二水平电源线HPL2叠置,或者第二分离部SU2可以布置为不与第二水平电源线HPL2叠置(如图16中所示),使得可以防止由于像素电极171的台阶引起的图案被用户识别。
图17是图2的第二显示区域DA2的示例的详细布局图。图18是图17的第二显示区域DA2的一部分的详细布局图。
参照图17和图18,第二显示区域DA2是其中第一竖直电源线VPL1通过第二电力孔PH2连接到水平虚设图案HDP的区域。
第二数据线DL2和第一竖直电源线VPL1可以在第一方向DR1上交替地定位。即,第一竖直电源线VPL1可以定位在沿第一方向DR1彼此邻近的第二数据线DL2之间,第二数据线DL2可以定位在沿第一方向DR1彼此邻近的第一竖直电源线VPL1之间。
第二数据线DL2和第一竖直电源线VPL1中的每条可以包括具有第一宽度的第一布线部分和具有大于第一宽度的第二宽度的第二布线部分。第一布线部分和第二布线部分可以在第二方向DR2上交替地布置。第二布线部分中的一些可以与水平虚设图案HDP叠置,其他第二布线部分可以不与水平虚设图案HDP叠置。
第二水平电源线HPL2可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。第二电源电压可以施加到第二水平电源线HPL2。
水平虚设图案HDP可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。在第二显示区域DA2中,第二水平电源线HPL2和水平虚设图案HDP可以在第二方向DR2上交替地布置。即,水平虚设图案HDP可以定位在沿第二方向DR2彼此邻近的第二水平电源线HPL2之间,第二水平电源线HPL2可以定位在沿第二方向DR2彼此邻近的水平虚设图案HDP之间。
水平虚设图案HDP中的每个可以包括具有第三宽度的第三布线部分和具有大于第三宽度的第四宽度的第四布线部分。第三宽度可以与第一宽度Wwp1基本上相同,第四宽度可以与第二宽度Wwp2基本上相同。第三布线部分和第四布线部分可以在第一方向DR1上交替地布置。第四布线部分中的每个可以与第二数据线DL2或第一竖直电源线VPL1叠置。
第一竖直电源线VPL1可以分别通过第二电力孔PH2连接到水平虚设图案HDP。尽管在图17中第二电力孔PH2在第一倾斜方向DD1上布置,但是本说明书的实施例不限于此。例如,第二电力孔PH2也可以在第二倾斜方向DD2上布置。可选地,第二电力孔PH2可以在第一倾斜方向DD1上布置,然后在第二倾斜方向DD2上布置。即,第二电力孔PH2可以以“<”形状布置。可选地,第二电力孔PH2可以在第二倾斜方向DD2上布置,然后在第一倾斜方向DD1上布置。即,第二电力孔PH2可以以“>”形状布置。可选地,第二电力孔PH2可以以除了“>”和“<”的重复的图案布置。
图19是图2的第三显示区域DA3的示例的布局图。图20是图19的第三子显示区域SDA3的一部分的详细布局图。图21是图19的第四子显示区域SDA4的一部分的详细布局图。
参照图19至图21,第三显示区域DA3包括第三子显示区域SDA3和第四子显示区域SDA4。第三子显示区域SDA3是其中定位第四电力孔PH4的区域,第一水平电源线HPL1和第一竖直电源线VPL1分别通过第四电力孔PH4连接。第四子显示区域SDA4是其中定位第五电力孔PH5的区域,第一水平电源线HPL1和竖直虚设图案VDP分别通过第五电力孔PH5连接。
第一数据线DL1和第一竖直电源线VPL1可以定位在第三子显示区域SDA3中,第二数据线DL2和竖直虚设图案VDP可以定位在第四子显示区域SDA4中。
在第三子显示区域SDA3中,第一数据线DL1和第一竖直电源线VPL1可以在第一方向DR1上交替地布置。即,第一竖直电源线VPL1可以定位在沿第一方向DR1彼此邻近的第一数据线DL1之间,第一数据线DL1可以定位在沿第一方向DR1彼此邻近的第一竖直电源线VPL1之间。
在第四子显示区域SDA4中,第二数据线DL2和竖直虚设图案VDP可以在第一方向DR1上交替地布置。即,竖直虚设图案VDP可以定位在沿第一方向DR1彼此邻近的第二数据线DL2之间,第二数据线DL2可以定位在沿第一方向DR1彼此邻近的竖直虚设图案VDP之间。
第一数据线DL1、第一竖直电源线VPL1和第二数据线DL2中的每条可以包括具有第一宽度的第一布线部分和具有大于第一宽度的第二宽度的第二布线部分。第一布线部分和第二布线部分可以在第二方向DR2上交替地布置。第二布线部分中的一些可以与第一水平电源线HPL1叠置,其他第二布线部分可以不与第一水平电源线HPL1叠置。
第二水平电源线HPL2可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。第二电源电压可以施加到第二水平电源线HPL2。
第一水平电源线HPL1中的每条可以包括具有第三宽度的第三布线部分和具有大于第三宽度的第四宽度的第四布线部分。第三布线部分和第四布线部分可以在第一方向DR1上交替地布置。第四布线部分中的每个可以与第一数据线DL1、第一竖直电源线VPL1或第二数据线DL2叠置。
第一竖直电源线VPL1可以分别通过第四电力孔PH4连接到第一水平电源线HPL1。竖直虚设图案VDP可以分别通过第五电力孔PH5连接到第一水平电源线HPL1。
在图19中,第四电力孔PH4在第二倾斜方向DD2上布置,第五电力孔PH5在第一倾斜方向DD1上布置。因此,第四电力孔PH4和第五电力孔PH5以“∨”形状重复地布置。然而,本说明书的实施例不限于此。例如,第四电力孔PH4也可以在第一倾斜方向DD1上布置,第五电力孔PH5也可以在第二倾斜方向DD2上布置,使得第四电力孔PH4和第五电力孔PH5以“∧”形状重复地布置。可选择地,第四电力孔PH4和第五电力孔PH5可以以除了“∨”和“∧”之外的重复图案布置。
因为第五显示区域DA5相对于第六显示区域DA6与第三显示区域DA3对称,所以将省略第五显示区域DA5的详细描述。
图22是图2的第六显示区域DA6的示例的详细布局图。图23是图22的第六显示区域DA6的一部分的详细布局图。
参照图22和图23,第六显示区域DA6是其中第一竖直电源线VPL1通过第六电力孔PH6连接到第一水平电源线HPL1的区域。
第二数据线DL2和第一竖直电源线VPL1可以在第一方向DR1上交替布置。即,第一竖直电源线VPL1可以定位在沿第一方向DR1彼此邻近的第二数据线DL2之间,第二数据线DL2可以定位在沿第一方向DR1彼此邻近的第一竖直电源线VPL1之间。
第二数据线DL2和第一竖直电源线VPL1中的每条可以包括具有第一宽度的第一布线部分和具有大于第一宽度的第二宽度的第二布线部分。第一布线部分和第二布线部分可以在第二方向DR2上交替地布置。第二布线部分中的一些可以与第一水平电源线HPL1叠置,其他第二布线部分可以不与第一水平电源线HPL1叠置。
第二水平电源线HPL2可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。第二电源电压可以施加到第二水平电源线HPL2。
第一水平电源线HPL1可以在第一方向DR1上延伸,并且可以在第二方向DR2上布置。在第六显示区域DA6中,第二水平电源线HPL2和第一水平电源线HPL1可以在第二方向DR2上交替地布置。即,第一水平电源线HPL1可以定位在沿第二方向DR2彼此邻近的第二水平电源线HPL2之间,第二水平电源线HPL2可以定位在沿第二方向DR2彼此邻近的第一水平电源线HPL1之间。
第一水平电源线HPL1中的每条可以包括具有第三宽度的第三布线部分和具有大于第三宽度的第四宽度的第四布线部分。第三布线部分和第四布线部分可以在第一方向DR1上交替地布置。第四布线部分中的每个可以与第二数据线DL2或第一竖直电源线VPL1叠置。
第一竖直电源线VPL1可以分别通过第六电力孔PH6连接到第一水平电源线HPL1。尽管在图22中第六电力孔PH6在第一倾斜方向DD1上布置,但是本说明书的实施例不限于此。例如,第六电力孔PH6也可以在第二倾斜方向DD2上布置。可选地,第六电力孔PH6可以在第一倾斜方向DD1上布置,然后在第二倾斜方向DD2上布置。即,第六电力孔PH6可以以“<”形状布置。可选地,第六电力孔PH6可以在第二倾斜方向DD2上布置,然后在第一倾斜方向DD1上布置。即,第六电力孔PH6可以以“>”形状布置。可选地,第六电力孔PH6可以以除了“>”和“<”之外的重复图案布置。
图24是图9的区域B的示例的详细布局图。图25是更详细地示出图9的区域B的示例的放大布局图。
图24示出了像素驱动器PDU的第一有源层、第一栅极层、第二栅极层和第一源极/漏极层。图25示出了像素驱动器PDU的第一有源层、第一栅极层、第二栅极层、第一源极/漏极层、第二源极/漏极层和第三源极/漏极层。
参照图24和图25,扫描写入线GWL、扫描初始化线GIL、扫描偏置线GBL和发射线EL可以在第一方向DR1上延伸。另外,第一水平初始化线HVIL、第二水平初始化线HVAIL、第二水平电源线HPL2、水平驱动电压线HVDL和第二数据连接线DCL2可以在第一方向DR1上延伸。
第一竖直初始化线VVIL、第二竖直初始化线VVAIL和竖直驱动电压线VVDL可以在第二方向DR2上延伸。另外,第二数据线DL2、第一数据连接线DCL1和竖直虚设图案VDP可以在第二方向DR2上延伸。
像素驱动器PDU可以包括驱动晶体管DT、第一晶体管ST1至第六晶体管ST6、电容器C1和连接电极CE1至CE6。第一晶体管ST1可以包括第1-1晶体管ST1-1和第1-2晶体管ST1-2。第三晶体管ST3可以包括第3-1晶体管ST3-1和第3-2晶体管ST3-2。
驱动晶体管DT可以包括沟道层DTCH、栅电极DTG、第一电极DTS和第二电极DTD。驱动晶体管DT的沟道层DTCH可以与驱动晶体管DT的栅电极DTG叠置。驱动晶体管DT的栅电极DTG可以定位在驱动晶体管DT的沟道层DTCH上。
驱动晶体管DT的栅电极DTG可以通过第一接触孔CT1连接到第一连接电极CE1。第一连接电极CE1可以通过第二接触孔CT2连接到第1-2晶体管ST1-2的第二电极D1-2。第一连接电极CE1可以与扫描写入线GWL交叉。
驱动晶体管DT的第一电极DTS可以连接到第二晶体管ST2的第二电极D2和第五晶体管ST5的第二电极D5。
驱动晶体管DT的第二电极DTD可以连接到第1-1晶体管ST1-1的第一电极S1-1和第六晶体管ST6的第一电极S6。
第1-1晶体管ST1-1可以包括沟道层CL1-1、栅电极G1-1、第一电极S1-1和第二电极D1-1。第1-1晶体管ST1-1的沟道层CL1-1可以与第1-1晶体管ST1-1的栅电极G1-1叠置。第1-1晶体管ST1-1的栅电极G1-1可以与扫描写入线GWL一体地形成。第1-1晶体管ST1-1的栅电极G1-1可以是扫描写入线GWL的一部分。第1-1晶体管ST1-1的第一电极S1-1可以连接到驱动晶体管DT的第二电极DTD。第1-1晶体管ST1-1的第二电极D1-1可以连接到第1-2晶体管ST1-2的第一电极S1-2。
第1-2晶体管ST1-2可以包括沟道层CL1-2、栅电极G1-2、第一电极S1-2和第二电极D1-2。第1-2晶体管ST1-2的沟道层CL1-2可以与第1-2晶体管ST1-2的栅电极G1-2叠置。第1-2晶体管ST1-2的栅电极G1-2可以与扫描写入线GWL一体地形成。第1-2晶体管ST1-2的栅电极G1-2可以在第二方向DR2上从扫描写入线GWL突出。第1-2晶体管ST1-2的第一电极S1-2可以连接到第1-1晶体管ST1-1的第二电极D1-1。第1-2晶体管ST1-2的第二电极D1-2可以连接到第一连接电极CE1。
第二晶体管ST2可以包括沟道层CL2、栅电极G2、第一电极S2和第二电极D2。第二晶体管ST2的沟道层CL2可以与第二晶体管ST2的栅电极G2叠置。第二晶体管ST2的栅电极G2可以与扫描写入线GWL一体地形成。第二晶体管ST2的栅电极G2可以是扫描写入线GWL的一部分。第二晶体管ST2的第一电极S2可以通过第四接触孔CT4连接到第二连接电极CE2。第二晶体管ST2的第二电极D2可以连接到驱动晶体管DT的第一电极DTS。
第3-1晶体管ST3-1可以包括沟道层CL3-1、栅电极G3-1、第一电极S3-1和第二电极D3-1。第3-1晶体管ST3-1的沟道层CL3-1可以与第3-1晶体管ST3-1的栅电极G3-1叠置。第3-1晶体管ST3-1的栅电极G3-1可以与扫描初始化线GIL一体地形成。第3-1晶体管ST3-1的栅电极G3-1可以是扫描初始化线GIL的一部分。第3-1晶体管ST3-1的第一电极S3-1可以连接到第一连接电极CE1。第3-1晶体管ST3-1的第二电极D3-1可以连接到第3-2晶体管ST3-2的第一电极S3-2。
第3-2晶体管ST3-2可以包括沟道层CL3-2、栅电极G3-2、第一电极S3-2和第二电极D3-2。第3-2晶体管ST3-2的沟道层CL3-2可以与第3-2晶体管ST3-2的栅电极G3-2叠置。第3-2晶体管ST3-2的栅电极G3-2可以与扫描初始化线GIL一体地形成。第3-2晶体管ST3-2的栅电极G3-2可以是扫描初始化线GIL的一部分。第3-2晶体管ST3-2的第一电极S3-2可以连接到第3-1晶体管ST3-1的第二电极D3-1。第3-2晶体管ST3-2的第二电极D3-2可以通过第二初始化接触孔VICH2连接到第一竖直初始化线VVIL。
第四晶体管ST4可以包括沟道层CL4、栅电极G4、第一电极S4和第二电极D4。第四晶体管ST4的沟道层CL4可以与第四晶体管ST4的栅电极G4叠置。第四晶体管ST4的栅电极G4可以与扫描偏置线GBL一体地形成。第四晶体管ST4的栅电极G4可以是扫描偏置线GBL的一部分。第k扫描偏置线可以是第k+1扫描初始化线。第四晶体管ST4的第一电极S4可以通过第七接触孔CT7连接到第三连接电极CE3。第四晶体管ST4的第二电极D4可以通过第四接触孔VACH2连接到第二竖直初始化线VVAIL。
第五晶体管ST5可以包括沟道层CL5、栅电极G5、第一电极S5和第二电极D5。第五晶体管ST5的沟道层CL5可以与第五晶体管ST5的栅电极G5叠置。第五晶体管ST5的栅电极G5可以与发射线EL一体地形成。第五晶体管ST5的栅电极G5可以是发射线EL的一部分。第五晶体管ST5的第一电极S5可以通过第六接触孔CT6连接到竖直驱动电压线VVDL。第五晶体管ST5的第二电极D5可以连接到驱动晶体管DT的第一电极DTS。
第六晶体管ST6可以包括沟道层CL6、栅电极G6、第一电极S6和第二电极D6。第六晶体管ST6的沟道层CL6可以与第六晶体管ST6的栅电极G6叠置。第六晶体管ST6的栅电极G6可以与发射线EL一体地形成。第六晶体管ST6的栅电极G6可以是发射线EL的一部分。第六晶体管ST6的第一电极S6可以连接到驱动晶体管DT的第二电极DTD。第六晶体管ST6的第二电极D6可以通过第七接触孔CT7连接到第三连接电极CE3。
电容器C1的第一电极CAE1可以与驱动晶体管DT的栅电极DTG一体地形成。电容器C1的第一电极CAE1可以是驱动晶体管DT的栅电极DTG的一部分。电容器C1的第二电极CAE2可以与水平驱动电压线HVDL一体地形成。电容器C1的第二电极CAE2可以是水平驱动电压线HVDL的一部分。电容器C1的第二电极CAE2可以与电容器C1的第一电极CAE1叠置。水平驱动电压线HVDL可以通过第五接触孔CT5连接到竖直驱动电压线VVDL中的每条。
第一连接电极CE1可以通过第一接触孔CT1连接到驱动晶体管DT的栅电极DTG,并且可以通过第二接触孔CT2连接到第1-2晶体管ST1-2的第二电极D1-2和第3-1晶体管ST3-1的第一电极S3-1中的每个。第一连接电极CE1可以在第二方向DR2上延伸。第一连接电极CE1可以与扫描写入线GWL和水平驱动电压线HVDL叠置。
第二连接电极CE2可以通过第四接触孔CT4连接到第二晶体管ST2的第一电极S2。第四连接电极CE4可以通过第十接触孔CT10连接到第二连接电极CE2。第二数据线DL2中的每条可以通过第十一接触孔CT11连接到第四连接电极CE4。
第三连接电极CE3可以通过第七接触孔CT7连接到第六晶体管ST6的第二电极D6。第五连接电极CE5可以通过第八接触孔CT8连接到第三连接电极CE3。第六连接电极CE6可以通过第九接触孔CT9连接到第五连接电极CE5。
屏蔽电极SHE可以通过第三接触孔CT3连接到竖直驱动电压线VVDL中的每条。屏蔽电极SHE可以与第1-1晶体管ST1-1的第二电极D1-1和第1-2晶体管ST1-2的第一电极S1-2叠置。另外,屏蔽电极SHE可以与第3-1晶体管ST3-1的第一电极S3-1叠置。
第一水平初始化线HVIL和第二水平初始化线HVAIL可以在第一方向DR1上延伸。第一水平初始化线HVIL和第二水平初始化线HVAIL可以在第二方向DR2上交替地布置。
第一竖直初始化线VVIL和第二竖直初始化线VVAIL可以在第二方向DR2上延伸。第一竖直初始化线VVIL和第二竖直初始化线VVAIL可以在第一方向DR1上交替地布置。
第一竖直初始化线VVIL可以通过第一初始化接触孔VICH1连接到第一水平初始化线HVIL。第一竖直初始化线VVIL可以通过第二初始化接触孔VICH2连接到第三晶体管ST3-2的第二电极D3-2。
第二竖直初始化线VVAIL可以通过第三初始化接触孔VACH1连接到第二水平初始化线HVAIL。第二竖直初始化线VVAIL可以通过第四接触孔VACH2连接到第四晶体管ST4的第二电极D4。
第一初始化电压可以施加到第一水平初始化线HVIL和第一竖直初始化线VVIL,第二初始化电压可以施加到第二水平初始化线HVAIL和第二竖直初始化线VVAIL。
第一数据连接线DCL1可以通过第一连接孔CH1连接到第二数据连接线DCL2。
第一分离部SU1可以定位在第一数据连接线DCL1中的一条与竖直虚设图案VDP中的一个之间,并且可以与第二水平电源线HPL2叠置。另外,第一分离部SU1可以与水平驱动电压线HVDL和驱动晶体管DT的第二电极DTD叠置。
图26是沿着图24和图25的线C-C'截取的显示面板100的示例的剖视图。图27是沿着图25的线D-D'截取的显示面板100的示例的剖视图。图28是沿着图25的线E-E'截取的显示面板100的示例的剖视图。图29是沿着图25的线F-F'截取的显示面板100的示例的剖视图。
参照图26至图29,薄膜晶体管层TFTL可以定位在基底SUB上。薄膜晶体管层TFTL可以是其中形成像素驱动器PDU中的每个的驱动晶体管DT、第一晶体管ST1至第六晶体管ST6以及电容器C1的层。
显示面板100包括基底SUB、有源层ACT、第一栅极层GTL1、第二栅极层GTL2、第一数据金属层DTL1、第二数据金属层DTL2和第三数据金属层DTL3。另外,显示面板100包括缓冲层BF、栅极绝缘层130、第一层间绝缘膜141、第二层间绝缘膜142、第一平坦化层160、第二平坦化层161和第三平坦化层162。
缓冲层BF可以定位在SUB的表面上。缓冲层BF可以形成在基底SUB的表面上,以保护薄膜晶体管和发光元件层EML的有机发光层172免受通过易受湿气渗透影响的基底SUB引入的湿气的影响。缓冲层BF可以由交替地堆叠的多个无机层组成。例如,缓冲层BF可以是其中选自于氮化硅层、氮氧化硅层、氧化硅层、氧化钛层和氧化铝层中的一个或更多个无机层交替地堆叠的多层。缓冲层BF也可以被省略。
有源层ACT可以定位在缓冲层BF上。有源层ACT可以包括诸如多晶硅、单晶硅、低温多晶硅或非晶硅的硅半导体。
有源层ACT可以包括驱动晶体管DT的沟道层DTCH、第一电极DTS和第二电极DTD。驱动晶体管DT的沟道层DTCH可以是在作为基底SUB的厚度方向的第三方向DR3上与驱动晶体管DT的栅电极DTG叠置的区域。驱动晶体管DT的第一电极DTS可以定位在沟道层DTCH的一侧上,第二电极DTD可以定位在沟道层DTCH的另一侧上。驱动晶体管DT的第一电极DTS和第二电极DTD可以是在第三方向DR3上不与栅电极DTG叠置的区域。驱动晶体管DT的第一电极DTS和第二电极DTD可以是通过用离子或杂质掺杂硅半导体而形成为具有导电性的区域。
另外,有源层ACT还可以包括第二晶体管ST2和第四晶体管ST4至第六晶体管ST6的沟道层CL2和CL4至CL6、第一电极S2和S4至S6以及第二电极D2和D4至D6。第二晶体管ST2和第四晶体管ST4至第六晶体管ST6的沟道层CL2和CL4至CL6中的每个可以在第三方向DR3上与栅电极G2和G4至G6之中的对应的栅电极叠置。第二晶体管ST2和第四晶体管ST4至第六晶体管ST6的第一电极S2和S4至S6以及第二电极D2和D4至D6可以是通过用离子或杂质掺杂硅半导体而形成为具有导电性的区域。
栅极绝缘层130可以定位在有源层ACT上。栅极绝缘层130可以包括无机层,例如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。
第一栅极层GTL1可以定位在栅极绝缘层130上。第一栅极层GTL1可以包括驱动晶体管DT的栅电极DTG。另外,第一栅极层GTL1还可以包括第一晶体管ST1至第六晶体管ST6的栅电极G1至G6、电容器C1的第一电极CAE1、扫描写入线GWL、扫描初始化线GIL、扫描偏置线GBL和发射线EL。第一栅极层GTL1可以是由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)、铜(Cu)及其合金中的任何一种或更多种制成的单层或多层。
第一层间绝缘膜141可以定位在第一栅极层GTL1上。第一层间绝缘膜141可以包括无机层,例如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。
第二栅极层GTL2可以定位在第一层间绝缘膜141上。第二栅极层GTL2可以包括电容器C1的第二电极CAE2、屏蔽电极SHE、水平驱动电压线HVDL、第一水平初始化线HVIL和第二水平初始化线HVAIL。第二栅极层GTL2可以是由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)、铜(Cu)及其合金中的任一种或更多种制成的单层或多层。
第二层间绝缘膜142可以定位在第二栅极层GTL2上。第二层间绝缘膜142可以包括无机层,例如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。
包括第一连接电极CE1至第三连接电极CE3、竖直驱动电压线VVDL、第一竖直初始化线VVIL和第二竖直初始化线VVAIL的第一数据金属层DTL1可以定位在第二层间绝缘膜142上。第一数据金属层DTL1可以是由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)、铜(Cu)及其合金中的任一种或更多种制成的单层或多层。
第一连接电极CE1可以通过穿过第一层间绝缘膜141和第二层间绝缘膜142的第一接触孔CT1连接到驱动晶体管DT的栅电极DTG。第一连接电极CE1可以通过穿过栅极绝缘层130、第一层间绝缘膜141和第二层间绝缘膜142的第二接触孔CT2连接到第1-2晶体管ST1-2的第二电极D1-2和第3-1晶体管ST3-1的第一电极S3-1中的每个。第二连接电极CE2可以通过穿过栅极绝缘层130、第一层间绝缘膜141和第二层间绝缘膜142的第四接触孔CT4连接到第二晶体管ST2的第一电极S2。第三连接电极CE3可以通过穿过栅极绝缘层130、第一层间绝缘膜141和第二层间绝缘膜142的第七接触孔CT7连接到第六晶体管ST6的第二电极D6。
竖直驱动电压线VVDL中的每条可以通过穿过第二层间绝缘膜142的第三接触孔CT3连接到屏蔽电极SHE。竖直驱动电压线VVDL中的每条可以通过穿过第二层间绝缘膜142的第五接触孔CT5连接到水平驱动电压线HVDL。竖直驱动电压线VVDL中的每条可以通过穿过栅极绝缘层130、第一层间绝缘膜141和第二层间绝缘膜142的第六接触孔CT6连接到第五晶体管ST5的第一电极S5。因此,第二电源电压可以施加到屏蔽电极SHE、水平驱动电压线HVDL和第五晶体管ST5的第一电极S5。
第一平坦化层160可以形成在第一数据金属层DTL1上,以使由于有源层ACT、第一栅极层GTL1、第二栅极层GTL2和第一数据金属层DTL1引起的台阶平坦化。第一平坦化层160可以包括诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机层。
第二数据金属层DTL2可以形成在第一平坦化层160上。第二数据金属层DTL2可以包括第四连接电极CE4、第五连接电极CE5、第二数据连接线DCL2和第二水平电源线HPL2。另外,第二数据金属层DTL2还可以包括第一水平电源线HPL1和水平虚设图案HDP。第二数据金属层DTL2可以是由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)、铜(Cu)及其合金中的任一种或更多种制成的单层或多层。
第四连接电极CE4可以通过穿过第一平坦化层160的第十接触孔CT10连接到第二连接电极CE2。第五连接电极CE5可以通过穿过第一平坦化层160的第八接触孔CT8连接到第三连接电极CE3。第二水平电源线HPL2可以通过第十二接触孔CT12连接到竖直驱动电压线VVDL中的每条。
第二平坦化层161可以形成在第二数据金属层DTL2上以使台阶平坦化。第二平坦化层161可以包括诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机层。
第三数据金属层DTL3可以形成在第二平坦化层161上。第三数据金属层DTL3可以包括第六连接电极CE6、第二数据线DL2、第一数据连接线DCL1和竖直虚设图案VDP。另外,第三数据金属层DTL3还可以包括第一数据线DL1和第一竖直电源线VPL1。第三数据金属层DTL3可以是由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)、铜(Cu)及其合金中的任一种或更多种制成的单层或多层。
第六连接电极CE6可以通过穿过第二平坦化层161的第九接触孔CT9连接到第五连接电极CE5。第二数据线DL2中的每条可以通过穿过第二平坦化层161的第十一接触孔CT11连接到第四连接电极CE4。
第一数据连接线DCL1中的每条可以通过穿过第二平坦化层161的第一连接孔CH1连接到第二数据连接线DCL2。第一数据线DL1中的每条可以通过穿过第二平坦化层161的第二连接孔CH2连接到第二数据连接线DCL2。第一竖直电源线VPL1中的每条可以通过穿过第二平坦化层161的第一电力孔PH1、第二电力孔PH2或第三电力孔PH3连接到水平虚设图案HDP。第一竖直电源线VPL1中的每条可以通过穿过第二平坦化层161的第四电力孔PH4或第六电力孔PH6连接到第一水平电源线HPL1。竖直虚设图案VDP中的每个可以通过穿过第二平坦化层161的第五电力孔PH5连接到第一水平电源线HPL1。
第三平坦化层162可以形成在第三数据金属层DTL3上以使台阶平坦化。第三平坦化层162可以包括诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机层。
发光元件170和堤180可以定位在第三平坦化层162上。发光元件170中的每个可以包括像素电极171、有机发光层172和共电极173。发光元件170可以共享共电极173。
发光元件170中的每个的像素电极171可以形成在第三平坦化层162上。发光元件170中的每个的像素电极171可以通过穿过第三平坦化层162的像素接触孔ANCT连接到第六连接电极CE6。发光元件170中的每个的像素电极171可以包括具有高反射率的金属材料,诸如铝和钛的堆叠结构(Ti/Al/Ti)、铝和氧化铟锡的堆叠结构(ITO/Al/ITO)、APC合金或APC合金和氧化铟锡的堆叠结构(ITO/APC/ITO)。APC合金是银(Ag)、钯(Pd)和铜(Cu)的合金。
堤180可以是像素限定层或限定发光部分EA的发光部分限定层。堤180可以分离发光部分EA。发光部分EA中的每个是其中像素电极171、有机发光层172和共电极173顺序地堆叠使得来自像素电极171的空穴和来自共电极173的电子在有机发光层172中复合以发光的区域。
堤180可以形成为覆盖发光元件170中的每个的像素电极171的边缘。堤180可以包括诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂的有机层。
有机发光层172形成在发光元件170中的每个的像素电极171上。有机发光层172可以包括有机材料以发射预定颜色的光。例如,有机发光层172可以包括空穴传输层、有机材料层和电子传输层。
共电极173可以定位在有机发光层172和堤180上。共电极173可以形成为覆盖有机发光层172。共电极173可以对于发光部分EA公共地形成。盖层可以形成在共电极173上。
在顶部发射结构中,共电极173可以包括能够透射光的透明导电材料(TCO)(诸如氧化铟锡(ITO)或氧化铟锌(IZO))或半透射导电材料(诸如镁(Mg)、银(Ag)或Mg和Ag的合金)。当共电极173包括半透射导电材料时,可以通过微腔提高发光部分EA中的每个的光输出效率。
封装层TFEL可以形成在发光元件170上。封装层TFEL可以包括至少一个无机层,以防止氧或湿气渗透到发光元件层EML中。另外,封装层TFEL可以包括至少一个有机层,以保护发光元件层EML免受诸如灰尘的异物的影响。
在关于图24至图29中所示的实施例中,显示面板100包括第三数据金属层DTL3。然而,在一些实施例中,第三数据金属层DTL3也可以从显示面板100中被省略。在这种情况下,第二数据连接线DCL2和第二水平电源线HPL2可以包括在第一数据金属层DTL1中,第一数据线DL1、第二数据线DL2、第一数据连接线DCL1、竖直虚设图案VDP和第一竖直电源线VPL1可以包括在第二数据金属层DTL2中。
图30是示出根据一些实施例的第一扇出线FL1、第一弯曲线BL1和第一垫线PDL1的示例的剖视图。图31是示出根据一些实施例的第二扇出线FL2、第二弯曲线BL2和第二垫线PDL2的示例的剖视图。
参照图30和图31,第一栅极层GTL1还可以包括第一扇出线FL1和第一垫线PDL1,第二栅极层GTL2还可以包括第二扇出线FL2和第二垫线PDL2。第一扇出线FL1和第二扇出线FL2可以在第一方向DR1上交替地布置。第一垫线PDL1和第二垫线PDL2可以在第一方向DR1上交替地布置。
第二电源线PL2可以包括第一子电源线SPL1和第二子电源线SPL2。第二子电源线SPL2可以覆盖第一子电源线SPL1。第二子电源线SPL2可以接触第一子电源线SPL1的上表面。
垫电极PDE可以包括第一垫电极PDE1和第二垫电极PDE2。第二垫电极PDE2可以覆盖第一垫电极PDE1。第二垫电极PDE2可以接触第一垫电极PDE1的上表面。
第一数据金属层DTL1可以包括第一子电源线SPL1、弯曲连接电极BCE和第一垫电极PDE1,第二数据金属层DTL2可以包括第二子电源线SPL2、第一弯曲线BL1、第二弯曲线BL2和第二垫电极PDE2。
弯曲连接电极BCE可以通过穿过第一层间绝缘膜141和第二层间绝缘膜142的接触孔连接到第一扇出线FL1,或者可以通过穿过第二层间绝缘膜142的接触孔连接到第二扇出线FL2。第一弯曲线BL1可以通过第五连接孔CH5连接到与第一扇出线FL1连接的弯曲连接电极BCE。第一弯曲线BL1可以通过第七连接孔CH7连接到与第一垫线PDL1连接的弯曲连接电极BCE。第二弯曲线BL2可以通过第六连接孔CH6连接到与第二扇出线FL2连接的弯曲连接电极BCE。第二弯曲线BL2可以通过第八连接孔CH8连接到与第二垫线PDL2连接的弯曲连接电极BCE。
第一垫电极PDE1可以通过穿过第一层间绝缘膜141和第二层间绝缘膜142的接触孔连接到第一垫线PDL1,或者可以通过穿过第二层间绝缘膜142的接触孔连接到第二垫线PDL2。第二垫电极PDE2可以通过导电粘合构件ACF(诸如各向异性导电膜)连接到显示驱动电路200的凸块BMP。导电粘合构件ACF可以包括导电球CB。
然而,本公开的实施例的方面和特征不限于这里阐述的方面和特征。通过参照权利要求(其功能等同物将包括在其中),本公开的以上和其他方面对于本公开所属领域的普通技术人员将变得更明显。

Claims (20)

1.一种显示装置,所述显示装置包括:
多条第一数据线,在与第一方向相交的第二方向上延伸;
多条第二数据线,在所述第二方向上延伸并且与所述多条第一数据线间隔开;
多条数据连接线,分别连接到所述多条第一数据线;
多个竖直虚设图案,与所述多条数据连接线间隔开并且在所述第二方向上延伸;以及
多条水平电源线,在显示区域中,并且在所述第一方向上延伸并被构造为接收电源电压,
其中,所述多条数据连接线之中的任一数据连接线与所述多个竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案间隔开的第一分离部与所述多条水平电源线之中的邻近所述第一分离部的水平电源线叠置。
2.根据权利要求1所述的显示装置,其中,所述多条数据连接线之中的另一数据连接线与所述多个竖直虚设图案之中的邻近所述另一数据连接线的竖直虚设图案间隔开的第二分离部不与所述多条水平电源线叠置。
3.根据权利要求2所述的显示装置,其中,所述另一数据连接线和所述多个竖直虚设图案之中的邻近所述另一数据连接线的所述竖直虚设图案中的每者包括具有第一宽度的第一布线部和具有大于所述第一宽度的第二宽度的第二布线部。
4.根据权利要求3所述的显示装置,其中,所述第一分离部被限定为所述任一数据连接线的所述第一布线部与所述多个竖直虚设图案之中的邻近所述任一数据连接线的所述竖直虚设图案的所述第一布线部之间的间隙。
5.根据权利要求3所述的显示装置,其中,所述第二分离部被限定为所述另一数据连接线的所述第一布线部与所述多个竖直虚设图案之中的邻近所述另一数据连接线的所述竖直虚设图案的所述第二布线部之间的间隙或所述另一数据连接线的所述第二布线部与所述多个竖直虚设图案之中的邻近所述另一数据连接线的所述竖直虚设图案的所述第一布线部之间的间隙。
6.根据权利要求3所述的显示装置,其中,所述第二分离部被限定为所述另一数据连接线的所述第二布线部与所述多个竖直虚设图案之中的邻近所述另一数据连接线的所述竖直虚设图案的所述第二布线部之间的间隙。
7.根据权利要求1所述的显示装置,其中,所述多条数据连接线中的每条数据连接线包括:
第一数据连接线,在所述第二方向上延伸;以及
第二数据连接线,在所述第一方向上延伸。
8.根据权利要求7所述的显示装置,其中,所述多条第一数据线、所述多条第二数据线、所述多个竖直虚设图案和所述第一数据连接线包括相同的材料并且位于同一层。
9.根据权利要求7所述的显示装置,其中,所述多条水平电源线和所述第二数据连接线包括相同的材料并且位于同一层。
10.一种显示装置,所述显示装置包括:
多条第一水平电源线,在第一方向上延伸并且被构造为接收第一电源电压;
多条第二水平电源线,在所述第一方向上延伸并且被构造为接收高于所述第一电源电压的第二电源电压;
多条第一数据线,在与所述第一方向相交的第二方向上延伸;
多条第二数据线,在所述第二方向上延伸并且与所述多条第一数据线间隔开;
多条数据连接线,分别连接到所述多条第一数据线;以及
多个竖直虚设图案,与所述多条数据连接线间隔开并且在所述第二方向上延伸,
其中,所述多条第一水平电源线之中的任一第一水平电源线连接到所述多个竖直虚设图案之中的邻近所述任一第一水平电源线的竖直虚设图案。
11.根据权利要求10所述的显示装置,所述显示装置还包括:
多个水平虚设图案,在所述第一方向上延伸;以及
多条竖直电源线,在所述第二方向上延伸并且被构造为接收所述第一电源电压,
其中,所述多条竖直电源线之中的任一竖直电源线连接到所述多个水平虚设图案之中的邻近所述任一竖直电源线的水平虚设图案。
12.根据权利要求10所述的显示装置,其中,所述多条数据连接线之中的任一数据连接线与所述多个竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案间隔开的第一分离部与所述多条第二水平电源线之中的邻近所述第一分离部的第二水平电源线叠置。
13.根据权利要求10所述的显示装置,其中,所述多条数据连接线之中的任一数据连接线与所述多个竖直虚设图案之中的邻近所述任一数据连接线的竖直虚设图案间隔开的第二分离部不与所述多条第二水平电源线叠置。
14.一种显示装置,所述显示装置包括:
第一显示区域,具有第一子显示区域和第二子显示区域;
第二显示区域,在第一方向上与所述第一显示区域邻近;
多条第一数据线,在所述第一子显示区域中,并且在与所述第一方向相交的第二方向上延伸;
多条第一数据连接线,在所述第二子显示区域中,并且在所述第二方向上延伸;
多条第二数据连接线,在所述第一子显示区域和所述第二子显示区域中,并且在所述第一方向上延伸;以及
多个第一连接孔,所述多条第一数据连接线和所述多条第二数据连接线在所述第二子显示区域中分别通过所述多个第一连接孔彼此连接,
其中,所述多个第一连接孔在所述第二子显示区域中在所述第一方向与所述第二方向之间的第一倾斜方向上布置。
15.根据权利要求14所述的显示装置,所述显示装置还包括多个第二连接孔,所述多条第二数据连接线和所述多条第一数据线在所述第一子显示区域中分别通过所述多个第二连接孔彼此连接,其中,所述多个第二连接孔在所述第一子显示区域中在与所述第一倾斜方向相交的第二倾斜方向上布置。
16.根据权利要求15所述的显示装置,所述显示装置还包括:多条第二数据线,在所述第二子显示区域中,在所述第二方向上延伸,并且与所述多条第一数据连接线间隔开。
17.根据权利要求15所述的显示装置,所述显示装置还包括:
第三显示区域,在所述第二方向上与所述第一显示区域邻近,并且包括第三子显示区域和第四子显示区域;
多条第一水平电源线,在所述第三子显示区域和所述第四子显示区域中,并且在所述第一方向上延伸并被构造为接收第一电源电压;以及
多个竖直虚设图案,在所述第二子显示区域和所述第四子显示区域中,并且在所述第二方向上延伸。
18.根据权利要求17所述的显示装置,所述显示装置还包括多个第一电力孔,所述多条第一水平电源线和所述多个竖直虚设图案在所述第四子显示区域中分别通过所述多个第一电力孔彼此连接,其中,所述多个第一电力孔在所述第四子显示区域中在所述第一方向与所述第二方向之间的所述第一倾斜方向上布置。
19.根据权利要求18所述的显示装置,所述显示装置还包括:
多条竖直电源线,在所述第三子显示区域中,并且在所述第二方向上延伸;以及
多个第二电力孔,所述多条第一水平电源线和所述多条竖直电源线在所述第三子显示区域中分别通过所述多个第二电力孔彼此连接,
其中,所述多个第二电力孔在所述第三子显示区域中在与所述第一倾斜方向相交的所述第二倾斜方向上布置。
20.根据权利要求19所述的显示装置,所述显示装置还包括:
多个水平虚设图案,在所述第一子显示区域和所述第二子显示区域中,并且在所述第一方向上延伸;以及
多个第三电力孔,所述多个水平虚设图案和所述多条竖直电源线在所述第一子显示区域中分别通过所述多个第三电力孔彼此连接,
其中,所述竖直电源线在所述第一子显示区域中在所述第二方向上延伸,并且所述第三电力孔在所述第一子显示区域中在所述第二倾斜方向上布置。
CN202211484809.7A 2021-12-10 2022-11-24 显示装置 Pending CN116261364A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0176173 2021-12-10
KR1020210176173A KR20230088529A (ko) 2021-12-10 2021-12-10 표시 장치

Publications (1)

Publication Number Publication Date
CN116261364A true CN116261364A (zh) 2023-06-13

Family

ID=84367143

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202211484809.7A Pending CN116261364A (zh) 2021-12-10 2022-11-24 显示装置
CN202223154645.XU Active CN218959391U (zh) 2021-12-10 2022-11-24 显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202223154645.XU Active CN218959391U (zh) 2021-12-10 2022-11-24 显示装置

Country Status (4)

Country Link
US (1) US20230189590A1 (zh)
EP (1) EP4207288A3 (zh)
KR (1) KR20230088529A (zh)
CN (2) CN116261364A (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102555841B1 (ko) * 2018-10-30 2023-07-17 삼성디스플레이 주식회사 표시 장치
KR20210053381A (ko) * 2019-11-01 2021-05-12 삼성디스플레이 주식회사 표시 장치
KR20210148547A (ko) * 2020-05-29 2021-12-08 삼성디스플레이 주식회사 디스플레이 장치

Also Published As

Publication number Publication date
CN218959391U (zh) 2023-05-02
EP4207288A2 (en) 2023-07-05
KR20230088529A (ko) 2023-06-20
EP4207288A3 (en) 2023-11-01
US20230189590A1 (en) 2023-06-15

Similar Documents

Publication Publication Date Title
US11744126B2 (en) Display device
CN114255703B (zh) 显示基板及显示装置
CN114255704B (zh) 显示基板及显示装置
CN114883375A (zh) 显示基板和显示装置
US20240061527A1 (en) Touch sensing module and display device including the same
CN116507163A (zh) 显示面板
US11823628B2 (en) Display device
CN218959391U (zh) 显示装置
EP4109225A1 (en) Display device
US11727884B2 (en) Display device
US20220335899A1 (en) Scan signal driving unit and display device including the same
EP4220344A1 (en) Display device
US20230225178A1 (en) Display device
US20230363212A1 (en) Display device
TWI838847B (zh) 顯示裝置
US20240215329A1 (en) Display device
US20220328725A1 (en) Display device and method of fabricating display device
EP4287814A1 (en) Display device
US20230403900A1 (en) Display device
US20220052141A1 (en) Display device
KR20230111640A (ko) 표시 패널 및 이의 제조방법
KR20230168257A (ko) 표시 장치
CN114639700A (zh) 显示装置
CN116390567A (zh) 显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication