CN116107519B - 一种ofdm芯片的时域存储器动态复用方法 - Google Patents

一种ofdm芯片的时域存储器动态复用方法 Download PDF

Info

Publication number
CN116107519B
CN116107519B CN202310384380.2A CN202310384380A CN116107519B CN 116107519 B CN116107519 B CN 116107519B CN 202310384380 A CN202310384380 A CN 202310384380A CN 116107519 B CN116107519 B CN 116107519B
Authority
CN
China
Prior art keywords
memory
time domain
target
ofdm
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310384380.2A
Other languages
English (en)
Other versions
CN116107519A (zh
Inventor
刘永昌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gaotuoxunda Beijing Microelectronics Co ltd
Original Assignee
Gaotuoxunda Beijing Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gaotuoxunda Beijing Microelectronics Co ltd filed Critical Gaotuoxunda Beijing Microelectronics Co ltd
Priority to CN202310384380.2A priority Critical patent/CN116107519B/zh
Publication of CN116107519A publication Critical patent/CN116107519A/zh
Application granted granted Critical
Publication of CN116107519B publication Critical patent/CN116107519B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0626Reducing size or complexity of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0631Configuration or reconfiguration of storage systems by allocating resources to storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0635Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Circuits Of Receivers In General (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

本公开提供了一种OFDM芯片的时域存储器动态复用方法,在时域同步算法进行同步时采用时域存储器保存时域数据,提供第一存储器以及第二存储器;将第一存储器以及第二存储器拼接后生成第一目标存储器存储数据;在OFDM系统同步完成后开始处理信令域数据时,将时域存储器读空,以追赶时域同步算法的处理延迟;当时域存储器读空后,将第一目标存储器切换至第一存储器工作;在信道估计的过程中,提供第三存储器,并将第三存储器与第一存储器拼接后生成第二目标存储器存储数据;在信道估计完成后,时域同步算法读空时域存储器,将第二目标存储器切换至第一存储器工作。可以在满足高性能OFDM物理层算法的同时,减少同步额外占用的存储器面积。

Description

一种OFDM芯片的时域存储器动态复用方法
技术领域
本公开涉及无线通信基带芯片设计技术领域,具体而言,涉及一种OFDM芯片的时域存储器动态复用方法。
背景技术
在802.11 正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)通信基带芯片中,由于无线信道的复杂性,干扰多,因此物理层接收机算法复杂度往往非常高,导致芯片实现的难度和成本高。为了成本和性能考虑,一般实现都是通过专用集成电路(ASIC)实现。在满足物理层性能的同时,芯片的大小决定了产品的竞争力。
802.11 OFDM 物理层接收机算法流程一般包括降采样,时域同步,快速傅里叶变换(Fast Fourier transform,FFT)开窗和FFT, 信道估计,频域均衡和解调,解码。其中时域同步用帧中的短训练序列STF和长训练序列LTF来完成帧检测和找到LTF尾巴,以及做频偏和DC估计。其中时域同步和信道估计,频域均衡,解调都需要存储器来存储数据。同步存储器往往很大,因此减少同步额外占用的存储器对系统面积是当前OFDM基带芯片设计的难点。
发明内容
本公开实施例至少提供一种OFDM芯片的时域存储器动态复用方法,可以在满足高性能OFDM物理层算法的同时,减少同步额外占用的存储器面积。
本公开实施例提供了一种OFDM芯片的时域存储器动态复用方法,包括:
OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;
将所述第一存储器以及所述第二存储器拼接后生成第一目标存储器,调取所述第一目标存储器存储数据;
在所述OFDM系统同步完成后,当开始处理信令域数据时,将所述时域存储器读空,以追赶所述时域同步算法的处理延迟;
当所述时域存储器读空后,将所述第一目标存储器切换至所述第一存储器工作;
在信道估计的过程中,提供第三存储器,并将所述第三存储器与所述第一存储器拼接后生成第二目标存储器,调取所述第二目标存储器存储数据;
在信道估计完成后,所述时域同步算法读空所述时域存储器,将所述第二目标存储器切换至所述第一存储器工作。
一种可选的实施方式中,所述第一存储器的规格小于所述第二存储器以及所述第三存储器。
一种可选的实施方式中,所述第一存储器,为同步存储器,仅用于存储所述时域同步算法对应的同步数据。
一种可选的实施方式中,所述第二存储器,为频域存储器,用于存储频域处理过程产生的频域数据。
一种可选的实施方式中,所述第三存储器,为解码存储器,用于存储解码运算过程中产生的解码数据。
本公开实施例还提供一种OFDM芯片的时域存储器动态复用装置,所述装置包括:
同步模块,用于OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;
第一存储器拼接模块,用于将所述第一存储器以及所述第二存储器拼接后生成第一目标存储器,调取所述第一目标存储器存储数据;
信令域处理模块,用于在所述OFDM系统同步完成后,当开始处理信令域数据时,将所述时域存储器读空,以追赶所述时域同步算法的处理延迟;
第一存储器切换模块,用于当所述时域存储器读空后,将所述第一目标存储器切换至所述第一存储器工作;
第二存储器拼接模块,用于在信道估计的过程中,提供第三存储器,并将所述第三存储器与所述第一存储器拼接后生成第二目标存储器,调取所述第二目标存储器存储数据;
第二存储器切换模块,用于在信道估计完成后,所述时域同步算法读空所述时域存储器,将所述第二目标存储器切换至所述第一存储器工作。
本公开实施例还提供一种电子设备,包括:处理器、存储器和总线,所述存储器存储有所述处理器可执行的机器可读指令,当电子设备运行时,所述处理器与所述存储器之间通过总线通信,所述机器可读指令被所述处理器执行时执行上述OFDM芯片的时域存储器动态复用方法,或上述OFDM芯片的时域存储器动态复用方法中任一种可能的实施方式中的步骤。
本公开实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行上述OFDM芯片的时域存储器动态复用方法,或上述OFDM芯片的时域存储器动态复用方法中任一种可能的实施方式中的步骤。
本公开实施例还提供一种计算机程序产品,包括计算机程序/指令,该计算机程序、指令被处理器执行时实现上述OFDM芯片的时域存储器动态复用方法,或上述OFDM芯片的时域存储器动态复用方法中任一种可能的实施方式中的步骤。
本公开实施例提供的一种OFDM芯片的时域存储器动态复用方法,包括:OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;将第一存储器以及第二存储器拼接后生成第一目标存储器,调取第一目标存储器存储数据;在OFDM系统同步完成后,当开始处理信令域数据时,将时域存储器读空,以追赶时域同步算法的处理延迟;当时域存储器读空后,将第一目标存储器切换至第一存储器工作;在信道估计的过程中,提供第三存储器,并将第三存储器与第一存储器拼接后生成第二目标存储器,调取第二目标存储器存储数据;在信道估计完成后,时域同步算法读空时域存储器,将第二目标存储器切换至第一存储器工作。可以在满足高性能OFDM物理层算法的同时,减少同步额外占用的存储器面积。
为使本公开的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,此处的附图被并入说明书中并构成本说明书中的一部分,这些附图示出了符合本公开的实施例,并与说明书一起用于说明本公开的技术方案。应当理解,以下附图仅示出了本公开的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示出了本公开实施例所提供的一种OFDM芯片的时域存储器动态复用方法的流程图;
图2示出了本公开实施例所提供的一种存储器切换的示意图;
图3示出了本公开实施例所提供的一种OFDM芯片的时域存储器动态复用装置的示意图;
图4示出了本公开实施例所提供的一种电子设备的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本公开实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本公开的实施例的详细描述并非旨在限制要求保护的本公开的范围,而是仅仅表示本公开的选定实施例。基于本公开的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
本文中术语“和/或”,仅仅是描述一种关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中术语“至少一种”表示多种中的任意一种或多种中的至少两种的任意组合,例如,包括A、B、C中的至少一种,可以表示包括从A、B和C构成的集合中选择的任意一个或多个元素。
经研究发现,802.11 OFDM 物理层接收机算法流程一般包括降采样,时域同步,快速傅里叶变换(Fast Fourier transform,FFT)开窗和FFT, 信道估计,频域均衡和解调,解码。其中时域同步用帧中的短训练序列STF和长训练序列LTF来完成帧检测和找到LTF尾巴,以及做频偏和DC估计。其中时域同步和信道估计,频域均衡,解调都需要存储器来存储数据。同步存储器往往很大,因此减少同步额外占用的存储器对系统面积是当前OFDM基带芯片设计的难点。
基于上述研究,本公开提供了一种OFDM芯片的时域存储器动态复用方法,包括:OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;将第一存储器以及第二存储器拼接后生成第一目标存储器,调取第一目标存储器存储数据;在OFDM系统同步完成后,当开始处理信令域数据时,将时域存储器读空,以追赶时域同步算法的处理延迟;当时域存储器读空后,将第一目标存储器切换至第一存储器工作;在信道估计的过程中,提供第三存储器,并将第三存储器与第一存储器拼接后生成第二目标存储器,调取第二目标存储器存储数据;在信道估计完成后,时域同步算法读空时域存储器,将第二目标存储器切换至第一存储器工作。可以在满足高性能OFDM物理层算法的同时,减少同步额外占用的存储器面积。
为便于对本实施例进行理解,首先对本公开实施例所公开的一种OFDM芯片的时域存储器动态复用方法进行详细介绍,本公开实施例所提供的OFDM芯片的时域存储器动态复用方法的执行主体一般为具有一定计算能力的计算机设备,该计算机设备例如包括:终端设备或服务器或其它处理设备,终端设备可以为用户设备(User Equipment,UE)、移动设备、用户终端、终端、蜂窝电话、无绳电话、个人数字助理(Personal Digital Assistant,PDA)、手持设备、计算设备、车载设备、可穿戴设备等。在一些可能的实现方式中,该OFDM芯片的时域存储器动态复用方法可以通过处理器调用存储器中存储的计算机可读指令的方式来实现。
参见图1所示,为本公开实施例提供的一种OFDM芯片的时域存储器动态复用方法的流程图,所述方法包括步骤S101~S106,其中:
S101、OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器。
在具体实施中,由于802.11 OFDM系统不同的时域同步算法延迟不一样,一般至少要前导符号(preamble)中的长训练字段(LTF)完毕才能同步完成,需要较大存储器(memory)来保存时域数据。信道估计是用长训练序列L-LTF,HT-LTF,VHT-LTF,HE-LTF来做,其运算量大,往往延迟也很长,也需要存储器先保存时域数据。而频域处理,如信道估计和均衡,也需要较多存储器。解码运算也需要存储器,如解交织,解码。
这里,第一存储器为同步存储器,仅用于存储所述时域同步算法对应的同步数据时使用。第二存储器为频域存储器,用于存储频域处理过程产生的频域数据。
需要说明的是,第一存储器为一个规格较小的存储器,其规格小于第二存储器。
S102、将所述第一存储器以及所述第二存储器拼接后生成第一目标存储器,调取所述第一目标存储器存储数据。
在具体实施中,将规格较小的第一存储器与规格较大的第二存储器进行拼接,构建成为一个大规格的第一目标存储器,第一目标存储器由时域同步以及频域复用。
S103、在所述OFDM系统同步完成后,当开始处理信令域数据时,将所述时域存储器读空,以追赶所述时域同步算法的处理延迟。
在具体实施中,在同步完成后,在处理信令域(SIG)的过程中时域会逐渐追赶处理延迟,即把时域存储器中的数据读空。
这里,在信令域读空之前时域同步以及频域复用第一目标存储器进行数据存储。
S104、当所述时域存储器读空后,将所述第一目标存储器切换至所述第一存储器工作。
在具体实施中,在信令域读空之后,从大规格的第一目标存储器切换至小规格的第一存储器,即同步存储器。
S105、在信道估计的过程中,提供第三存储器,并将所述第三存储器与所述第一存储器拼接后生成第二目标存储器,调取所述第二目标存储器存储数据。
在具体实施中,在HT-LTF, VHT-LTF, HE-LTF做信道估计过程中,提供第三存储器,并将第三存储器与第一存储器拼接后生成第二目标存储器,由时域同步和解码复用第二目标存储器。
这里,第三存储器的规格大于第一存储器。第三存储器为解码存储器,用于存储解码运算过程中产生的解码数据。
S106、在信道估计完成后,所述时域同步算法读空所述时域存储器,将所述第二目标存储器切换至所述第一存储器工作。
在具体实施中,在信道估计完成后的阶段,同步也会很快把时域存储器中的数据读空,此时从大规格的第二目标存储器切换回第一存储器,即时域存储器工作。
具体的,存储器间的切换流程可以参见图2所示,为本公开实施例提供的一种存储器切换的示意图。
下面,将结合具体示例对上述方案进行说明。
示例性的,以802.11ax无线网络技术为例,802.11ax中HE SU PPDU的帧结构pre-HE部分的帧格式依次为:STF1、STF2、L_LTF1、L_LTF2、L_SIG、RLSIG、HE_SIGA1、HE_SIGA2、HE_STF;HE部分的帧格式依次为:HE_LTF、DATA。
同步一般在L-SIG的某个点才能完成。此时时域需要时域存储器保存LTF数据和L-SIG的一部分。频域会有L-LTF的信道估计,以及信令SIG(L-SIG、RL-SIG等)中的频域处理也会用一部分频域存储器,但是时域会在HE-STF的时候把时域存储器读空。因此可以在HE-STF的时候追上之前,把不用的频域存储器用于同步缓存用。
进一步的,通常时域会用HE-LTF做一些运算,然后信道估计也会用HE-LTF做运算,运算过程中时域往往需要时域存储器存储HE-LTF还有Data符号的数据,存储量很大。此时解码存储器不会用,可以用解码存储器来存储时域数据。等在Data符号中间追上后,再切回小规格的时域存储器。
本公开实施例提供的一种OFDM芯片的时域存储器动态复用方法,包括:OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;将第一存储器以及第二存储器拼接后生成第一目标存储器,调取第一目标存储器存储数据;在OFDM系统同步完成后,当开始处理信令域数据时,将时域存储器读空,以追赶时域同步算法的处理延迟;当时域存储器读空后,将第一目标存储器切换至第一存储器工作;在信道估计的过程中,提供第三存储器,并将第三存储器与第一存储器拼接后生成第二目标存储器,调取第二目标存储器存储数据;在信道估计完成后,时域同步算法读空时域存储器,将第二目标存储器切换至第一存储器工作。可以在满足高性能OFDM物理层算法的同时,减少同步额外占用的存储器面积。
本领域技术人员可以理解,在具体实施方式的上述方法中,各步骤的撰写顺序并不意味着严格的执行顺序而对实施过程构成任何限定,各步骤的具体执行顺序应当以其功能和可能的内在逻辑确定。
基于同一发明构思,本公开实施例中还提供了与OFDM芯片的时域存储器动态复用方法对应的OFDM芯片的时域存储器动态复用装置,由于本公开实施例中的装置解决问题的原理与本公开实施例上述OFDM芯片的时域存储器动态复用方法相似,因此装置的实施可以参见方法的实施,重复之处不再赘述。
请参阅图3,图3为本公开实施例提供的一种OFDM芯片的时域存储器动态复用装置的示意图。如图3中所示,本公开实施例提供的OFDM芯片的时域存储器动态复用装置300包括:
同步模块310,用于OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器。
第一存储器拼接模块320,用于将所述第一存储器以及所述第二存储器拼接后生成第一目标存储器,调取所述第一目标存储器存储数据。
频域均衡模块330,用于在所述OFDM系统同步完成后,当开始处理信令域数据时,将所述时域存储器读空,以追赶所述时域同步算法的处理延迟。
第一存储器切换模块340,用于当所述时域存储器读空后,将所述第一目标存储器切换至所述第一存储器工作。
第二存储器拼接模块350,用于在信道估计的过程中,提供第三存储器,并将所述第三存储器与所述第一存储器拼接后生成第二目标存储器,调取所述第二目标存储器存储数据。
第二存储器切换模块360,用于在信道估计完成后,所述时域同步算法读空所述时域存储器,将所述第二目标存储器切换至所述第一存储器工作。
关于装置中的各模块的处理流程、以及各模块之间的交互流程的描述可以参照上述方法实施例中的相关说明,这里不再详述。
本公开实施例提供的一种OFDM芯片的时域存储器动态复用装置,包括:OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;将第一存储器以及第二存储器拼接后生成第一目标存储器,调取第一目标存储器存储数据;在OFDM系统同步完成后,当开始处理信令域数据时,将时域存储器读空,以追赶时域同步算法的处理延迟;当时域存储器读空后,将第一目标存储器切换至第一存储器工作;在信道估计的过程中,提供第三存储器,并将第三存储器与第一存储器拼接后生成第二目标存储器,调取第二目标存储器存储数据;在信道估计完成后,时域同步算法读空时域存储器,将第二目标存储器切换至第一存储器工作。可以在满足高性能OFDM物理层算法的同时,减少同步额外占用的存储器面积。
对应于图1中的OFDM芯片的时域存储器动态复用方法,本公开实施例还提供了一种电子设备400,如图4所示,为本公开实施例提供的电子设备400结构示意图,包括:
处理器41、存储器42、和总线43;存储器42用于存储执行指令,包括内存421和外部存储器422;这里的内存421也称内存储器,用于暂时存放处理器41中的运算数据,以及与硬盘等外部存储器422交换的数据,处理器41通过内存421与外部存储器422进行数据交换,当所述电子设备400运行时,所述处理器41与所述存储器42之间通过总线43通信,使得所述处理器41执行图1中的OFDM芯片的时域存储器动态复用方法的步骤。
本公开实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行上述方法实施例中所述的OFDM芯片的时域存储器动态复用方法的步骤。其中,该存储介质可以是易失性或非易失的计算机可读取存储介质。
本公开实施例还提供一种计算机程序产品,该计算机程序产品包括有计算机指令,所述计算机指令被处理器执行时可以执行上述方法实施例中所述的OFDM芯片的时域存储器动态复用方法的步骤,具体可参见上述方法实施例,在此不再赘述。
其中,上述计算机程序产品可以具体通过硬件、软件或其结合的方式实现。在一个可选实施例中,所述计算机程序产品具体体现为计算机存储介质,在另一个可选实施例中,计算机程序产品具体体现为软件产品,例如软件开发包(Software Development Kit,SDK)等等。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。在本公开所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本公开各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个处理器可执行的非易失的计算机可读取存储介质中。基于这样的理解,本公开的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本公开各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上所述实施例,仅为本公开的具体实施方式,用以说明本公开的技术方案,而非对其限制,本公开的保护范围并不局限于此,尽管参照前述实施例对本公开进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本公开实施例技术方案的精神和范围,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应所述以权利要求的保护范围为准。

Claims (9)

1.一种OFDM芯片的时域存储器动态复用方法,其特征在于,包括:
OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;
将所述第一存储器以及所述第二存储器拼接后生成第一目标存储器,调取所述第一目标存储器存储数据;
在所述OFDM系统同步完成后,当开始处理信令域数据时,将所述时域存储器读空,以追赶所述时域同步算法的处理延迟;
当所述时域存储器读空后,将所述第一目标存储器切换至所述第一存储器工作;
在信道估计的过程中,提供第三存储器,并将所述第三存储器与所述第一存储器拼接后生成第二目标存储器,调取所述第二目标存储器存储数据;
在信道估计完成后,所述时域同步算法读空所述时域存储器,将所述第二目标存储器切换至所述第一存储器工作。
2.根据权利要求1所述的方法,其特征在于:
所述第一存储器的规格小于所述第二存储器以及所述第三存储器。
3.根据权利要求1所述的方法,其特征在于:
所述第一存储器,为同步存储器,仅用于存储所述时域同步算法对应的同步数据。
4.根据权利要求1所述的方法,其特征在于:
所述第二存储器,为频域存储器,用于存储频域处理过程产生的频域数据。
5.根据权利要求1所述的方法,其特征在于:
所述第三存储器,为解码存储器,用于存储解码运算过程中产生的解码数据。
6.一种OFDM芯片的时域存储器动态复用装置,其特征在于,包括:
同步模块,用于OFDM系统在通过时域同步算法进行同步时采用时域存储器保存时域数据,同时,提供第一存储器以及第二存储器;
第一存储器拼接模块,用于将所述第一存储器以及所述第二存储器拼接后生成第一目标存储器,调取所述第一目标存储器存储数据;
频域均衡模块,用于在所述OFDM系统同步完成后,当开始处理信令域数据时,将所述时域存储器读空,以追赶所述时域同步算法的处理延迟;
第一存储器切换模块,用于当所述时域存储器读空后,将所述第一目标存储器切换至所述第一存储器工作;
第二存储器拼接模块,用于在信道估计的过程中,提供第三存储器,并将所述第三存储器与所述第一存储器拼接后生成第二目标存储器,调取所述第二目标存储器存储数据;
第二存储器切换模块,用于在信道估计完成后,所述时域同步算法读空所述时域存储器,将所述第二目标存储器切换至所述第一存储器工作。
7.根据权利要求6所述的装置,其特征在于:
所述第一存储器的规格小于所述第二存储器以及所述第三存储器。
8.一种电子设备,其特征在于,包括:处理器、存储器和总线,所述存储器存储有所述处理器可执行的机器可读指令,当电子设备运行时,所述处理器与所述存储器之间通过总线通信,所述机器可读指令被所述处理器执行时执行如权利要求1至5中任一项所述的OFDM芯片的时域存储器动态复用方法的步骤。
9.一种计算机可读存储介质,其特征在于,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行如权利要求1至5中任一项所述的OFDM芯片的时域存储器动态复用方法的步骤。
CN202310384380.2A 2023-04-12 2023-04-12 一种ofdm芯片的时域存储器动态复用方法 Active CN116107519B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310384380.2A CN116107519B (zh) 2023-04-12 2023-04-12 一种ofdm芯片的时域存储器动态复用方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310384380.2A CN116107519B (zh) 2023-04-12 2023-04-12 一种ofdm芯片的时域存储器动态复用方法

Publications (2)

Publication Number Publication Date
CN116107519A CN116107519A (zh) 2023-05-12
CN116107519B true CN116107519B (zh) 2023-06-30

Family

ID=86265880

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310384380.2A Active CN116107519B (zh) 2023-04-12 2023-04-12 一种ofdm芯片的时域存储器动态复用方法

Country Status (1)

Country Link
CN (1) CN116107519B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6470030B1 (en) * 1998-04-28 2002-10-22 Daewoo Electronics Co., Ltd. Orthogonal frequency division multiplexing receiver system
CN101068232A (zh) * 2007-06-12 2007-11-07 华为技术有限公司 得到信道时域响应方法及装置、ofdm符号精同步方法及装置
CN101083643A (zh) * 2006-05-31 2007-12-05 中国科学院微电子研究所 一种低存储器开销的混合基fft处理器及其方法
CN114510216A (zh) * 2020-11-17 2022-05-17 北京智芯微电子科技有限公司 存储数据的方法、装置和设备

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6470030B1 (en) * 1998-04-28 2002-10-22 Daewoo Electronics Co., Ltd. Orthogonal frequency division multiplexing receiver system
CN101083643A (zh) * 2006-05-31 2007-12-05 中国科学院微电子研究所 一种低存储器开销的混合基fft处理器及其方法
CN101068232A (zh) * 2007-06-12 2007-11-07 华为技术有限公司 得到信道时域响应方法及装置、ofdm符号精同步方法及装置
CN114510216A (zh) * 2020-11-17 2022-05-17 北京智芯微电子科技有限公司 存储数据的方法、装置和设备

Also Published As

Publication number Publication date
CN116107519A (zh) 2023-05-12

Similar Documents

Publication Publication Date Title
US20080075039A1 (en) Systems and methods for determining slotted mode operation timing in a hybrid access terminal
EP3518483B1 (en) Data transmission method and apparatus
CN116107519B (zh) 一种ofdm芯片的时域存储器动态复用方法
CN111010359B (zh) 基于pbch的定时和频偏估计方法、装置及终端设备
WO2012027571A2 (en) Circuit and method for computing circular convolution in streaming mode
US8824428B2 (en) Method for resolving data conflicts and mobile terminal
EP2277293B1 (en) Method for moving quantization noise introduced in fixed-point calculation of fast fourier transforms
CN108432339A (zh) 一种无线通信网络注册方法及终端
CN103379070A (zh) 一种re检测方法及装置
US11457423B2 (en) Radio communications
CN109391451A (zh) 一种控制信息的发送、接收方法及设备
CN102932960A (zh) 电子名片交换系统及交换方法
CN116112329A (zh) 一种ofdm接收机控制系统及方法
CN111131048A (zh) 网络流量转发方法、装置、电子设备及机器可读存储介质
EP3614604A1 (en) Method and device for data transmission
ES2738492T3 (es) Dispositivo y procedimiento para calcular una estimación de canal
CN111294869A (zh) 资源分配方法及装置、存储介质、用户设备
CN112306453B (zh) 一种fft运算控制装置
CN1611014A (zh) 用于可缩放的脱机cdma解调的装置和方法
CN110351035A (zh) 一种导频位置的确定方法、终端及基站
CN112039812B (zh) 数据处理方法、装置、设备及存储介质
WO2018141184A1 (en) Synchronisation in cellular networks
WO2023207976A1 (zh) 物理随机接入信道传输资源确定方法、装置、终端和设备
CN115150816B (zh) 终端能力上报方法和用户终端
Xu et al. Efficient baseband implementation on an SDR platform

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant