CN115985251A - 像素电路、显示面板以及显示装置 - Google Patents
像素电路、显示面板以及显示装置 Download PDFInfo
- Publication number
- CN115985251A CN115985251A CN202211698139.9A CN202211698139A CN115985251A CN 115985251 A CN115985251 A CN 115985251A CN 202211698139 A CN202211698139 A CN 202211698139A CN 115985251 A CN115985251 A CN 115985251A
- Authority
- CN
- China
- Prior art keywords
- transistor
- unit
- signal
- compensation
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请涉及一种像素电路、显示面板以及显示装置。像素电路的补偿控制单元用于接收并根据扫描信号将初始化信号传输至驱动单元,以使驱动单元初始化。像素电路的数据写入单元用于接收扫描信号和数据信号,并根据扫描信号将数据信号传输至驱动单元,并将数据信号写入存储单元进行存储。像素电路的驱动单元用于接收电源信号,并将电源信号经过反置单元传输至发光单元,以驱动发光单元发光。像素电路的反置单元用于接收扫描信号和反置信号,并根据扫描信号将反置信号施加于发光单元以使发光单元的电场反置。在本申请的像素电路中,仅需使用一扫描信号进行驱动,控制简单,节约能耗,同时能控制发光单元正常发光,大大降低了像素电路的能耗。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种像素电路、一种具有该像素电路的显示面板以及一种具有该显示面板的显示装置。
背景技术
随着显示技术的发展,有机发光二极管(Organic Light-Emitting Diode,OLED)显示面板凭借其高密度、宽视角、画质均匀、响应速度快、低功耗等特点被广泛应用于高性能显示领域,满足了消费者对显示技术的新要求。
现有技术中的OLED显示面板通常包括多个像素单元,每个像素单元布置了至少两个晶体管和一个电容。然而,在电路应用中,由于存在需要阈值电压补偿、载流子迁移率补偿等各种电路补偿问题,容易导致显示面板存在显示画面的亮度均匀性、残影等问题,尤其是对于大尺寸的显示面板而言问题更为明显。
因此,如何解决由于需要各种电路补偿问题而导致显示面板存在显示画面的亮度均匀性、残影等问题是本领域技术人员亟待解决的问题。
发明内容
鉴于现有技术的不足,本申请的目的在于提供一种像素电路、显示面板以及显示装置,仅需使用一扫描信号进行驱动,控制简单,节约能耗,同时能控制发光单元正常发光,大大降低了像素电路的能耗。
第一方面,本申请实施例提供了一种像素电路,所述像素电路包括发光单元、驱动单元、存储单元、数据写入单元、补偿控制单元和反置单元,所述驱动单元与所述存储单元、所述数据写入单元、所述补偿控制单元和所述反置单元均电性连接,所述反置单元还与所述发光单元电性连接,所述数据写入单元还与所述补偿控制单元电性连接;所述补偿控制单元用于接收扫描信号,并根据所述扫描信号将初始化信号传输至所述驱动单元,以使所述驱动单元初始化;所述数据写入单元用于接收扫描信号和数据信号,并根据所述扫描信号将所述数据信号传输至所述驱动单元,并将所述数据信号写入所述存储单元进行存储;所述驱动单元用于接收电源信号,并将所述电源信号经过所述反置单元传输至所述发光单元,以驱动所述发光单元发光;所述反置单元用于接收所述扫描信号和反置信号,并根据所述扫描信号将所述反置信号施加于所述发光单元以使所述发光单元的电场反置。
在一些实施方式中,所述驱动单元包括第一驱动晶体管和第二驱动晶体管,所述第一驱动晶体管的控制端与所述第二驱动晶体管的控制端电性连接,且第一驱动晶体管的控制端与所述第二驱动晶体管的控制端均电性连接至所述存储单元和所述补偿控制单元;所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均电性连接至所述存储单元,且所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均接收所述电源信号;所述第一驱动晶体管的第二端电性连接至所述数据写入单元和所述补偿控制单元,所述第二驱动晶体管的第二端电性连接至所述反置单元。
在一些实施方式中,所述补偿控制单元包括第一补偿晶体管和第二补偿晶体管,其中,所述第一补偿晶体管的控制端用于接收所述扫描信号,所述第一补偿晶体管的第一端与所述第一驱动晶体管的第二端和所述数据写入单元电性连接,所述第一补偿晶体管的第二端与所述第一驱动晶体管的控制端和所述第二驱动晶体管的控制端均电性连接;所述第二补偿晶体管的控制端用于接收所述扫描信号,所述第二补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端,所述第二补偿晶体管的第二端用于接收所述初始化信号。
在一些实施方式中,当所述扫描信号处于第一电位时,所述第一补偿晶体管处于截止状态,所述第二补偿晶体管处于导通状态,所述初始化信号写入所述驱动单元,使得所述第一驱动晶体管初始化;当所述扫描信号处于第二电位时,所述第一补偿晶体管处于导通状态,所述第二补偿晶体管处于截止状态。
在一些实施方式中,所述数据写入单元包括写入晶体管,所述写入晶体管的控制端用于接收所述扫描信号,所述写入晶体管的第一端用于接收所述数据信号,所述写入晶体管的第二端电性连接至所述第一驱动晶体管的第二端和所述第一补偿晶体管的第一端;所述写入晶体管根据所述扫描信号处于导通状态或截止状态,以选择性控制所述数据信号传输至所述驱动单元进而写入所述存储单元进行存储。
在一些实施方式中,所述反置单元包括隔离电路和反置电路,所述隔离电路电性连接至所述驱动单元和所述发光单元,用于隔断所述驱动单元和所述发光单元之间的信号传输,所述隔离电路用于接收所述扫描信号;所述反置电路电性连接至所述发光单元和所述隔离电路,所述反置电路用于接收所述反置信号和所述扫描信号,并根据所述扫描信号将所述反置信号传输至所述发光单元的第一端,其中,所述反置信号的电压小于传输至所述发光单元的第二端的电压。
在一些实施方式中,当所述扫描信号处于第一电位时,所述扫描信号控制所述隔离电路处于截止状态,所述反置电路处于导通状态,所述反置信号通过所述反置电路传输至所述发光单元的第一端。当所述扫描信号处于第二电位时,所述扫描信号控制所述隔离电路处于导通状态,控制所述反置电路处于截止状态。
在一些实施方式中,所述补偿控制单元包括第一补偿晶体管、第二补偿晶体管和第三补偿晶体管,所述第二补偿晶体管的控制端和所述第三补偿晶体管的控制端均接收一扫描信号,所述扫描信号控制所述第二补偿晶体管和所述第三补偿晶体管处于导通状态或截止状态,用于使所述第三补偿晶体管与所述第二补偿晶体管配合将所述第二驱动晶体管初始化;所述第一补偿晶体管的控制端接收另一扫描信号,所述第一补偿晶体管的第一端与所述第一驱动晶体管的第二端和所述数据写入单元电性连接,所述第一补偿晶体管的第二端与所述第一驱动晶体管的控制端和所述第二驱动晶体管的控制端均电性连接;所述第二补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端,所述第二补偿晶体管的第二端用于接收所述初始化信号;所述第三补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端、所述第一驱动晶体管的控制端以及所述第二驱动晶体管的控制端,所述第三补偿晶体管的第二端电性连接至所述第二驱动晶体管的第二端和所述隔离晶体管的第一端;其中,所述第二补偿晶体管的控制端和所述第三补偿晶体管的控制端接收的扫描信号与所述第一补偿晶体管的控制端接收的扫描信号的时序不同。
第二方面,本申请实施例提供了一种显示面板,所述显示面板包括上述的像素电路以及驱动电路,所述驱动电路用于驱动所述像素电路发光。
第三方面,本申请实施例提供了一种显示装置,所述显示装置包括上述的显示面板以及电源模组,所述电源模组用于为所述显示面板进行图像显示提供电源电压。
综上所述,在本申请的像素电路、显示面板以及显示装置中,通过设置所述反置单元,向所述发光单元的阳极(即发光单元的第一端)施加的电压小于向其阴极(即发光单元的第二端)施加的电压,使得所述发光单元内的电场反置,从而避免所述发光单元内的电子长时间朝一个方向传输,影响所述发光单元寿命的问题,进而有效提升了发光单元的使用寿命。同时,通过在所述反置单元中设置隔离电路,使得所述发光单元的电场反置时隔断所述驱动单元与所述发光单元之间的信号传输,避免电路中其他位置的电信号影响所述反置信号施加于所述发光单元的第一端使所述发光单元的电场反置的效果,进一步有效提升了所述发光单元的寿命。
此外,所述像素电路仅需使用一扫描信号进行驱动,控制简单,节约能耗,同时能控制所述发光单元正常发光,大大降低了所述像素电路的能耗。
而且,通过在所述像素电路中设置所述第三补偿晶体管,使得所述第一补偿晶体管、所述第三补偿晶体管与所述第二补偿晶体管配合可以同时将所述第一驱动晶体管和所述第二驱动晶体管进行初始化。因此,加快了初始化的速度,提高了发光驱动地效率,进一步提升了所述显示面板的显示效果,降低了所述显示装置的能耗。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的一种显示装置的结构示意图;
图2为图1所示的显示装置中显示面板的结构示意图;
图3为图2所示的显示面板的部分结构示意图;
图4为图3所示的像素电路的电路结构示意图;
图5为图4所示的像素电路的具体电路结构示意图;
图6为图4所示的像素电路的另一种具体电路结构示意图。
附图标记说明:
1000-显示装置;200-显示面板;300-电源模组;400-支撑框架;100-像素电路;210-非显示区;220-显示区;10-驱动单元;20-存储单元;30-数据写入单元;40-发光单元;50-补偿控制单元;60-反置单元;11-第一驱动晶体管;13-第二驱动晶体管;51-第一补偿晶体管;52-第二补偿晶体管;55-第三补偿晶体管;31-写入晶体管;61-隔离电路;63-反置电路;F1-第一方向;F2-第二方向;S1~Sn-扫描线;D1~Dm-数据线;Scan-扫描信号;Vinit1-初始化信号;Data-数据信号;Vdd-电源信号;Vinit2-反置信号;Vss-电压端;Scan1-第一扫描信号;Scan2-第二扫描信号;Scan3-第三扫描信号。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
以下各实施例的说明是参考附加的图示,用以例示本申请可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本申请中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本申请,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。需要说明的是,本申请的说明书和权利要求书及所述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,本申请中使用的术语“包括”、“可以包括”、“包含”、或“可以包含”表示公开的相应功能、操作、元件等的存在,并不限制其他的一个或多个更多功能、操作、元件等。此外,术语“包括”或“包含”表示存在说明书中公开的相应特征、数目、步骤、操作、元素、部件或其组合,而并不排除存在或添加一个或多个其他特征、数目、步骤、操作、元素、部件或其组合,意图在于覆盖不排他的包含。还需要理解的是,本文中描述的“至少一个”的含义是一个及其以上,例如一个、两个或三个等,而“多个”的含义是至少两个,例如两个或三个等,除非另有明确具体的限定。本申请的说明书和权利要求书及所述附图中的术语“步骤1”、“步骤2”等是用于区别不同对象,而不是用于描述特定顺序。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
请参阅图1,图1为本申请实施例公开的一种显示装置1000的结构示意图。如图1所示,本申请实施例中的显示装置1000至少可以包括显示面板200、电源模组300和支撑框架400,其中,所述显示面板200与所述电源模组300固定于所述支撑框架400,所述电源模组300设置于所述显示面板200的背面,也即是,所述电源模组300设置于所述显示面板200的非显示面。所述电源模组300用于为所述显示面板200进行图像显示提供电源电压,所述支撑框架400为所述显示面板200和所述电源模组300提供固定与保护作用。
可以理解地,所述显示装置1000可用于包括但不限于平板电脑、笔记本电脑、台式电脑等电子设备。根据本发明的实施例,所述显示装置1000的具体种类不受特别的限制,本领域技术人员可根据应用所述显示装置1000的具体的使用要求进行相应地设计,在此不再赘述。
在示例性实施方式中,所述显示装置1000还可以包括驱动板、电源板、高压板以及按键控制板等其他必要的部件和组成,本领域技术人员可根据所述显示装置1000的具体类型和实际功能进行相应地补充,在此不再赘述。
在本申请实施例中,所述显示装置1000可为有机发光二极管(Organic Light-Emitting Diode,OLED)显示装置、液晶显示器(Liquid Crystal Display,LCD)等,本申请对此不做具体限制。
请一并参阅图2,图2为图1所示的显示装置1000中显示面板200的结构示意图。如图2所示,在本申请实施例中,所述显示面板200包括非显示区210以及显示区220。其中,所述显示区220用作图像显示,所述非显示区210至少部分围设于所述显示区220的周侧,并不用作图像显示,所述非显示区210用于设置相应的驱动电路以控制所述显示区220实现画面显示。
可以理解的是,在一些实施方式中,所述显示面板200可以以液晶材料作为显示介质,并不以此为限。
请一并参阅图3,图3为图2所示的显示面板200的部分结构示意图。如图3所示,在本申请实施例中,所述显示面板200至少可以包括互相呈网格状设置有沿着第一方向F1延伸的多条扫描线S1~Sn(Scan line)和沿着第二方向F2延伸的多条数据线D1~Dm(Dataline)。其中,所述第一方向F1与所述第二方向F2相互垂直,并且多条所述扫描线S1~Sn之间、多条所述数据线D1~Dm之间、以及所述扫描线S1~Sn与所述数据线D1~Dm之间均相互绝缘。也即为,多条所述扫描线S1~Sn之间沿着所述第二方向F2间隔排列设置且相互绝缘,多条所述数据线D1~Dm之间沿着所述第一方向F1间隔排列设置且相互绝缘,多条所述扫描线S1~Sn与多条所述数据线D1~Dm之间相互绝缘设置。
多条所述扫描线S1~Sn和多条所述数据线D1~Dm的交叉部均对应设置有像素电路100。具体为,任意相邻的两条所述扫描线和任意相邻的两条所述数据线之间设置有所述像素电路100,位于同一列的所述像素电路100均与同一条所述数据线电性连接,位于同一行的所述像素电路100均与同一条所述扫描线电性连接。本申请实施例中,多个像素电路100呈阵列分布。
请一并参阅图4,图4为图3所示的像素电路100的电路结构示意图。如图4所示,在本申请实施例中,所述像素电路100包括驱动单元10、与所述驱动单元10电性连接的存储单元20、数据写入单元30、补偿控制单元50和反置单元60,以及与所述反置单元60电性连接的发光单元40。所述数据写入单元30还与所述补偿控制单元50电性连接。
其中,所述补偿控制单元50用于接收扫描信号Scan,并根据所述扫描信号Scan将初始化信号Vinit1传输至所述驱动单元10,以使所述驱动单元10初始化。
所述数据写入单元30用于接收扫描信号Scan,并根据所述扫描信号Scan将数据信号Data传输至所述驱动单元10,并写入所述存储单元20进行存储。
所述驱动单元10用于接收电源信号Vdd,并将接收的电源信号Vdd经过所述反置单元60传输至所述发光单元40,以驱动所述发光单元40发光。
所述反置单元60用于接收所述扫描信号Scan和反置信号Vinit2,并根据所述扫描信号Scan将所述反置信号Vinit2施加于所述发光单元40以使所述发光单元40的电场反置。
请一并参阅图5,图5为图4所示的像素电路100的具体电路结构示意图。如图5所示,所述发光单元40可以是有机发光二极管(Organic Light-Emitting Diode,OLED),本申请对此不作具体限制。在本申请实施例中,所述发光单元40包括第一端和第二端,所述发光单元40的第一端电性连接至所述反置单元60,用于接收所述电源信号Vdd和所述反置信号Vinit2。所述发光单元40的第二端电性连接至电压端Vss。
在本申请具体实施例中,所述发光单元40的第一端可以为所述有机发光二极管40的阳极,所述发光单元40的第二端可以为所述有机发光二极管40的阴极,所述电压端Vss可以是接地端,本申请对此不作具体限制。
在本申请实施例中,所述存储单元20包括第一端和第二端,所述存储单元20的第一端电性连接至所述驱动单元10,所述存储单元20的第一端还用于接收所述电源信号Vdd,所述存储单元20的第二端电性连接至所述驱动单元10。
如图5所示,在本申请实施例中,所述存储单元20可以为存储电容,用于存储写入的数据信号Data。此时,所述存储单元20的第一端和第二端可以为所述存储电容的第一端和第二端,本申请对此不作具体限制。
如图5所示,在本申请实施例中,所述驱动单元10包括第一驱动晶体管11和第二驱动晶体管13,所述第一驱动晶体管11和第二驱动晶体管13均包括控制端、第一端和第二端。所述第一驱动晶体管11的控制端与所述第二驱动晶体管13的控制端电性连接,且均电性连接至所述存储单元20的第二端。
所述第一驱动晶体管11的第一端与所述第二驱动晶体管13的第一端均电性连接至所述存储单元20的第一端,且所述第一驱动晶体管11的第一端与所述第二驱动晶体管13的第一端均接收所述电源信号Vdd。
所述第一驱动晶体管11的第二端同时电性连接至所述数据写入单元30和所述补偿控制单元50。所述第二驱动晶体管13的第二端电性连接至所述反置单元60。
在本申请具体实施例中,所述第一驱动晶体管11和第二驱动晶体管13均可以为P型金属-氧化物-半导体(P-Metal-Oxide-Semiconductor,PMOS)晶体管,所述控制端为其栅极,所述第一端为其源极,所述第二端为其漏极,本申请对此不作具体限制。
在本申请实施例中,所述第一驱动晶体管11和所述第二驱动晶体管13镜像设置,同时,所述第一驱动晶体管11和所述第二驱动晶体管13工作在放大区,则所述第一驱动晶体管11的控制端电压(即施加在所述第一驱动晶体管11的控制端与其第一端之间的电压)与所述第二驱动晶体管13的控制端电压(即施加在所述第二驱动晶体管13的控制端与其第一端之间的电压)相等。基于此可以得出,驱动所述发光单元40发光的电流只与所述数据信号Data在电路中对应的电流有关。从而避免了由于晶体管的阈值电压漂移、载流子迁移率不稳定或固有迟滞效应,以及驱动电源电压阻抗压降和所述发光单元40自身存在的老化等问题而导致所述显示面板200的各个发光单元40的亮度不均匀,进而导致所述显示面板200显示画面亮度不均或出现残影的问题。
如图5所示,在本申请实施例中,所述补偿控制单元50包括第一补偿晶体管51和第二补偿晶体管52,所述第一补偿晶体管51和所述第二补偿晶体管52均包括控制端、第一端和第二端。
所述第一补偿晶体管51的控制端和所述第二补偿晶体管52的控制端均用于接收所述扫描信号Scan,所述第一补偿晶体管51的第一端与所述第一驱动晶体管11的第二端和所述数据写入单元30电性连接。所述第一补偿晶体管51的第二端同时与所述第一驱动晶体管11的控制端和所述第二驱动晶体管13的控制端均电性连接。
所述第二补偿晶体管52的第一端电性连接至所述第一补偿晶体管51的第二端,所述第二补偿晶体管52的第二端用于接收所述初始化信号Vinit1。
在本申请实施例中,所述扫描信号Scan用于控制所述第一补偿晶体管51处于截止状态或导通状态,所述第二补偿晶体管52相应地处于导通状态或截止状态,以实现对所述第一驱动晶体管11的初始化。
具体而言,当所述扫描信号Scan处于第一电位时,所述第一补偿晶体管51处于截止状态,所述第二补偿晶体管52处于导通状态,所述初始化信号Vinit1写入所述驱动单元10,使得所述第一驱动晶体管11初始化。其中,所述第一驱动晶体管11初始化是指使得所述第一晶体管11的控制端电压达到预设值,预设值可以根据实际情况确定。当所述扫描信号Scan处于第二电位时,所述第一补偿晶体管51处于导通状态,所述第二补偿晶体管52处于截止状态。
在本申请具体实施例中,所述第一补偿晶体管51可以为P型金属-氧化物-半导体(P-Metal-Oxide-Semiconductor PMOS)晶体管,所述第二补偿晶体管52可以为N型金属-氧化物-半导体(N-Metal-Oxide-Semiconductor,NMOS)晶体管。所述第一端为其源极,所述第二端为其漏极,所述控制端为其栅极,本申请对此不作具体限制。
如图5所示,在本申请实施例中,所述数据写入单元30至少可以包括写入晶体管31,所述写入晶体管31的控制端用于接收所述扫描信号Scan,所述写入晶体管31的第一端用于接收所述数据信号Data,所述写入晶体管31的第二端电性连接至所述第一驱动晶体管11的第二端和所述第一补偿晶体管51的第一端。
在本申请实施例中,所述扫描信号Scan控制所述写入晶体管31处于导通状态或截止状态,以选择性控制所述数据信号Data传输至所述驱动单元10,以将所述数据信号Data写入所述存储单元20进行存储。
具体而言,当所述扫描信号Scan处于第一电位时,所述扫描信号Scan控制所述写入晶体管31处于截止状态。当所述扫描信号Scan处于第二电位时,所述扫描信号Scan控制所述写入晶体管31处于导通状态,所述数据信号Data传输至所述驱动单元10,以写入所述存储单元20进行存储。
如图5所示,在本申请实施例中,所述反置单元60包括隔离电路61和反置电路63。所述隔离电路61电性连接至所述驱动单元10和所述发光单元40的第一端之间,用于隔断所述驱动单元10和所述发光单元40之间的信号传输。所述隔离电路61用于接收所述扫描信号Scan。
所述反置电路63电性连接至所述发光单元40和所述隔离电路61,所述反置电路63用于接收所述反置信号Vinit2和所述扫描信号Scan,并根据所述扫描信号Scan将所述反置信号Vinit2传输至所述发光单元40的第一端,以使所述发光单元40的电场反置。其中,所述反置信号Vinit2的电压小于所述电压端Vss的电压,以使所述发光单元40的电场反向,即就是说,传输至所述发光单元40的第一端的反置信号Vinit2的电压小于传输至所述发光单元40的第二端的电压端Vss的电压。
当所述扫描信号Scan处于第一电位时,所述扫描信号Scan控制所述隔离电路61处于截止状态,控制所述反置电路63处于导通状态,所述反置信号Vinit2通过所述反置电路63传输至所述发光单元40的第一端,使所述发光单元40反置。当所述扫描信号Scan处于第二电位时,所述扫描信号Scan控制所述隔离电路61处于导通状态,控制所述反置电路63处于截止状态,所述发光单元40电场未反置。
在本申请具体实施例中,所述隔离电路61包括隔离晶体管,所述反置电路63包括反置晶体管。所述隔离晶体管的控制端和所述反置晶体管的控制端均用于接收所述扫描信号Scan,所述隔离晶体管的第一端电性连接至所述第二驱动晶体管13的第二端,所述隔离晶体管的第二端电性连接至所述反置晶体管的第二端和所述发光单元40的第一端。
所述反置晶体管63的第一端用于接收所述反置信号Vinit2,所述反置晶体管63的第二端还电性连接至所述发光单元40的第一端。
当所述扫描信号Scan处于第一电位时,所述扫描信号Scan控制所述隔离晶体管处于截止状态,控制所述反置晶体管处于导通状态,所述反置信号Vinit2通过所述反置晶体管63传输至所述发光单元40的第一端,使所述发光单元40反置。当所述扫描信号Scan处于第二电位时,所述扫描信号Scan控制所述隔离晶体管处于导通状态,控制所述反置晶体管处于截止状态,所述发光单元40电场未反置。
在本申请具体实施例中,所述隔离晶体管可以为PMOS晶体管,所述反置晶体管可以为NMOS晶体管,本申请对此不作具体限制。
在本申请实施例中,所述第一电位可以为高电位,所述第二电位可以为低电位,本申请对此不作具体限制。
在本申请实施例中,通过设置反置单元60,向所述发光单元40的阳极(即发光单元40的第一端)施加的电压小于向其阴极(即发光单元40的第二端)施加的电压,使得所述发光单元40内的电场反置,从而避免所述发光单元40内的电子长时间朝一个方向传输,影响所述发光单元40寿命的问题,进而有效提升了发光单元40的使用寿命。
同时,通过在所述反置单元60中设置隔离电路61,使得电场反置时隔断所述驱动单元10与所述发光单元40之间的信号传输,避免电路中其他位置的电信号影响所述反置信号Vinit2施加于所述发光单元40的第一端使所述发光单元40的电场反置的效果,进一步有效提升了所述发光单元40的寿命。
在本申请实施例中,所述像素电路100仅需使用一扫描信号Scan进行驱动,控制简单,节约能耗,同时能控制所述发光单元40正常发光,大大降低了所述像素电路100的能耗。
接下来,结合图5对所述像素电路100的工作过程进行阐述。
当所述扫描信号Scan处于第一电位时,所述第二补偿晶体管52和所述反置电路63处于导通状态,所述初始化信号Vinit1通过所述第二补偿晶体管52传输至所述驱动单元10,使所述驱动单元10完成初始化。所述反置信号Vinit2经所述反置电路63传输至所述发光单元40的第一端,使所述发光单元40反置。
当所述扫描信号Scan处于第二电位时,所述写入晶体管31、所述第一补偿晶体管51以及所述隔离晶体管61处于导通状态,所述数据信号Data经过所述写入晶体管31传输至所述驱动单元10,并写入所述存储单元20进行存储。而后,所述电源信号Vdd经由所述第二驱动晶体管13、所述隔离晶体管61传输至所述发光单元40,以驱动所述发光单元40发光。
请一并参阅图6,图6为图4所示的像素电路100的另一种具体电路结构示意图。在本申请实施例中,为了清楚的区分图6所示像素电路100各晶体管接收的扫描信号,所述写入晶体管31、所述隔离电路61接收第一扫描信号Scan1,所述第一补偿晶体管51接收第二扫描信号Scan2,所述反置电路63接收第三扫描信号Scan3。其中,所述第一扫描信号Scan1、所述第二扫描信号Scan2和所述第三扫描信号Scan3的时序不同。
如图6所示,在本申请实施例中,所述补偿控制单元50还包括第三补偿晶体管55,所述第二补偿晶体管的控制端和所述第三补偿晶体管的控制端均接收第三扫描信号,所述第三扫描信号Scan3控制所述第二补偿晶体管52和所述第三补偿晶体管55处于导通状态或截止状态,以选择性使所述第一补偿晶体管51与所述第二补偿晶体管52配合将所述第一驱动晶体管11初始化。
所述第三补偿晶体管55用于与所述第二补偿晶体管52配合将所述第二驱动晶体管13初始化。其中,初始化是指将第二驱动晶体管13的控制端电压调节至预设值,所述预设值可以根据实际情况确定。
所述第三补偿晶体管55的控制端接收第三扫描信号Scan3,所述第三补偿晶体管55的第一端电性连接至所述第一补偿晶体管51的第二端、所述第一驱动晶体管11的控制端以及所述第二驱动晶体管13的控制端,所述第三补偿晶体管55的第二端电性连接至所述第二驱动晶体管13的第二端和所述隔离晶体管61的第一端。
当所述第三扫描信号Scan3处于第一电位时,所述第二补偿晶体管52、所述第三补偿晶体管55处于导通状态,所述第三补偿晶体管55与所述第二补偿晶体管52配合将所述第二驱动晶体管13初始化。当所述第三扫描信号Scan3处于第二电位时,所述第二补偿晶体管52、所述第三补偿晶体管55以及所述反置电路63处于截止状态。
在本申请实施例中,所述第一电位可以为高电位,所述第二电位可以为低电位,本申请对此不作具体限制。
接下来,对图6所示的像素电路100的初始化阶段、补偿阶段以及发光阶段的工作过程进行阐述。
初始化阶段:所述第一扫描信号Scan1和所述第三扫描信号Scan3处于第一电位,所述第二扫描信号Scan2处于第二电位。此时,所述第一补偿晶体管51、所述第二补偿晶体管52、所述第三补偿晶体管55和所述反置电路63处于导通状态,所述写入晶体管31和所述隔离电路61处于截止状态。所述第一补偿晶体管51与所述第二补偿晶体管52配合将所述第一驱动晶体管11初始化,同时,所述第三补偿晶体管55与所述第二补偿晶体管52配合将所述第二驱动晶体管13初始化。所述反置信号Vinit2经所述反置电路63传输至所述发光单元40的第一端,使所述发光单元40的电场反置。
补偿阶段:所述第一扫描信号Scan1、所述第二扫描信号Scan2和所述第三扫描信号Scan3均处于第二电位。此时,所述写入晶体管31、所述第一补偿晶体管51和所述隔离电路61处于导通状态,所述第二补偿晶体管52、所述第三补偿晶体管55和所述反置电路63处于截止状态。所述数据信号Data经过所述写入晶体管31传输至所述驱动单元10,并写入所述存储单元20进行存储。
发光阶段:所述第一扫描信号Scan1和所述第三扫描信号Scan3均处于第二电位。此时,所述第二驱动晶体管13和所述隔离晶体管61均处于导通状态,则所述电源信号Vdd经由所述第二驱动晶体管13、所述隔离晶体管61传输至所述发光单元40,以驱动所述发光单元40发光。
在本申请实施例中,所述补偿控制单元50包括第三补偿晶体管55,使得所述第一补偿晶体管51、所述第三补偿晶体管55与所述第二补偿晶体管52配合可以同时将所述第一驱动晶体管11和所述第二驱动晶体管13初始化。因此,加快了初始化的速度,提高了发光驱动地效率,进一步提升了所述显示面板200的显示效果。
基于同一构思,本申请实施例还公开了一种显示面板200,所述显示面板200包括上述的像素电路100以及驱动电路,驱动电路用于驱动所述像素电路100发光。
基于同一构思,本申请实施例还公开了一种显示装置1000,所述显示装置1000包括上述的显示面板200以及电源模组300,所述电源模组300用于为显示面板200进行图像显示提供电源电压。
综上所述,在本申请的像素电路100、显示面板200以及显示装置1000中,通过设置所述反置单元60,向所述发光单元40的阳极(即发光单元40的第一端)施加的电压小于向其阴极(即发光单元40的第二端)施加的电压,使得所述发光单元40内的电场反置,从而避免所述发光单元40内的电子长时间朝一个方向传输,影响所述发光单元40寿命的问题,进而有效提升了发光单元40的使用寿命。同时,通过在所述反置单元60中设置隔离电路61,使得所述发光单元40的电场反置时隔断所述驱动单元10与所述发光单元40之间的信号传输,避免电路中其他位置的电信号影响所述反置信号Vinit2施加于所述发光单元40的第一端使所述发光单元40的电场反置的效果,进一步有效提升了所述发光单元40的寿命。
此外,所述像素电路100仅需使用一扫描信号Scan进行驱动,控制简单,节约能耗,同时能控制所述发光单元40正常发光,大大降低了所述像素电路100的能耗。
而且,通过在所述像素电路中设置所述第三补偿晶体管55,使得所述第一补偿晶体管51、所述第三补偿晶体管55与所述第二补偿晶体管52配合可以同时将所述第一驱动晶体管11和所述第二驱动晶体管13进行初始化。因此,加快了初始化的速度,提高了发光驱动地效率,进一步提升了所述显示面板200的显示效果,降低了所述显示装置1000的能耗。
对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
在本说明书的描述中,参考术语“一个实施方式”、“一些实施方式”、“示意性实施方式”、“示例”、“具体示例”或“一些示例”等的描述意指结合所述实施方式或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
应当理解的是,以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种像素电路,包括发光单元,其特征在于,所述像素电路还包括驱动单元、存储单元、数据写入单元、补偿控制单元和反置单元,所述驱动单元与所述存储单元、所述数据写入单元、所述补偿控制单元和所述反置单元均电性连接,所述反置单元还与所述发光单元电性连接,所述数据写入单元还与所述补偿控制单元电性连接;
所述补偿控制单元用于接收扫描信号,并根据所述扫描信号将初始化信号传输至所述驱动单元,以使所述驱动单元初始化;
所述数据写入单元用于接收扫描信号和数据信号,并根据所述扫描信号将所述数据信号传输至所述驱动单元,并将所述数据信号写入所述存储单元进行存储;
所述驱动单元用于接收电源信号,并将所述电源信号经过所述反置单元传输至所述发光单元,以驱动所述发光单元发光;
所述反置单元用于接收所述扫描信号和反置信号,并根据所述扫描信号将所述反置信号施加于所述发光单元以使所述发光单元的电场反置。
2.如权利要求1所述的像素电路,其特征在于,所述驱动单元包括第一驱动晶体管和第二驱动晶体管,所述第一驱动晶体管的控制端与所述第二驱动晶体管的控制端电性连接,且第一驱动晶体管的控制端与所述第二驱动晶体管的控制端均电性连接至所述存储单元和所述补偿控制单元;
所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均电性连接至所述存储单元,且所述第一驱动晶体管的第一端与所述第二驱动晶体管的第一端均接收所述电源信号;
所述第一驱动晶体管的第二端电性连接至所述数据写入单元和所述补偿控制单元,所述第二驱动晶体管的第二端电性连接至所述反置单元。
3.如权利要求2所述的像素电路,其特征在于,所述补偿控制单元包括第一补偿晶体管和第二补偿晶体管,其中,所述第一补偿晶体管的控制端用于接收所述扫描信号,所述第一补偿晶体管的第一端与所述第一驱动晶体管的第二端和所述数据写入单元电性连接,所述第一补偿晶体管的第二端与所述第一驱动晶体管的控制端和所述第二驱动晶体管的控制端均电性连接;
所述第二补偿晶体管的控制端用于接收所述扫描信号,所述第二补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端,所述第二补偿晶体管的第二端用于接收所述初始化信号。
4.如权利要求3所述的像素电路,其特征在于,当所述扫描信号处于第一电位时,所述第一补偿晶体管处于截止状态,所述第二补偿晶体管处于导通状态,所述初始化信号写入所述驱动单元,使得所述第一驱动晶体管初始化;
当所述扫描信号处于第二电位时,所述第一补偿晶体管处于导通状态,所述第二补偿晶体管处于截止状态。
5.如权利要求3所述的像素电路,其特征在于,所述数据写入单元包括写入晶体管,所述写入晶体管的控制端用于接收所述扫描信号,所述写入晶体管的第一端用于接收所述数据信号,所述写入晶体管的第二端电性连接至所述第一驱动晶体管的第二端和所述第一补偿晶体管的第一端;
所述写入晶体管根据所述扫描信号处于导通状态或截止状态,以选择性控制所述数据信号传输至所述驱动单元进而写入所述存储单元进行存储。
6.如权利要求2-5任一项所述的像素电路,其特征在于,所述反置单元包括隔离电路和反置电路,所述隔离电路电性连接至所述驱动单元和所述发光单元,用于隔断所述驱动单元和所述发光单元之间的信号传输,所述隔离电路用于接收所述扫描信号;
所述反置电路电性连接至所述发光单元和所述隔离电路,所述反置电路用于接收所述反置信号和所述扫描信号,并根据所述扫描信号将所述反置信号传输至所述发光单元的第一端,其中,所述反置信号的电压小于传输至所述发光单元的第二端的电压。
7.如权利要求6所述的像素电路,其特征在于,当所述扫描信号处于第一电位时,所述扫描信号控制所述隔离电路处于截止状态,所述反置电路处于导通状态,所述反置信号通过所述反置电路传输至所述发光单元的第一端;
当所述扫描信号处于第二电位时,所述扫描信号控制所述隔离电路处于导通状态,控制所述反置电路处于截止状态。
8.如权利要求2所述的像素电路,其特征在于,所述补偿控制单元包括第一补偿晶体管、第二补偿晶体管和第三补偿晶体管,所述第二补偿晶体管的控制端和所述第三补偿晶体管的控制端均接收一扫描信号,所述扫描信号控制所述第二补偿晶体管和所述第三补偿晶体管处于导通状态或截止状态,用于使所述第三补偿晶体管与所述第二补偿晶体管配合将所述第二驱动晶体管初始化;
所述第一补偿晶体管的控制端接收另一扫描信号,所述第一补偿晶体管的第一端与所述第一驱动晶体管的第二端和所述数据写入单元电性连接,所述第一补偿晶体管的第二端与所述第一驱动晶体管的控制端和所述第二驱动晶体管的控制端均电性连接;
所述第二补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端,所述第二补偿晶体管的第二端用于接收所述初始化信号;
所述第三补偿晶体管的第一端电性连接至所述第一补偿晶体管的第二端、所述第一驱动晶体管的控制端以及所述第二驱动晶体管的控制端,所述第三补偿晶体管的第二端电性连接至所述第二驱动晶体管的第二端和所述隔离晶体管的第一端;
其中,所述第二补偿晶体管的控制端和所述第三补偿晶体管的控制端接收的扫描信号与所述第一补偿晶体管的控制端接收的扫描信号的时序不同。
9.一种显示面板,其特征在于,所述显示面板包括如权利要求1-8任一项所述的像素电路以及驱动电路,所述驱动电路用于驱动所述像素电路发光。
10.一种显示装置,其特征在于,所述显示装置包括如权利要求9所述的显示面板以及电源模组,所述电源模组用于为所述显示面板进行图像显示提供电源电压。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211698139.9A CN115985251A (zh) | 2022-12-28 | 2022-12-28 | 像素电路、显示面板以及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211698139.9A CN115985251A (zh) | 2022-12-28 | 2022-12-28 | 像素电路、显示面板以及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115985251A true CN115985251A (zh) | 2023-04-18 |
Family
ID=85975558
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211698139.9A Pending CN115985251A (zh) | 2022-12-28 | 2022-12-28 | 像素电路、显示面板以及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115985251A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116469346A (zh) * | 2023-04-20 | 2023-07-21 | 惠科股份有限公司 | 显示面板和显示终端 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107342043A (zh) * | 2017-08-15 | 2017-11-10 | 上海天马微电子有限公司 | 像素驱动电路及其控制方法、显示面板和显示装置 |
CN107919091A (zh) * | 2018-01-03 | 2018-04-17 | 京东方科技集团股份有限公司 | 一种oled像素驱动电路及驱动方法、oled显示装置 |
CN108538242A (zh) * | 2018-01-26 | 2018-09-14 | 上海天马有机发光显示技术有限公司 | 像素驱动电路及其驱动方法、显示面板和显示装置 |
CN109599064A (zh) * | 2018-12-29 | 2019-04-09 | 昆山国显光电有限公司 | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 |
CN109686313A (zh) * | 2019-01-10 | 2019-04-26 | 昆山国显光电有限公司 | 一种像素电路、显示面板及像素电路的驱动方法 |
CN112837654A (zh) * | 2021-03-22 | 2021-05-25 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其驱动方法、显示面板和显示装置 |
CN114708828A (zh) * | 2022-04-29 | 2022-07-05 | 深圳市华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
-
2022
- 2022-12-28 CN CN202211698139.9A patent/CN115985251A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107342043A (zh) * | 2017-08-15 | 2017-11-10 | 上海天马微电子有限公司 | 像素驱动电路及其控制方法、显示面板和显示装置 |
CN107919091A (zh) * | 2018-01-03 | 2018-04-17 | 京东方科技集团股份有限公司 | 一种oled像素驱动电路及驱动方法、oled显示装置 |
CN108538242A (zh) * | 2018-01-26 | 2018-09-14 | 上海天马有机发光显示技术有限公司 | 像素驱动电路及其驱动方法、显示面板和显示装置 |
CN109599064A (zh) * | 2018-12-29 | 2019-04-09 | 昆山国显光电有限公司 | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 |
CN109686313A (zh) * | 2019-01-10 | 2019-04-26 | 昆山国显光电有限公司 | 一种像素电路、显示面板及像素电路的驱动方法 |
CN112837654A (zh) * | 2021-03-22 | 2021-05-25 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其驱动方法、显示面板和显示装置 |
CN114708828A (zh) * | 2022-04-29 | 2022-07-05 | 深圳市华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116469346A (zh) * | 2023-04-20 | 2023-07-21 | 惠科股份有限公司 | 显示面板和显示终端 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6636194B2 (en) | Electrooptic device and electronic equipment | |
US11688351B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
US6937220B2 (en) | Active matrix display panel and image display device adapting same | |
EP3839935A1 (en) | Gate drive circuit and control method therefor, and mobile terminal | |
US7277074B2 (en) | Control circuit for a common line | |
CN107799089A (zh) | 像素电路和显示装置 | |
CN115132129B (zh) | 驱动电路、显示模组及显示装置 | |
US11615759B2 (en) | Pixel circuit, display module and driving method thereof | |
US6483495B2 (en) | Liquid crystal display device | |
CN108766377B (zh) | 显示面板和显示装置 | |
CN111383597B (zh) | 一种像素电路和全面屏显示设备 | |
KR20010094921A (ko) | 주사선 구동 회로를 갖는 평면 표시 장치, 및 그 구동 방법 | |
US20220366848A1 (en) | Display substrate and display panel | |
CN115985251A (zh) | 像素电路、显示面板以及显示装置 | |
KR20010020935A (ko) | 표시 장치 및 상기 표시 장치의 구동 방법 | |
JP2001242819A6 (ja) | 電気光学装置及び電子機器 | |
US20240203338A1 (en) | Pixel circuit, driving method thereof and display device | |
CN110707095A (zh) | 显示面板 | |
CN113611248A (zh) | 显示面板及其开关电路的驱动方法、显示装置 | |
WO2024051200A1 (zh) | 像素电路、显示面板以及显示装置 | |
US7019727B2 (en) | Display device | |
US7501654B2 (en) | Liquid crystal display device and method for fabrication thereof | |
US20240021118A1 (en) | Driving circuit and display panel | |
CN114842794A (zh) | 显示面板及显示装置 | |
CN115050323A (zh) | 像素阵列、显示面板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |