CN115938310A - 像素驱动电路及其驱动方法、显示装置 - Google Patents

像素驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN115938310A
CN115938310A CN202310019234.XA CN202310019234A CN115938310A CN 115938310 A CN115938310 A CN 115938310A CN 202310019234 A CN202310019234 A CN 202310019234A CN 115938310 A CN115938310 A CN 115938310A
Authority
CN
China
Prior art keywords
signal
node
reset
module
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310019234.XA
Other languages
English (en)
Inventor
龚庆
陆旭
石慧男
朱俊锋
张仲瑞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202310019234.XA priority Critical patent/CN115938310A/zh
Publication of CN115938310A publication Critical patent/CN115938310A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本文公开一种像素驱动电路,第一和第二发光控制模块在发光控制信号的控制下导通或断开;驱动模块与第一节点、第二节点和第三节点连接,向发光模块提供驱动电流;输入模块在第一控制信号的控制下将输入信号提供给第二节点;储能模块包括存储电容,该存储电容与第一电源信号端和第一节点连接;节点控制模块与第一节点和第二节点连接,在第二控制信号的控制下导通或断开;第一复位模块在第一复位信号的控制下对第一节点的电压值进行复位;第二复位模块在第二复位信号的控制下对第二节点的电压值进行复位;第三复位模块在第三复位信号的控制下对第三节点的电压值进行复位。本文的像素驱动电路能消除或减轻刷新率降低时的画面闪烁。

Description

像素驱动电路及其驱动方法、显示装置
技术领域
本文涉及但不限于显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示装置。
背景技术
随着触控显示技术的不断发展进步,为了能给观众呈现出一种身临其境的欣赏美感,AMOLED(Active-matrix organic light-emitting diode,有源矩阵有机发光二极管)显示以其优异的色彩还原和对比度效果,已经成为世界显示产品的主流。
随着AMOLED显示技术蓬勃发展,LTPO(Low Temperature PolycrystallineOxide,低温多晶氧化物)像素驱动技术也日益发展。LTPO像素驱动电路可以实现更多的显示刷新率,实现VRR(Variable Refresh Rate,可变刷新率)效果。
但是,LTPO显示面板在降频过程存在亮度变化或者色彩变化,影响了用户体验。
发明内容
第一方面,本公开提供了一种像素驱动电路,包括第一发光控制模块、驱动模块、第二发光控制模块、发光模块、输入模块、储能模块、节点控制模块、第一复位模块、第二复位模块和第三复位模块;
第一发光控制模块与第一电源信号端和第二节点连接,在发光控制信号的控制下导通或断开;
驱动模块与第一节点、第二节点和第三节点连接,向发光模块提供驱动电流;
第二发光控制模块与第三节点和第四节点连接,在发光控制信号的控制下导通或断开;
发光模块包括发光元件,所述发光元件与第四节点和第二电源信号端连接;
输入模块与输入信号端和第二节点连接,在第一控制信号的控制下将输入信号提供给第二节点;
储能模块包括存储电容,所述存储电容与第一电源信号端和第一节点连接;
节点控制模块与第一节点和第二节点连接,在第二控制信号的控制下导通或断开;
第一复位模块与第一初始化信号端和第一节点连接,在第一复位信号的控制下对第一节点的电压值进行复位;
第二复位模块与第二初始化信号端和第二节点连接,在第二复位信号的控制下对第二节点的电压值进行复位;
第三复位模块与第三初始化信号端和第三节点连接,在第三复位信号的控制下对第三节点的电压值进行复位。
第二方面,本公开提供了一种像素驱动电路的驱动方法,包括:
第一复位模块在第一工作时段对第一节点的电压值进行复位;
输入模块在第二工作时段将输入信号提供给第一节点,并由储能模块对第一节点的电压值进行存储;
第二复位模块在第三工作时段对第二节点的电压值进行复位;和/或第三复位模块在第三工作时段对第三节点的电压值进行复位;
第一发光控制模块和第二发光控制模块在第四工作时段导通,驱动模块在第四工作时段向发光模块提供驱动电流以使发光器件发光。
第三方面,本公开提供了一种显示装置,包括上述像素驱动电路。
本公开实施例提供了像素驱动电路及其驱动方法、显示装置,通过第一复位模块对第一节点的电压值进行复位,通过第二复位模块对第二节点的电压值进行复位,通过第三复位模块对第三节点的电压值进行复位,能够稳定流过发光元件的驱动电流,从而补偿显示刷新率降低时节点电位的漂移,消除或减轻刷新率降低时的画面闪烁。
附图说明
附图用来提供对本公开技术方案的理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。
图1为本公开实施例提供的一种像素驱动电路的结构示意图;
图2为本公开实施例提供的另一种像素驱动电路的结构示意图(增加第四复位模块);
图3为本公开实施例提供的一种像素驱动电路的等效电路示意图;
图4为本公开实施例提供的另一种像素驱动电路的等效电路示意图;
图5为图4所示的像素驱动电路的信号时序图;
图6为本公开实施例提供的一种像素驱动电路的驱动方法流程图。
具体实施方式
为使本公开的目的、技术方案和优点更加清楚明白,下文中将结合附图对本公开的实施例进行详细说明。注意,实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为各种各样的形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。
在附图中,有时为了明确起见,夸大表示了各构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,附图中各部件的形状和大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或电连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本公开中的具体含义。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。注意,在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,第一极可以为漏电极、第二极可以为源电极,或者第一极可以为源电极、第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有各种功能的元件等。
在本说明书中,“膜”和“层”可以相互调换。例如,有时可以将“导电层”换成为“导电膜”。与此同样,有时可以将“绝缘膜”换成为“绝缘层”。
本公开中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
本公开实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。由于这里采用的薄膜晶体管的源极、漏极是对称的,所以其源极、漏极可以互换。在本公开实施例中,将源极和漏极中的一个称为第一极,将源极和漏极中的另一个称为第二极。
本公开实施例提供了一种像素驱动电路,如图1所示,本公开实施例提供的像素驱动电路,包括第一发光控制模块1、驱动模块2、第二发光控制模块3、发光模块4、输入模块5、储能模块6、节点控制模块7、第一复位模块8、第二复位模块9和第三复位模块10;
第一发光控制模块与第一电源信号ELVDD端和第二节点N2连接,在发光控制信号EM的控制下导通或断开;
驱动模块与第一节点N1、第二节点N2和第三节点N3连接,向发光模块提供驱动电流;
第二发光控制模块与第三节点N3和第四节点N4连接,在发光控制信号EM的控制下导通或断开;
发光模块包括发光元件,所述发光元件与第四节点N4和第二电源信号ELVSS端连接;
输入模块与输入信号DATA端和第二节点N2连接,在第一控制信号S1的控制下将输入信号提供给第二节点;
储能模块包括存储电容,所述存储电容与第一电源信号ELVDD端和第一节点N1连接;
节点控制模块与第一节点N1和第二节点N3连接,在第二控制信号S2的控制下导通或断开;
第一复位模块与第一初始化信号VINT1端和第一节点N1连接,在第一复位信号RESET1的控制下对第一节点的电压值进行复位;
第二复位模块与第二初始化信号VINT2端和第二节点N2连接,在第二复位信号RESET2的控制下对第二节点的电压值进行复位;
第三复位模块与第三初始化信号VINT3端和第三节点N3连接,在第三复位信号RESET3的控制下对第三节点的电压值进行复位。
上述实施例提供的像素驱动电路,通过第一复位模块对第一节点的电压值进行复位,通过第二复位模块对第二节点的电压值进行复位,通过第三复位模块对第三节点的电压值进行复位。通过对第一节点、第二节点和第三节点的电压值进行复位,能够稳定流过发光元件的驱动电流,从而补偿显示刷新率降低时节点电位的漂移,消除或减轻刷新率降低时的画面闪烁。
在一些示例性的实施方式中,如图2所示,所述像素驱动电路还包括:第四复位模块11;
第四复位模块与第四初始化信号VINT4端和第四节点N4连接,在第四复位信号RESET4的控制下对第四节点的电压值进行复位。通过第四复位模块可以对第四节点的电压值进行复位,从而补偿显示刷新率降低时第四节点电位的漂移,避免第四节点电位的变化对流过发光元件驱动电流的影响。
在一些示例性的实施方式中,如图3所示,所述第一发光控制模块包括第一晶体管T1,所述第一晶体管的第一极与第一电源信号ELVDD端连接,所述第一晶体管的第二极与第二节点N2连接,所述第一晶体管的控制极与发光控制信号EM端连接。
在一些示例性的实施方式中,如图3所示,所述驱动模块包括第二晶体管T2,所述第二晶体管的第一极与第二节点N2连接,所述第二晶体管的第二极与第三节点N3连接,所述第二晶体管的控制极与第一节点N1连接。
在一些示例性的实施方式中,如图3所示,所述第二发光控制模块包括第三晶体管T3,所述第三晶体管的第一极与第三节点N3连接,所述第三晶体管的第二极与第四节点N4连接,所述第三晶体管的控制极与发光控制信号EM端连接。
在一些示例性的实施方式中,如图3所示,所述发光模块包括有机发光二极管D1,所述有机发光二极管的阳极与第四节点N4连接,所述有机发光二极管的阴极与第二电源信号ELVSS端连接。
在一些示例性的实施方式中,如图3所示,所述输入模块包括第四晶体管T4,所述第四晶体管的第一极与输入信号DATA端连接,所述第四晶体管的第二极与第二节点N2连接,所述第四晶体管的控制极与第一控制信号S1端连接。
在一些示例性的实施方式中,如图3所示,所述储能模块包括存储电容Cs,所述存储电容的第一端与第一电源信号ELVDD端连接,所述存储电容的第二端与第一节点N1连接。
在一些示例性的实施方式中,如图3所示,所述节点控制模块包括第五晶体管T5,所述第五晶体管的第一极与第一节点N1连接,所述第五晶体管的第二极与第三节点N3连接,所述第五晶体管的控制极与第二控制信号S2端连接。
在一些示例性的实施方式中,如图3所示,所述第一复位模块包括第六晶体管T6,所述第六晶体管的第一极与第一初始化信号VINT1端连接,所述第六晶体管的第二极与第一节点N1连接,所述第六晶体管的控制极与第一复位信号RESET1端连接。
在一些示例性的实施方式中,如图3所示,所述第二复位模块包括第七晶体管T7,所述第七晶体管的第一极与第二初始化信号VINT2端连接,所述第七晶体管的第二极与第二节点N2连接,所述第七晶体管的控制极与第二复位信号RESET2端连接。
在一些示例性的实施方式中,如图3所示,所述第三复位模块包括第八晶体管T8,所述第八晶体管的第一极与第三初始化信号VINT3端连接,所述第八晶体管的第二极与第三节点N3连接,所述第八晶体管的控制极与第三复位信号RESET3端连接。
在一些示例性的实施方式中,如图4所示,所述像素驱动电路还包括第四复位模块。所述第四复位模块包括第九晶体管T9,所述第九晶体管的第一极与第四初始化信号VINT4端连接,所述第九晶体管的第二极与第四节点N4连接,所述第九晶体管的控制极与第四复位信号RESET4端连接。
在一些示例性的实施方式中,第一电源信号、第二电源信号、第一初始化信号、第二初始化信号、第三初始化信号和第四初始化信号为直流信号;输入信号、第一控制信号、第二控制信号、第一复位信号、第二复位信号和第三复位信号和发光控制信号为脉冲信号。第一电源信号的电压值大于第二电源信号的电压值。输入信号是携带发光亮度信息的电压信号。
在一些示例性的实施方式中,第四复位信号为脉冲信号。
在一些示例性的实施方式中,第五晶体管和第六晶体管为N型晶体管,其他所有晶体管为P型晶体管。在其他的实施方式中,晶体管的类型也可以发生变化,只要对应的控制信号做适应性调整即可。
在一些示例性的实施方式中,第三初始化信号和第四初始化信号可以为同一个信号,或者第三初始化信号和第四初始化信号也可以为电压值不同的两个信号。
在一些示例性的实施方式中,所述像素驱动电路的一个工作周期包括四个工作时段;
所述第一控制信号在第二工作时段内是有效信号,在其他工作时段内为无效信号;
所述第二控制信号在第二工作时段内是有效信号,在其他工作时段内为无效信号;
所述第一复位信号在第一工作时段内是有效信号,在其他工作时段内为无效信号;
所述第二复位信号和所述第三复位信号中的至少一个在第三工作时段内为有效信号;所述第二复位信号和所述第三复位信号在第三工作时段以外的其他工作时段内为无效信号;
所述发光控制信号在第四工作时段内是有效信号,在其他工作时段内为无效信号;
其中,有效信号是能够使得受控的晶体管处于导通状态的信号,无效信号是不能够使得受控的晶体管处于导通状态的信号。
像素驱动电路的一个工作周期为一帧时间。
在一些示例性的实施方式中,所述第二复位信号、所述第三复位信号和所述第四复位信号中的至少一个在第三工作时段内为有效信号;所述第四复位信号在第三工作时段以外的其他工作时段内为无效信号。
在一些示例性的实施方式中,所述像素驱动电路采用LTPO(Low TemperaturePolycrystalline Oxide,低温多晶氧化物)像素驱动技术。
在一些示例性的实施方式中,所述像素驱动电路工作在VRR(Variable RefreshRate,可变刷新率)工作模式下。
在一些示例性的实施方式中,所述第二复位信号和所述第三复位信号在第三工作时段内是否有效根据当前帧的刷新率进行确定:当前帧的刷新率越低,在第三工作时段内有效的复位信号的数量越多。
在一些示例性的实施方式中,所述第二复位信号、所述第三复位信号和所述第四复位信号在第三工作时段内是否有效根据当前帧的刷新率进行确定:当前帧的刷新率越低,在第三工作时段内有效的复位信号的数量越多。
在一些示例性的实施方式中,如果当前帧的刷新率f满足:a2≤f<a1,则所述第二复位信号和所述第三复位信号中的任意一个在第三工作时段内为有效信号;如果当前帧的刷新率f满足:f<a2,则所述第二复位信号和所述第三复位信号在第三工作时段内为有效信号;其中,a2<a1。
在一些示例性的实施方式中,如果当前帧的刷新率f满足:b2≤f<b1,则所述第二复位信号、所述第三复位信号和所述第四复位信号中的任意一个在第三工作时段内为有效信号;如果当前帧的刷新率f满足:b3≤f<b2,则所述第二复位信号、所述第三复位信号和所述第四复位信号中的任意两个在第三工作时段内为有效信号;如果当前帧的刷新率f满足:f<b3,则所述第二复位信号、所述第三复位信号和所述第四复位信号在第三工作时段内为有效信号;其中,b3<b2<b1。
下面结合图5所示的信号时序图对图4提供的像素驱动电路的工作过程进行说明。
在图4所示的实施例中,晶体管T5和晶体管T6是N型晶体管,其他晶体管是P型晶体管。第一电源信号ELVDD、第二电源信号ELVSS、第一初始化信号VINT1、第二初始化信号VINT2、第三初始化信号VINT3和第四初始化信号VINT4为直流信号。输入信号DATA、第一控制信号S1、第二控制信号S2、第一复位信号RESET1、第二复位信号RESET2、第三复位信号RESET3、第四复位信号RESET4和发光控制信号EM为脉冲信号。对于晶体管的控制极输入的控制信号,如果所述控制信号能够使晶体管处于导通状态,则该控制信号为有效信号,如果所述控制信号不能够使得晶体管处于导通状态,则该控制信号为无效信号。第三初始化信号和第四初始化信号可以是电压值相同的同一个信号,也可以是电压值不同的两个信号。
图5提供了图4所示的像素驱动电路的部分信号的时序图。图4所示的像素驱动电路的工作过程包括四个阶段,第一阶段(t1)、第二阶段(t2),第三阶段(t3)和第四阶段(t4)。
(一)第一阶段(t1阶段)
第一复位信号为有效信号,第二复位信号为无效信号,第三复位信号为无效信号,第四复位信号为无效信号,第一控制信号为无效信号,第二控制信号为无效信号,发光控制信号为无效信号。
第一复位信号为有效信号,第六晶体管导通。第一初始化信号通过第六晶体管传递给第一节点,第一节点的电压值被复位:UN1=UVINT1
第一节点的电压值被复位后,第二晶体管导通。
发光控制信号为无效信号,第一晶体管和第三晶体管截止。
第一控制信号为无效信号,第四晶体管截止。
第二控制信号为无效信号,第五晶体管截止。
第二复位信号、第三复位信号和第四复位信号为无效信号,第七晶体管、第八晶体管和第九晶体管截止。
(二)第二阶段(t2阶段)
第一复位信号为无效信号,第二复位信号为无效信号,第三复位信号为无效信号,第四复位信号为无效信号,第一控制信号为有效信号,第二控制信号为有效信号,发光控制信号为无效信号。
第一控制信号为有效信号,第四晶体管导通,输入信号DATA通过第四晶体管传递给第二节点,UN2=UDATA。第二控制信号为有效信号,第五晶体管导通。第二晶体管导通并且工作在二极管模式,第二节点的电压值传递给第一节点,UN1=UDATA-Vth。Vth是第二晶体管的阈值电压。输入信号的电压值被存储在存储电容中。
第一复位信号为无效信号,第六晶体管截止。第二复位信号、第三复位信号和第四复位信号为无效信号,第七晶体管、第八晶体管和第九晶体管截止。
发光控制信号为无效信号,第一晶体管和第三晶体管截止。
(三)第三阶段(t3阶段)
第一复位信号为无效信号,第二复位信号为有效信号,第三复位信号为有效信号,第四复位信号为有效信号,第一控制信号为无效信号,第二控制信号为无效信号,发光控制信号为无效信号。
第一复位信号为无效信号,第六晶体管截止。
第二复位信号、第三复位信号和第四复位信号为有效信号,第七晶体管、第八晶体管和第九晶体管导通。第二初始化信号通过第七晶体管传递给第二节点,第二节点的电压值被复位:UN2=UVINT2。第三初始化信号通过第八晶体管传递给第三节点,第三节点的电压值被复位:UN3=UVINT3。第四初始化信号通过第九晶体管传递给第四节点,第四节点的电压值被复位:UN4=UVINT4
第一控制信号为无效信号,第四晶体管截止。第二控制信号为无效信号,第五晶体管截止。
第二晶体管保持导通状态。
发光控制信号为无效信号,第一晶体管和第三晶体管截止。
(四)第四阶段(t4阶段)
第一复位信号为无效信号,第二复位信号为无效信号,第三复位信号为无效信号,第四复位信号为无效信号,第一控制信号为无效信号,第二控制信号为无效信号,发光控制信号为有效信号。
第一控制信号为无效信号,第四晶体管截止。第二控制信号为无效信号,第五晶体管截止。第二复位信号、第三复位信号和第四复位信号为无效信号,第七晶体管、第八晶体管和第九晶体管截止。
发光控制信号为有效信号,第一晶体管和第三晶体管导通。第二晶体管保持导通状态。流过第二晶体管的驱动电流流过有机发光二极管D1,有机发光二极管D1发光。由于第一节点、第二节点、第三节点和第四节点分别在第一阶段和第三阶段被复位,因此在任何刷新率下,第一节点、第二节点、第三节点和第四节点不会因为刷新率的变化而出现电位漂移,保证了驱动电流的稳定性。
如图6所示,本公开实施例提供了一种像素驱动电路的驱动方法,所述像素驱动电路的驱动方法,可以包括以下步骤:
步骤S10,第一复位模块在第一工作时段对第一节点的电压值进行复位;
步骤S20,输入模块在第二工作时段将输入信号提供给第一节点,并由储能模块对第一节点的电压值进行存储;
步骤S30,第二复位模块在第三工作时段对第二节点的电压值进行复位;和/或第三复位模块在第三工作时段对第三节点的电压值进行复位;
步骤S40,第一发光控制模块和第二发光控制模块在第四工作时段导通,驱动模块在第四工作时段向发光模块提供驱动电流以使发光器件发光。
上述实施例提供的像素驱动电路的驱动方法,第一复位模块在第一工作时段对第一节点的电压值进行复位;输入模块在第二工作时段将输入信号提供给第一节点,并由储能模块对第一节点的电压值进行存储;第二复位模块在第三工作时段对第二节点的电压值进行复位;和/或第三复位模块在第三工作时段对第三节点的电压值进行复位;第一发光控制模块和第二发光控制模块在第四工作时段导通,驱动模块在第四工作时段向发光模块提供驱动电流以使发光器件发光。通过对第一节点以及第二节点和/或第三节点的电压值进行复位,能够稳定流过发光元件的驱动电流,从而补偿显示刷新率降低时节点电位的漂移,消除或减轻刷新率降低时的画面闪烁。
在一些示例性的实施方式中,所述驱动方法还包括:
第四复位模块在第三工作时段对第四节点的电压值进行复位。通过第四复位模块可以对第四节点的电压值进行复位,从而补偿显示刷新率降低时第四节点电位的漂移,避免第四节点电位的变化对流过发光元件驱动电流的影响。
在一些示例性的实施方式中,所述像素驱动电路采用LTPO(Low TemperaturePolycrystalline Oxide,低温多晶氧化物)像素驱动技术。
在一些示例性的实施方式中,所述像素驱动电路工作在VRR(Variable RefreshRate,可变刷新率)工作模式下。
在一些示例性的实施方式中,所述驱动方法还包括:根据当前帧的刷新率确定第二复位模块和第三复位模块中的至少一个在第三工作时段内对节点的电压值进行复位操作:当前帧的刷新率越低,参与节点电压值复位处理的复位模块的数量越多。
在一些示例性的实施方式中,所述驱动方法还包括:根据当前帧的刷新率确定第二复位模块、第三复位模块和第四复位模块中的至少一个在第三工作时段内对节点的电压值进行复位操作:当前帧的刷新率越低,参与节点电压值复位处理的复位模块的数量越多。
在一些示例性的实施方式中,如果当前帧的刷新率f满足:a2≤f<a1,则所述第二复位模块和所述第三复位模块中的任意一个在第三工作时段内进行节点电压值的复位处理;如果当前帧的刷新率f满足:f<a2,则所述第二复位信号和所述第三复位信号在第三工作时段内进行节点电压值的复位处理;其中,a2<a1。
在一些示例性的实施方式中,如果当前帧的刷新率f满足:b2≤f<b1,则所述第二复位模块、所述第三复位模块和所述第四复位模块中的任意一个在第三工作时段内进行节点电压值的复位处理;如果当前帧的刷新率f满足:b3≤f<b2,则所述第二复位模块、所述第三复位模块和所述第四复位模块中的任意两个在第三工作时段内进行节点电压值的复位处理;如果当前帧的刷新率f满足:f<b3,则所述第二复位模块、所述第三复位模块和所述第四复位模块在第三工作时段内进行节点电压值的复位处理;其中,b3<b2<b1。
本公开实施例还提供了一种显示装置,包括上述像素驱动电路。
所述显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
虽然本申请所揭露的实施方式如上,但所述的内容仅为便于理解本申请而采用的实施方式,并非用以限定本发明。任何本发明所属领域内的技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (13)

1.一种像素驱动电路,包括第一发光控制模块、驱动模块、第二发光控制模块、发光模块、输入模块、储能模块、节点控制模块、第一复位模块、第二复位模块和第三复位模块;
第一发光控制模块与第一电源信号端和第二节点连接,在发光控制信号的控制下导通或断开;
驱动模块与第一节点、第二节点和第三节点连接,向发光模块提供驱动电流;
第二发光控制模块与第三节点和第四节点连接,在发光控制信号的控制下导通或断开;
发光模块包括发光元件,所述发光元件与第四节点和第二电源信号端连接;
输入模块与输入信号端和第二节点连接,在第一控制信号的控制下将输入信号提供给第二节点;
储能模块包括存储电容,所述存储电容与第一电源信号端和第一节点连接;
节点控制模块与第一节点和第二节点连接,在第二控制信号的控制下导通或断开;
第一复位模块与第一初始化信号端和第一节点连接,在第一复位信号的控制下对第一节点的电压值进行复位;
第二复位模块与第二初始化信号端和第二节点连接,在第二复位信号的控制下对第二节点的电压值进行复位;
第三复位模块与第三初始化信号端和第三节点连接,在第三复位信号的控制下对第三节点的电压值进行复位。
2.根据权利要求1所述的像素驱动电路,其特征在于:
所述像素驱动电路还包括:第四复位模块;
所述第四复位模块与第四初始化信号端和第四节点连接,在第四复位信号的控制下对第四节点的电压值进行复位。
3.根据权利要求1所述的像素驱动电路,其特征在于:
所述第一发光控制模块包括第一晶体管,所述第一晶体管的第一极与第一电源信号端连接,所述第一晶体管的第二极与第二节点连接,所述第一晶体管的控制极与发光控制信号端连接;
所述驱动模块包括第二晶体管,所述第二晶体管的第一极与第二节点连接,所述第二晶体管的第二极与第三节点连接,所述第二晶体管的控制极与第一节点连接;
所述第二发光控制模块包括第三晶体管,所述第三晶体管的第一极与第三节点连接,所述第三晶体管的第二极与第四节点连接,所述第三晶体管的控制极与发光控制信号端连接;
所述发光模块包括有机发光二极管,所述有机发光二极管的阳极与第四节点连接,所述有机发光二极管的阴极与第二电源信号端连接;
所述输入模块包括第四晶体管,所述第四晶体管的第一极与输入信号端连接,所述第四晶体管的第二极与第二节点连接,所述第四晶体管的控制极与第一控制信号端连接;
所述储能模块包括存储电容,所述存储电容的第一端与第一电源信号端连接,所述存储电容的第二端与第一节点连接;
所述节点控制模块包括第五晶体管,所述第五晶体管的第一极与第一节点连接,所述第五晶体管的第二极与第三节点连接,所述第五晶体管的控制极与第二控制信号端连接;
所述第一复位模块包括第六晶体管,所述第六晶体管的第一极与第一初始化信号端连接,所述第六晶体管的第二极与第一节点连接,所述第六晶体管的控制极与第一复位信号端连接;
所述第二复位模块包括第七晶体管,所述第七晶体管的第一极与第二初始化信号端连接,所述第七晶体管的第二极与第二节点连接,所述第七晶体管的控制极与第二复位信号端连接;
所述第三复位模块包括第八晶体管,所述第八晶体管的第一极与第三初始化信号端连接,所述第八晶体管的第二极与第三节点连接,所述第八晶体管的控制极与第三复位信号端连接。
4.根据权利要求3所述的像素驱动电路,其特征在于:
所述像素驱动电路还包括第四复位模块;
所述第四复位模块包括第九晶体管,所述第九晶体管的第一极与第四初始化信号端连接,所述第九晶体管的第二极与第四节点连接,所述第九晶体管的控制极与第四复位信号端连接。
5.根据权利要求1所述的像素驱动电路,其特征在于:
所述第一控制信号、所述第二控制信号、所述第一复位信号、所述第二复位信号、所述第三复位信号和所述发光控制信号为脉冲信号;
所述像素驱动电路的一个工作周期包括四个工作时段;
所述第一控制信号在第二工作时段内是有效信号,在其他工作时段内为无效信号;
所述第二控制信号在第二工作时段内是有效信号,在其他工作时段内为无效信号;
所述第一复位信号在第一工作时段内是有效信号,在其他工作时段内为无效信号;
所述第二复位信号和所述第三复位信号中的至少一个在第三工作时段内为有效信号;所述第二复位信号和所述第三复位信号在第三工作时段以外的其他工作时段内为无效信号;
所述发光控制信号在第四工作时段内是有效信号,在其他工作时段内为无效信号;
其中,有效信号是能够使得受控的晶体管处于导通状态的信号,无效信号是不能够使得受控的晶体管处于导通状态的信号。
6.根据权利要求2所述的像素驱动电路,其特征在于:
所述第一控制信号、所述第二控制信号、所述第一复位信号、所述第二复位信号、所述第三复位信号、所述第四复位信号和所述发光控制信号为脉冲信号;
所述像素驱动电路的一个工作周期包括四个工作时段;
所述第一控制信号在第二工作时段内是有效信号,在其他工作时段内为无效信号;
所述第二控制信号在第二工作时段内是有效信号,在其他工作时段内为无效信号;
所述第一复位信号在第一工作时段内是有效信号,在其他工作时段内为无效信号;
所述第二复位信号、所述第三复位信号和所述第四复位信号中的至少一个在第三工作时段内为有效信号;所述第四复位信号在第三工作时段以外的其他工作时段内为无效信号;
所述发光控制信号在第四工作时段内是有效信号,在其他工作时段内为无效信号;
其中,有效信号是能够使得受控的晶体管处于导通状态的信号,无效信号是不能够使得受控的晶体管处于导通状态的信号。
7.根据权利要求5所述的像素驱动电路,其特征在于:
所述像素驱动电路工作在可变刷新率工作模式下;
所述第二复位信号和所述第三复位信号在第三工作时段内是否有效根据当前帧的刷新率进行确定:当前帧的刷新率越低,在第三工作时段内有效的复位信号的数量越多。
8.根据权利要求6所述的像素驱动电路,其特征在于:
所述像素驱动电路工作在可变刷新率工作模式下;
所述第二复位信号、所述第三复位信号和所述第四复位信号在第三工作时段内是否有效根据当前帧的刷新率进行确定:当前帧的刷新率越低,在第三工作时段内有效的复位信号的数量越多。
9.一种权利要求1-8中任一项所述的像素驱动电路的驱动方法,包括:
第一复位模块在第一工作时段对第一节点的电压值进行复位;
输入模块在第二工作时段将输入信号提供给第一节点,并由储能模块对第一节点的电压值进行存储;
第二复位模块在第三工作时段对第二节点的电压值进行复位;和/或第三复位模块在第三工作时段对第三节点的电压值进行复位;
第一发光控制模块和第二发光控制模块在第四工作时段导通,驱动模块在第四工作时段向发光模块提供驱动电流以使发光器件发光。
10.根据权利要求9所述的驱动方法,其特征在于,所述驱动方法还包括:
第四复位模块在第三工作时段对第四节点的电压值进行复位。
11.根据权利要求9所述的驱动方法,其特征在于,所述驱动方法还包括:
所述像素驱动电路工作在可变刷新率工作模式下;
根据当前帧的刷新率确定第二复位模块和第三复位模块中的至少一个在第三工作时段内对节点的电压值进行复位操作:当前帧的刷新率越低,参与节点电压值复位处理的复位模块的数量越多。
12.根据权利要求10所述的驱动方法,其特征在于,所述驱动方法还包括:
所述像素驱动电路工作在可变刷新率工作模式下;
根据当前帧的刷新率确定第二复位模块、第三复位模块和第四复位模块中的至少一个在第三工作时段内对节点的电压值进行复位操作:当前帧的刷新率越低,参与节点电压值复位处理的复位模块的数量越多。
13.一种显示装置,包括:权利要求1-8中任一项所述的像素驱动电路。
CN202310019234.XA 2023-01-06 2023-01-06 像素驱动电路及其驱动方法、显示装置 Pending CN115938310A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310019234.XA CN115938310A (zh) 2023-01-06 2023-01-06 像素驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310019234.XA CN115938310A (zh) 2023-01-06 2023-01-06 像素驱动电路及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN115938310A true CN115938310A (zh) 2023-04-07

Family

ID=86649217

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310019234.XA Pending CN115938310A (zh) 2023-01-06 2023-01-06 像素驱动电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN115938310A (zh)

Similar Documents

Publication Publication Date Title
US10139958B2 (en) Organic electroluminescent touch panel integrating touch control function, driving method for the same, and display device comprising the same
CN109712565B (zh) 一种像素电路、其驱动方法及电致发光显示面板
CN114758619A (zh) 一种像素电路及其驱动方法、显示面板及显示装置
CN108492770B (zh) 一种像素补偿电路、其驱动方法及显示面板、显示装置
CN106991968B (zh) 像素补偿电路及补偿方法、显示装置
US11227548B2 (en) Pixel circuit and display device
CN107464526B (zh) 一种像素补偿电路、其驱动方法及显示装置
CN109346009B (zh) 有机发光显示面板和显示装置
JP2020519925A (ja) 画素の駆動回路、画素の駆動方法及び表示装置
CN107644948B (zh) 一种发光器件、像素电路、其控制方法及相应装置
CN107871471B (zh) 一种像素驱动电路及其驱动方法、显示装置
WO2021018034A1 (zh) 像素驱动电路、显示装置及像素驱动电路的控制方法
JP2019527844A (ja) 電子回路及び駆動方法、表示パネル、並びに表示装置
CN109637426B (zh) 显示面板和显示装置
CN112908258B (zh) 像素驱动电路、驱动方法、显示面板与显示装置
CN108877668B (zh) 一种像素电路、其驱动方法及显示面板
CN112116893A (zh) 一种像素驱动电路及其控制方法、显示面板
CN114141204B (zh) 背光驱动电路及显示装置
WO2021249164A1 (zh) 像素电路及其驱动方法、显示面板和显示装置
CN111312162B (zh) 一种像素电路、显示装置和像素电路的驱动方法
CN109216425B (zh) 显示面板和显示装置
CN110992891A (zh) 一种像素驱动电路、驱动方法和显示基板
CN110021262B (zh) 像素电路及其驱动方法、像素单元、显示面板
CN112992071A (zh) 像素电路及其驱动方法、显示装置
CN111276096A (zh) 像素驱动电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination