CN115938307A - 像素电路、显示面板及显示装置 - Google Patents

像素电路、显示面板及显示装置 Download PDF

Info

Publication number
CN115938307A
CN115938307A CN202211692527.6A CN202211692527A CN115938307A CN 115938307 A CN115938307 A CN 115938307A CN 202211692527 A CN202211692527 A CN 202211692527A CN 115938307 A CN115938307 A CN 115938307A
Authority
CN
China
Prior art keywords
control
control unit
electrically connected
unit
transistors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211692527.6A
Other languages
English (en)
Other versions
CN115938307B (zh
Inventor
刘常富
周仁杰
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202211692527.6A priority Critical patent/CN115938307B/zh
Publication of CN115938307A publication Critical patent/CN115938307A/zh
Application granted granted Critical
Publication of CN115938307B publication Critical patent/CN115938307B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种像素电路,像素电路包括开关单元与驱动单元,像素电路还包括第一控制单元、和/或第二控制单元、和/或第三控制单元,第一控制单元的两个连接端分别与第一电源端以及驱动单元的第一端电连接,和/或,第二控制单元的两个连接端分别与驱动单元的第二端以及发光元件的阳极电连接,和/或,第三控制单元的两个连接端分别与发光元件的阴极以及第二电源端电连接,第一控制单元和/或第二控制单元和/或第三控制单元的控制端接收发光信号,以将第一电源端、发光元件与第二电源端之间形成导电通路,从而实现多个发光元件的响应时间一致以同时发光,进而使得显示面板的出光侧的亮度均匀。本申请还提供一种显示面板以及一种显示装置。

Description

像素电路、显示面板及显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种像素电路、一种具有该像素电路的显示面板以及一种具有该显示面板的显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)显示装置因其能耗小、亮度大、响应速度快及对比度高等优点,广泛地应用于显示技术领域。在实际应用中,OLED显示装置的像素电路中驱动晶体管的阈值电压漂移和电源线阻抗压降会导致OLED显示装置出现亮度不均匀现象。因此,在OLED显示装置发光前,会对驱动OLED显示装置的发光元件发光的电压或电流进行补偿。
目前,在补偿阶段,存在OLED显示装置的每个发光元件的响应时间不一致的问题,且OLED显示装置中显示面板的尺寸越大,发光元件的响应时间的差异就越明显,使得驱动部分发光元件的电压或电流已被补偿,而驱动其余部分发光元件的电压或电流还未被补偿,导致OLED显示装置出光侧的亮度不均匀。
因此,如何解决由于OLED显示装置中各个发光元件响应时间不一致导致的亮度不均匀是本领域技术人员亟待解决的问题。
发明内容
鉴于上述现有技术的不足,本申请的目的在于提供一种像素电路、一种具有该像素电路的显示面板以及一种具有该显示面板的显示装置,其旨在解决现有技术中由于OLED显示装置中发光元件响应时间不一致导致的亮度不均匀的问题。
为解决上述技术问题,本申请实施例提供一种像素电路,所述像素电路包括开关单元以及与所述开关单元电连接的驱动单元,所述开关单元还与扫描线和数据线电连接。所述像素电路还包括第一控制单元、和/或第二控制单元、和/或第三控制单元,其中,所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,和/或,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及发光元件的阳极电连接,和/或,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端和/或所述第二控制单元的控制端和/或所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路。
综上所述,本申请实施例提供的像素电路包括开关单元以及与所述开关单元电连接的驱动单元,所述开关单元还与扫描线和数据线电连接。所述像素电路还包括第一控制单元、和/或第二控制单元、和/或第三控制单元,其中,所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,和/或,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及发光元件的阳极电连接,和/或,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端和/或所述第二控制单元的控制端和/或所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路,从而实现多个发光元件的响应时间一致以同时发光,进而使得显示面板的出光侧的亮度均匀。
在示例性实施方式中,所述第一控制单元包括至少一个第一控制晶体管,所述第一控制晶体管的源极为所述第一控制单元的一连接端,所述第一控制晶体管的漏极为所述第一控制单元的另一连接端,所述第一控制晶体管的栅极为所述第一控制单元的控制端;和/或,所述第二控制单元包括至少一个第二控制晶体管,所述第二控制晶体管的源极为所述第二控制单元的一连接端,所述第二控制晶体管的漏极为所述第二控制单元的另一连接端,所述第二控制晶体管的栅极为所述第二控制单元的控制端;和/或,所述第三控制单元包括至少一个第三控制晶体管,所述第三控制晶体管的源极为所述第三控制单元的一连接端,所述第三控制晶体管的漏极为所述第三控制单元的另一连接端,所述第三控制晶体管的栅极为所述第三控制单元的控制端。
在示例性实施方式中,多个所述第一控制晶体管的源极电连接,多个所述第一控制晶体管的漏极电连接,多个所述第一控制晶体管的栅极接收所述发光信号;和/或,多个所述第二控制晶体管的源极电连接,多个所述第二控制晶体管的漏极电连接,多个所述第二控制晶体管的栅极接收所述发光信号;和/或,多个所述第三控制晶体管的源极电连接,多个所述第三控制晶体管的漏极电连接,多个所述第三控制晶体管的栅极接收所述发光信号。
基于同样的发明构思,本申请实施例还提供一种显示面板,所述显示面板包括扫描线、数据线以及上述的像素电路,所述像素电路包括开关单元与驱动单元,所述开关单元与所述扫描线、所述数据线以及所述驱动单元电连接。
综上所述,本申请实施例提供的显示面板包括扫描线、数据线以及像素电路,所述像素电路包括开关单元以及与所述开关单元电连接的驱动单元,所述开关单元还与扫描线和数据线电连接。所述像素电路还包括第一控制单元、和/或第二控制单元、和/或第三控制单元,其中,所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,和/或,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及所述发光元件的阳极电连接,和/或,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端和/或所述第二控制单元的控制端和/或所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路,从而实现多个发光元件的响应时间一致以同时发光,进而使得显示面板的出光侧的亮度均匀。
在示例性实施方式中,所述显示面板包括两个边缘区域以及位于两个所述边缘区域之间的中间区域,在所述边缘区域指向所述中间区域的方向上,多个所述像素电路的第一控制单元的第一控制晶体管的数量逐渐增加;和/或,在所述边缘区域指向所述中间区域的方向上,多个所述像素电路的第二控制单元的第二控制晶体管的数量逐渐增加;和/或,在所述边缘区域指向所述中间区域的方向上,多个所述像素电路的第三控制单元的第三控制晶体管的数量逐渐增加。
基于同样的发明构思,本申请实施例还提供一种显示面板,所述显示面板包括像素电路,所述像素电路包括开关单元以及与所述开关单元电连接的驱动单元,所述开关单元还与扫描线和数据线电连接。所述显示面板还包括两个边缘区域、中间区域以及两个过渡区域,所述中间区域位于两个所述过渡区域之间,两个所述过渡区域分别位于所述中间区域与两个所述边缘区域之间,位于所述边缘区域内的所述像素电路包括第一控制单元、第二控制单元或第三控制单元,位于所述中间区域内的所述像素电路包括所述第一控制单元、所述第二控制单元以及所述第三控制单元,位于所述过渡区域的所述像素电路包括所述第一控制单元、所述第二控制单元以及所述第三控制单元中的任意两个。其中,所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及所述发光元件的阳极电连接,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端、所述第二控制单元的控制端以及所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路。
综上所述,本申请实施例提供的显示面板包括两个边缘区域、中间区域以及两个过渡区域。所述显示面板还包括多个像素电路,位于所述边缘区域内的所述像素电路包括第一控制单元、或第二控制单元、或第三控制单元,位于所述中间区域内的所述像素电路包括所述第一控制单元、所述第二控制单元以及所述第三控制单元,位于所述过渡区域的所述像素电路包括所述第一控制单元、所述第二控制单元以及所述第三控制单元中的任意两个。其中,所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及所述发光元件的阳极电连接,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端、所述第二控制单元的控制端以及所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路,从而实现多个发光元件的响应时间一致以同时发光,进而使得显示面板的出光侧的亮度均匀。
在示例性实施方式中,所述第一控制单元包括至少一个第一控制晶体管,所述第一控制晶体管的源极为所述第一控制单元的一连接端,所述第一控制晶体管的漏极为所述第一控制单元的另一连接端,所述第一控制晶体管的栅极为所述第一控制单元的控制端;所述第二控制单元包括至少一个第二控制晶体管,所述第二控制晶体管的源极为所述第二控制单元的一连接端,所述第二控制晶体管的漏极为所述第二控制单元的另一连接端,所述第二控制晶体管的栅极为所述第二控制单元的控制端;所述第三控制单元包括至少一个第三控制晶体管,所述第三控制晶体管的源极为所述第三控制单元的一连接端,所述第三控制晶体管的漏极为所述第三控制单元的另一连接端,所述第三控制晶体管的栅极为所述第三控制单元的控制端。
在示例性实施方式中,多个所述第一控制晶体管的源极电连接,多个所述第一控制晶体管的漏极电连接,多个所述第一控制晶体管的栅极接收所述发光信号;多个所述第二控制晶体管的源极电连接,多个所述第二控制晶体管的漏极电连接,多个所述第二控制晶体管的栅极接收所述发光信号;多个所述第三控制晶体管的源极电连接,多个所述第三控制晶体管的漏极电连接,多个所述第三控制晶体管的栅极接收所述发光信号。
在示例性实施方式中,所述第一控制晶体管的数量、所述第二控制晶体管的数量以及所述第三控制晶体管的数量均为1至10个。
基于同样的发明构思,本申请实施例还提供一种显示装置,所述显示装置包括扫描驱动电路、数据驱动电路以及上述的显示面板,所述显示面板分别与所述扫描驱动电路以及所述数据驱动电路电连接。
综上所述,本申请实施例提供的显示装置包括扫描线、数据线以及像素电路,所述像素电路包括开关单元以及与所述开关单元电连接的驱动单元,所述开关单元还与扫描线和数据线电连接。所述像素电路还包括第一控制单元、和/或第二控制单元、和/或第三控制单元。其中,所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,和/或,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及所述发光元件的阳极电连接,和/或,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端和/或所述第二控制单元的控制端和/或所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路,从而实现多个发光元件的响应时间一致以同时发光,进而使得显示面板的出光侧的亮度均匀。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的显示装置的结构示意图;
图2为图1所示的显示装置的显示面板的层结构示意图;
图3为图2所示的电路层的俯视结构示意图;
图4为图3所示的像素电路的等效电路示意图;
图5为本申请实施例公开的发光信号的传输路径示意图。
附图标记说明:
001-第一方向;002-第二方向;1-显示装置;10-显示面板;11-衬底;
13-电路层;15-多个发光元件;16-封装层;30-扫描驱动电路;40-数据驱动电路;50-时序控制电路;130-像素电路;131-开关单元;132-驱动单元;134a-第一控制单元;134b-第二控制单元;134c-第三控制单元;136-电位维持单元;VDD-第一电源端;VSS-第二电源端;T1-开关晶体管;T2-驱动晶体管;T3-第一控制晶体管;T4-第二控制晶体管;T5-第三控制晶体管;Cst-存储电容;GL-扫描线;DL-数据线。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
以下各实施例的说明是参考附加的图示,用以例示本申请可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本申请中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本申请,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。需要说明的是,本申请的说明书和权利要求书及所述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,本申请中使用的术语“包括”、“可以包括”、“包含”、或“可以包含”表示公开的相应功能、操作、元件等的存在,并不限制其他的一个或多个更多功能、操作、元件等。此外,术语“包括”或“包含”表示存在说明书中公开的相应特征、数目、步骤、操作、元素、部件或其组合,而并不排除存在或添加一个或多个其他特征、数目、步骤、操作、元素、部件或其组合,意图在于覆盖不排他的包含。还需要理解的是,本文中描述的“至少一个”的含义是一个及其以上,例如一个、两个或三个等,而“多个”的含义是至少两个,例如两个或三个等,除非另有明确具体的限定。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
请参阅图1,图1为本申请实施例公开的显示装置的结构示意图。本申请实施例提供的显示装置1至少可以包括显示面板10、扫描驱动电路30、数据驱动电路40以及时序控制电路50,所述显示面板10分别与所述扫描驱动电路30以及所述数据驱动电路40电连接,所述时序控制电路50分别与所述扫描驱动电路30以及数据驱动电路40电连接。
具体地,所述扫描驱动电路30用于输出扫描信号至所述显示面板10,所述数据驱动电路40用于输出数据信号至所述显示面板10。所述时序控制电路50用于输出时序控制信号至所述扫描驱动电路30以及所述数据驱动电路40,以控制所述扫描驱动电路30何时输出所述扫描信号至所述显示面板10以及控制所述数据驱动电路40何时输出所述数据信号至所述显示面板10。
在本申请实施方式中,所述显示装置1可为有机发光二极管(Organic Light-Emitting Diode,OLED)显示装置。
可以理解地,所述显示装置1可用于包括但不限于平板电脑、笔记本电脑、台式电脑等电子设备。根据本发明的实施例,所述显示装置1的具体种类不受特别的限制,本领域技术人员可根据应用所述显示装置1的具体的使用要求进行相应地设计,在此不再赘述。
在示例性实施方式中,所述显示装置1还可以包括电源板、高压板以及按键控制板等其他必要的部件和组成部分,本领域技术人员可根据所述显示装置1的具体类型和实际功能进行相应地补充,本申请在此不再赘述。
请参阅图2,图2为图1所示的显示装置的显示面板的层结构示意图。本申请实施例提供的显示面板10至少可以包括衬底11、电路层13、多个发光元件15以及封装层16,所述电路层13设置于所述衬底11的一侧,多个所述发光元件15阵列排布于所述电路层13背对所述衬底11的一侧,所述封装层16将多个所述发光元件15罩设于所述电路层13上。其中,所述电路层13与多个所述发光元件15电连接,以驱动所述发光元件15发光,所述封装层16用于保护所述发光元件15。
在示例性实施方式中,所述发光元件15可为有机发光二极管。可以理解的是,所述发光元件15是由有机电致发光材料制成,电致发光材料与空气中的氧气及水分子接触,会导致所述发光元件15发生氧化或结晶形成非发射性黑点而影响所述显示面板10的显示效果及使用寿命。因此,所述封装层16可以隔绝水汽、氧气及灰尘等杂质以保护所述发光元件15。
请参阅图3,图3为图2所示的电路层的俯视结构示意图。在本申请实施方式中,所述电路层13包括多个扫描线GL、多个数据线DL以及多个像素电路130。多条所述扫描线GL沿着第一方向001延伸,且沿着第二方向002依次平行间隔排列,多条所述数据线DL沿着所述第二方向002延伸,且沿着所述第一方向001依次平行间隔排列,所述像素电路130设置于相邻的两个所述扫描线GL之间以及相邻的两个所述数据线DL之间。所述像素电路130分别与所述扫描线GL以及所述数据线DL电连接,所述扫描线GL还与所述扫描驱动电路30电连接,所述数据线DL还与所述数据驱动电路40电连接。所述扫描驱动电路30输出的所述扫描信号通过所述扫描线GL传输至所述像素电路130,所述数据驱动电路40输出的所述数据信号通过所述数据线DL传输至所述像素电路130。
可以理解的是,一个所述扫描线GL与多条所述数据线DL相交,一个所述数据线DL与多条扫描线GL相交,即多条所述扫描线GL与多条所述数据线DL之间互相呈网格状设置。一个所述像素电路130分别与一个所述扫描线GL以及一个所述数据线DL电连接,即多条所述扫描线GL与多条所述数据线DL的交叉部均对应设置所述像素电路130。具体为,任意相邻的两条所述扫描线GL和任意相邻的两条所述数据线DL之间设置有所述像素电路130,位于同一列的所述像素电路130均与同一条所述数据线DL电连接,位于同一行的所述像素电路130均与同一条所述扫描线GL电连接。本申请实施例中,多个所述像素电路130呈阵列分布。
在示例性实施方式中,所述第一方向001与所述第二方向002垂直,并且多条所述扫描线GL之间、多条所述数据线DL之间、以及所述扫描线GL与所述数据线DL之间均相互绝缘。也即,多条所述扫描线GL之间间隔排列设置且相互绝缘,多条所述数据线DL之间间隔排列设置且相互绝缘,多条所述扫描线GL与多条所述数据线DL之间相互绝缘设置。
请参阅图4,图4为图3所示的像素电路的等效电路示意图,在本申请实施方式中,所述像素电路130包括开关单元131与驱动单元132,所述开关单元131的第一端与所述数据线DL电连接,所述开关单元131的第二端与所述驱动单元132的控制端电连接,所述开关单元131的控制端与所述扫描线GL电连接。所述像素电路130还包括第一控制单元134a、和/或、第二控制单元134b、和/或、第三控制单元134c。所述第一控制单元134a的两个连接端分别与第一电源端VDD以及所述驱动单元132的第一端电连接,和/或,所述第二控制单元134b的两个连接端分别与所述驱动单元132的第二端以及所述发光元件15的阳极电连接,和/或,所述第三控制单元134c的两个连接端分别与所述发光元件15的阴极以及第二电源端VSS电连接。所述第一控制单元134a的控制端和/或所述第二控制单元134b的控制端和/或所述第三控制单元134c的控制端接收发光信号(EMIT),以将所述第一电源端VDD、所述发光元件15以及所述第二电源端VSS之间形成导电通路。
在示例性实施方式中,所述发光信号(EMIT)可由所述扫描驱动电路30提供。所述第一电源端VDD的电压大于所述第二电源端VSS的电压。
可以理解的是,对所述发光元件15的电压或电流进行补偿时,可以通过改变所述驱动单元132的阈值电压以及改变所述第一电源端VDD的电压大小。因此,无论什么时候对所述发光元件15的电压或电流进行补偿,需要所述发光信号(EMIT)到达才能使得所述发光元件15与所述第一电源端VDD以及所述第二电源端VSS形成通路,进而驱动所述发光元件15发光,从而实现所述显示面板10的响应时间一致。
综上所述,本申请实施例提供的像素电路130包括开关单元131与驱动单元132,所述开关单元131的第一端与所述数据线DL电连接,所述开关单元131的第二端与所述驱动单元132的控制端电连接,所述开关单元131的控制端与所述扫描线GL电连接。所述像素电路130还包括第一控制单元134a、和/或第二控制单元134b、和/或第三控制单元134c。所述第一控制单元134a的两个连接端分别与所述第一电源端VDD以及所述驱动单元132的第一端电连接,和/或,所述第二控制单元134b的两个连接端分别与所述驱动单元132的第二端以及所述发光元件15的阳极电连接,和/或,所述第三控制单元134c的两个连接端分别与所述发光元件15的阴极以及所述第二电源端VSS电连接。所述第一控制单元134a的控制端和/或所述第二控制单元134b的控制端和/或所述第三控制单元134c的控制端接入所述发光信号,以将所述第一电源端VDD、所述发光元件15以及所述第二电源端VSS之间形成导电通路。因此,通过所述第一控制单元134a的控制端和/或所述第二控制单元134b的控制端和/或所述第三控制单元134c的控制端接入所述发光信号(EMIT),使得多个所述发光元件15的相对两端同时与所述第一电源端VDD和所述第二电源端VSS电连接以形成导电通路,从而实现多个所述发光元件15的响应时间一致以同时发光,进而使得所述显示面板10的出光侧的亮度均匀。
在示例性实施方式中,所述开关单元131包括开关晶体管T1,所述驱动单元132包括驱动晶体管T2。所述开关晶体管T1的源极为所述开关单元131的第一端,所述开关晶体管T1的漏极为所述开关单元131的第二端,所述开关晶体管T1的栅极为所述开关单元131的控制端,所述驱动晶体管T2的源极为所述驱动单元132的第一端,所述驱动晶体管T2的漏极为所述驱动单元132的第二端,所述驱动晶体管T2的栅极为所述驱动单元132的控制端。
具体为,所述开关晶体管T1的源极与所述扫描线GL电连接,所述开关晶体管T1的漏极与所述驱动晶体管T2的栅极电连接,所述开关晶体管T1的栅极与所述数据线DL电连接。所述驱动晶体管T2的源极可以与所述第一开关单元134a的一个连接端电连接或者与所述第一电源端VDD电连接,所述驱动晶体管T2的漏极可与所述第二开关单元134b的一个连接端电连接或者与所述发光元件15的阳极电连接。
在本申请实施方式中,所述第一控制单元134a包括至少一个第一控制晶体管T3,所述第一控制晶体管T3的源极为所述第一控制单元134a的一连接端,所述第一控制晶体管T3的漏极为所述第一控制单元134的另一连接端,所述第一控制晶体管T3的栅极为所述第一控制单元134的控制端。
在示例性实施方式中,多个所述第一控制晶体管T3的源极电连接,多个所述第一控制晶体管T3的漏极电连接,多个所述第一控制晶体管T3的栅极接收所述发光信号。也即为,多个所述第一控制晶体管T3并联。
可以理解的是,所述第一控制单元134a的多个所述第一控制晶体管T3并联,使得所述第一控制单元134a的电阻减小,有利于电流流过所述第一控制单元134a,并减小所述第一控制单元134a的插入损耗。
在示例性实施方式中,所述第一控制单元134a的所述第一控制晶体管T3的数量可为1至10个,例如,1个、2个、5个、7个、8个、10个、或其他数量个。在本申请实施例中,以所述第一控制单元134a的所述第一控制晶体管T3的数量为3个为例进行说明,本申请对此不作具体限制。
在本申请实施方式中,所述第二控制单元134b包括至少一个第二控制晶体管T4,所述第二控制晶体管T4的源极为所述第二控制单元134b的一连接端,所述第二控制晶体管T4的漏极为所述第二控制单元134b的另一连接端,所述第二控制晶体管T4的栅极为所述第二控制单元134b的控制端。
在示例性实施方式中,多个所述第二控制晶体管T4的源极电连接,多个所述第二控制晶体管T4的漏极电连接,多个所述第二控制晶体管T4的栅极接收所述发光信号。也即为,多个所述第二控制晶体管T4并联。
可以理解的是,所述第二控制单元134b的多个所述第二控制晶体管T4并联,使得所述第二控制单元134b的电阻减小,有利于电流流过所述第二控制单元134b,并减小所述第二控制单元134b的插入损耗。
在示例性实施方式中,所述第二控制单元134b的所述第二控制晶体管T4的数量可为1至10个,例如,1个、2个、5个、7个、8个、10个、或其他数量个。在本申请实施例中,以所述第二控制单元134b的所述第二控制晶体管T4的数量为3个为例进行说明,本申请对此不作具体限制。
在本申请实施方式中,所述第三控制单元134c包括至少一个第三控制晶体管T5,所述第三控制晶体管T5的源极为所述第三控制单元134c的一连接端,所述第三控制晶体管T5的漏极为所述第三控制单元134c的另一连接端,所述第三控制晶体管T5的栅极为所述第三控制单元134c的控制端。
在示例性实施方式中,多个所述第三控制晶体管T5的源极电连接,多个所述第三控制晶体管T5的漏极电连接,多个所述第三控制晶体管T5的栅极接收所述发光信号。也即为,多个所述第三控制晶体管T5并联。
可以理解的是,所述第三控制单元134c的多个所述第三控制晶体管T5并联,使得所述第三控制单元134c的电阻减小,有利于电流流过所述第三控制单元134c,并减小所述第三控制单元134c的插入损耗。
在示例性实施方式中,所述第三控制单元134c的所述第三控制晶体管T5的数量可为1至10个,例如,1个、2个、5个、7个、8个、10个、或其他数量个。在本申请实施例中,以所述第三控制单元134c的所述第三控制晶体管T5的数量为3个为例进行说明,本申请对此不作具体限制。
在本申请实施方式中,所述像素电路130还包括电位维持单元136,所述电位维持单元136的两个连接端分别与所述驱动单元132的控制端以及所述驱动单元132的第二端电连接。当所述开关单元131截止时,所述电位维持单元136用于维持所述驱动单元132的控制端的电位,使得所述驱动单元132导通。
在示例性实施方式中,所述电位维持单元136可为存储电容Cst。
请参阅图5,图5为本申请实施例公开的发光信号的传输路径示意图。在本申请实施方式中,所述显示面板10包括两个边缘区域101以及位于两个所述边缘区域101之间的中间区域102,所述发光信号(EMIT)可从所述边缘区域101向所述中间区域102传输。在所述边缘区域101指向所述中间区域102的方向上,多个所述像素电路130的所述第一控制单元134a的所述第一控制晶体管T3的数量逐渐增加,和/或,多个所述像素电路130的所述第二控制单元134b的所述第二控制晶体管T4的数量逐渐增加,和/或,多个所述像素电路130的所述第三控制单元134c的所述第三控制晶体管T6的数量逐渐增加。例如,所述边缘区域101内的所述像素电路130的所述第一控制单元134a的所述第一控制晶体管T3的数量可为1个,所述中间区域102内的所述像素电路130的所述第一控制单元134a的所述第一控制晶体管T3的数量8个。
可以理解的是,传输所述发光信号(EMIT)的走线也是有一定的电阻,所述走线的延伸方向从所述边缘区域101指向所述中间区域102,因此,所述中间区域102内的所述走线的电位低于所述边缘区域101内的所述走线的电位。为补偿上述的电位差,设置多个所述像素电路130的所述第一控制单元134a的所述第一控制晶体管T3的数量从所述边缘区域101指向所述中间区域102的方向逐渐增加,使得所述第一控制单元134a的电阻逐渐减小,从而使得所述发光信号(EMIT)加载于每个所述第一控制晶体管T3的电位相同,使得每个第一所述控制晶体管T3的开启程度相同,有利于保证每个所述第一控制晶体管T3的响应时间一致。同理,和/或,通过设置多个所述像素电路130的所述第二控制单元134b的所述第二控制晶体管T4的数量从所述边缘区域101指向所述中间区域102的方向逐渐增加,使得所述第二控制单元134b的电阻逐渐减小。同理,和/或,通过设置多个所述像素电路130的所述第三控制单元134b的所述第三控制晶体管T5的数量从所述边缘区域101指向所述中间区域102的方向逐渐增加,使得所述第三控制单元134c的电阻逐渐减小。
在示例性实施方式中,两个所述边缘区域101是指图5中左右两侧对应的区域。
在本申请实施方式中,所述显示面板10包括两个边缘区域101、中间区域102以及两个过渡区域103,所述中间区域102位于两个所述边缘区域101之间,所述过渡区域103位于所述中间区域102与所述边缘区域101之间。也即为,所述中间区域102位于两个所述过渡区域103之间,两个所述过渡区域103分别位于所述中间区域102与两个所述边缘区域101之间。
在所述边缘区域101内的所述像素电路130包括所述第一控制单元134a、所述第二控制单元134b以及所述第三控制单元134c中的任意一个,所述显示面板10的所述中间区域102内的所述像素电路130包括所述第一控制单元134a、所述第二控制单元134b以及所述第三控制单元134c,所述过渡区域103的所述像素电路130包括所述第一控制单元134a、所述第二控制单元134b以及所述第三控制单元134c中的任意两个。
可以理解的是,传输所述发光信号(EMIT)的走线也是有一定的电阻,所述走线的延伸方向从所述边缘区域101指向所述中间区域102,因此,所述中间区域102内的所述走线的电位低于所述边缘区域101内的所述走线的电位。为补偿上述的电位差,在所述边缘区域101指向所述中间区域102的方向上,所述像素电路130的控制单元的数量增加,例如,所述边缘区域101内像素电路130的控制单元数量为一个,所述过渡区域103内像素电路130的控制单元数量为两个,所述中间区域102内像素电路130的控制单元数量为三个。由于所述第一控制单元134a、所述第二控制单元134b以及所述第三控制单元134c的是并联的,使得所述像素电极130的控制单元的电阻逐渐减小,从而使得所述发光信号(EMIT)加载于每个控制单元的控制端的电位相同,使得每个控制单元的开启程度相同,有利于保证每个控制单元的响应时间一致。
综上所述,本申请实施例提供的像素电路130包括开关单元131与驱动单元132,所述开关单元131的第一端与所述数据线DL电连接,所述开关单元131的第二端与所述驱动单元132的控制端电连接,所述开关单元131的控制端与所述扫描线GL电连接。所述像素电路130还包括第一控制单元134a、和/或第二控制单元134b、和/或第三控制单元134c。所述第一控制单元134a的两个连接端分别与所述第一电源端VDD以及所述驱动单元132的第一端电连接,和/或,所述第二控制单元134b的两个连接端分别与所述驱动单元132的第二端以及所述发光元件15的阳极电连接,和/或,所述第三控制单元134c的两个连接端分别与所述发光元件15的阴极以及所述第二电源端VSS电连接。所述第一控制单元134a的控制端和/或所述第二控制单元134b的控制端和/或所述第三控制单元134c的控制端接入所述发光信号,以将所述第一电源端VDD、所述发光元件15以及所述第二电源端VSS之间形成导电通路。因此,通过所述第一控制单元134a的控制端和/或所述第二控制单元134b的控制端和/或所述第三控制单元134c的控制端接入所述发光信号(EMIT),使得多个所述发光元件15同时与所述第一电源端VDD以及所述第二电源端VSS形成导电通路,从而实现多个所述发光元件15的响应时间一致以同时发光,进而使得所述显示面板10的出光侧的亮度均匀。
在本说明书的描述中,参考术语“一个实施方式”、“一些实施方式”、“示意性实施方式”、“示例”、“具体示例”或“一些示例”等的描述意指结合所述实施方式或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
应当理解的是,本申请的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本申请所附权利要求的保护范围。本领域的一般技术人员可以理解实现上述实施例的全部或部分方法,并依本申请权利要求所作的等同变化,仍属于本申请所涵盖的范围。

Claims (10)

1.一种像素电路,包括开关单元以及与所述开关单元电连接的驱动单元,所述开关单元还与扫描线和数据线电连接,其特征在于,所述像素电路还包括第一控制单元、和/或第二控制单元、和/或第三控制单元,其中,
所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,和/或,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及发光元件的阳极电连接,和/或,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端和/或所述第二控制单元的控制端和/或所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路。
2.如权利要求1所述的像素电路,其特征在于,所述第一控制单元包括至少一个第一控制晶体管,所述第一控制晶体管的源极为所述第一控制单元的一连接端,所述第一控制晶体管的漏极为所述第一控制单元的另一连接端,所述第一控制晶体管的栅极为所述第一控制单元的控制端;和/或,
所述第二控制单元包括至少一个第二控制晶体管,所述第二控制晶体管的源极为所述第二控制单元的一连接端,所述第二控制晶体管的漏极为所述第二控制单元的另一连接端,所述第二控制晶体管的栅极为所述第二控制单元的控制端;和/或,
所述第三控制单元包括至少一个第三控制晶体管,所述第三控制晶体管的源极为所述第三控制单元的一连接端,所述第三控制晶体管的漏极为所述第三控制单元的另一连接端,所述第三控制晶体管的栅极为所述第三控制单元的控制端。
3.如权利要求2所述的像素电路,其特征在于,多个所述第一控制晶体管的源极电连接,多个所述第一控制晶体管的漏极电连接,多个所述第一控制晶体管的栅极接收所述发光信号;和/或,
多个所述第二控制晶体管的源极电连接,多个所述第二控制晶体管的漏极电连接,多个所述第二控制晶体管的栅极接收所述发光信号;和/或,
多个所述第三控制晶体管的源极电连接,多个所述第三控制晶体管的漏极电连接,多个所述第三控制晶体管的栅极接收所述发光信号。
4.一种显示面板,包括扫描线和数据线,其特征在于,所述显示面板还包括多个如权利要求1-3任一项所述的像素电路,所述像素电路包括开关单元与驱动单元,所述开关单元与所述扫描线、所述数据线以及所述驱动单元电连接。
5.如权利要求4所述的显示面板,其特征在于,所述显示面板包括两个边缘区域以及位于两个所述边缘区域之间的中间区域,在所述边缘区域指向所述中间区域的方向上,多个所述像素电路的第一控制单元的第一控制晶体管的数量逐渐增加;和/或,
在所述边缘区域指向所述中间区域的方向上,多个所述像素电路的第二控制单元的第二控制晶体管的数量逐渐增加;和/或,
在所述边缘区域指向所述中间区域的方向上,多个所述像素电路的第三控制单元的第三控制晶体管的数量逐渐增加。
6.一种显示面板,包括像素电路,所述像素电路包括开关单元以及与所述开关单元电连接的驱动单元,所述开关单元还与扫描线和数据线电连接,其特征在于,所述显示面板还包括两个边缘区域、中间区域以及两个过渡区域,所述中间区域位于两个所述过渡区域之间,两个所述过渡区域分别位于所述中间区域与两个所述边缘区域之间,位于所述边缘区域内的所述像素电路包括第一控制单元、或第二控制单元或第三控制单元,位于所述中间区域内的所述像素电路包括所述第一控制单元、所述第二控制单元以及所述第三控制单元,位于所述过渡区域的所述像素电路包括所述第一控制单元、所述第二控制单元以及所述第三控制单元中的任意两个;
所述第一控制单元的两个连接端分别与第一电源端以及所述驱动单元的第一端电连接,所述第二控制单元的两个连接端分别与所述驱动单元的第二端以及发光元件的阳极电连接,所述第三控制单元的两个连接端分别与所述发光元件的阴极以及第二电源端电连接,所述第一控制单元的控制端、所述第二控制单元的控制端以及所述第三控制单元的控制端接收发光信号,以将所述第一电源端、所述发光元件以及所述第二电源端之间形成导电通路。
7.如权利要求6所述的显示面板,其特征在于,所述第一控制单元包括至少一个第一控制晶体管,所述第一控制晶体管的源极为所述第一控制单元的一连接端,所述第一控制晶体管的漏极为所述第一控制单元的另一连接端,所述第一控制晶体管的栅极为所述第一控制单元的控制端;
所述第二控制单元包括至少一个第二控制晶体管,所述第二控制晶体管的源极为所述第二控制单元的一连接端,所述第二控制晶体管的漏极为所述第二控制单元的另一连接端,所述第二控制晶体管的栅极为所述第二控制单元的控制端;
所述第三控制单元包括至少一个第三控制晶体管,所述第三控制晶体管的源极为所述第三控制单元的一连接端,所述第三控制晶体管的漏极为所述第三控制单元的另一连接端,所述第三控制晶体管的栅极为所述第三控制单元的控制端。
8.如权利要求7所述的显示面板,其特征在于,多个所述第一控制晶体管的源极电连接,多个所述第一控制晶体管的漏极电连接,多个所述第一控制晶体管的栅极接收所述发光信号;
多个所述第二控制晶体管的源极电连接,多个所述第二控制晶体管的漏极电连接,多个所述第二控制晶体管的栅极接收所述发光信号;
多个所述第三控制晶体管的源极电连接,多个所述第三控制晶体管的漏极电连接,多个所述第三控制晶体管的栅极接收所述发光信号。
9.如权利要求7或8所述的显示面板,其特征在于,所述第一控制晶体管的数量、所述第二控制晶体管的数量以及所述第三控制晶体管的数量均为1至10个。
10.一种显示装置,其特征在于,包括扫描驱动电路、数据驱动电路以及如权利要求4-9任一项所述的显示面板,所述显示面板分别与所述扫描驱动电路以及所述数据驱动电路电连接。
CN202211692527.6A 2022-12-28 2022-12-28 像素电路、显示面板及显示装置 Active CN115938307B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211692527.6A CN115938307B (zh) 2022-12-28 2022-12-28 像素电路、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211692527.6A CN115938307B (zh) 2022-12-28 2022-12-28 像素电路、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN115938307A true CN115938307A (zh) 2023-04-07
CN115938307B CN115938307B (zh) 2024-01-09

Family

ID=86700603

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211692527.6A Active CN115938307B (zh) 2022-12-28 2022-12-28 像素电路、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115938307B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160000087A (ko) * 2014-06-23 2016-01-04 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN106652912A (zh) * 2016-12-13 2017-05-10 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN110176213A (zh) * 2018-06-08 2019-08-27 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN113314583A (zh) * 2021-06-24 2021-08-27 京东方科技集团股份有限公司 一种显示装置及驱动方法
CN114333700A (zh) * 2021-12-21 2022-04-12 武汉华星光电半导体显示技术有限公司 像素电路以及显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160000087A (ko) * 2014-06-23 2016-01-04 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN106652912A (zh) * 2016-12-13 2017-05-10 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN110176213A (zh) * 2018-06-08 2019-08-27 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN113314583A (zh) * 2021-06-24 2021-08-27 京东方科技集团股份有限公司 一种显示装置及驱动方法
CN114333700A (zh) * 2021-12-21 2022-04-12 武汉华星光电半导体显示技术有限公司 像素电路以及显示面板

Also Published As

Publication number Publication date
CN115938307B (zh) 2024-01-09

Similar Documents

Publication Publication Date Title
CN112885850B (zh) 显示面板、显示装置
US9691793B2 (en) Array substrate and display panel
US9905582B2 (en) Display device
CN115152030B (zh) 显示面板及显示装置
CN112634807A (zh) 栅极驱动电路、阵列基板和显示面板
US11910665B2 (en) Array substrate and display device
US11404009B2 (en) Array substrate and display device
US7079093B2 (en) Organic light emitting diodes display
CN113629104A (zh) 像素单元、显示基板及显示装置
CN114743471A (zh) Oled显示面板和显示装置
CN211629115U (zh) 像素单元、显示基板及显示装置
US11937470B2 (en) Array substrate and display device
US6845016B2 (en) Electronic device and method of manufacturing the same, and electronic instrument
CN111403460A (zh) Oled显示面板及显示装置
CN115938307B (zh) 像素电路、显示面板及显示装置
CN114743504B (zh) 像素电路、显示面板及显示装置
US20240013735A1 (en) Backlight driving circuit, display panel, and electronic device
CN220232707U (zh) 有机发光显示面板及电子设备
CN218004858U (zh) 阵列基板和显示面板
US20070029985A1 (en) Semiconductor device
CN110544711B (zh) 显示面板
KR100649558B1 (ko) 유기 전계 발광 표시 장치
CN116896946A (zh) 显示基板、显示面板及显示装置
CN115411081A (zh) 一种阵列基板、显示面板及显示装置
KR20220060621A (ko) 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant