CN115903562A - 系统基础芯片、相应的处理系统、设备和方法 - Google Patents
系统基础芯片、相应的处理系统、设备和方法 Download PDFInfo
- Publication number
- CN115903562A CN115903562A CN202211104556.6A CN202211104556A CN115903562A CN 115903562 A CN115903562 A CN 115903562A CN 202211104556 A CN202211104556 A CN 202211104556A CN 115903562 A CN115903562 A CN 115903562A
- Authority
- CN
- China
- Prior art keywords
- power supply
- power
- supply voltage
- signal
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J1/00—Circuit arrangements for dc mains or dc distribution networks
- H02J1/08—Three-wire systems; Systems having more than three wires
- H02J1/082—Plural DC voltage, e.g. DC supply voltage with at least two different DC voltage levels
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J1/00—Circuit arrangements for dc mains or dc distribution networks
- H02J1/08—Three-wire systems; Systems having more than three wires
- H02J1/084—Three-wire systems; Systems having more than three wires for selectively connecting the load or loads to one or several among a plurality of power lines or power sources
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Control Of Voltage And Current In General (AREA)
- Semiconductor Integrated Circuits (AREA)
- Hardware Redundancy (AREA)
Abstract
本公开公开了系统基础芯片、相应的处理系统、设备和方法,其中描述了一种系统基础芯片。该系统基础芯片包括电力供应电路和控制电路,该电力供应电路被配置为接收输入电压并生成多个电压。具体地,电力供应电路被配置为根据控制信号选择性地接通电压中的第一电压和第二电压。控制电路测量被连接到端子的外部电阻器的电阻值,并且根据所测量的电阻值选择多个配置中的一个配置,其中第一配置指示所述第一电压应在所述第二电压之前被接通,并且第二配置指示所述第二电压应在所述第一电压之前被接通。因此,控制电路系统可以生成控制信号,以便根据所选择的配置按序接通第一电压和第二电压。
Description
技术领域
本公开的实施例涉及处理系统,尤其涉及包括系统基础芯片的处理系统。
背景技术
图1示出了典型的电子系统100,诸如车辆的电子系统,包括多个处理系统10。
例如,在图1中示出了通过合适的通信系统20而连接的三个处理系统101、102和103。例如,通信系统可以包括车辆控制总线(诸如控制器区域网络(CAN)总线)、以及经由网关被连接到车辆控制总线的可能的多媒体总线(诸如面向媒体的系统传输(MOST)总线)。通常,处理系统10位于车辆的不同位置,并且可以包括例如发动机控制单元、传输控制单元(TCU)、防抱死制动系统(ABS)、车身控制模块(BCM)、和/或导航和/或多媒体音频系统。因此,处理系统10中的一个或多个处理系统也可以实现实时控制和调节功能。这些处理系统通常被标识为电子控制单元。
图2示出了可以用作图1的处理系统10中的任何处理系统的示例性数字处理系统10的框图。
具体地,在所考虑的示例中,处理系统10包括经由软件指令而编程的微处理器102。例如,微处理器102可以在被表示为MCU的集成电路(诸如微控制器或数字信号处理器(DSP))中实现。
通常,由微处理器102执行的软件被存储在非易失性程序存储器104(诸如闪存或EEPROM)中。因此,存储器104被配置为存储微处理器102的固件,其中固件包括将由微处理器102执行的软件指令。
微处理器102通常还关联了易失性存储器104b,诸如随机存取存储器(RAM)。例如,存储器104b可以用于存储临时数据。
如图2所示,通常经由一个或多个存储器控制器100来执行与存储器104和/或104b的通信。(多个)存储器控制器100可以被集成在微处理器102中或经由通信信道(诸如,处理系统10的系统总线)被连接到微处理器102。类似地,存储器104和/或104b可以与微处理器102一起被集成在单个集成电路MCU中,或者存储器104和/或104b可以是单独的集成电路的形式并且例如经由印刷电路板的迹线被连接到微处理器102。
在所考虑的示例中,微处理器102可以关联(例如被集成在集成电路MCU中)一个或多个(硬件)资源/外围设备106,该一个或多个(硬件)资源/外围设备106从由以下项组成的组中选择:
一个或多个通信接口,例如用于经由通信系统20交换数据,诸如通用异步接收器/发送器(UART),串行外围接口总线(SPI),内部集成电路(I2C),控制器区域网络(CAN)总线,本地互连网络(LIN)和/或以太网接口,和/或调试接口;和/或
一个或多个模数转换器和/或数模转换器;和/或
一个或多个专用数字组件,诸如硬件定时器和/或计数器,或密码协处理器;和/或
一个或多个模拟组件,诸如比较器,传感器,诸如温度传感器等;和/或
一个或多个混合信号分量,诸如PWM(脉宽调制)驱动器。
如图2所示,微处理器102的集成电路MCU通常接收一个或多个供应电压Vcore,该供应电压用于向被集成在集成电路MCU中的各种电路供电。
因此,典型地,处理系统10包括电力供应电路300。例如,这样的电力供应电路300可以接收诸如DC电压的供应电压Vin(例如由诸如车辆电池的电池所提供的),并且生成用于集成电路MCU的一个或多个供应电压Vcore。例如,为此目的,电力供应电路300可以包括一个或多个电压转换电路,诸如线性调节器或开关模式电子转换器,诸如回扫、降压或降压-升压转换器。
通常,通信信道20使用与微处理器102的供应电压Vcore不同的电压电平。例如,对于CAN、LIN或以太网通信信道20通常是这种情况。
因此,在这种情况下,微处理器102不能经由通信信道20直接交换数据,但是诸如CAN总线收发器(例如,CAN FD或CAN XL收发器,LIN收发器或以太网收发器)的附加收发器304是必要的,以便经由通信信道20正确地传输数据。
通常,收发器304可以被集成在微处理器102的集成电路MCU中,或者如图2所示,可以被设置在附加的集成电路30中。例如,在后一种情况下,微处理器102的集成电路MCU包括第一通信接口1060,第一通信接口1060可以利用集成电路MCU的通用输入/输出或诸如UART、SPI或I2C通信接口的通信接口来实现。类似地,集成电路30包括第二通信接口302(与第一通信接口1060兼容),其中第二通信接口302被配置为在第一通信接口1060和收发器304之间交换数据,由此经由通信信道20发送和/或接收数据。通常,用于通信信道20的协议管理(诸如CAN、LIN或以太网协议的管理)可以以任何合适的方式在微处理器102、通信接口1060、通信接口302和/或收发器304内实现。
因此,在这种情况下,电力供应电路300还可以生成一个或多个附加电压,诸如电压V1和V2,用于分别向通信接口302(也可以经由电压Vcore供电)和收发器304供电。
近来,诸如意法半导体、NXP、英飞凌或德州仪器的各种芯片制造商已使集成电路30商业化,其中电压供应电路300被直接(至少部分地)集成在集成电路30内,在这种情况下,集成电路30通常称为系统基础芯片(SBC)。通常,在电力供应电路300包括一个或多个开关模式电力供应的情况下,可以相对于SBC 30在外部提供对应的电容和/或电感。
通常,这样的系统基础芯片30还包括多个收发器,诸如一个或多个CAN和/或LIN收发器,和/或附加组件306,诸如传感器和/或监测电路,诸如看门狗定时器,其被配置为监测集成电路MCU和/或处理系统10的其它电路的操作。例如,这样的附加组件306可以由通过电力供应电路300而生成的一个或多个另外的电压V3供电。
例如,在该上下文中可以引用来自NXP的芯片UJA1169A、来自德州仪器公司的芯片TCAN4550-Q1或来自意法半导体的芯片L9788。
此外,如图2所示,处理系统10除了电力供应电路300之外还可以包括相对于集成电路MCU和30在外部的一个或多个附加电力供应电路300b。例如,该电力供应电路300b可以接收电压Vin并且可以生成集成电路MCU的核心电压Vcore。在这种情况下,电力供应电路300可以被配置为提供用于选择性地启用电力供应电路300b的使能信号EN。附加地或备选地,电力供应电路300b可以被配置为从电力供应电路300接收预调节电压Vpre,并且基于预调节电压Vpre生成核心电压Vcore。
因此,一般而言,电力供应电路300可以包括多个电压转换电路/电压调节器,诸如线性调节器或开关模式电子转换器,诸如降压或降压-升压转换器。通常,这样的电力供应电路300还可以包括例如用于电压Vpre的公共预调节器、以及例如便于生成电压V1、V2和/或V3的各种(后)电压转换电路。
发明内容
发明人已经观察到,为了支持不同的应用,有利的是,由电力供应电路300生成的电压的上电顺序是可配置的。
此外,SBC的所有子电路实际上不一定都可以用于最终应用。例如,即使SBC包括多个(例如,CAN和/或LIN)收发器,也可以仅使用单个CAN收发器304。因此,为了降低功耗,SBC可以被配置为便于允许SBC的各种电路可以被选择性地接通或断开。
鉴于以上所述,本公开的各种实施例提供了用于按序选择性地接通SBC的电压调节器中的一个或多个电压调节器的解决方案。
如前面所提到的,本公开的各种实施例涉及系统基础芯片。具体地,在各种实施例中,系统基础芯片包括两个输入电力供应端子和一个或多个输出电力供应端子,该两个输入电力供应端子被配置为接收输入电压,该一个或多个输出电力供应端子被配置为向相对于系统基础芯片在外部的电路提供一个或多个电压。在各种实施例中,系统基础芯片还包括被配置为由一个或多个另外的电压供电的一个或多个电路。
在各种实施例中,系统基础芯片的电力供应电路因此可以被配置为:接收输入电压,并且生成一个或多个电压和一个或多个另外的电压。具体地,在各种实施例中,电力供应电路被配置为:根据控制信号,选择性地接通一个或多个电压和一个或多个另外的电压中的至少第一电压和第二电压。
在各种实施例中,系统基础芯片还包括端子和控制电路,该端子被配置为连接到电阻器。具体地,控制电路被配置为:测量电阻器的电阻值;根据所测量的电阻值,选择多个配置中的一个配置,其中第一配置指示第一电压应当在第二电压之前被接通,并且第二配置指示第二电压应当在第一电压之前被接通;以及生成控制信号,以便根据所选择的配置按序接通第一电压和第二电压。
例如,出于此目的,电力供应电路可以包括第一电压调节器和第二电压调节器,该第一电压调节器被配置为在第一使能信号被断言时生成第一电压,该第二电压调节器被配置为在第二使能信号被断言时生成第二电压。因此,控制信号可以对应于或至少包括第一使能信号和第二使能信号。此外,电力供应电路还可以包括被配置为为控制电路提供供应电压的电压调节器,其中当输入电压超过给定阈值时,电压调节器被接通。
在各种实施例中,为了生成控制信号,控制电路可以包括有限状态机,该有限状态机被配置为根据指示所选择的配置的配置信号和以下项中的至少一项来循序地接通第一电压和第二电压:定时器信号、指示第一电压是否低于第一阈值的第一信号和/或指示第二电压是否低于第二阈值的第二信号。
例如,为了测量电阻值,控制电路可以包括电流源和模数转换器,该电流源被配置为向端子施加电流(优选为恒定电流),该模数转换器被配置为生成电压在端子处的数字样本。因此,配置信号可以对应于数字样本,或者控制电路可以包括(数字)处理电路,该(数字)处理电路被配置为根据数字样本生成配置信号。例如,处理电路可以被配置为:通过将数字样本与多个数字阈值进行比较和/或通过对数字样本进行低通滤波,生成配置信号。附加地或备选地,模数转换器可以被配置为:通过将端子处的电压与多个模拟阈值进行比较,生成数字样本,其中模拟阈值优选地不线性增加,而是例如至少部分地根据指数规律增加。
在各种实施例中,电力供应电路被配置为:根据控制信号,选择性地接通一个或多个电压和一个或多个另外的电压中的第三电压。在这种情况下,一个或多个配置可以指示第一电压、第二电压和第三电压应被接通的顺序。附加地或备选地,一个或多个另外的配置可以指示第三电压不应被接通。
在一个实施例中,一种系统基础芯片包括:多个电力端子,在操作中接收和发送电力供应电压信号;一个或多个功能电路,被嵌入到系统基础芯片中;电力供应电路系统,被嵌入到系统基础芯片中并且被耦合到多个电力端子和一个或多个功能电路,其中电力供应电路系统在操作中根据输入电压信号生成多个电力供应电压信号,多个电力供应电压信号分别向多个电力端子中的一个电力端子或向一个或多个功能电路中的一个功能电路供电;以及电力顺序控制电路系统,被嵌入到系统基础芯片中并且被耦合到电力供应电路系统,其中电力顺序控制电路系统在操作中:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应电压信号中的第一电力供应电压信号在多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及第二电力顺序配置,其中第二电力供应电压信号在第一电力供应电压信号之前被接通。
在一个实施例中,一种系统包括:集成电路,包括:多个电力端子,在操作中传输电力信号;一个或多个功能电路,被嵌入到集成电路中;电力供应电路系统,被嵌入到集成电路中并且被耦合到多个电力端子和一个或多个功能电路,其中电力供应电路系统在操作中生成多个电力供应信号,多个电力供应信号分别经由多个电力端子中的一个电力端子或向一个或多个功能电路中的一个功能电路供电;以及电力顺序控制电路系统,被嵌入到集成电路中并且被耦合到电力供应电路系统,其中电力顺序控制电路系统在操作中:生成对电阻的值的指示;以及基于对所生成的电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应信号中的第一电力供应信号在多个电力供应信号中的第二电力供应信号之前被接通;以及第二电力顺序配置,其中第二电力供应信号在第一电力供应信号之前被接通;以及微处理器,被耦合到电力端子中的一个或多个电力端子,其中微处理器在操作中经由一个或多个电力端子接收多个电力信号中的一个或多个电力信号。
在一个实施例中,一种设备包括:通信系统;以及通过通信系统被耦合在一起的多个处理系统,多个处理系统中的每个处理系统包括:集成电路,具有:多个电力端子,在操作中传输电力信号;一个或多个功能电路,被嵌入到集成电路中;电力供应电路系统,被嵌入到集成电路中并且被耦合到多个电力端子和一个或多个功能电路,其中电力供应电路系统在操作中生成多个电力供应信号,多个电力供应信号分别经由多个电力端子中的一个电力端子或向一个或多个功能电路中的一个功能电路供电;以及电力顺序控制电路系统,被嵌入到集成电路中并且被耦合到电力供应电路系统,其中电力顺序控制电路系统在操作中:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应信号中的第一电力供应信号在多个电力供应信号中的第二电力供应信号之前被接通;以及第二电力顺序配置,其中第二电力供应信号在第一电力供应信号之前被接通;以及微处理器,被耦合到电力端子中的一个或多个电力端子,其中微处理器在操作中经由一个或多个电力端子接收多个电力信号中的一个或多个电力信号。
在一个实施例中,一种方法包括:使用被嵌入到系统基础芯片中的电力供应电路系统,根据输入电压信号生成多个电力供应电压信号,多个电力供应电压信号分别向系统基础芯片的多个电力端子中的一个电力端子或向被嵌入到系统基础芯片中的一个或多个功能电路供电;以及使用被嵌入在系统基础芯片中的电力顺序控制电路系统,控制多个电力供应电压信号中的电力供应电压信号的接通,其中控制包括:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应电压信号中的第一电力供应电压信号在多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及第二电力顺序配置,其中第二电力供应电压信号在第一电力供应电压信号之前被接通。
在一个实施例中,一种非瞬态计算机可读介质的内容使系统基础芯片执行方法,该方法包括:使用被嵌入到系统基础芯片中的电力供应电路系统,根据输入电压信号生成多个电力供应电压信号,多个电力供应电压信号分别向系统基础芯片的多个电力端子中的一个电力端子或向被嵌入在系统基础芯片中的一个或多个功能电路供电;以及使用被嵌入在系统基础芯片中的电力顺序控制电路系统,控制多个电力供应电压信号中的电力供应电压信号的接通,其中控制包括:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应电压信号中的第一电力供应电压信号在多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及第二电力顺序配置,其中第二电力供应电压信号在第一电力供应电压信号之前被接通。
附图说明
现在将参照附图描述本公开的实施例,附图仅通过非限制性示例的方式而被提供,其中:
图1示出了包括多个处理系统的电子系统的示例;
图2示出了包括系统基础芯片的处理系统的示例;
图3示出了根据本公开的处理系统的实施例,其中系统基础芯片包括电力供应电路和用于电力供应电路的控制电路;
图4示出了图3的电力供应电路的实施例;
图5示出了图3的控制电路的实施例;
图6和图7示出了图5的控制电路的操作的实施例;
图8示出了图3的控制电路的有限状态机的实施例;以及
图9示出了图3的控制电路的实施例。
具体实施方式
在以下描述中,给出了许多具体细节以提供对实施例的透彻理解。可以在没有一个或若干具体细节的情况下、或者利用其它方法、组件、材料等来实践实施例。在其它实例下,未示出或详细描述公知的结构、材料或操作,以避免使实施例的各方面模糊。
在整个说明书中对“一个实施例”或“实施例”的引用意味着结合该实施例而描述的特定特征、结构或特性被包括在至少一个实施例中。因此,在本说明书中各处出现的短语“在一个实施例中”或“在实施例中”不一定都指同一实施例。此外,特定特征、结构或特性可以以任何合适的方式被组合在一个或多个实施例中。
本文中所提供的标题仅仅是为了方便,并不解释实施例的范围或含义。
在下面的图3至图9中,已经参考图1至图2被描述的部件、元件或组件由先前在该图中使用的相同附图标记表示;为了不使本发明的详细描述负担过重,下面将不再重复对这些先前描述的元件的描述。
如前面所提及的,本公开的各种实施例涉及用于选择性地启用或禁用由系统基础芯片(SBC)的电力供应电路生成的供应电压的解决方案。
图3示出了根据本公开的处理系统10a的实施例,特别是相应的系统基础芯片30a的实施例。对于这种SBC的一般描述,可以参考对图2的先前描述。
例如,在所考虑的实施例中,集成电路/系统基础芯片30a包括以下端子(集成电路30a的引脚或焊盘):
用于接收输入电压Vin的两个电力供应端子330和332,其中(负)端子332被配置为连接到接地GND;以及
一个或多个电力供应端子334,被配置为向相对于SBC 30在外部的电路提供一个或多个电压,其中电力供应电路300a被配置为经由端子330和332接收电压Vin并且在端子334处生成电压。
例如,电力供应电路300a可以被配置为经由端子334提供以下项中的一项或多项:
预调节电压Vpre;
核心电压Vcore,被适配为用于提供微控制器MCU的核心组件(特别是微处理器102和存储器控制器100);
另外的核心电压,在下文中被表示为电压VI/O,被适配为用于提供微控制器MCU的输入/输出端子;以及
一个或多个另外的电压Vext,被适配为用于提供处理系统10a的另外的(例如,集成的)电路。
在各种实施例中,电力供应电路300a被配置为在端子334处生成具有不同值的多个,诸如:
具有第一值(诸如3.3V)的第一核心电压Vcore1;
具有比第一核心电压Vcore1大的第二值(诸如5V)的第二核心电压Vcore2。
例如,以此方式,不同的集成电路可以经由SBC 30a而被提供,诸如使用5V、3.3V的微控制器MCU或具有附加电力供应电路300b的微控制器MCU。
在各种实施例中,集成电路30a还包括以下端子:
一个或多个端子336,被配置为连接到微控制器MCU,其中诸如SPI接口的通信接口302被配置为经由一个或多个端子336交换数据;以及
可选地,一个或多个端子338被配置为连接到通信信道20,该通信信道20被配置为连接多个处理系统(参见图1),其中诸如CAN收发器的收发器304和可选的CAN控制器被配置为在通信接口302和一个或多个端子338之间交换数据。
因此,电力供应电路300a可以被配置为还生成用于(多个)接口302和(多个)收发器304的供应电压V1和/或V2。
在各种实施例中,SBC 30a还可以包括一个或多个另外的电路306,诸如传感器和/或监测电路,一个或多个另外的电路306可以直接经由SBC 30a的附加引脚或焊盘或者间接经由通信接口(诸如通信接口302)与处理系统10a的微控制器MCU或另一电路交换(模拟和/或数字)数据。因此,电力供应电路300a可以被配置为还生成用于SBC 30的附加组件306(诸如一个或多个传感器)的一个或多个供应电压V3。
如前面所提及的,在各种实施例中,电力供应电路300a被配置为选择性地启用或禁用由电力供应电路300a生成的供应电压中的一个或多个供应电压。例如,如前面所提及的,以这种方式,被提供给SBC 30a的未使用的电路304和/或306的供应电压可以被断开。此外,电力供应电路300a可以被配置为禁用/停用经由端子334提供的电压中的一个或多个电压。因此,通过选择性地启用和/或禁用由电力供应电路300a生成的电压中的一个或多个电压,相同的SBC30a可以用于不同的应用,并且可以降低功耗。
例如,发明人已经观察到,为此目的,SBC 30a可以包括配置寄存器,该配置寄存器被布置为经由通信接口302(或SBC 30a的另一通信接口)是可编程的。在该情况下,电力供应电路300a可以被配置为:根据被存储到配置寄存器的数据,启用或禁用由电力供应电路300a生成的电压中的一者或多者。例如,以这种方式,微处理器102可以向通信接口302发送命令,以便选择性地启用收发器304和/或附加电路306的电力供应。
然而,发明人已经观察到,由电力供应电路300a生成的电压的这种软件可编程管理可能不总是合适的。实际上,这意味着必须首先生成核心电压Vcore,然后微处理器102可以管理其它电压的上电/断电顺序,以最佳地适应系统电平要求。
然而,发明人已经观察到,在各种应用中,微控制器MCU不应被接通作为第一电路。
例如,在发动机管理系统的情况下,电力供应电路300a可以被配置为例如通过接通相应的电压调节器来按序激活以下供应电压:
1)预调节电压Vpre;
2)用于接口302和收发器304的供应电压V1和V2,以及可选地用于向微控制器MCU的输入/输出端子供电的电压VI/O;
3)用于向微控制器MCU(特别是微处理器102和存储器控制器100)的核心组件供电的核心电压Vcore;
4)用于向处理系统的另外的(例如,集成的)电路供电的一个或多个另外的电压Vext;以及
5)用于SBC 30a的附加组件306(诸如一个或多个传感器)的一个或多个供应电压V3。
相反地,在电池管理系统的情况下,电力供应电路300a可以被配置为按序激活以下供应电压:
1)预调节电压Vpre,在此情况下可以用于经由附加电力供应电路300b生成用于向微控制器MCU的核心组件供电的核心电压Vcore;
2)可选地,用于向微控制器MCU的输入/输出端子供电的核心电压VI/O;
3)用于接口302和收发器304的供应电压V1和V2;以及
4)用于SBC 30a的附加组件306的一个或多个供应电压V3。
因此,在这种情况下,使用不同的启动顺序,而不使用核心电压Vcore。
最后,在处理系统被配置作为(高功率)电子转换器的控制电路的情况下,电力供应电路300a可以被配置为按序激活以下供应电压:
1)预调节电压Vpre,
2)用于向微控制器MCU(或电子转换器的另一控制电路)的核心组件供电的核心电压Vcore;
3)用于向处理系统10a的另外的(例如,集成的)电路供电的一个或多个另外的电压Vext,以及可选地用于向微控制器MCU的输入/输出端子供电的核心电压VI/O;
4)用于SBC 30a的附加组件306的一个或多个供应电压V3。
因此,同样在这种情况下,使用不同的启动顺序,并且可以不使用用于接口302和收发器304的供应电压V1和V2。
因此,诸如EMS、TCU、制动、BMS、HEV的各种最终应用可能需要不同的电力供应和特定功能。在过去,通过提供多个SBC来解决这个问题,每个SBC被设计用于具有针对所定义的应用的特定要求的不同类型的应用。然而,通过增加SBC的复杂性,例如在接口302、收发器304和/或附加电路306的数目方面,各种SBC的设计成本增加,以便在其他SBC中也反映类似的新功能。
因此,为了仅开发单个SBC 30a(或有限数目的SBC),有利的是提供已经集成了大多数常规功能的可配置SBC 30a,其具有通过配置针对特定应用所需的功能来改变应用目标的可能性。
如前面所提及的,SBC 30a的各种功能的启用/禁用可以通过经由接口302可编程的一个或多个配置寄存器来管理。然而,该解决方案也不允许指定SBC 30a的上电顺序,特别是关于由电力供应电路300a生成的电压。
在各种实施例中,SBC 30a因此包括控制电路40,该控制电路40被配置为控制电力供应电路300a的操作。出于此目的,控制电路40被配置为生成用于电力供应电路300a的(模拟和/或数字)控制信号CTRL,即,电力供应电路300a被配置为按序激活多个供应电压,其中根据控制信号CTRL来确定供应电压的类型和/或待激活的供应电压的次序。
因此,在各种实施例中,各种不同顺序中的每一种顺序对应于给定配置,其中每个配置与要由电力供应电路300a生成的供应电压的确定顺序相对应。通常,每个顺序的供应电压的数目和被包括在每个顺序中的供应电压对于各种顺序可以是不同的。例如,考虑先前的示例,控制电路40可以被配置为支持具有以下顺序的至少三种配置:
配置1:VPRE;V1,V2和VI/O;Vcore;Vext;V3;
配置2:VPRE;VI/O;V1和V2;V3;以及
配置3:VPRE;Vcore;Vext和VI/O;V3。
通常,控制电路40可以不必支持所有可能的配置,而仅支持N个可能配置的子集。
此外,由电力供应电路300a生成的电压中的一些电压可以总是在固定位置处被生成。例如,预调节电压Vpre可以总是被生成作为第一供应电压,例如在电力供应电路300a使用该电压Vpre以便生成其它电压的情况下,和/或电压V3可以总是被生成作为最后电压。此外,电压中的一些电压可以总是一起被生成,例如电压V1和V2。
例如,图4示出了一个实施例,其中电力供应电路300a包括多个电压调节器3000,其中每个电压调节器3000被配置为生成一个或多个相应的电压,诸如被提供给端子334的一个或多个电压和/或内部电压中的一个或多个内部电压。例如,在所考虑的实施例中示出了三个电压调节器30001、30002和30003,在下文中也被称为调节器REG1、REG2和REG3,其中电压调节器30001生成电压Va(例如,与用于收发器304的核心电压V2相对应),电压调节器30002生成电压Vb(例如,对应于电压V3),并且电压调节器30003生成电压Vc1以及可选地生成电压Vc2(例如,分别对应于电压Vcore和VI/O)。
在所考虑的实施例中,电压调节器3000中的每个电压调节器被配置为经由相应的使能信号REN(诸如使能信号REN1、REN2和REN3)而被启用或禁用,该使能信号REN因此对应于先前提及的控制信号CTRL。
在所考虑的实施例中,电力供应电路300a还包括电压调节器3002。具体地,与调节器3000相比,当输入电压Vin超过给定阈值电压时,电压调节器3002被自动接通。具体地,电压调节器3002被配置为接收输入电压Vin并且生成用于控制电路40的供应电压V40。可选地,电压调节器3002还可以生成预调节电压Vpre和/或一个或多个另外的电压,诸如用于接口302的电压V1。通常,用于控制电路40的供应电压V40还可以与已经由调节器3002生成的另一电压(诸如预调节电压Vpre或电压V1)相对应。
因此,调节器3000可以直接经由输入电压Vin或经由由电压调节器3002提供的可选的预调节电压Vpre来供电。
例如,电压调节器3000和3002中的每个电压调节器可以利用一个或多个线性调节器和/或开关模式电子转换器来实现。此外,诸如这种开关模式电子转换器的电感和/或电容的一个或多个组件可以被外部连接到集成电路30a。例如,在各种实施例中,电路3002的预调节器利用诸如降压转换器的开关模式电子转换器来实现,而其它调节器利用线性调节器来实现。
因此,一旦输入电压Vin被施加到SBC 30a,控制电路40被接通,并且控制电路40可以根据给定的所选择的配置按序断言使能信号REN中的一个或多个使能信号,由此按序激活电压Va、Vb、Vc1中的一者或多者以及可选地激活Vc2。例如,在给定的所选择的配置中,控制电路40可以最初将控制信号CTRL=[RENa,RENb,RENC]设置为“000”,由此停用所有电压调节器3000,然后将控制信号CTRL循序地设置为以下比特顺序:
“100”,由此仅激活电压Va;
“110”,由此仅激活电压Vb;以及
“111”,由此激活电压Vc1和Vc2。
如前面所提及的,由控制电路40生成的控制信号CTRL的值的顺序根据给定的所选择的配置来确定,在下文中被表示为信号CODE。因此,在各种实施例中,控制电路40被配置为确定应该使用N个配置中的哪一个。
具体地,在各种实施例中,要使用的配置经由设置电阻器Rset来指示。具体地,如图3和图5所示,在这种情况下,SBC 30a包括被配置为连接到电阻器Rset的引脚/焊盘340,电阻器Rset还被连接到参考电压,诸如接地GND/端子332。因此,在各种实施例中,控制电路40被配置为:
测量电阻器Rset的电阻值,
根据所测量的电阻值,选择N个配置中的一个配置;以及循序地生成控制信号CTRL,以便根据所选择的配置按序启用电压调节器3000。
例如,图5示出了一个实施例,其中控制电路40被配置为通过经由电流源400向端子340施加(恒定的)测量电流并且经由诸如西格玛-德尔塔转换器的模数转换器402测量端子340处的电压V(例如,相对于接地GND/端子332)来测量电阻器Rset的电阻值。通常,代替使用电流源400,简单的参考电阻器也可以被连接在电压V40和端子340之间,由此实现电阻式分压器。通常,被适配为测量电阻值的其它电路也可以被使用,例如,也可以包括运算放大器。
因此,通常,模数转换器402提供具有给定位数的数字样本DS,其中样本DS的值指示(并且优选地与之成比例)电阻器Rset的电阻值,并且因此指示要使用的配置。
在所考虑的实施例中,样本DS然后被提供给电路404,诸如有限状态机,电路404被配置为根据由样本DS的值所指示的所选择的配置来生成控制信号CTRL的顺序。
例如,在各种实施例中,供应电压V40对应于3.3V,由电流源400提供的测量电流对应于15uA(微安),并且N=10个可能的配置CFG0至CFG9可以被标识。
图6在这方面示出了配置CFG0至CFG9与电阻器Rset的可能标称电阻值之间的映射的实施例。
例如,配置CFG0可以经由短路来标识,电阻Rset为零。相反地,配置CFG9可以经由开路来标识,电阻Rset是无限的。相反地,如图6所示,其它配置可以被映射到中间电阻值Rset,诸如10000Ω、20000Ω等。实际上,电阻值Rset中的每个电阻值将导致端子340和332之间的相应电压V,该电压然后经由ADC 402被转换成相应的数字样本DS。
例如,出于此目的,低分辨率ADC 402(例如,具有在4和6位之间的位)可以将端子340和332之间的电压V与多个模拟阈值值TH进行比较。例如,图6示出了针对电阻值Rset的这种阈值TH的示例。具体地,在所考虑的实施例中,每个阈值TH被设置为与两个相邻标称电阻值Rset相关联的电压值V之间的中间值。因此,在这种情况下,信号CODE可以对应于由ADC402生成的样本DS。
在各种实施例中,阈值TH不线性增加,而是为了提供阈值TH相对于标称电压V的良好容差Tol,从而提供阈值TH相对于标称电阻值Rset的良好容差Tol。例如,在各种实施例中,标称电压V(并且因此阈值TH)至少部分地根据指数规律而增加。
备选地,也可以使用高分辨率ADC 402(例如,具有至少8位),并且电路402可以通过将样本DS的值与多个数字阈值进行比较来生成信号CODE。同样在这种情况下,数字阈值(基本上对应于模拟阈值TH的数字值)可以至少部分地根据指数规律而增加。
图7在这方面示出了针对不同配置CFG被激活的调节器3000的顺序的可能实施例。具体地,在图7中仅示出了配置CFG1至CFG8,因为配置CFG0(短路)和/或CFG9(开路负载)可以对应于错误条件,其中控制电路40不激活调节器3000中的任何调节器或根据所确定的顺序(诸如安全顺序)激活调节器3000。
因此,在所考虑的实施例中,可以指定N=8个不同的上电顺序。例如,为了提供良好的灵活性,用于连续接通所有三个电压调节器3000的所有可能顺序由配置CFG3至CFG8支持。例如,在配置CFG3中,例如通过按序生成以下控制信号CTRL:“001”、“101”和“111”,调节器3000按以下顺序REG3、REG1和REG2被接通。
相反地,在所考虑的实施例中,剩余配置CFG1和CFG2用于仅激活两个调节器3000,例如调节器REG1和REG3。例如,在配置CFG1中,例如通过按序生成以下控制信号CTRL:“100”和“110”,调节器3000按以下顺序REG1和REG2被接通。例如,考虑图4所示的实施例,调节器REG3/3000c将保持断开,由此,例如电力供应电路300a不生成核心电压Vcore,并且例如外部电力供应300b可以用于基于预调节电压Vpre来生成核心电压Vcore。
在图7中还示出了针对信号CODE的可能位-顺序,该信号CODE用于标识所选择的配置。
例如,如图8中所示,电路404可以包括比较或映射电路406,比较或映射电路406被配置为:(例如)通过将样本DS与多个数字阈值进行比较,根据由ADC402所提供的样本DS,确定信号CODE,该信号CODE标识所选择的配置,或一般而言,电路406可以被配置为将信号DS映射到信号CODE。在各种实施例中,电路406还可以实现其他操作,诸如信号DS和/或信号CODE的低通滤波。
通常,电路406纯粹是可选的,因为如前所述,信号CODE也可以直接对应于样本DS。然而,在这种情况下,电路406仍可以用于通过执行对信号DS的数字低通滤波来确定信号CODE。
在各种实施例中,电路404因此可以实现有限状态机,该有限状态机被配置为:根据信号CODE,生成使能信号REN。具体地,状态机的状态之间的前进/转变可以经由以下项中的至少一项来触发:
定时器信号,例如指示给定时间已经过去;和/或
由电力供应电路300a(也参见图3)提供的一个或多个测量信号S指示调节器3000中的一个或多个调节器已被接通。
例如,在图8中示出了一个实施例,其中电路404从每个调节器3000接收指示由相应电压调节器REG生成的电压是否已经生成的相应信号。例如,在图8中使用所谓的欠压信号,例如,信号REG1_uv、REG2_uv和REG3_uv,其指示由相应电压调节器生成的电压是低于(例如,相应欠压信号被设置为高)还是高于给定阈值电压(例如,相应欠压信号被设置为低)。
例如,这也在图9中更详细地示出,其中欠压信号REG1_uv、REG2_uv和REG3_uv中的每一者或类似的控制信号是通过将由相应调节器3000生成的电压(或电压中的至少一个)与相应的阈值电压VREF1、VREF2和VREF3进行比较来确定的。通常,阈值电压对于由调节器3000生成的电压中的每个电压可以是不同的。
因此,在所考虑的实施例中,信号REG1_uv、REG2_uv和REG3_uv指示状态机的状态STATE。通常,代替直接使用信号REG1_uv、REG2_uv和REG3_uv作为状态信号STATE,也可以将信号REG1_uv、REG2_uv和REG3_uv存储到寄存器408。寄存器408还可以利用更复杂的电路来替换,该更复杂的电路被配置为根据信号REG1_uv等生成状态信号STATE,例如,被配置为通过对信号REG1_uv等中的每个信号执行数字低通滤波来生成状态信号STATE的电路。此外,如前面所提及的,附加地或备选地,状态信号STATE还可以通过根据定时器信号(诸如由定时器/计数器电路生成的触发信号)执行状态之间的转变来确定。
因此,电路404可以被配置为经由组合逻辑电路将状态信号STATE与信号CODE组合,以便生成控制信号CTRL。
例如,假设状态信号STATE具有三个位,其中每个位指示相应的调节器3000是否被接通,可以确定组合逻辑电路的逻辑功能,以便通过将状态信号STATE与所选择的配置信号CODE组合来生成信号CTRL。
例如,图8示出了一个实施例,其中使能信号REN中的每个使能信号由相应的多路复用器MUX(诸如多路复用器MUX1、MUX2和MUX3)提供。
更具体地,在所考虑的实施例中,每个使能信号通过经由诸如反相器INV1、INV2和INV3的相应反相器对由相应多路复用器提供的信号进行反相来生成。
例如,考虑配置CFG1,调节器REG1应首先被接通。例如,这可以通过在多路复用器MUX1的输出处提供逻辑“0”来获得,而与状态信号STATE的值无关。例如,在所考虑的实施例中,为此目的,将多路复用器MUX1的输入D1连接到低,其中例如针对配置CFG1(CODE=“000”)或类似的调节器REG1首先被接通的其它配置(诸如配置CFG5和CFG8)选择输入D1。
类似地,多路复用器MUX2可以包括被连接到低的输入D2,其中针对调节器REG2首先被接通的配置(例如,针对配置CFG2(CODE=“001”))选择输入D2,并且多路复用器MUX3可以包括被连接到低的输入D3,其中针对调节器REG3首先被接通的配置(例如,针对配置CFG3(CODE=“010”))选择输入D3。
此外,由于调节器REG3在给定配置中可以保持断开的事实,多路复用器MUX3可以包括被连接到高的输入E3,其中输入E3被选择用于调节器REG3保持断开的配置,例如用于配置CFG1和CFG2。本领域技术人员将理解,类似的输入(被连接到高)也可以被添加到其它多路复用器,以便将调节器REG1和/或REG2维持断开。
相反地,其它组合取决于状态信号STATE的当前值。例如,在配置CFG1中,一旦调节器REG1被接通,调节器REG2应被接通(如经由信号REG1_uv和/或定时器信号来用信号通知的)。例如,出于此目的,多路复用器MUX2包括输入A2,当状态信号STATE指示调节器REG1被接通(例如,状态信号STATE的第一位被设置为低)时,输入A2被设置为低。
例如,在所考虑的实施例中,为了覆盖用于激活第二电压调节器的所有可能的组合:
多路复用器MUX1包括被连接到状态SIGNAL的第二位的输入B1和被连接到状态SIGNAL的第三位的输入C1;
多路复用器MUX2包括被连接到状态SIGNAL的第一位的输入A2和被连接到状态SIGNAL的第三位的输入B2;以及
多路复用器MUX3包括被连接到状态SIGNAL的第一位的输入A3和被连接到状态SIGNAL的第二位的输入B3。
最后,为了激活顺序的第三调节器,组合逻辑电路必须验证其它两个调节器是否被接通(如经由信号REG1_uv等和/或定时器信号来用信号通知的)。例如,在所考虑的实施例中:
多路复用器MUX1包括输入A1,当状态SIGNAL的第二位和第三位被设置为低时,该输入A1被设置为低,如例如经由逻辑或门OR1来用信号通知的;
多路复用器MUX2包括输入C2,当状态SIGNAL的第一位和第三位被设置为低时,该输入C2被设置为低,如例如经由逻辑或门OR2来用信号通知的;以及
多路复用器MUX3包括输入C3,当状态SIGNAL的第一位和第二位被设置为低时,该输入C3被设置为低,如例如经由逻辑或门OR3来用信号通知的。
图7在这方面示出了配置信号CODE与要由多路复用器MUX1、MUX2和MUX3执行的选择之间的映射的可能实施例。
通常,多路复用器和逻辑门也可以利用被配置为根据状态信号STATE和信号CODE生成使能信号REN的任何其它组合逻辑电路来实现。
类似地,状态机404也可以被不同地实现。例如,状态电路408还可以使用多个不同的状态,每个状态与不同的控制信号相关联,并且状态之间的切换可以基于信号CODE和欠压信号。
此外,如前面所提及的,状态信号STATE可以基于定时器电路来确定。例如,在各种实施例中,状态电路408可以与提供给定数目的位的定时器/计数器电路相对应,其还可以与由定时器/计数器电路增加的计数值的最高有效位相对应。例如,对于先前示例,状态信号STATE可以包括两个位,该两个位指示:
“00”:没有调节器3000应被接通;
“01”:该顺序的第一调节器3000应被接通;
“10”:该顺序的第二调节器3000也应被接通;
“11”:该顺序的第三调节器3000也应被接通(如果使用的话)。
因此,同样在这种情况下,状态信号STATE可以例如经由组合逻辑电路与信号CODE组合,以便为调节器3000生成各种使能信号REN。
在各种实施例中,状态电路408还可以经由信号REG1_uv等来组合定时器电路和电压反馈两者,例如以便确定给定的调节器3000是否的确已经在给定的最大时间内被接通,这因此允许还检测调节器3000的故障。例如,在各种实施例中,状态信号STATE可以与由定时器电路和各种(滤波的)信号REG1_uv等提供的给定数目的位(例如,两个位)相对应,因此可以经由组合逻辑电路将其与信号CODE一起处理,以便生成使能信号REN。
因此,在前面的实施例中,系统基础芯片30a包括输入电力供应端子330和332以及一个或多个输出电力供应端子334,该输入电力供应端子330和332用于接收输入电压Vin,该一个或多个输出电力供应端子334用于将一个或多个电压Vpre、Vcore、VI/O、Vext提供给相对于系统基础芯片30a在外部的电路。此外,系统基础芯片30a包括由一个或多个另外的电压V1、V2、V3供电的一个或多个电路302、304和306。在所考虑的实施例中,电力供应电路300a接收输入电压Vin并且生成电压和另外的电压。具体地,电力供应电路300a被配置为根据控制信号CTRL选择性地接通电压和/或另外的电压的(至少)第一电压Va和第二电压Vb。
根据各种实施例,系统基础芯片30a包括简单的控制电路40,控制电路40被配置为:基于被连接到引脚340的电阻的值,依据所使用的上电顺序和电力供应功能两者,自动选择适当的配置,例如,控制电路40测量电阻器Rset的电阻值,并且根据所测量的电阻值来选择多个配置中的一个配置。例如,在各种实施例中,控制电路40包括低功率电流源400,低功率电流源400向引脚340提供恒定电流,并且由被连接到引脚340的电阻生成的电压降经由内部ADC 402来读取并被用于选择给定配置。在这方面,例如通过使用附加的定时器电路和/或通过监测由电力供应电路生成的电压,简单的状态机404然后可以基于所选择的配置CODE来控制上电顺序。
例如,在各种实施例中,第一配置(例如CFG1)可以指示第一电压Va应在第二电压Vb之前被接通,并且第二配置(例如CFG2)可以指示第二电压Vb应在第一电压Va之前被接通。因此,控制电路40可以生成控制信号CTRL,以便根据所选择的配置按序接通第一电压和第二电压,即:
响应于选择第一配置,接通第一电压Va,然后接通第二电压Vb;以及
响应于选择第二配置,接通第二电压Vb,然后接通第一电压Va。
通常,电力供应电路300a还可以生成第三电压Vc,并且该配置还可以指示何时应该接通第三电压,和/或是否应该接通第一电压、第二电压和/或第三电压。
在各种实施例中,一旦根据所选择的配置的电压已被接通(例如,通过使用定时器电路和/或通过监测由电力供应电路生成的电压),控制电路40也可以断开电流源400和/或ADC402,以便降低功耗。
当然,在不违背本公开的原理的情况下,构造和实施例的细节可以相对于本文仅通过示例的方式而描述和示出的内容广泛地变化,而不由此脱离本公开的范围。
系统基础芯片(30a)可以被概括为包括:两个输入电力供应端子(330,332),被配置为接收输入电压(Vin);一个或多个输出电力供应端子(334),被配置为向相对于所述系统基础芯片(30a)在外部的电路提供一个或多个电压(Vpre,Vcore,VI/O,Vext);一个或多个电路(302,304,306),被配置为由一个或多个另外的电压(V1,V2,V3)供电;以及电力供应电路(300a),被配置为:接收所述输入电压(Vin),并且生成所述一个或多个电压(Vpre,Vcore,VI/O,Vext)和所述一个或多个另外的电压(V1,V2,V3);其中所述电力供应电路(300a)被配置为:根据控制信号(CTRL),选择性地接通所述一个或多个电压(Vpre,Vcore,VI/O,Vext)和所述一个或多个另外的电压(V1,V2,V3)中的第一电压(Va)和第二电压(Vb),并且其中所述系统基础芯片(30a)还可以包括:端子(340),被配置为连接到电阻器(Rset);以及控制电路(40),被配置为:测量所述电阻器(Rset)的电阻值;根据所测量的所述电阻值选择多个配置中的一个配置,其中第一配置(CFG1)指示所述第一电压(Va)应在所述第二电压(Vb)之前被接通,并且第二配置(CFG2)指示所述第二电压(Vb)应在所述第一电压(Va)之前被接通;以及生成所述控制信号(CTRL)以便根据所选择的配置(CODE)循序地接通所述第一电压(Va)和所述第二电压(Vb)。
所述电力供应电路(300a)可以被配置为:根据所述控制信号(CTRL),选择性地接通所述一个或多个电压(Vpre,Vcore,VI/O,Vext)和所述一个或多个另外的电压(V1,V2,V3)中的第三电压(Vc1),并且一个或多个配置(CFG3至CFG8)指示所述第一电压(Va)、第二电压(Vb)和第三电压(Vc1)应被接通的顺序。
一个或多个另外的配置(CFG1,CFG2)可以指示第三电压(Vc1)不应被接通。
所述控制电路(40)可以包括有限状态机(404),有限状态机(404)被配置为:根据指示所选择的配置的配置信号(CODE)以及定时器信号(408)和指示所述第一电压(Va)是否低于第一阈值的第一信号(REG1_uv)和指示所述第二电压(Vb)是否低于第二阈值的第二信号(REG2_uv)中的至少一者,循序地接通所述第一电压(Va)和所述第二电压(Vb)以及可选地接通所述第三电压(Vc1)。
所述控制电路(40)可以包括:电流源(400),被配置为向所述端子(340)施加电流;以及模数转换器(402),被配置为生成电压在所述端子(340)处的数字样本(DS);其中,所述配置信号(CODE)对应于所述数字样本(DS),或者所述控制电路(40)可以包括处理电路(406),该处理电路(406)被配置为根据所述数字样本(DS)生成所述配置信号(CODE)。
所述处理电路(406)可以被配置为:通过将所述数字样本(DS)与多个数字阈值进行比较和/或通过对所述数字样本(DS)进行低通滤波,生成所述配置信号(CODE)。
所述模数转换器(402)可以被配置为:通过将所述端子(340)处的所述电压与多个模拟阈值(TH)进行比较,生成所述数字样本(DS)。
所述模拟阈值(TH)可以至少部分地根据指数规律而增加。
所述电力供应电路(300a)可以包括:第一电压调节器(30001,REG1),被配置为当第一使能信号(REN1)可以被断言时生成所述第一电压(Va);以及第二电压调节器(30002,REG2),被配置为当第二使能信号(REN2)可以被断言时生成所述第二电压(Vb);并且所述控制信号(CTRL)可以包括所述第一使能信号(REN1)和所述第二使能信号(REN2)。
所述电力供应电路(300a)可以包括电压调节器(3002),该电压调节器(3002)被配置为为所述控制电路(40)提供供应电压(V40),其中所述电压调节器(3002)可以当输入电压(Vin)超过给定阈值时被接通。
处理系统(10a)可以被概括为包括微处理器(102)和系统基础芯片(30a),其中所述微处理器(102)被连接到所述输出电力供应端子(334)中的一个或多个。
诸如车辆的设备可以被概括为包括多个处理系统(10a),其中所述处理系统(10a)经由通信系统(20)连接。
一种操作系统基础芯片(30a)的方法可以被概括为包括:将电阻器(Rset)连接到所述端子(340);接通所述系统基础芯片(30a),由此系统基础芯片(30a)的控制电路(40):测量所述电阻器(Rset)的电阻值,根据所测量的所述电阻值选择多个配置中的一个配置,以及生成控制信号(CTRL),以便根据所选择的配置(CODE)按序接通第一电压(Va)和第二电压(Vb)。
在一个实施例中,一种系统基础芯片包括:多个电力端子,在操作中接收和发送电力供应电压信号;一个或多个功能电路,被嵌入到系统基础芯片中;电力供应电路系统,被嵌入到系统基础芯片中并且被耦合到多个电力端子和一个或多个功能电路,其中电力供应电路系统在操作中根据输入电压信号生成多个电力供应电压信号,多个电力供应电压信号分别向多个电力端子中的电力端子或向一个或多个功能电路中的一个功能电路供电;以及电力顺序控制电路系统,被嵌入到系统基础芯片中并且被耦合到电力供应电路系统,其中电力顺序控制电路系统在操作中:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应电压信号中的第一电力供应电压信号在多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及第二电力顺序配置,其中第二电力供应电压信号在第一电力供应电压信号之前被接通。
在一个实施例中,系统基础芯片包括被耦合到电力顺序控制电路系统的电阻端子,其中:电阻端子在操作中耦合到电阻器;以及电力顺序控制电路系统在操作中通过感测与电阻器相关联的值来生成对电阻的值的指示。在一个实施例中,多个电力供应电压信号包括第三电力供应电压信号;以及多个电力顺序配置包括指定接通第一电力供应电压信号、第二电力供应电压信号和第三电力供应电压信号的顺序的电力顺序配置。在一个实施例中,多个电力供应电压信号包括第三电力供应电压信号;以及多个电力顺序配置包括指定第三电力供应电压信号不应被接通的电力顺序配置。在一个实施例中,电力顺序控制电路系统包括有限状态机,有限状态机在操作中生成控制信号以根据指示所选择的电力顺序配置的配置信号而循序地接通多个电力供应电压信号中的电力供应电压信号。在一个实施例中,有限状态机在操作中生成控制信号,以根据以下项来循序地接通多个电力供应电压信号中的电力供应电压信号:定时器信号;第一信号,指示所述第一电力供应电压信号是否低于第一阈值;第二信号,指示所述第二电力供应电压信号是否低于第二阈值;或它们的各种组合。在一个实施例中,电力顺序控制电路系统包括:电流源,在操作中向电阻端子供应电流;以及模数转换器,在操作中生成电压在所述端子处的数字样本;其中用于循序地接通多个电力供应电压信号中的电力供应电压信号的控制信号与所述数字样本相对应,或者电力顺序控制电路系统包括样本处理电路系统,样本处理电路系统在操作中根据所述数字样本生成用于循序地接通多个电力供应电压信号中的电力供应电压信号的控制信号。在一个实施例中,所述样本处理电路系统在操作中通过以下步骤生成所述配置信号:将所述数字样本与多个数字阈值进行比较;对所述数字样本进行低通滤波;或它们的组合。在一个实施例中,所述模数转换器在操作中通过将所述端子处的所述电压与多个阈值电压进行比较来生成数字样本。在一个实施例中,所述阈值电压至少部分地根据指数规律而增加。在一个实施例中,电力供应电路系统包括:第一电压调节器,在操作中当第一使能信号被断言时生成第一电力供应电压信号;以及第二电压调节器,在操作中当第二使能信号被断言时生成第二电力供应电压信号,其中电力顺序控制电路系统在操作中基于所选择的电力顺序配置来生成第一使能信号和所述第二使能信号。在一个实施例中,该电力供应电路系统包括:电压调节器,在操作中向电力顺序控制电路系统提供供应电压,其中所述电压调节器在操作中响应于输入电压超过阈值电压而接通。
在一个实施例中,一种系统包括:集成电路,包括:多个电力端子,在操作中传输电力信号;一个或多个功能电路,被嵌入到集成电路中;电力供应电路系统,被嵌入到集成电路中并且被耦合到多个电力端子和一个或多个功能电路,其中电力供应电路系统在操作中生成多个电力供应信号,多个电力供应信号分别经由多个电力端子中的电力端子或向一个或多个功能电路中的一个功能电路供电;以及电力顺序控制电路系统,被嵌入到集成电路中并且被耦合到电力供应电路系统,其中电力顺序控制电路系统在操作中:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应信号中的第一电力供应信号在多个电力供应信号中的第二电力供应信号之前被接通;以及第二电力顺序配置,其中第二电力供应信号在第一电力供应信号之前被接通;以及微处理器,被耦合到电力端子中的一个或多个电力端子,其中微处理器在操作中经由一个或多个电力端子接收多个电力信号中的一个或多个电力信号。
在一个实施例中,系统包括电阻器,其中集成电路包括电阻端子,电阻端子被耦合到电力顺序控制电路系统和电阻器;以及电力顺序控制电路系统在操作中通过感测与电阻器相关联的值来生成对电阻的值的指示。在一个实施例中,电力顺序控制电路系统包括电流源和模数转换器,电流源被耦合到电阻端子;以及模数转换器在操作中感测电阻端子上的电压。在一个实施例中,该电力供应电路系统包括:第一电压调节器,在操作中当第一使能信号被断言时生成第一电力供应电压信号;以及第二电压调节器,在操作中当第二使能信号被断言时生成第二电力供应电压信号,其中电力顺序控制电路系统在操作中基于所选择的电力顺序配置来生成第一使能信号和所述第二使能信号。在一个实施例中,该电力供应电路系统包括:第三电压调节器,在操作中向电力顺序控制电路系统提供供应电压,其中所述第三电压调节器在操作中响应于输入电压超过阈值电压而接通。在一个实施例中,该电力供应电路系统包括:电压调节器,在操作中向电力顺序控制电路系统提供供应电压,其中所述电压调节器在操作中响应于输入电压超过阈值电压而接通。
在一个实施例中,一种设备,包括:通信系统;以及通过通信系统被耦合在一起的多个处理系统,多个处理系统中的每个处理系统包括:集成电路,具有:多个电力端子,在操作中传输电力信号;一个或多个功能电路,被嵌入到集成电路中;电力供应电路系统,被嵌入到集成电路中并且被耦合到多个电力端子和一个或多个功能电路,其中电力供应电路系统在操作中生成多个电力供应信号,多个电力供应信号分别经由多个电力端子中的电力端子或向一个或多个功能电路中的一个功能电路供电;以及电力顺序控制电路系统,被嵌入到集成电路中并且被耦合到电力供应电路系统,其中电力顺序控制电路系统在操作中:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应信号中的第一电力供应信号在多个电力供应信号中的第二电力供应信号之前被接通;以及第二电力顺序配置,其中第二电力供应信号在第一电力供应信号之前被接通;以及微处理器,被耦合到电力端子中的一个或多个电力端子,其中微处理器在操作中经由一个或多个电力端子接收多个电力信号中的一个或多个电力信号。在一个实施例中,通信系统包括车辆控制总线。
在一个实施例中,一种方法包括:使用被嵌入到系统基础芯片中的电力供应电路系统,根据输入电压信号生成多个电力供应电压信号,多个电力供应电压信号分别向系统基础芯片的多个电力端子中的电力端子或向被嵌入到系统基础芯片中的一个或多个功能电路供电;以及使用被嵌入在系统基础芯片中的电力顺序控制电路系统,控制多个电力供应电压信号中的电力供应电压信号的接通,其中控制包括:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应电压信号中的第一电力供应电压信号在多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及第二电力顺序配置,其中第二电力供应电压信号在第一电力供应电压信号之前被接通。在一个实施例中,该方法包括:感测与被耦合到系统基础芯片的电阻端子的电阻器相关联的值;以及基于所感测的值,生成对电阻的值的指示。在一个实施例中,多个电力供应电压信号包括第三电力供应电压信号;以及多个电力顺序配置包括指定接通第一电力供应电压信号、第二电力供应电压信号和第三电力供应电压信号的顺序的电力顺序配置。在一个实施例中,多个电力供应电压信号包括第三电力供应电压信号;以及多个电力顺序配置包括指定第三电力供应电压信号不应被接通的电力顺序配置。在一个实施例中,该方法包括:生成指示所选择的电力顺序配置的配置信号;以及生成控制信号,以根据指示所选择的电力顺序配置的配置信号来循序地接通多个电力供应电压信号中的电力供应电压信号。在一个实施例中,用于循序地接通多个电力供应电压信号中的电力供应电压信号的控制信号是根据以下项而生成的:定时器信号;第一信号,指示所述第一电力供应电压信号是否低于第一阈值;第二信号,指示所述第二电力供应电压信号是否低于第二阈值;或它们的各种组合。在一个实施例中,该方法包括:向电阻端子供应电流;以及生成电压在电阻端子处的数字样本,其中用于循序地接通多个电力供应电压信号中的电力供应电压信号的控制信号与数字样本相对应或根据数字样本而被生成。在一个实施例中,生成配置信号包括:将数字样本与多个数字阈值进行比较;对数字样本进行低通滤波;或它们的组合。
在一个实施例中,一种非瞬态计算机可读介质的内容使系统基础芯片执行方法,该方法包括:使用被嵌入到系统基础芯片中的电力供应电路系统,根据输入电压信号生成多个电力供应电压信号,多个电力供应电压信号分别向系统基础芯片的多个电力端子中的电力端子或向被嵌入在系统基础芯片中的一个或多个功能电路供电;以及使用被嵌入在系统基础芯片中的电力顺序控制电路系统,控制多个电力供应电压信号中的电力供应电压信号的接通,其中控制包括:生成对电阻的值的指示;以及基于所生成的对电阻的值的指示,选择多个电力顺序配置中的一个电力顺序配置,多个电力顺序配置包括:第一电力顺序配置,其中多个电力供应电压信号中的第一电力供应电压信号在多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及第二电力顺序配置,其中第二电力供应电压信号在第一电力供应电压信号之前被接通。在一个实施例中,该方法包括:感测与被耦合到系统基础芯片的电阻端子的电阻器相关联的值;以及基于所感测的值,生成对电阻的值的指示。在一个实施例中,内容包括能够由电力顺序控制电路执行的指令。
一些实施例可以采用计算机程序产品的形式或包括计算机程序产品。例如,根据一个实施例,提供了一种计算机可读介质,包括适于执行上述方法或功能中的一个或多个的计算机程序。该介质可以是物理存储介质,诸如例如只读存储器(ROM)芯片,或盘(诸如数字多功能盘(DVD-ROM),光盘(CD-ROM),硬盘),存储器,网络,或将由适当的驱动器或经由适当的连接读取的便携式介质制品,包括如在存储在一个或多个这样的计算机可读介质上并且能够由适当的读取器设备读取的一个或多个条形码或其它相关码中所编码的。
此外,在一些实施例中,这些方法和/或功能中的一些或全部可以以其它方式来实现或提供,例如至少部分地以固件和/或硬件来实现或提供,这些固件和/或硬件包括但不限于一个或多个专用集成电路(ASIC)、数字信号处理器、分立电路、逻辑门、标准集成电路、控制器(例如,通过执行适当的指令,并且包括微控制器和/或嵌入式控制器)、状态机、现场可编程门阵列(FPGA)、复杂可编程逻辑器件(CPLD)等、以及采用RFID技术的器件、以及它们的各种组合。
上述各种实施例可以被组合以提供另外的实施例。如果需要,可以修改实施例的各方面以采用各种专利、申请和出版物的概念来提供另外的实施例。
根据上述详细描述,可以对实施例进行这些和其它改变。通常,在下面的权利要求中,所使用的术语不应该被解释为将权利要求限制到在说明书和权利要求中公开的特定实施例,而是应该被解释为包括所有可能的实施例以及这些权利要求被授权的等效的全部范围。因此,权利要求不受本公开的限制。
Claims (31)
1.一种系统基础芯片,包括:
多个电力端子,在操作中接收和发送电力供应电压信号;
一个或多个功能电路,被嵌入到所述系统基础芯片中;
电力供应电路系统,被嵌入到所述系统基础芯片中并且被耦合到所述多个电力端子和所述一个或多个功能电路,其中所述电力供应电路系统在操作中根据输入电压信号生成多个电力供应电压信号,所述多个电力供应电压信号分别向所述多个电力端子中的电力端子供电或向所述一个或多个功能电路中的一个功能电路供电;以及
电力顺序控制电路系统,被嵌入到所述系统基础芯片中并且被耦合到所述电力供应电路系统,其中所述电力顺序控制电路系统在操作中:
生成对电阻的值的指示;以及
基于所生成的对所述电阻的所述值的所述指示,选择多个电力顺序配置中的一个电力顺序配置,所述多个电力顺序配置包括:
第一电力顺序配置,其中所述多个电力供应电压信号中的第一电力供应电压信号在所述多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及
第二电力顺序配置,其中所述第二电力供应电压信号在所述第一电力供应电压信号之前被接通。
2.根据权利要求1所述的系统基础芯片,包括电阻端子,所述电阻端子被耦合到所述电力顺序控制电路系统,其中:
所述电阻端子在操作中耦合到电阻器;以及
所述电力顺序控制电路系统在操作中通过感测与所述电阻器相关联的值来生成对所述电阻的所述值的所述指示。
3.根据权利要求1所述的系统基础芯片,其中:
所述多个电力供应电压信号包括第三电力供应电压信号;以及
所述多个电力顺序配置包括指定接通所述第一电力供应电压信号、所述第二电力供应电压信号和所述第三电力供应电压信号的顺序的电力顺序配置。
4.根据权利要求1所述的系统基础芯片,其中:
所述多个电力供应电压信号包括第三电力供应电压信号;以及
所述多个电力顺序配置包括指定所述第三电力供应电压信号不应被接通的电力顺序配置。
5.根据权利要求2所述的系统基础芯片,其中所述电力顺序控制电路系统包括有限状态机,所述有限状态机在操作中生成控制信号,以根据指示所选择的所述电力顺序配置的配置信号而循序地接通所述多个电力供应电压信号中的电力供应电压信号。
6.根据权利要求5所述的系统基础芯片,其中所述有限状态机在操作中生成所述控制信号,以根据以下项来循序地接通所述多个电力供应电压信号中的电力供应电压信号:
定时器信号;
第一信号,指示所述第一电力供应电压信号是否低于第一阈值;
第二信号,指示所述第二电力供应电压信号是否低于第二阈值;或
其各种组合。
7.根据权利要求5所述的系统基础芯片,其中所述电力顺序控制电路系统包括:
电流源,在操作中向所述电阻端子供应电流;以及
模数转换器,在操作中生成所述电压在所述端子处的数字样本;
其中用于循序地接通所述多个电力供应电压信号中的电力供应电压信号的所述控制信号与所述数字样本相对应,或者所述电力顺序控制电路系统包括样本处理电路系统,所述样本处理电路系统在操作中根据所述数字样本生成用于循序地接通所述多个电力供应电压信号中的电力供应电压信号的所述控制信号。
8.根据权利要求7所述的系统基础芯片,其中所述样本处理电路系统在操作中通过以下步骤生成所述配置信号:
将所述数字样本与多个数字阈值进行比较;
对所述数字样本进行低通滤波;或
其组合。
9.根据权利要求7所述的系统基础芯片,其中所述模数转换器在操作中通过将所述端子处的所述电压与多个阈值电压进行比较来生成所述数字样本。
10.根据权利要求9所述的系统基础芯片,其中所述阈值电压至少部分地根据指数规律而增加。
11.根据权利要求1所述的系统基础芯片,其中所述电力供应电路系统包括:
第一电压调节器,在操作中当第一使能信号被断言时生成所述第一电力供应电压信号;以及
第二电压调节器,在操作中当第二使能信号被断言时生成所述第二电力供应电压信号,其中所述电力顺序控制电路系统在操作中基于所选择的所述电力顺序配置来生成所述第一使能信号和所述第二使能信号。
12.根据权利要求1所述的系统基础芯片,其中所述电力供应电路系统包括:
电压调节器,在操作中向所述电力顺序控制电路系统提供供应电压,其中所述电压调节器在操作中响应于所述输入电压超过阈值电压而接通。
13.一种系统,包括:
集成电路,包括:
多个电力端子,在操作中传输电力信号;
一个或多个功能电路,被嵌入到所述集成电路中;
电力供应电路系统,被嵌入到所述集成电路中并且被耦合到所述多个电力端子和所述一个或多个功能电路,其中所述电力供应电路系统在操作中生成多个电力供应信号,所述多个电力供应信号分别经由所述多个电力端子中的电力端子供电或向所述一个或多个功能电路中的一个功能电路供电;以及
电力顺序控制电路系统,被嵌入到所述集成电路中并且被耦合到所述电力供应电路系统,其中所述电力顺序控制电路系统在操作中:
生成对电阻的值的指示;以及
基于所生成的对所述电阻的所述值的所述指示,选择多个电力顺序配置中的一个电力顺序配置,所述多个电力顺序配置包括:
第一电力顺序配置,其中所述多个电力供应信号中的第一电力供应信号在所述多个电力供应信号中的第二电力供应信号之前被接通;以及
第二电力顺序配置,其中所述第二电力供应信号在所述第一电力供应信号之前被接通;以及
微处理器,被耦合到所述电力端子中的一个或多个电力端子,其中所述微处理器在操作中经由所述一个或多个电力端子接收所述多个电力信号中的一个或多个电力信号。
14.根据权利要求13所述的系统,包括电阻器,其中
所述集成电路包括电阻端子,所述电阻端子被耦合到所述电力顺序控制电路系统和所述电阻器;以及
所述电力顺序控制电路系统在操作中通过感测与所述电阻器相关联的值来生成对所述电阻的所述值的所述指示。
15.根据权利要求14所述的系统,其中,
所述电力顺序控制电路系统包括电流源和模数转换器,所述电流源被耦合到所述电阻端子;以及
所述模数转换器在操作中感测所述电阻端子上的电压。
16.根据权利要求13所述的系统,其中所述电力供应电路系统包括:
第一电压调节器,在操作中当第一使能信号被断言时生成所述第一电力供应电压信号;以及
第二电压调节器,在操作中当第二使能信号被断言时生成所述第二电力供应电压信号,其中所述电力顺序控制电路系统在操作中基于所选择的所述电力顺序配置来生成所述第一使能信号和所述第二使能信号。
17.根据权利要求16所述的系统,其中所述电力供应电路系统包括:
第三电压调节器,在操作中向所述电力顺序控制电路系统提供供应电压,其中所述第三电压调节器在操作中响应于所述输入电压超过阈值电压而接通。
18.根据权利要求13所述的系统,其中所述电力供应电路系统包括:
电压调节器,在操作中向所述电力顺序控制电路系统提供供应电压,其中所述电压调节器在操作中响应于所述输入电压超过阈值电压而接通。
19.一种设备,包括:
通信系统;以及
通过所述通信系统被耦合在一起的多个处理系统,所述多个处理系统中的每个处理系统包括:
集成电路,具有:
多个电力端子,在操作中传输电力信号;
一个或多个功能电路,被嵌入到所述集成电路中;
电力供应电路系统,被嵌入到所述集成电路中并且被耦合到所述多个电力端子和所述一个或多个功能电路,其中所述电力供应电路系统在操作中生成多个电力供应信号,所述多个电力供应信号分别经由所述多个电力端子中的电力端子供电或向所述一个或多个功能电路中的一个功能电路供电;以及
电力顺序控制电路系统,被嵌入到所述集成电路中并且被耦合到所述电力供应电路系统,其中所述电力顺序控制电路系统在操作中:
生成对电阻的值的指示;以及
基于所生成的对所述电阻的所述值的所述指示,选择多个电力顺序配置中的一个电力顺序配置,所述多个电力顺序配置包括:
第一电力顺序配置,其中所述多个电力供应信号中的第一电力供应信号在所述多个电力供应信号中的第二电力供应信号之前被接通;以及
第二电力顺序配置,其中所述第二电力供应信号在所述第一电力供应信号之前被接通;以及
微处理器,被耦合到所述电力端子中的一个或多个电力端子,其中所述微处理器在操作中经由所述一个或多个电力端子接收所述多个电力信号中的一个或多个电力信号。
20.根据权利要求19所述的设备,其中所述通信系统包括车辆控制总线。
21.一种方法,包括:
使用被嵌入到系统基础芯片中的电力供应电路系统,根据输入电压信号生成多个电力供应电压信号,所述多个电力供应电压信号分别向所述系统基础芯片的多个电力端子中的电力端子供电或向被嵌入到所述系统基础芯片中的一个或多个功能电路供电;以及
使用被嵌入在所述系统基础芯片中的电力顺序控制电路系统,控制所述多个电力供应电压信号中的电力供应电压信号的接通,其中所述控制包括:
生成对电阻的值的指示;以及
基于所生成的对所述电阻的所述值的所述指示,选择多个电力顺序配置中的一个电力顺序配置,所述多个电力顺序配置包括:
第一电力顺序配置,其中所述多个电力供应电压信号中的第一电力供应电压信号在所述多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及
第二电力顺序配置,其中所述第二电力供应电压信号在所述第一电力供应电压信号之前被接通。
22.根据权利要求21所述的方法,包括:
感测与被耦合到所述系统基础芯片的电阻端子的电阻器相关联的值;以及
基于所感测的所述值,生成对所述电阻的所述值的所述指示。
23.根据权利要求21所述的方法,其中:
所述多个电力供应电压信号包括第三电力供应电压信号;以及
所述多个电力顺序配置包括指定接通所述第一电力供应电压信号、所述第二电力供应电压信号和所述第三电力供应电压信号的顺序的电力顺序配置。
24.根据权利要求21所述的方法,其中:
所述多个电力供应电压信号包括第三电力供应电压信号;以及
所述多个电力顺序配置包括指定所述第三电力供应电压信号不应被接通的电力顺序配置。
25.根据权利要求22所述的方法,包括:
生成指示所选择的所述电力顺序配置的配置信号;以及
生成控制信号,以根据指示所选择的所述电力顺序配置的配置信号来循序地接通所述多个电力供应电压信号中的电力供应电压信号。
26.根据权利要求25所述的方法,用于循序地接通所述多个电力供应电压信号中的电力供应电压信号的所述控制信号根据以下项而被生成:
定时器信号;
第一信号,指示所述第一电力供应电压信号是否低于第一阈值;
第二信号,指示所述第二电力供应电压信号是否低于第二阈值;或
其各种组合。
27.根据权利要求25所述的方法,包括:
向所述电阻端子供应电流;以及
生成电压在所述电阻端子处的数字样本,其中用于循序地接通所述多个电力供应电压信号中的电力供应电压信号的所述控制信号与所述数字样本相对应或根据所述数字样本而被生成。
28.根据权利要求27所述的方法,其中生成所述配置信号包括:
将所述数字样本与多个数字阈值进行比较;
对所述数字样本进行低通滤波;或
其组合。
29.一种非瞬态计算机可读介质,所述非瞬态计算机可读介质具有使系统基础芯片执行方法的内容,所述方法包括:
使用被嵌入到所述系统基础芯片中的电力供应电路系统,根据输入电压信号生成多个电力供应电压信号,所述多个电力供应电压信号分别向所述系统基础芯片的多个电力端子中的电力端子供电或向被嵌入在所述系统基础芯片中的一个或多个功能电路供电;以及
使用被嵌入在所述系统基础芯片中的电力顺序控制电路系统,控制所述多个电力供应电压信号中的电力供应电压信号的接通,其中所述控制包括:
生成对电阻的值的指示;以及
基于所生成的对所述电阻的所述值的所述指示,选择多个电力顺序配置中的一个电力顺序配置,所述多个电力顺序配置包括:
第一电力顺序配置,其中所述多个电力供应电压信号中的第一电力供应电压信号在所述多个电力供应电压信号中的第二电力供应电压信号之前被接通;以及
第二电力顺序配置,其中所述第二电力供应电压信号在所述第一电力供应电压信号之前被接通。
30.根据权利要求29所述的非瞬态计算机可读介质,其中所述方法包括:
感测与被耦合到所述系统基础芯片的电阻端子的电阻器相关联的值;以及
基于所感测的所述值,生成对所述电阻的所述值的所述指示。
31.根据权利要求29所述的非瞬态计算机可读介质,其中所述内容包括能够由所述电力顺序控制电路系统执行的指令。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IT102021000023351 | 2021-09-09 | ||
IT102021000023351A IT202100023351A1 (it) | 2021-09-09 | 2021-09-09 | Chip di base del sistema, sistema di elaborazione, dispositivo e procedimento corrispondenti |
US17/903,753 | 2022-09-06 | ||
US17/903,753 US12038799B2 (en) | 2021-09-09 | 2022-09-06 | System basis chip having selectable power sequence configurations, corresponding processing system, device and method |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115903562A true CN115903562A (zh) | 2023-04-04 |
Family
ID=78649949
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211104556.6A Pending CN115903562A (zh) | 2021-09-09 | 2022-09-09 | 系统基础芯片、相应的处理系统、设备和方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US12038799B2 (zh) |
EP (1) | EP4156428A1 (zh) |
CN (1) | CN115903562A (zh) |
IT (1) | IT202100023351A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI815233B (zh) * | 2021-04-28 | 2023-09-11 | 仁寶電腦工業股份有限公司 | 電源管理裝置以及管理方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9000702B2 (en) * | 2012-11-05 | 2015-04-07 | Active-Semi, Inc. | Power management multi-chip module with separate high-side driver integrated circuit die |
JP6173008B2 (ja) * | 2013-04-23 | 2017-08-02 | ローム株式会社 | 電源回路 |
CN106033242B (zh) * | 2015-03-09 | 2019-08-16 | 光宝电子(广州)有限公司 | 外部电源供应器以及应用于其的系统连接侦测单元 |
US10355477B2 (en) * | 2015-10-30 | 2019-07-16 | Silicon Laboratories Inc. | Digital signal transfer between multiple voltage domains |
-
2021
- 2021-09-09 IT IT102021000023351A patent/IT202100023351A1/it unknown
-
2022
- 2022-08-26 EP EP22192315.4A patent/EP4156428A1/en active Pending
- 2022-09-06 US US17/903,753 patent/US12038799B2/en active Active
- 2022-09-09 CN CN202211104556.6A patent/CN115903562A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US12038799B2 (en) | 2024-07-16 |
EP4156428A1 (en) | 2023-03-29 |
IT202100023351A1 (it) | 2023-03-09 |
US20230074929A1 (en) | 2023-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10768244B2 (en) | Power loss protection integrated circuit with autonomous capacitor health check | |
US8607036B2 (en) | Power management apparatus and methods | |
US7049798B2 (en) | System and method for communicating with a voltage regulator | |
JP5405487B2 (ja) | 有効電力のマルチレンジおよび局所的検出を備えたシステムおよび回路 | |
US9946279B1 (en) | Programmable voltage setting with open and short circuit protection | |
KR101445785B1 (ko) | 전자 변환기의 동작을 제어하기 위한 방법, 및 대응하는 전자 변환기, 조명 시스템 및 소프트웨어 물건 | |
US20090031048A1 (en) | Configuring Multi-Bit Slave Addressing on a Serial Bus Using a Single External Connection | |
US10992173B2 (en) | Optimized gate driver for low voltage power loss protection system | |
CN108780124A (zh) | 用于测量或控制的可配置的硬件平台 | |
KR20080031316A (ko) | Pol 레귤레이터의 어레이를 제어하고 모니터링하는 방법및 시스템 | |
CN115903562A (zh) | 系统基础芯片、相应的处理系统、设备和方法 | |
US8836352B2 (en) | System and method for using an integrated circuit pin as both a current limiting input and an open-drain output | |
JP6504715B2 (ja) | 自動構成を伴う集積デバイス | |
CN107342723B (zh) | 匹配接收的以及确定的电压的电动机驱动器电路及过程 | |
US20030158990A1 (en) | Method and apparatus of disabling the pull-up on a USB type of data line | |
EP4064001A1 (en) | Processing system, related integrated circuit, device and method | |
TWI379517B (en) | Integrated circuit and method of configuring an integrated circuit | |
JP6247470B2 (ja) | センサ装置及びセンサインタフェース | |
CN117639841A (zh) | 可重新配置传感器设备和用于重新配置传感器设备的方法 | |
CN103632717A (zh) | 一种数字静态cmos元件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |