CN115883288B - 基于融合网关的双cpu交互效率提升方法、系统及存储介质 - Google Patents

基于融合网关的双cpu交互效率提升方法、系统及存储介质 Download PDF

Info

Publication number
CN115883288B
CN115883288B CN202211515971.0A CN202211515971A CN115883288B CN 115883288 B CN115883288 B CN 115883288B CN 202211515971 A CN202211515971 A CN 202211515971A CN 115883288 B CN115883288 B CN 115883288B
Authority
CN
China
Prior art keywords
module
gpio
cpu
signal detection
gateway
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211515971.0A
Other languages
English (en)
Other versions
CN115883288A (zh
Inventor
徐龙
牛友武
王耀锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Tianyi Comheart Telecom Co Ltd
Original Assignee
Sichuan Tianyi Comheart Telecom Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Tianyi Comheart Telecom Co Ltd filed Critical Sichuan Tianyi Comheart Telecom Co Ltd
Priority to CN202211515971.0A priority Critical patent/CN115883288B/zh
Publication of CN115883288A publication Critical patent/CN115883288A/zh
Application granted granted Critical
Publication of CN115883288B publication Critical patent/CN115883288B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明涉及基于融合网关的双CPU交互效率提升方法、系统及存储介质,属于通信技术领域,包括第一CPU模块、第二CPU模块、第一GPIO模块、第二GPIO模块、信号检测模块、计时模块;所述第一CPU模块与所述第二CPU模块之间的数据信息通过网口通信;所述第一CPU模块与所述第一GPIO模块适配,所述第二CPU模块与所述第二GPIO模块适配;所述第一CPU模块与所述第二CPU模块的之间的控制信息通过所述第一GPIO模块与所述第二GPIO模块进行交互。采用最小代价的方式提高了融合网关双CPU的交互效率。实现了控制信息和通信数据分流处理。提高了双CPU总的开机效率。实现无差错上报等。

Description

基于融合网关的双CPU交互效率提升方法、系统及存储介质
技术领域
本发明属于通信技术领域,具体涉及一种基于融合网关的双CPU交互效率提升方法、系统及存储介质。
背景技术
目前网关加IPTV融合的应用趋势增加,特别是在酒店、商业街之类的应用场景,一般要求简单的铺设就能到达网关+IPTV的需求。
其中,融合网关采用独立的双CPU工作,一个负责网关功能,一个负责IPTV功能,两个CPU通过网口互联,直接把网关和IPTV硬件打包到一起。并且相应的数据包和控制包也是通过网口互联,但是存在如下问题:
网关和IPTV交互时,数据信息通过IP层,启动信息通过PHY层,交互效率低下,软件处理复杂。
当双CPU启动时候,由于CPU所在系统不同,启动速度不同,会存在时间差问题,网口未启动之前会存在无法通信的情况。
当网关上行断网时,IPTV无法判断断网原因。
采用标准的接口,接口占用线路较多。
因此,现阶段需设计一种基于融合网关的双CPU交互效率提升方法、系统及存储介质,来解决以上问题。
发明内容
本发明目的在于提供一种基于融合网关的双CPU交互效率提升方法、系统及存储介质,用于解决上述现有技术中存在的技术问题,如:网关和IPTV交互时,数据信息通过IP层,启动信息通过PHY层,交互效率低下,软件处理复杂。当双CPU启动时候,由于CPU所在系统不同,启动速度不同,会存在时间差问题,网口未启动之前会存在无法通信的情况。当网关上行断网时,IPTV无法判断断网原因。采用标准的接口,接口占用线路较多,等。
为实现上述目的,本发明的技术方案是:
基于融合网关的双CPU交互效率提升系统,包括第一CPU模块、第二CPU模块、第一GPIO模块、第二GPIO模块、信号检测模块、计时模块;
所述第一CPU模块与所述第二CPU模块之间的数据信息通过网口通信;
所述第一CPU模块与所述第一GPIO模块适配,所述第二CPU模块与所述第二GPIO模块适配;
所述第一CPU模块与所述第二CPU模块的之间的控制信息通过所述第一GPIO模块与所述第二GPIO模块进行交互;
所述信号检测模块用于检测所述第一GPIO模块、第二GPIO模块的信号状态;
所述计时模块用于记录所述所述第一GPIO模块、第二GPIO模块的信号状态不同时的维持时长。
进一步的,还包括主控模块,所述主控模块分别与所述信号检测模块、计时模块连接;
所述主控模块控制所述信号检测模块、计时模块常闭;
当融合网关开机启动后,所述主控模块控制所述信号检测模块开启;
当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态不同时,所述主控模块控制所述计时模块开始计时,当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态相同时,所述主控模块控制所述计时模块停止计时。
进一步的,还包括异常报错模块,所述异常报错模块与所述主控模块连接;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态分别为高阻、低阻,或分别为低阻、高阻,则所述主控模块判定融合网关中的网关系统正常、网络也正常;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态均为低阻,则所述主控模块判定融合网关中的网关系统异常,所述异常报错模块报错网关启动异常;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态为波浪状态,则所述主控模块判定融合网关中的网关系统正常、网络异常。
进一步的,还包括备用信号检测模块,所述备用信号检测模块与所述主控模块连接;
当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态均为低阻、且持续时长达到设定时长时,所述主控模块控制所述备用信号检测模块开启;
所述备用信号检测模块与所述信号检测模块功能相同。
进一步的,还包括数据显示模块、无线通信模块;
所述数据显示模块、无线通信模块分别与所述主控模块连接。
基于融合网关的双CPU交互效率提升方法,采用如上述的基于融合网关的双CPU交互效率提升系统进行双CPU交互效率提升。
一种存储介质,所述存储介质上存储有计算机程序,所述计算机程序被运行时执行如上述的基于融合网关的双CPU交互效率提升方法。
与现有技术相比,本发明所具有的有益效果为:
1.采用最小代价的方式提高了融合网关双CPU的交互效率。
2.实现了控制信息和通信数据分流处理。
3.提高了双CPU总的开机效率。
4.无差错上报。
附图说明
图1为本方案实施方式的一个实施例的原理示意图。
图2为本方案实施方式的一个实施例的启动流程示意图。
具体实施方式
为了使本发明的目的,技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明,即所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。需要说明的是,术语“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
而且,术语“包括”,“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程,方法,物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程,方法,物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程,方法,物品或者设备中还存在另外的相同要素。
如图1所示,提出基于融合网关的双CPU交互效率提升系统,包括第一CPU模块、第二CPU模块、第一GPIO模块、第二GPIO模块、信号检测模块、计时模块;
所述第一CPU模块与所述第二CPU模块之间的数据信息通过网口通信;
所述第一CPU模块与所述第一GPIO模块适配,所述第二CPU模块与所述第二GPIO模块适配;
所述第一CPU模块与所述第二CPU模块的之间的控制信息通过所述第一GPIO模块与所述第二GPIO模块进行交互;
所述信号检测模块用于检测所述第一GPIO模块、第二GPIO模块的信号状态;
所述计时模块用于记录所述所述第一GPIO模块、第二GPIO模块的信号状态不同时的维持时长。
其中,第一CPU模块为网关部分时,可采用博通的BCM68782为网关芯片;第二CPU模块为IPTV部分时,可采用Mlogic的S905L为IPTV处理芯片;具体实现如图1所示。
通过上述方案,采用最小代价的方式提高了融合网关双CPU的交互效率。实现了控制信息和通信数据分流处理。提高了双CPU总的开机效率。实现无差错上报等。
进一步的,还包括主控模块,所述主控模块分别与所述信号检测模块、计时模块连接;
所述主控模块控制所述信号检测模块、计时模块常闭;
当融合网关开机启动后,所述主控模块控制所述信号检测模块开启;
当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态不同时,所述主控模块控制所述计时模块开始计时,当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态相同时,所述主控模块控制所述计时模块停止计时。
上述方案中,将信号检测模块和计时模块有序配合开启,可避免多余模块无效动作,以及检测多余无效信号等。
进一步的,还包括异常报错模块,所述异常报错模块与所述主控模块连接;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态分别为高阻、低阻,或分别为低阻、高阻,则所述主控模块判定融合网关中的网关系统正常、网络也正常;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态均为低阻,则所述主控模块判定融合网关中的网关系统异常,所述异常报错模块报错网关启动异常;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态为波浪状态,则所述主控模块判定融合网关中的网关系统正常、网络异常。
其中,报错的可替代方案为:采用一个GPIO模块时,具体如下,
其中,启动流程如图2所示。
进一步的,还包括备用信号检测模块,所述备用信号检测模块与所述主控模块连接;
当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态均为低阻、且持续时长达到设定时长时,所述主控模块控制所述备用信号检测模块开启;
所述备用信号检测模块与所述信号检测模块功能相同。
通过上述方案,可将信号检测模块故障情况排除,避免因为信号检测模块故障而引起后续的误判。
进一步的,还包括数据显示模块、无线通信模块;
所述数据显示模块、无线通信模块分别与所述主控模块连接,分别实现数据可视化和数据远程无线传输。
基于融合网关的双CPU交互效率提升方法,采用如上述的基于融合网关的双CPU交互效率提升系统进行双CPU交互效率提升。
一种存储介质,所述存储介质上存储有计算机程序,所述计算机程序被运行时执行如上述的基于融合网关的双CPU交互效率提升方法。
以上是本发明的较佳实施例,凡依本发明技术方案所作的改变,所产生的功能作用未超出本发明技术方案的范围时,均属于本发明的保护范围。

Claims (5)

1.基于融合网关的双CPU交互效率提升系统,其特征在于,包括第一CPU模块、第二CPU模块、第一GPIO模块、第二GPIO模块、信号检测模块、计时模块;
所述第一CPU模块与所述第二CPU模块之间的数据信息通过网口通信;
所述第一CPU模块与所述第一GPIO模块适配,所述第二CPU模块与所述第二GPIO模块适配;
所述第一CPU模块与所述第二CPU模块的之间的控制信息通过所述第一GPIO模块与所述第二GPIO模块进行交互;
所述信号检测模块用于检测所述第一GPIO模块、第二GPIO模块的信号状态;
所述计时模块用于记录所述所述第一GPIO模块、第二GPIO模块的信号状态不同时的维持时长;
还包括主控模块,所述主控模块分别与所述信号检测模块、计时模块连接;
所述主控模块控制所述信号检测模块、计时模块常闭;
当融合网关开机启动后,所述主控模块控制所述信号检测模块开启;
当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态不同时,所述主控模块控制所述计时模块开始计时,当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态相同时,所述主控模块控制所述计时模块停止计时;
还包括异常报错模块,所述异常报错模块与所述主控模块连接;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态分别为高阻、低阻,或分别为低阻、高阻,则所述主控模块判定融合网关中的网关系统正常、网络也正常;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态均为低阻,则所述主控模块判定融合网关中的网关系统异常,所述异常报错模块报错网关启动异常;
若所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态为波浪状态,则所述主控模块判定融合网关中的网关系统正常、网络异常。
2.根据权利要求1所述的基于融合网关的双CPU交互效率提升系统,其特征在于,还包括备用信号检测模块,所述备用信号检测模块与所述主控模块连接;
当所述信号检测模块检测到所述第一GPIO模块、第二GPIO模块的信号状态均为低阻、且持续时长达到设定时长时,所述主控模块控制所述备用信号检测模块开启;
所述备用信号检测模块与所述信号检测模块功能相同。
3.根据权利要求1所述的基于融合网关的双CPU交互效率提升系统,其特征在于,还包括数据显示模块、无线通信模块;
所述数据显示模块、无线通信模块分别与所述主控模块连接。
4.基于融合网关的双CPU交互效率提升方法,其特征在于,采用如权利要求1-3任一项所述的基于融合网关的双CPU交互效率提升系统进行双CPU交互效率提升。
5.一种存储介质,其特征在于,所述存储介质上存储有计算机程序,所述计算机程序被运行时执行如权利要求4所述的基于融合网关的双CPU交互效率提升方法。
CN202211515971.0A 2022-11-29 2022-11-29 基于融合网关的双cpu交互效率提升方法、系统及存储介质 Active CN115883288B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211515971.0A CN115883288B (zh) 2022-11-29 2022-11-29 基于融合网关的双cpu交互效率提升方法、系统及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211515971.0A CN115883288B (zh) 2022-11-29 2022-11-29 基于融合网关的双cpu交互效率提升方法、系统及存储介质

Publications (2)

Publication Number Publication Date
CN115883288A CN115883288A (zh) 2023-03-31
CN115883288B true CN115883288B (zh) 2024-04-19

Family

ID=85764773

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211515971.0A Active CN115883288B (zh) 2022-11-29 2022-11-29 基于融合网关的双cpu交互效率提升方法、系统及存储介质

Country Status (1)

Country Link
CN (1) CN115883288B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1923788A2 (en) * 2006-11-16 2008-05-21 Samsung Electronics Co., Ltd. Multi-CPU mobile terminal and multi-CPU test system and method
CN101193358A (zh) * 2006-11-22 2008-06-04 乐金电子(昆山)电脑有限公司 利用ril的双cpu的gpio控制系统
CN107466003A (zh) * 2017-09-05 2017-12-12 武汉慧联无限科技有限公司 物联网蓝牙网关设备
CN107797960A (zh) * 2017-11-03 2018-03-13 山东超越数控电子股份有限公司 一种多处理器的服务器架构
CN112073790A (zh) * 2019-06-10 2020-12-11 海信视像科技股份有限公司 显示设备及双系统间启动状态的同步方法
CN112073813A (zh) * 2019-06-10 2020-12-11 海信视像科技股份有限公司 显示设备及双系统间异常启动的检测与处理方法
CN112399211A (zh) * 2019-08-14 2021-02-23 青岛海信宽带多媒体技术有限公司 一种操作方法及融合网关
CN113076140A (zh) * 2021-03-26 2021-07-06 山东英信计算机技术有限公司 一种gpio配置检测方法、装置及服务器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7046166B2 (en) * 2003-04-29 2006-05-16 Rockwell Scientific Licensing, Llc Modular wireless integrated network sensor (WINS) node with a dual bus architecture
KR20050023699A (ko) * 2003-09-02 2005-03-10 삼성전자주식회사 복수의 cpu 시스템에서 디바이스를 공유하는 방법 및장치
TW200735846A (en) * 2006-03-31 2007-10-01 Micro Star Intl Co Ltd Data process electronic device with dual CPU
US10915079B2 (en) * 2019-04-17 2021-02-09 Dyna Image Corporation Light sensor device controlled with dual-mode master-and-slave MCU application

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1923788A2 (en) * 2006-11-16 2008-05-21 Samsung Electronics Co., Ltd. Multi-CPU mobile terminal and multi-CPU test system and method
CN101193358A (zh) * 2006-11-22 2008-06-04 乐金电子(昆山)电脑有限公司 利用ril的双cpu的gpio控制系统
CN107466003A (zh) * 2017-09-05 2017-12-12 武汉慧联无限科技有限公司 物联网蓝牙网关设备
CN107797960A (zh) * 2017-11-03 2018-03-13 山东超越数控电子股份有限公司 一种多处理器的服务器架构
CN112073790A (zh) * 2019-06-10 2020-12-11 海信视像科技股份有限公司 显示设备及双系统间启动状态的同步方法
CN112073813A (zh) * 2019-06-10 2020-12-11 海信视像科技股份有限公司 显示设备及双系统间异常启动的检测与处理方法
CN112399211A (zh) * 2019-08-14 2021-02-23 青岛海信宽带多媒体技术有限公司 一种操作方法及融合网关
CN113076140A (zh) * 2021-03-26 2021-07-06 山东英信计算机技术有限公司 一种gpio配置检测方法、装置及服务器

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Yanchun Shen ; Yinpu Zhang ; Jinli Yuan.Design and implementation on motion control system of AGV based on DSP.《2011 IEEE 3rd International Conference on Communication Software and Networks》.2011,全文. *
一种新型双核飞行控制系统的设计;杜红彬;徐芳俊;江哲;;自动化仪表;20150220(02);全文 *

Also Published As

Publication number Publication date
CN115883288A (zh) 2023-03-31

Similar Documents

Publication Publication Date Title
US7617413B2 (en) Method of preventing erroneous take-over in a dual redundant server system
US9602373B2 (en) Method, apparatus and system for dual-homing protection switching
US8208369B2 (en) Ethernet ring system and a master node and an initialization method thereof
WO2017101238A1 (zh) 一种保证智能变电站保护跳闸可靠性的装置和方法
US9806990B2 (en) Fast recovery method and device for STP-based backup port
US20100157793A1 (en) Provider edge-controlled redundancy using pseudo link aggregation control protocol
US20140215109A1 (en) Compatible Network Node, in Particular, For Can Bus Systems
CN101980171B (zh) 一种软件系统故障自恢复方法及其使用的软件看门狗系统
WO1999003038A1 (en) Active failure detection
CN111740877B (zh) 一种链路检测方法及系统
CN115883288B (zh) 基于融合网关的双cpu交互效率提升方法、系统及存储介质
US7573832B2 (en) Method and apparatus for conveying link state information in a network
US8737419B2 (en) Network concentrator and method of controlling the same
CN115640171A (zh) 一种无仲裁节点的数据库双节点热备方法与系统
US20070294600A1 (en) Method of detecting heartbeats and device thereof
US20080089249A1 (en) Automated correction of duplex mismatches
US11412077B2 (en) Multi-logical-port data traffic stream preservation system
US8208370B1 (en) Method and system for fast link failover
CN101409648A (zh) Overlay网络的节点故障和链路故障定位方法
WO2023241703A1 (zh) 故障处理方法、装置和计算机可读存储介质
WO2015184759A1 (zh) 一种服务网口状态检测和容错的装置及其方法
US10320641B2 (en) Switch device for substation and error warning method thereof
US20150163130A1 (en) Method enabling fast switching between multicast trees
US8520566B2 (en) Network connection method with auto-negotiation mechanism, network apparatus having auto-negotiation mechanism and network connection method
US7515528B2 (en) Host fail-over switch presence detection compatible with existing protocol and host controllers

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant