CN115866833A - Led驱动电路、led显示系统和显示控制方法 - Google Patents
Led驱动电路、led显示系统和显示控制方法 Download PDFInfo
- Publication number
- CN115866833A CN115866833A CN202211520963.5A CN202211520963A CN115866833A CN 115866833 A CN115866833 A CN 115866833A CN 202211520963 A CN202211520963 A CN 202211520963A CN 115866833 A CN115866833 A CN 115866833A
- Authority
- CN
- China
- Prior art keywords
- driving circuit
- led driving
- display
- led
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开了一种用于LED显示系统的显示控制方法,LED显示系统包括多组级联LED驱动电路,每组级联LED驱动电路包括多个级联的LED驱动电路,包括:接收数据信号和时钟信号,数据信号至少包括显示数据;从数据信号中获取待检测显示数据;判断当前显示周期的待检测显示数据是否全为0以得到当前显示周期的全零标识;根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭时钟信号向下一级LED驱动电路的串行传输,可以在控制端的各个端口时钟信号共用时,控制任一个LED驱动电路的时钟信号输出关闭,从而将该LED驱动电路其后串联的LED驱动电路将整体关闭并维持黑屏状态,降低黑屏时的功耗。
Description
技术领域
本发明涉及LED显示技术领域,具体地,涉及LED驱动电路、LED显示系统和显示控制方法。
背景技术
LED显示系统广泛地用于显示文字和图案。LED显示系统包括控制端和LED显示屏。控制端有多个通信输出端口。在LED显示屏包含多组级联LED驱动电路的情形下,控制端可以提供多路数据信号和时钟信号,分别控制相应组的级联LED驱动电路。在LED显示屏的实际显示过程中,图像会出现一部分的黑屏,即部分LED灯处于不发光状态,此时不发光的LED灯对应的驱动端口被关闭。当一个LED驱动电路驱动的LED灯阵列全部不发光,现有技术中通过关闭LED驱动电路的恒流驱动模块来降低功耗。但是LED驱动电路不仅仅包括恒流驱动模块,LED驱动电路的其他模块依然在工作,尤其当LED驱动电路中内置功耗较大的模块,例如PLL模块。当黑屏部分的LED灯数量较多时,LED显示屏的整体功耗依然非常大。
发明内容
鉴于上述问题,本发明的目的在于提供一种LED驱动电路、LED显示系统和显示控制方法,可以在控制端的各个端口的时钟信号共用时,控制任一个LED驱动电路的时钟信号输出关闭,从而将该LED驱动电路其后串联的LED驱动电路将整体关闭并维持黑屏状态,降低LED驱动电路和LED显示系统黑屏时的功耗。
根据本发明的第一方面,提供一种用于LED显示系统的显示控制方法,所述LED显示系统包括多组级联LED驱动电路,每组级联LED驱动电路包括多个级联的LED驱动电路,包括:所述LED驱动电路接收数据信号和时钟信号,其中,所述数据信号包括显示数据;从所述数据信号中获取待检测显示数据;判断当前显示周期的待检测显示数据是否全为0以得到当前显示周期的全零标识;根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。
优选地,当待检测显示数据全为0时,所述全零标识为有效状态;当待检测显示数据不全为0时,所述全零标识为无效状态。
优选地,当当前显示周期的全零标识和上一显示周期的全零标识均有效时,关闭所述时钟信号向下一级LED驱动电路的串行传输。
优选地,当当前显示周期的全零标识和上一显示周期的全零标识至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
优选地,所述待检测显示数据为本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据。
优选地,所述待检测显示数据为本级LED驱动电路之后级联的LED驱动电路的显示数据。
优选地,所述显示控制方法还包括:将当前显示周期的全零标识更新至上一显示周期的全零标识。
根据本发明的第二方面,提供一种LED驱动电路,包括:数据输入端,用于接收数据信号,其中,所述数据信号包括本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据;数据输出端,用于将本级LED驱动电路之后级联的LED驱动电路的数据信号转发至下一级LED驱动电路;所述LED驱动电路从所述数据信号中获取待检测显示数据,并对所述待检测显示数据进行全零检测以得到当前显示周期的全零标识;时钟输入端,用于接收时钟信号;时钟输出端,用于根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。
优选地,所述LED驱动电路还包括:数据处理模块,与所述数据输入端连接,用于从所述数据信号中获取本级LED驱动电路的显示数据、本级LED驱动电路之后级联的LED驱动电路的显示数据以及待检测显示数据;标识模块,用于判断当前显示周期的待检测显示数据是否全为0以得到当前显示周期的全零标识以及根据当前显示周期的全零标识和上一显示周期的全零标识产生控制信号;显存模块,用于将本级LED驱动电路的显示数据进行缓存;驱动模块,用于根据本级LED驱动电路的显示数据产生驱动信号,所述驱动信号用于驱动LED灯阵列;时钟传输模块,根据所述控制信号开启或者关闭所述时钟信号向下一级LED驱动电路的传输。
优选地,所述待检测显示数据为本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据。
优选地,所述待检测显示数据为本级LED驱动电路之后级联的LED驱动电路的显示数据。
优选地,所述LED驱动电路还包括:存储模块,用于存储上一显示周期的全零标识;其中,标识模块还用于将当前显示周期的全零标识更新至上一显示周期的全零标识。
优选地,所述LED驱动电路还包括:时钟处理模块,用于根据所述时钟信号产生内部时钟信号。
优选地,所述LED驱动电路还包括:数据转发模块,用于根据所述内部时钟信号将本级LED驱动电路之后级联的LED驱动电路的数据信号转发至下一级LED驱动电路。
优选地,当待检测显示数据全为0时,所述全零标识为有效状态;当待检测显示数据不全为0时,所述全零标识为无效状态。
优选地,当当前显示周期的全零标识和上一显示周期的全零标识均有效时,关闭所述时钟信号向下一级LED驱动电路的串行传输。
优选地,当当前显示周期的全零标识和上一显示周期的全零标识至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
根据本发明的第三方面,提供一种LED显示系统,包括控制端和多组级联LED驱动电路,每组级联LED驱动电路包括多个级联的上述任一项所述的LED驱动电路;所述控制端分别向所述多组级联LED驱动电路发送数据信号和时钟信号,其中,所述数据信号包括显示数据;所述每个LED驱动电路从上一级LED驱动电路中获取数据信号和时钟信号,并从所述数据信号中获取待检测显示数据以及根据所述待检测显示数据产生全零标识,根据所述全零标识控制所述时钟信号向下一级LED驱动电路中的串行传输。
优选地,所述待检测显示数据为本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据。
优选地,所述待检测显示数据为本级LED驱动电路之后级联的LED驱动电路的显示数据。
优选地,当待检测显示数据全为0时,所述全零标识为有效状态;当待检测显示数据不全为0时,所述全零标识为无效状态。
优选地,当当前显示周期的全零标识和上一显示周期的全零标识均有效时,关闭所述时钟信号向下一级LED驱动电路的串行传输。
优选地,当当前显示周期的全零标识和上一显示周期的全零标识至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
根据本发明实施例的LED驱动电路、LED显示系统和显示控制方法,对接收到的数据信号进行检测以产生全零标识,根据当前显示周期和下一显示周期的全零标识开启或者关闭相应显示周期中时钟信号的传输,可以在控制端的各个端口时钟信号共用时,控制任一个LED驱动电路的时钟信号输出关闭,从而将该LED驱动电路其后串联的LED驱动电路将整体关闭并维持黑屏状态,降低LED驱动电路和LED显示系统黑屏时的功耗。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1示出现有技术中LED显示系统的结构示意图;
图2示出根据本发明实施例提供的用于LED显示系统的显示控制方法的流程图;
图3示出根据本发明实施例的LED驱动电路的连接关系示意图;
图4示出根据本发明实施例的LED驱动电路的结构示意图。
具体实施方式
以下将参照附图更详细地描述本发明的各种实施例。在各个附图中,相同的元件采用相同或类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。
图1示出现有技术中LED显示系统的示意性框图。该LED显示系统包括控制端100和LED显示屏200,控制端100的多个端口(P1-Pm)与LED显示屏200相连。LED显示屏200包括多组级联LED驱动电路。
控制端100可以提供多路数据信号DIN和控制信号,分别控制LED显示屏200相应组中串接的级联的LED驱动电路,即控制端100分别向多组级联LED驱动电路提供数据信号DIN和控制信号。其中,控制信号至少包括时钟信号CLK,数据信号DIN至少包括显示数据。
控制端100的其中一个端口Pi(其中,1≤i≤m)向相应的一组串接级联的LED驱动电路(Mi1-Min)提供数据信号DIN和控制信号。其中,数据信号DIN串行传输给该组级联LED驱动电路中级联的每一个LED驱动电路,控制信号串行传输给该组级联LED驱动电路中级联的每一个LED驱动电路,即数据信号DIN串行传输给该组级联LED驱动电路中级联的每一个LED驱动电路,控制信号串行传输给该组级联LED驱动电路中级联的每一个LED驱动电路。
具体地,端口Pi向对应的级联LED驱动电路(Mi1-Min)中的第一个LED驱动电路Mi1提供数据信号DIN和控制信号,然后第一个LED驱动电路Mi1向将数据信号DIN和控制信号传输至下一级LED驱动电路Mi2,依次类推。
当每个端口Pi均配置不同的时钟信号时,在控制端100的其中一个端口Pi检测到下一显示周期中,该端口Pi连接的一组级联LED驱动电路(Mi1-Min)的显示数据均为0时,停止向该组级联LED驱动电路(Mi1-Min)传输数据信号DIN,并且在下一显示周期开始时,关闭端口Pi的时钟信号CLK;该组级联LED驱动电路(Mi1-Min)无需接收下一显示周期的显示数据,并在下一显示周期中停止工作,关闭所有功能模块;若持续检测到该组级联LDE驱动电路(Mi1-Min)的显示数据一直为0,则持续关闭时钟信号CLK,直至检测到某一个显示周期中出现非0的显示数据,重新向该组级联LED驱动电路(Mi1-Min)发送数据信号DIN以及时钟信号CLK。
控制端100通常由控制器例如FPGA搭建,由于控制器的资源有限,而控制端100的端口较多且控制器的时钟资源有限,无法每个端口都提供单独的时钟信号CLK,因此多个端口中的部分端口共用时钟信号CLK,因此无法实现关闭某一端口的时钟信号CLK。
本发明实施例适用于图1所示的LED显示系统。数据信号DIN和时钟信号CLK均采用串行传输。本发明实施例通过对数据信号DIN进行全零检测以得到全零标识来实现对时钟信号CLK的传输控制。
数据信号DIN包括开始信号Start以及显示数据Data。所述LED驱动电路根据开始信号Start开始当前显示周期的显示,并且控制端300开始传输下一显示周期的数据信号DIN和时钟信号CLK。控制端300在当前显示周期开始后,即根据当前显示周期的开始信号Start传输下一显示周期的数据信号DIN。
在每个显示周期中,每一个所述LED驱动电路接收上一级LED驱动电路发送的数据信号DIN和控制信号,从接收到的数据信号DIN中的显示数据获取待检测显示数据并对待检测显示数据进行全零检测以得到当前显示周期的全零标识,根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。当待检测显示数据全为0时,所述全零标识ZID为有效状态,例如“ZID=1”为有效;当待检测显示数据不全为0时,所述全零标识ZID为无效状态,例如“ZID=0”为无效。
在本实施例中,待检测显示数据为本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据;或者所述待检测显示数据为本级LED驱动电路之后级联的LED驱动电路的显示数据。
当当前显示周期的全零标识ZID和上一显示周期的全零标识ZID均有效时,关闭所述时钟信号CLK向下一级LED驱动电路的串行传输。当当前显示周期的全零标识ZID和上一显示周期的全零标识ZID至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
LED显示系统刚上电时,全零标识ZID无效,控制端300的各个端口分别向多组级联LED驱动电路传输数据信号DIN和时钟信号CLK,并将数据信号DIN和时钟信号CLK在相应组的级联LED驱动电路中分别串行传输。
当某一个LED驱动电路检测到当前显示周期的待检测显示数据Data全为0,即当前显示周期的全零标识为有效状态,并且上一显示周期的全零标识也为有效状态,则关闭时钟信号CLK向下一级LED驱动电路的传输,使得时钟信号CLK在该LED驱动电路之后串联的LED驱动电路中无法串行传输。关闭时钟信号CLK在后续级联的LED驱动电路中的传输后,也即关闭后续级联的LED驱动电路以降低LED驱动电路和LED显示系统的功耗。
图2示出本发明实施例的用于LED显示系统的显示控制方法的流程图。参见图2,所述显示控制方法包括以下步骤。
在步骤S01中,所述LED驱动电路接收数据信号和时钟信号,其中,所述数据信号包括显示数据。
在本实施例中,所述LED显示系统包括控制端300和多组级联LED驱动电路,每组级联LED驱动电路包括多个级联的LED驱动电路。
与控制端直接相连的LED驱动电路从控制端接收数据信号DIN和时钟信号CLK,其余级联的LED驱动电路从上一级LED驱动电路接收数据信号DIN和时钟信号CLK。
数据信号DIN包括开始信号Start以及显示数据Data。所述LED驱动电路根据开始信号Start开始当前显示周期的显示,并且控制端300开始传输下一显示周期的数据信号DIN和时钟信号CLK。控制端300在当前显示周期开始后,即根据当前显示周期的开始信号Start传输下一显示周期的数据信号DIN。
在步骤S02中,从所述数据信号中获取待检测显示数据。
在本实施例中,每一级LED驱动电路接收的数据信号包括本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据。
可以将本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据作为待检测显示数据,也可以只将本级LED驱动电路之后级联的LED驱动电路的显示数据作为待检测显示数据。
在步骤S03中,判断当前显示周期的待检测显示数据是否全为0以得到当前显示周期的全零标识。
在本实施例中,当待检测显示数据全为0时,所述全零标识ZID为有效状态,例如“ZID=1”为有效;当待检测显示数据不全为0时,所述全零标识ZID为无效状态,例如“ZID=0”为无效。
在步骤S04中,根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。
在本实施例中,当任一LED驱动电路的当前显示周期的待检测显示数据全为0时,该LED驱动电路的当前显示周期的全零标识为有效状态;若上一显示周期的全零标识也为有效状态时,即当前显示周期的全零标识和上一显示周期的全零标识均为有效状态时,关闭所述时钟信号向下一级LED驱动电路的串行传输。关闭时钟信号CLK在后续级联的LED驱动电路中的串行传输后,关闭后续级联的LED驱动电路以降低LED驱动电路和LED显示系统的功耗。
当任一LED驱动电路的当前显示周期和下一显示周期的显示数据不全为0时,即当前显示周期的全零标识和上一显示周期的全零标识至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
LED显示系统刚上电时,全零标识ZID无效,控制端300的各个端口分别向多组级联LED驱动电路传输数据信号DIN和时钟信号CLK,并将数据信号DIN和时钟信号CLK在相应组的级联LED驱动电路中分别串行传输。
当某一个LED驱动电路检测到当前显示周期的待检测显示数据Data全为0,即当前显示周期的全零标识为有效状态,并且上一显示周期的全零标识也为有效状态则关闭时钟信号CLK向下一级LED驱动电路的传输,使得时钟信号CLK在该LED驱动电路之后串联的LED驱动电路中无法串行传输。关闭时钟信号CLK在后续级联的LED驱动电路中的传输后,也即关闭后续级联的LED驱动电路以降低LED驱动电路和LED显示系统的功耗。
在一个优选地实施例中,所述显示控制方法还包括步骤S05。
在步骤S05中,将当前显示周期的全零标识更新至上一显示周期的全零标识。
在本实施例中,LED驱动电路控制时钟信号CLK的传输后,将当前显示周期的全零标识ZID更新至上一显示周期的全零标识。在下一显示周期为当前显示周期时,作为上一显示周期的全零标识使用。
图3示出本发明实施例的LED驱动电路的连接关系示意图。如图3所示,每个LED驱动电路510均与相应的LED灯阵列520连接,用于驱动相应的LED灯阵列520。
LED驱动电路510接收数据信号DIN和时钟信号CLK。
在本实施例中,数据信号DIN包括多个字段,包括开始信号Start以及显示数据Data。所述LED驱动电路根据开始信号Start开始当前显示周期的显示,并且控制端300开始传输下一显示周期的数据信号DIN和时钟信号CLK。控制端300在当前显示周期开始后,即根据当前显示周期的开始信号Start传输下一显示周期的数据信号DIN。
LED驱动电路510从接收到的数据信号DIN中的显示数据获取待检测显示数据并对待检测显示数据进行全零检测以得到当前显示周期的全零标识,根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。
图4示出根据本发明实施例的LED驱动电路的结构示意图。参见图4,LED驱动电路510包括数据输入端Di、数据输出端Do、时钟输入端Ci以及时钟输出端Co。
其中,数据输入端Di与上一级LED驱动电路的数据输出端Do连接,用于接收数据信号DIN,其中,所述数据信号DIN至少包括显示数据Data。
在本实施例中,当LED驱动电路为第一级LED驱动电路,则该LED驱动电路的数据输入端Di与控制端300的其中一个端口连接。
数据输出端Do与下一级LED驱动电路的数据输入端Di连接,用于将本级LED驱动电路之后级联的LED驱动电路的数据信号DIN转发至下一级LED驱动电路。
在本实施例中,当LED驱动电路为级联的最后一级LED驱动电路,则该LED驱动电路的数据输出端Do闲置。
所述LED驱动电路从所述数据信号中获取待检测显示数据,并对所述待检测显示数据进行全零检测以得到当前显示周期的全零标识。
在本实施例中,待检测显示数据可以是本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据,也可以是本级LED驱动电路之后级联的LED驱动电路的显示数据。判断待检测显示数据是否全为0来得到当前显示周期的全零标识。当待检测显示数据全为0时,所述全零标识ZID为有效状态,例如“ZID=1”为有效;当待检测显示数据不全为0时,所述全零标识ZID为无效状态,例如“ZID=0”为无效。
时钟输入端Ci与上一级LED驱动电路的时钟输出端Co连接,用于接收时钟信号CLK。
在本实施例中,当LED驱动电路为第一级LED驱动电路,则该LED驱动电路的时钟输入端Ci与控制端300的其中一个端口连接。
时钟输出端Co与下一级LED驱动电路的数据输入端Ci连接,用于根据当前显示周期的全零标识ZID和上一显示周期的全零标识ZID开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。
在本实施例中,当LED驱动电路为级联的最后一级LED驱动电路,则该LED驱动电路的时钟输出端Co闲置。
LED驱动电路510还包括数据处理模块511、显存模块512、驱动模块513、标识模块514、时钟传输模块515和存储模块516。
数据处理模块511与数据输入端Ci连接,用于获取本级数据信号DIN中的LED驱动电路和其后级联的LED驱动电路的显示数据Data以及待检测显示数据,待检测显示数据可以是本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据,也可以是本级LED驱动电路之后级联的LED驱动电路的显示数据。显存模块512用于将本级LED驱动电路510的显示数据进行缓存。驱动模块513用于根据本级LED驱动电路的显示数据产生驱动信号,所述驱动信号用于驱动LED灯阵列520。标识模块514判断当前显示周期的待检测显示数据是否全为0以得到当前显示周期的全零标识ZID以及根据当前显示周期的全零标识ZID和上一显示周期的全零标识ZID产生控制信号CS。时钟传输模块515根据所述控制信号CS开启或者关闭时钟信号CLK向下一级LED驱动电路的传输。
当当前显示周期的全零标识ZID和上一显示周期的全零标识ZID均为有效时,所述控制信号CS控制时钟传输模块515关闭时钟信号CLK向下一级LED驱动电路的串行传输。关闭时钟信号CLK在后续级联的LED驱动电路中的串行传输后,关闭后续级联的LED驱动电路。当当前显示周期的全零标识ZID和上一显示周期的全零标识ZID至少一个为无效时,所述控制信号CS控制时钟传输模块515开启时钟信号CLK的串行传输。
在一个优选地实施例中,LED驱动电路510还包括时钟处理模块517,用于根据时钟信号CLK产生内部时钟信号SysCLK,并提供给LED驱动电路510的其他模块;以及数据转发模块518,用于根据所述内部时钟信号SysCLK将非本级LED驱动电路的数据信号DIN转发至下一级LED驱动电路。
根据本发明实施例的LED驱动电路、LED显示系统和显示控制方法,对接收到的数据信号进行检测以产生全零标识,根据当前显示周期和下一显示周期的全零标识开启或者关闭相应显示周期中时钟信号的传输,可以在控制端的各个端口时钟信号共用时,控制任一个LED驱动电路的时钟信号输出关闭,从而将该LED驱动电路其后串联的LED驱动电路将整体关闭并维持黑屏状态,降低LED驱动电路和LED显示系统黑屏时的功耗。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。
Claims (23)
1.一种用于LED显示系统的显示控制方法,所述LED显示系统包括多组级联LED驱动电路,每组级联LED驱动电路包括多个级联的LED驱动电路,其特征在于,包括:
所述LED驱动电路接收数据信号和时钟信号,其中,所述数据信号至少包括显示数据;
从所述数据信号中获取待检测显示数据;
判断当前显示周期的待检测显示数据是否全为0以得到当前显示周期的全零标识;
根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。
2.根据权利要求1所述的显示控制方法,其特征在于,当待检测显示数据全为0时,所述全零标识为有效状态;当待检测显示数据不全为0时,所述全零标识为无效状态。
3.根据权利要求2所述的显示控制方法,其特征在于,当当前显示周期的全零标识和上一显示周期的全零标识均有效时,关闭所述时钟信号向下一级LED驱动电路的串行传输。
4.根据权利要求2所述的显示控制方法,其特征在于,当当前显示周期的全零标识和上一显示周期的全零标识至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
5.根据权利要求1所述的显示控制方法,其特征在于,所述待检测显示数据为本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据。
6.根据权利要求1所述的显示控制方法,其特征在于,所述待检测显示数据为本级LED驱动电路之后级联的LED驱动电路的显示数据。
7.根据权利要求1所述的显示控制方法,其特征在于,还包括:
将当前显示周期的全零标识更新至上一显示周期的全零标识。
8.一种LED驱动电路,其特征在于,包括:
数据输入端,用于接收数据信号,其中,所述数据信号包括本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据;
数据输出端,用于将本级LED驱动电路之后级联的LED驱动电路的数据信号转发至下一级LED驱动电路;
所述LED驱动电路从所述数据信号中获取待检测显示数据,并对所述待检测显示数据进行全零检测以得到当前显示周期的全零标识;
时钟输入端,用于接收时钟信号;
时钟输出端,用于根据当前显示周期的全零标识和上一显示周期的全零标识开启或者关闭所述时钟信号向下一级LED驱动电路的串行传输。
9.根据权利要求8所述的LED驱动电路,其特征在于,还包括:
数据处理模块,与所述数据输入端连接,用于从所述数据信号中获取本级LED驱动电路的显示数据、本级LED驱动电路之后级联的LED驱动电路的显示数据以及待检测显示数据;
标识模块,用于判断当前显示周期的待检测显示数据是否全为0以得到当前显示周期的全零标识以及根据当前显示周期的全零标识和上一显示周期的全零标识产生控制信号;
显存模块,用于将本级LED驱动电路的显示数据进行缓存;
驱动模块,用于根据本级LED驱动电路的显示数据产生驱动信号,所述驱动信号用于驱动LED灯阵列;
时钟传输模块,根据所述控制信号开启或者关闭所述时钟信号向下一级LED驱动电路的传输。
10.根据权利要求9所述的LED驱动电路,其特征在于,所述待检测显示数据为本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据。
11.根据权利要求9所述的LED驱动电路,其特征在于,所述待检测显示数据为本级LED驱动电路之后级联的LED驱动电路的显示数据。
12.根据权利要求9所述的LED驱动电路,其特征在于,还包括:
存储模块,用于存储上一显示周期的全零标识;
其中,标识模块还用于将当前显示周期的全零标识更新至上一显示周期的全零标识。
13.根据权利要求12所述的LED驱动电路,其特征在于,还包括:
时钟处理模块,用于根据所述时钟信号产生内部时钟信号。
14.根据权利要求13所述的LED驱动电路,其特征在于,还包括:
数据转发模块,用于根据所述内部时钟信号将本级LED驱动电路之后级联的LED驱动电路的数据信号转发至下一级LED驱动电路。
15.根据权利要求9所述的LED驱动电路,其特征在于,当待检测显示数据全为0时,所述全零标识为有效状态;当待检测显示数据不全为0时,所述全零标识为无效状态。
16.根据权利要求15所述的LED驱动电路,其特征在于,当当前显示周期的全零标识和上一显示周期的全零标识均有效时,关闭所述时钟信号向下一级LED驱动电路的串行传输。
17.根据权利要求16所述的LED驱动电路,其特征在于,当当前显示周期的全零标识和上一显示周期的全零标识至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
18.一种LED显示系统,其特征在于,包括控制端和多组级联LED驱动电路,每组级联LED驱动电路包括多个级联的如权利要求8-17任一项所述的LED驱动电路;
所述控制端分别向所述多组级联LED驱动电路发送数据信号和时钟信号,其中,所述数据信号包括显示数据;
所述每个LED驱动电路从上一级LED驱动电路中获取数据信号和时钟信号,并从所述数据信号中获取待检测显示数据以及根据所述待检测显示数据产生全零标识,根据所述全零标识控制所述时钟信号向下一级LED驱动电路中的串行传输。
19.根据权利要求18所述的LED显示系统,其特征在于,所述待检测显示数据为本级LED驱动电路的显示数据以及本级LED驱动电路之后级联的LED驱动电路的显示数据。
20.根据权利要求18所述的LED显示系统,其特征在于,所述待检测显示数据为本级LED驱动电路之后级联的LED驱动电路的显示数据。
21.根据权利要求18所述的LED显示系统,其特征在于,当待检测显示数据全为0时,所述全零标识为有效状态;当待检测显示数据不全为0时,所述全零标识为无效状态。
22.根据权利要求21所述的LED显示系统,其特征在于,当当前显示周期的全零标识和上一显示周期的全零标识均有效时,关闭所述时钟信号向下一级LED驱动电路的串行传输。
23.根据权利要求21所述的LED显示系统,其特征在于,当当前显示周期的全零标识和上一显示周期的全零标识至少一个无效时,开启所述时钟信号向下一级LED驱动电路的串行传输。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211520963.5A CN115866833A (zh) | 2022-11-29 | 2022-11-29 | Led驱动电路、led显示系统和显示控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211520963.5A CN115866833A (zh) | 2022-11-29 | 2022-11-29 | Led驱动电路、led显示系统和显示控制方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115866833A true CN115866833A (zh) | 2023-03-28 |
Family
ID=85668367
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211520963.5A Pending CN115866833A (zh) | 2022-11-29 | 2022-11-29 | Led驱动电路、led显示系统和显示控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115866833A (zh) |
-
2022
- 2022-11-29 CN CN202211520963.5A patent/CN115866833A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112802427B (zh) | Led驱动电路、led显示系统和显示控制方法 | |
CN108877660B (zh) | 一种驱动电路、显示装置和显示装置的驱动方法 | |
US20060256063A1 (en) | Display apparatus including source drivers and method of controlling clock signals of the source drivers | |
JP2011065127A (ja) | カラー・シーケンシャル・ディスプレイ及びその電力節約方法 | |
US20200004708A1 (en) | I2c data communication system and method | |
US11170683B2 (en) | Display driving IC and operating method thereof | |
CN112825236A (zh) | 显示驱动系统以及用于显示驱动系统的方法 | |
CN115440157A (zh) | 显示装置和级联控制方法 | |
US10803811B2 (en) | Display apparatus, driver for driving display panel and source driving signal generation method | |
US20090040198A1 (en) | Method for detecting pixel status of flat panel display and display driver thereof | |
JPH11308087A (ja) | スルーレートコントロール付き出力バッファ回路 | |
CN115866833A (zh) | Led驱动电路、led显示系统和显示控制方法 | |
JP2820131B2 (ja) | 液晶駆動方法および液晶駆動回路 | |
US7460603B2 (en) | Signal interface | |
US20230005411A1 (en) | Display device and power management device for supplying power to display device | |
US6349389B1 (en) | Communication control system and apparatus | |
US11074854B1 (en) | Driving device and operation method thereof | |
CN110689844B (zh) | 一种移位寄存器及显示面板 | |
CN112614469A (zh) | 电子装置、驱动设备、电源及电子设备 | |
CN102467871B (zh) | Led动态显示系统及方法 | |
CN112885294A (zh) | 双信号源输入的led驱动芯片、驱动电路和显示单元 | |
US11978383B2 (en) | Data processing device, data driving device and system for driving display device | |
CN111867177A (zh) | Led驱动装置及方法、以及可读存储介质 | |
US20190053359A1 (en) | Lighting device | |
CN118197248B (zh) | 背光单元的控制方法和显示设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |