CN115440157A - 显示装置和级联控制方法 - Google Patents
显示装置和级联控制方法 Download PDFInfo
- Publication number
- CN115440157A CN115440157A CN202211219568.3A CN202211219568A CN115440157A CN 115440157 A CN115440157 A CN 115440157A CN 202211219568 A CN202211219568 A CN 202211219568A CN 115440157 A CN115440157 A CN 115440157A
- Authority
- CN
- China
- Prior art keywords
- display
- display module
- address information
- modules
- communication interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
- G09F9/302—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2085—Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
- G09G3/2088—Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination with use of a plurality of processors, each processor controlling a number of individual elements of the matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本公开提供一种显示装置和级联控制方法,显示装置包括多个显示模组,所述多个显示模组均包括显示组件和信号处理组件;其中,所述多个显示模组包括第一显示模组,所述第一显示模组包括第一显示组件和第一信号处理组件;其中,所述第一信号处理组件包括:第一通信接口、第二通信接口以及第一处理器;所述第一处理器被配置为根据所述多个显示模组的级联规则,确定除第一显示模组以外的其他显示模组的地址信息,并将所述其他显示模组的地址信息通过所述第二通信接口输出。
Description
技术领域
本公开涉及显示技术领域,具体涉及一种显示装置和级联控制方法。
背景技术
在一些显示装置(例如拼接显示装置)中,多个显示模组相互连接在一起,共同显示画面。为了保证显示装置的显示效果,需要对显示装置的各显示模组进行调试,以使各显示模组的显示均一性。调试之前,需要为各显示模组分配地址。
发明内容
本公开提出了一种显示装置和级联控制方法。
第一方面,本公开提供一种显示装置,包括多个显示模组,所述多个显示模组均包括显示组件和信号处理组件;其中,所述多个显示模组包括第一显示模组,所述第一显示模组包括第一显示组件和第一信号处理组件;其中,所述第一信号处理组件包括:第一通信接口、第二通信接口以及第一处理器;
所述第一处理器被配置为根据所述多个显示模组的级联规则,确定除第一显示模组以外的其他显示模组的地址信息,并将所述其他显示模组的地址信息通过所述第二通信接口输出。
在一些实施例中,所述第一处理器还被配置为:通过所述第一通信接口接收所述多个显示模组的级联规则;
所述第一处理器被配置为,响应于所述第一通信接口所接收到的地址分配指令,将所述其他显示模组的地址信息通过所述第二通信接口输出。
在一些实施例中,所述多个显示模组的连接方式为依次串联级联;所述第一显示模组在所述多个显示模组中的级联次序为第1级;
将所述其他显示模组的地址信息通过所述第二通信接口输出,包括:
通过所述第二通信接口,将第2级显示模组的地址直接发送至第2级显示模组;以及,
通过所述第二通信接口,将所述第j级显示模组的地址信息发送至所述第2级显示模组;
其中,j为正整数,2≤j≤N,N为所述多个显示模组的数量。
在一些实施例中,通过所述第二通信接口,将所述第j级显示模组的地址信息传递至所述第2级显示模组包括:响应于第j-1个显示模组的反馈信息,通过所述第二通信接口,将所述第j个显示模组的地址信息发送至所述第2级显示模组。
在一些实施例中,所述第一处理器还被配置为,响应于所述第一通信接口所接收到的地址分配指令,为所述第一显示模组分配地址信息;以及,响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第一显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息通过所述第二通信接口输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致;
所述第一显示模组还包括第一调节电路,
所述第一调节电路与所述第一处理器、所述第一显示组件电连接,或者,所述第一调节电路位于所述第一处理器中;
所述第一调节电路被配置为根据所述目标控制信息对所述第一显示组件的显示参数进行调节。
在一些实施例中,所述多个显示模组的连接方式为依次串联级联;所述多个显示模组包括第二显示模组,所述第二显示模组为所述多个显示模组中除所述第一显示模组之外的其他显示模组,所述第二显示模组包括第二处理器;
所述第二处理器响应于上一级显示模组的地址信息,判断本级显示模组是否完成地址更新,若已完成,则将接收到的地址信息转发至下一级显示模组;若未完成,则根据接收到的地址信息进行地址更新。
在一些实施例中,所述第二处理器还被配置为,在根据接收到的地址信息进行地址更新之后,向上一级显示模组发送反馈信息。
在一些实施例中,所述第二处理器还被配置为,响应于下一级显示模组所发送的反馈信息,将所述反馈信息发送至上一级显示模组。
在一些实施例中,所述第二显示模组还包括第三通信接口和第四通信接口,其中,所述第一显示模组在所述多个显示模组中的级联次序为第1级,处于第2级的第二显示模组的第三通信接口与所述第一显示模组的第二通信接口连接;
对于任意相邻两级第二显示模组,上一级的第二显示模组的第四通信接口与下一级的第二显示模组的第三通信接口连接。
在一些实施例中,所述第二显示模组还包括:第二显示组件和第二调节电路;
所述第二处理器还被配置为,响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第二显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致;
所述第二调节电路与所述第二处理器、所述第二显示组件电连接,或者,所述第二调节电路位于所述第二处理器中;
所述第二调节电路被配置为根据所述目标控制信息对所述第二显示组件的显示参数进行调节。
在一些实施例中,所述第一显示模组和至少一个第二显示模组的串联位置是可交换的;
当所述至少一个第二显示模组中的一个被交换到所述第一显示模组的串联位置时,执行所述第一显示模组的功能;当所述第一显示模组被交换到所述至少一个第二显示模组中的一个的串联位置时,执行所述第二显示模组的功能。
在一些实施例中,所述显示装置为拼接显示装置,所述拼接显示装置包括M个显示窗口,所述M个显示窗口包括所述多个显示模组,所述多个显示模组中的任意一个均作为所述M个显示窗口中的一者;
所述M个显示窗口的排列方式为一行多列、多行一列、多行多列中的一种。
在一些实施例中,所述M个显示窗口排成R行C列,R、C均为大于1的整数;
在任意相邻两行中,上一行中最后一个显示窗口与下一行中第一个显示窗口连接,在同一行中,每相邻两个显示窗口连接;
或者,在任意相邻两列中,上一列中最后一个显示窗口与下一列中第一个显示窗口连接,在同一列中,每相邻两个显示窗口连接;
或者,对于任意相邻的第u行、第u+1行显示窗口而言,当u为奇数时,第u行中最后一个显示窗口与第u+1行中最后一个显示窗口连接;当u为偶数时,第u行中第一个显示窗口与第u+1行中第一个显示窗口连接;在同一行中,相邻两个显示窗口连接;其中,u为大于0且小于R的整数;
或者,对于任意相邻的第v列、第v+1列显示窗口而言,当v为奇数时,第v列中最后一个显示窗口与第v+1列中最后一个显示窗口级联;当v为偶数时,则第v列中第一个显示窗口与第v+1列中第一个显示窗口级联;在同一列中,相邻两个显示窗口级联;其中,v为大于0且小于C的整数。
第二方面,本公开还提供一种级联控制方法,应用于第一方面中的显示装置,其中,所述方法包括:
所述第一显示模组的第一处理器根据所述多个显示模组的级联规则,确定除第一显示模组以外的其他显示模组的地址信息,并将所述其他显示模组的地址信息通过所述第二通信接口输出。
在一些实施例中,所述第一处理器通过所述第一通信接口接收所述多个显示模组的级联规则;
将所述其他显示模组的地址信息通过所述第二通信接口输出,具体包括:所述第一处理器响应于所述第一通信接口所接收到的地址分配指令,将所述其他显示模组的地址信息通过所述第二通信接口输出。
在一些实施例中,所述多个显示模组的连接方式为依次串联级联;所述第一显示模组在所述多个显示模组中的级联次序为第1级;
将所述其他显示模组的地址信息通过所述第二通信接口输出,包括:
通过所述第二通信接口,将第2级显示模组的地址信息直接发送至第2级显示模组;以及,
通过所述第二通信接口,将所述第j级显示模组的地址信息传递至所述第2级显示模组;
其中,j为正整数,2≤j≤N,N为所述多个显示模组的数量。
在一些实施例中,通过所述第二通信接口,将所述第j级显示模组的地址信息传递至所述第2级显示模组包括:响应于第j-1个显示模组的反馈信息,通过所述第二通信接口,将所述第j个显示模组的地址信息传递至所述第2级显示模组。
在一些实施例中,所述第一显示模组还包括第一调节电路,所述方法还包括:
所述第一处理器响应于所述第一通信接口所接收到的地址分配指令,为所述第一显示模组分配地址信息;以及,响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第一显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息通过所述第二通信接口输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致;
所述第一调节电路根据所述目标控制信息对所述第一显示组件的显示参数进行调节。
在一些实施例中,所述多个显示模组的连接方式为依次串联级联;所述多个显示模组包括第二显示模组,所述第二显示模组为所述多个显示模组中除所述第一显示模组之外的其他显示模组,所述第二显示模组包括第二处理器;
所述方法还包括:
所述第二处理器响应于上一级显示模组的地址信息,判断本级显示模组是否完成地址更新,若已完成,则将接收到的地址信息转发至下一级显示模组;若未完成,则根据接收到的地址信息进行地址更新。
在一些实施例中,所述方法还包括:
所述第二处理器在根据接收到的地址信息进行地址更新之后,向上一级显示模组发送反馈信息。
在一些实施例中,所述第二处理器响应于下一级显示模组所发送的反馈信息,将所述反馈信息发送至上一级显示模组。
在一些实施例中,所述第二显示模组还包括:第二显示组件和第二调节电路;所述方法还包括:
所述第二处理器响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第二显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致;
所述第二调节电路根据所述目标控制信息对所述第二显示组件的显示参数进行调节。
在一些实施例中,所述第一显示模组和至少一个第二显示模组的串联位置是可交换的;
当所述至少一个第二显示模组中的一个被交换到所述第一显示模组的串联位置时,执行所述第一显示模组的功能;当所述第一显示模组被交换到所述至少一个第二显示模组中的一个的串联位置时,执行所述第二显示模组的功能。
附图说明
附图是用来提供对本公开的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本公开,但并不构成对本公开的限制。在附图中:
图1为本公开的一些实施例中提供的第一显示模组的示意图。
图2为本公开的一些实施例中提供的N个显示模组的级联方式示意图。
图3为本公开的另一些实施例中提供的显示模组的级联方式示意图。
图4为本公开的再一些实施例中提供的显示模组的级联方式示意图。
图5为本公开的又一些实施例中提供的显示模组的级联方式示意图。
图6为本公开的一些实施例中提供的第二显示模组的示意图。
图7为本公开实施例中的一种显示模组的集成板卡的示意图。
图8为本公开的另一些实施例中的显示模组的集成板卡的示意图。
图9为本公开的一些实施例中提供的级联控制方法的示意图。
图10为本公开的一些实施例中提供的级联控制方法的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在一些显示装置(例如拼接显示装置)中,多个显示模组相互连接在一起,共同显示画面。为了保证显示装置的显示效果,需要对显示装置的各显示模组进行调试,以使各显示模组的显示均一性。在相关技术中,在将各显示模组拼接在一起之前,对各显示模组分配相应的地址,该地址可以为显示模组在显示装置的目标位置,例如,显示模组在拼接显示装置中的目标行序号和目标列序号。之后,根据每个显示模组的地址,将多个显示模组连接在一起,并进行调试过程。
但是,这种方式导致各显示模组只能按照特定的顺序进行排列,从而导致组装效率较低。
本公开提供一种显示装置,该显示装置包括N个显示模组,N为大于2的整数。其中,N个显示模组中的每个包括显示组件和信号处理组件。显示组件可以包括显示面板。N个显示模组包括第一显示模组。其中,N个显示模组中,第一显示模组的数量为1个。图1为本公开的一些实施例中提供的第一显示模组的示意图,如图1所示,第一显示模组100包括第一显示组件110和第一信号处理组件120。
第一信号处理组件120包括:第一通信接口121、第二通信接口122以及第一处理器123。其中,第一通信接口121和第二通信接口122可以用于与其他设备(例如,其他显示模组或信号,或者指令输入设备)进行通信连接。
第一处理器123被配置为根据N个显示模组的级联规则,确定除第一显示模组100以外的其他显示模组的地址信息,并将其他显示模组的地址信息通过第二通信接口122输出。
在一些示例中,N个显示模组的级联规则可以由外部的指令输入设备提供,该级联规则的信息可以通过第一通信接口121提供给第一处理器123。
另外,第一显示模组100本身的地址信息可以预先存储在第一处理器123中,也可以是第一处理器123在接收到地址分配指令之后,为第一显示模组100分配一个预设的地址,并根据该地址以及级联规则,确定其他显示模组的地址信息。
在本公开实施例中,第一显示模组100中的第一处理器123可以根据级联规则确定其他显示模组的地址信息,并输出其他各显示模组的地址信息。也就是说,显示装置中的各显示模组之间的位置关系或级联关系可以不固定,而是可以随意设置,当各显示模组连接完毕之后,第一显示模组100即可根据级联规则,为其他显示模组自动分配地址信息,从而提高了组装效率。
在一些实施例中,第一处理器123还被配置为:通过第一通信接口121接收N个显示模组的级联规则。第一处理器123在将其他显示模组的地址信息通过第二通信接口122输出时,具体为,响应于第一通信接口121所接收到的地址分配指令,将其他显示模组的地址信息通过第二通信接口122输出。
在一个示例中,第一通信接口121可以包括第一子接口121a和/或第二子接口121a,该第一子接口121a可以连接至外部的控制设备(如计算机),从而接收由控制设备所提供的地址分配指令;第一子接口121a可以为红外传感器接口,从而接收由遥控器所提供的地址分配指令。
在一些实施例中,N个显示模组的连接方式为依次串联级联;其中,所谓的“依次串联级联”是指,N个显示模组按照一定的次序串联为一串。下文以第一显示模组100在N个显示模组中的级联次序是1为例,进行说明。
其中,N个显示模组的级联方式可以为多种,图2为本公开的一些实施例中提供的N个显示模组的级联方式示意图,图3为本公开的另一些实施例中提供的显示模组的级联方式示意图,图4为本公开的再一些实施例中提供的显示模组的级联方式示意图,图5为本公开的又一些实施例中提供的显示模组的级联方式示意图。例如,图2所示的级联方式为“Z”形连接方式,具体地,N个显示模组1可以排成多行多列,多行显示模组1沿Y方向排列,每一行中的显示模组1沿X方向排列。在任意相邻两行中,上一行最后一个显示模组1与下一行第一个显示模组1级联,在同一行中,每相邻两个依次级联。按照此规则,N个显示模组1级联为一个模组串。
又例如,图3所示的级联方式为倒“U”形连接方式,具体地,N个显示模组1可以排成R行C列,R行显示模组1沿Y方向排列,每一行中的显示模组1沿X方向排列。对于任意相邻的第u行、第u+1行而言,当u为奇数时,第u行的最后一个显示模组1与第u+1行的最后一个显示模组1级联;当u为偶数时,则第u行的第一个显示模组1与第u+1行第一个显示模组1级联。其中,R、C、u为整数,R≥3,C≥2,0<u<R。并且,在同一行中,相邻两个显示模组1级联。按照此规则,N个显示模组1级联为一个模组串。
又例如,图4所示的级联方式为“N”形连接方式,具体地,N个显示模组1可以排成多行多列,多行显示模组1沿Y方向排列,每一行中的显示模组1沿X方向排列。对于任意相邻两列显示模组1而言,前一列的最后一个显示模组1与后一列的第一个显示模组1级联,同一列中,相邻两个显示模组1级联。按照此规则,N个显示模组1级联为一个模组串。
又例如,图5所示的级联方式为“U”型连接方式,具体地,N个显示模组1可以排成R行C列,R行显示模组1沿Y方向排列,每一行中的显示模组1沿X方向排列。对于任意相邻的第v列、第v+1列而言,当v为奇数时,第v列的最后一个显示模组1与第v+1列的最后一个显示模组1级联;当v为偶数时,则第v列的第一个显示模组1与第v+1列第一个显示模组1级联。其中,R、C、v为整数,R≥2,C≥3,0<v<C。并且,在同一列中,相邻两个显示模组1级联。按照此规则,N个显示模组1级联为一个模组串。
在一些实施例中,N个显示模组1中,除了第一显示模组100之外的各显示模组1为第二显示模组200。图6为本公开的一些实施例中提供的第二显示模组的示意图,如图6所示,第二显示模组200包括:第二显示组件210和第二信号处理组件220,第二信号处理组件220包括:第三通信接口221、第四通信接口222和第二处理器223。在一些实施例中,第一显示模组100的第一通信接口121可以包括第一子接口121a和第二子接口121b,其中,第一子接口121a可以为RS232标准接口(异步传输标准接口),第二子接口121b用于接收红外信号。第二显示模组200的第三通信接口221可以包括:第三子接口221a和第四子接口221b,其中,第三子接口221a可以为RS232接口,第四子接口221b用于接收红外信号。在通过上文中所描述的各种级联方式所形成的模组串中,第一显示模组100的第二通信接口122与相邻的第二显示模组200的第三子接口221a连接;对于模组串中的任意相邻两级第二显示模组200而言,上一级第二显示模组200的第四通信接口222与下一级第二显示模组200的第三子接口221a连接。
在一些实施例中,第一通信接口121所接收到的多个显示模组的级联规则可以包括:N个显示模组所排成的行、列数,还包括级联方式。第一处理器123可以根据级联方式以及N个显示模组所排成的行、列数,来确定级联次序为a的显示模组的地址信息,并且,在输出地址信息时,第一处理器123可以按照级联次序,将第一显示模组100之外的其他显示模组的地址信息依次输出。a为大于1且小于或等于N的整数。例如,第一显示模组100在N个显示模组中的级联次序为1,第一显示模组100依次输出第2级显示模组的地址信息、第3级显示模组的地址信息、第4级显示模组的地址信息,依次类推,即,第p次输出的地址信息为第p+1级显示模组的地址信息。
在一些实施例中,第一处理器123将其他显示模组的地址信息通过所述第二通信接口122依次输出至相应的显示模组的过程,具体包括:第一处理器123通过第二通信接口122,将第2级显示模组的地址直接发送至第2级显示模组;以及,通过第二通信接口122,将所述第j级显示模组的地址信息传递至所述第2级显示模组,从而由第2级显示模组将第j级显示模组的地址信息向后传递,直至传递至第j级显示模组。其中,j为正整数,2≤j≤N。
在一些实施例中,第二显示模组200除了包括上述第三通信接口221、第四通信接口222之外,还包括第二处理器223。其中,第二处理器223响应于上一级显示模组的地址信息,判断本级显示模组是否完成地址更新,若已完成,则将接收到的地址信息转发至下一级显示模组;若未完成,则根据接收到的地址信息进行地址更新。
可以理解的是,在同一个第二显示模组200中,第二处理器223与第三通信接口221、第四通信接口222连接,第二处理器223通过第三通信接口221接收上一级显示模组的地址信息。
需要说明的是,在第一次进行地址分配之前,各显示模组中可以未存储地址信息;在经过一次地址分配之后,各显示模组中存储有地址信息。上述“地址更新”可以是显示模组从未存储地址到存储地址的过程,也可以是将存储的旧地址更新为新地址的过程。
在实际应用中,用户可以在需要对各显示模组的地址进行更新时(例如,第一次将各显示模组级联在一起,或者各显示模组之间的级联次序或位置发生变化时),向第一显示模组100输入地址分配指令,并向各个第二显示模组200发送地址更新指令。第一显示模组100根据地址分配指令将其他显示模组的地址信息依次输出。对于每个第二显示模组200而言,当该第二显示模组200在接收到地址信息时,可以判断从接收到地址更新指令到当前时刻为止,本级显示模组是否已经更新过地址,若未更新,则将接收到的地址信息作为自身更新后的地址信息,进行存储;若已更新,则表示本次接收到的地址信息不是本级显示模组的地址信息,将该地址信息发送至下一级显示模组。
另外,对于每个第二显示模组200中的第二处理器223而言,第二处理器223还被配置为,在根据接收到的地址信息进行地址更新之后,向上一级显示模组发送反馈信息,反馈信息最终发送至第一显示模组100。其中,反馈信息为:表征显示模组已完成地址更新的信息。另外,对于每个第二处理器223而言,第二处理器223还被配置为,响应于下一级显示模组所发送的反馈信息,将反馈信息发送至上一级显示模组。例如,当处于第1级的第一显示模组100输出的地址信息发送至处于第5级的第二显示模组200,且第5级的第二显示模组200完成地址更新后,向第4级的第二显示模组200发送反馈信息,该反馈信息依次通过第4级的第二显示模组200、第3级的第二显示模组200、第2级的第二显示模组200,最终被第一显示模组100接收。
在一些实施例中,对于第一处理器123而言,第一处理器123通过第二通信接口122,将第j级显示模组的地址信息传递至所述第2级显示模组的过程,具体可以包括:第一处理器123响应于第j-1个显示模组的反馈信息,通过第二通信接口122,将第j个显示模组的地址信息传递至第2级显示模组。也就是说,第一处理器123可以在接收到第j-1个显示模组的反馈信息之后,才将第j个显示模组的地址信息发出,从而防止出现信息拥堵的情况(例如,某一第二显示模组200在接收到地址信息并进行更新的过程中,再次收到一个地址信息),进而保证地址分配和地址更新的准确性。
下面通过示例对N级显示模组的地址更新过程进行介绍。需要说明的是,在本公开实施例中,第一显示模组100和至少一个第二显示模组200的串联位置是可以互换的,当第一显示模组100被交换到至少一个第二显示模组200中的一个的串联位置时,执行第二显示模组200的功能。也就是说,N个显示模组中的任一个都有可能作为第一显示模组100,也有可能作为第二显示模组200,因此,显示装置中各显示模组之间的级联关系可以不固定,而是可以随意设置,当各显示模组连接完毕之后,处于第1级的显示模组作为第一显示模组100,其可以根据级联规则,为其他显示模组自动分配地址信息,从而提高了组装效率。
在将N个显示模组级联为一模组串(例如,初次将各个显示模组级联,或者将级联在一起的多个显示模组的级联次序做调整,重新进行级联)之后,用户可以通过遥控器向处于第一级的显示模组发送地址分配指令;以及向处于第一级之后的各个显示模组发送地址更新指令。当然,地址分配指令也可以是利用外设的计算机等控制设备发送至第1级显示模组,地址更新指令可以是用户通过遥控器发送至第1级之后的各显示模组,也可以是第1级的显示模组在接收到地址分配指令之后,且在输出地址信息之前,发送至第1级之后的各第二显示模组200。
其中,第1级的显示模组接收到地址分配指令后,作为第一显示模组100,执行上文所介绍的第一显示模组100的功能,其他显示模组作为第二显示模组200,执行上文所介绍的第二显示模组200的功能。
例如,多个显示模组排成3行3列,且按照Z型方式排列。第一显示模组100响应于地址分配指令,确定自身的地址信息,并根据级联规则确定各个第二显示模组200的地址信息。之后,第一显示模组100的第一处理器123通过第二通信接口122依次输出各个第二显示模组200的第二地址信息。
例如,各显示模组的地址信息包括显示模组在显示装置中所处的行、列数,第一处理器123确定自身的地址信息为(1,1),第2~9级显示模组的地址信息分别为(1,2)、(1,3)、(2,1)、(2,2)、(2,3)、(3,1)、(3,2)、(3,3)。之后,第一显示模组100的第一处理器123按照级联次序将第2~9级显示模组依次输出。具体地,第一处理器123第1次输出的是(1,2)的地址信息,该地址信息输出至第2级的显示模组后,由于第2级的显示模组在接收到地址更新指令后还未进行地址更新,因此,第2级显示模组将(1,2)作为自身的地址信息进行存储,并向第一显示模组100发送反馈信号。第一处理器123接收到反馈信号后进行第2次的地址输出,第2次输出的是(1,3)的地址信息,该地址信息输出至第2级的显示模组,由于第2级的显示模组在接收到地址更新指令后已完成过地址更新,因此,第2级的显示模组将(1,3)的地址信息发送至第3级的显示模组,而由于第3级的显示模组在接收到地址更新指令后未进行过地址更新,因此,第3级的显示模组将(1,3)的地址信息作为自身的地址信息进行存储,并向第2级的显示模组发送反馈信号,由第2级的显示模组将反馈信号发送至第一显示模组100。第一处理器123接收到反馈信号后进行第3次的地址输出,第3次输出的是(2,1)的地址信息,该地址信息输出至第2级的显示模组,由于第2级的显示模组在接收到地址更新指令后已完成过地址更新,因此,第2级的显示模组将(2,1)的地址信息发送至第3级的显示模组,同样,由于第3级的显示模组在接收到地址更新指令后已完成过地址更新,因此,第3级的显示模组将(2,1)的地址信息发送至第4级的显示模组,而由于第4级的显示模组在接收到地址更新指令后未进行过地址更新,因此,第4级的显示模组将(2,1)的地址信息作为自身的地址信息进行存储,并向第3级的显示模组发送反馈信号,该反馈信息依次通过第3级显示模组、第2级显示模组发送至第一显示模组100。以此类推,直至第一显示模组100将其余各个显示模组的地址信息输出结束。
在一些实施例中,第一显示模组100和第二显示模组200均具有参数调节功能,从而可以根据各自的地址信息以及接收到的调制信息,来对显示组件进行显示参数的调节。具体地,第一处理器123还被配置为,响应于调制信息,获取调制信息中的目标地址信息,以及判断目标地址信息和第一显示模组100当前的地址信息是否一致,若一致,则获取调制信息中的目标控制信息;若不一致,则将调制信息通过第二通信接口122输出至其他显示模组,以供其他显示模组判断其地址信息是否与目标地址信息一致。第一显示模组100还包括第一调节电路,第一调节电路与第一处理器123、第一显示组件110电连接,或者,第一调节电路位于第一处理器123中。第一调节电路被配置为根据目标控制信息对所述第一显示组件110的显示参数进行调节。其中,第一处理器123接收到的调制信息是由第一通信接口121所接收到的调制信息。
同理,第二显示模组200的第二处理器223还被配置为:响应于调制信息,获取调制信息中的目标地址信息;判断所述目标地址信息和所述第二显示模组200当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将调制信息输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致。第二显示模组200还包括第二调节电路,第二调节电路与第二处理器223、第二显示组件210电连接,或者,第二调节电路位于第二处理器223中。第二调节电路被配置为根据目标控制信息对第二显示组件210的显示参数进行调节。
在一些优选实现方式中,调制信息在N个显示模组中进行单向传输。也就是说,第二处理器223接收到的调制信息具体为第三通信接口221所接收到的调制信息。当第二处理器223判断出目标地址信息与第二显示模组200当前的地址信息不一致时,第二处理器223通过第四通信接口222将调制信息发送至下一级显示模组,即,未接收过调制信息的显示模组。
例如,同样以多个显示模组排成3行3列,且按照Z形方式级联为例,当需要对第3级的显示模组(即,地址为(1,3)的显示模组)进行显示参数调节时,向第1级显示模组(即第一显示模组100)输入调制信息,该调制信息中包括目标地址信息(1,3);第1级显示模组接收到调制信息后,获取其中的目标地址信息,并判断出目标地址信息与自身当前的地址信息(1,1)不一致,因此,将调制信息输出至第2级显示模组;第2级显示模组接收到调制信息后,获取其中的目标地址信息,并判断出目标地址信息与自身当前的地址信息(1,2)不一致,因此,将调制信息输出至第3级显示模组;第3级显示模组接收到调制信息后,获取其中的目标地址信息,并判断出目标地址信息与自身当前的地址信息(1,3)一致,因此,第3级显示模组中的第二处理器223获取调制信息中的目标控制信息,第二调节电路根据目标控制信息对第二显示组件210的显示参数进行调节。
在一些实施例中,上述显示参数可以包括显示亮度、色温、对比度等参数中的至少一种。
在一些实施例中,调制信息具体可以包括:调制数据组,调制数据组可以包括多位数据。对于任一个显示模组,该显示模组获取调节信息中的目标控制信息的过程,具体可以包括:根据预设的传输协议,从调制数据组中获取第一位置的数据,作为目标地址信息。显示模组获取调制信息中的目标控制信息的过程可以包括:根据预设的传输协议,从调制数据组中获取第二位置的数据,作为目标控制信息。
需要说明的是,上述“第一位置”、“第二位置”并不一定是指一个数据位,可以包括多个数据位,例如,第一位置的数据可以包括:第f个至第g个数据位的数据,f、g均为整数,f、g均大于0,且小于或等于调制数据组的总位数,g≥f。第二位置的数据可以包括:第k个至第k’个数据位的数据,k、k’均为整数,k、k’均大于0,且小于或等于调制数据组的总位数,k≥k’。
在一些实施例中,还可以同时对多个显示模组的显示参数进行调节。在此实施例中,除了最后一级之外的各显示模组在接收到调制信息,并判断目标地址信息是否与当前存储的地址信息一致之后,无论判断结果如何,均将调制信息发送至下一级显示模组。在一个示例中,在第一位置的目标地址信息可以为特定地址信息,该特定地址信息用于表征对所有数据模组进行参数调节,对于任一显示模组而言,当其获取到上述特定地址信息之后,均判定该特定地址信息与显示模组当前的地址信息一致,从而根据调制信息中的目标控制信息,对显示组件进行参数调节。并且,除最后一级之外的显示模组将调制信息发送至下一级显示模组。
在另一个示例中,调制信息中可以包括一个调制数据组,也可以包括多个调制数据组,每个调制数据组中均包括目标地址信息和目标控制信息,对于任一显示模组而言,当获取到调制信息后,若显示模组当前的地址信息与调制信息中的某一个目标地址信息一致,则获取与该目标地址信息处于同一调制数据组中的目标控制信息,并根据该目标控制信息对显示组件进行参数调节。
在本公开实施例中,显示装置可以为拼接显示装置,在一个示例中,拼接显示装置包括上文中的N个显示模组,N个显示模组可以如上文所述,排成多行多列。当然,N个显示模组也可以排成一行多列,或者多行一列。在另一个示例中,拼接显示装置包括M个显示窗口,M个显示窗口的排列方式可以为一行多列、多行一列、多行多列中的一种,M个显示窗口中的至少部分属于N个显示模组。其中,M≥N,上述N个显示模组中的每个均作为一个显示窗口。也就是说,当M>N时,拼接显示装置除了包括上述N个显示模组之外,还可以包括附加显示窗口,该附加显示窗口可以不参与上文所述的地址分配过程。
应当理解的是,对于M个显示窗口而言,当其排成多行多列时,其中的N个显示模组仍然可以按照上文中的级联方式进行连接。
以N个显示模组排成R行C列为例,当N个显示模组采用Z形排列方式时,则在任意相邻两行中,上一行中最后一个显示模组与下一行中第一个显示模组连接,在同一行中,每相邻两个显示模组连接。
当N个显示模组采用“N”形连接方式时,则在任意相邻两列中,前一列中最后一个显示模组与后一列中第一个显示模组连接,在同一列中,每相邻两个显示模组连接。
当N个显示模组采用倒“U”形连接方式时,则对于任意相邻的第u行、第u+1行显示模组而言,当u为奇数时,第u行中最后一个显示模组与第u+1行中最后一个显示模组连接;当u为偶数时,第u行中第一个显示模组与第u+1行中第一个显示模组连接;在同一行中,相邻两个显示模组连接;其中,u为大于0且小于R的整数。
当N个显示模组采用“U”形连接方式时,则对于任意相邻的第v列、第v+1列显示模组而言,当v为奇数时,第v列中最后一个显示模组与第v+1列中最后一个显示模组级联;当v为偶数时,则第v列中第一个显示模组与第v+1列中第一个显示模组级联;在同一列中,相邻两个显示模组级联;其中,v为大于0且小于C的整数。
需要说明的是,当M>N时,N个显示模组在进行地址分配时,每个显示模组的地址可以为显示模组在M个显示窗口中所处的行、列数。
另外,当M>N时,N个显示模组可以依次级联,其余的附加显示窗口依次级联,显示模组与附加显示窗口之间可以不出现交替连接的情况。
在本公开实施例中,显示模组可以包括集成板卡,图7为本公开实施例中的一种显示模组的集成板卡的示意图,如图7所示,集成板卡C-Mult包括设于同一电路板上的FPGA(现场可编程逻辑门阵列)、电源管理单元PMIC、伽马电压单元GMIC、电源模块PM和背光驱动单元LEDD。另外,电路板上还设置有用于与显示组件连接的面板端口PNL-CNT和用于与背光模组连接的背光端口BLU-CNT,以及与外部电源连接的电源端口AC-CNT。
所述FPGA被配置为,接收画面数据后根据所述画面数据生成画面同步数据并发送至显示组件,以及根据所述画面数据生成背光驱动数据并发送至所述背光驱动单元LEDD;所述背光驱动单元LEDD被配置为,直接根据所述背光驱动数据驱动所述背光模组。电源模块PM可以向电源管理单元PMIC供电,电源管理单元PMIC可以为FPGA供电,例如提供3.3V的电压作为FPGA的工作电压。当然的,在本公开的其他实施方式中,FPGA的电力可以来自电源模块PM而非电源管理单元PMIC,即电源模块PM可以直接向FPGA供电(如图7中的虚线箭头所示)。
电源管理单元PMIC可以生成AVDD并通过面板端头提供至显示组件,以作为显示组件中部分器件的电源,例如作为显示组件中源极驱动电路的电源。电源管理单元PMIC还可以生成并通过面板端口向显示组件提供VGL电压(栅极驱动低电平)、VGH电压(栅极驱动高电平)。电源管理单元PMIC还可以生成HAVDD(即AVDD电压的一半)并提供至伽马电压单元GMIC,以作为伽马电压单元GMIC的工作电压。伽马电压单元GMIC在电源管理单元PMIC的供电下,可以根据存储的伽马寄存器数据生成各个伽马绑点灰阶对应的伽马绑点电压VGamma,,并将伽马绑点电压VGamma传输至源极驱动电路SIC中。这样,源极驱动电路可以根据同步画面数据和伽马绑点电压VGamma来确定各个像素的伽马电压。如此,源极驱动电路实现了对显示画面的伽马补偿。参见图7,在该示例中,伽马电压单元GMIC还可以生成公共电压并传输至显示组件。
集成板卡还包括位于所述电路板上的通讯模块,所述通讯模块被配置为实现接收视频信号、接收控制信号、向外发送信号中的至少一种功能。
参见图7,所述通讯模块包括至少一个视频信号端口和信号转换单元TRU;所述视频信号端口被配置为接收视频信号并转发至所述信号转换单元TRU。视频信号端口选自HDMI端口、DVI端口、VGA端口、DP端口中的一种或者多种。在一种示例中,集成板卡上设置有HDMI端口和DVI端口。所述信号转换单元TRU被配置为,将所述视频信号转码为所述画面数据,并将所述画面数据转发至所述FPGA。这样,通讯模块可以接收视频信号并根据视频信号向FPGA提供画面数据。
在一种示例中,参见图7,信号转换单元TRU可以将画面数据以TTL信号的形式转发至FPGA,例如可以以24信道的TTL信号的形式转发。可以理解的是,在本公开的其他示例中,信号转换单元TRU也可以采用其他信号转发画面数据,例如通过SPI信号、LVDS信号或者Mini LVDS信号转发画面数据。
集成板卡C-Mult的通讯模块还可以包括串行通信接口,串行通信接口可以包括第一串行接口RS1和第二串行接口RS2。第一串行接口RS1可以接收外部的通信信号,例如被配置为接收外部的控制信号并传输至FPGA;第二串行接口RS2用于向外部发送通信信号,例如被配置为向外发送所述FPGA生成的信号。在一种示例中,第一串行接口RS1和第二串行接口RS2为RS-232标准接口。
通讯模块还包括红外传感器IRM;所述红外传感器IRM被配置为,接收红外信号而生成控制信号,并将所述控制信号传输至所述FPGA。
在本公开实施例中,FPGA中可以集成有处理器,当显示模组作为第一显示模组100时,则所述处理器执行第一处理器123的功能,另外,红外传感器执行上述第二子接口121b的功能,第一串行接口作为上述第一子接口121a,第二串行接口作为上述第二通信接口122。当显示模组作为第二显示模组200时,则所述处理器执行第二处理器223的功能,另外,红外传感器执行上述第四子接口221b的功能,第一串行接口作为上述第三子接口221a,第二串行接口作为上述第四通信接口222。
另外,在对显示组件的参数进行调节时,处理器可以向背光驱动单元提供控制信号,从而由背光控制单元来控制背光的亮度,从而实现亮度、对比度等参数调整。
图8为本公开的另一些实施例中的显示模组的集成板卡的示意图,图8所示的集成板卡C-Mult与图7所示的集成板卡C-Mult类似,区别仅在于,在图8中,集成板卡C-Mult上还设置有微处理芯片MCU,微处理芯片MCU中与FPGA之间可以进行信息交互。这种情况下,第一处理器123或第二处理器223可以集成在微处理芯片MCU中;第一调节电路或第二调节电路可以集成在微处理芯片MCU中。
在实际应用中,当FPGA在显示模组的显示过程中所需要负载的计算量较大,而不足以集成第一处理器123/第二处理器223时,则可以将第一处理器123/第二处理器223集成在微处理芯片MCU中。
本公开实施例还提供一种级联控制方法,该级联控制方法应用于上述实施例中的显示装置。图9为本公开的一些实施例中提供的级联控制方法的示意图,如图9所示,级联控制方法包括:
S1、第一显示模组的第一处理器根据多个显示模组的级联规则,确定除第一显示模组以外的其他显示模组的地址信息,并将其他显示模组的地址信息通过第二通信接口输出。
在一些实施例中,第一处理器具体是通过第一通信接口接收多个显示模组的级联规则。其中,上述步骤S1中,将其他显示模组的地址信息通过所述第二通信接口输出的过程,具体可以包括:第一处理器响应于所述第一通信接口所接收到的地址分配指令,将所述其他显示模组的地址信息通过所述第二通信接口输出。
在一些实施例中,多个显示模组的连接方式为依次串联级联;所述第一显示模组在所述多个显示模组中的级联次序为第1级。此时,在上述步骤S1中,将其他显示模组的地址信息通过所述第二通信接口输出时,可以依次输出第2级至第j级显示模组的地址信息。具体地,通过所述第二通信接口,将第2级显示模组的地址直接发送至第2级显示模组;以及,通过所述第二通信接口,将所述第j级显示模组的地址信息传递至所述第2级显示模组;其中,j为正整数,2≤j≤N,N为所述多个显示模组的数量。
在一些实施例中,通过所述第二通信接口,将所述第j级显示模组的地址信息传递至所述第2级显示模组包括:响应于第j-1个显示模组的反馈信息,通过所述第二通信接口,将所述第j个显示模组的地址信息传递至所述第2级显示模组。
在一些实施例中,所述第一显示模组还包括第一调节电路;图10为本公开的一些实施例中提供的级联控制方法的示意图,如图10所示,级联控制方法还包括:
S0、第一处理器响应于所述第一通信接口所接收到的地址分配指令,为所述第一显示模组分配地址信息。
S2、第一处理器响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第一显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息通过所述第二通信接口输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致。第一调节电路根据所述目标控制信息对所述第一显示组件的显示参数进行调节。
在一些实施例中,多个显示模组的连接方式为依次串联级联;所述多个显示模组包括第二显示模组,所述第二显示模组为所述多个显示模组中除所述第一显示模组之外的其他显示模组,所述第二显示模组包括第二处理器。这种情况下,级联控制方法还包括:第二处理器响应于上一级显示模组的地址信息,判断本级显示模组是否完成地址更新,若已完成,则将接收到的地址信息转发至下一级显示模组;若未完成,则根据接收到的地址信息进行地址更新。
在一些实施例中,级联控制方法还包括:第二处理器在根据接收到的地址信息进行地址更新之后,向上一级显示模组发送反馈信息。另外,第二处理器响应于下一级显示模组所发送的反馈信息,将所述反馈信息发送至上一级显示模组。
在一些实施例中,如上文所描述,第二显示模组还包括:第二显示组件和第二调节电路;此时,级联控制方法还可以包括:第二处理器响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第二显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致。第二调节电路根据所述目标控制信息对所述第二显示组件的显示参数进行调节。
在一些实施例中,第一显示模组和至少一个第二显示模组的串联位置是可交换的;当所述至少一个第二显示模组中的一个被交换到所述第一显示模组的串联位置时,执行第一显示模组的功能;当所述第一显示模组被交换到所述至少一个第二显示模组中的一个的串联位置时,执行所述第二显示模组的功能。
其中,显示装置中的多个显示模组级联完毕之后,第一显示模组向其他各个显示模组分配地址的过程,以及在每个显示模组的地址确定之后,对至少一个显示模组的显示参数进行调节的过程,已在上文进行描述,这里不再赘述。
可以理解的是,以上实施方式仅仅是为了说明本公开的原理而采用的示例性实施方式,然而本公开并不局限于此。对于本领域内的普通技术人员而言,在不脱离本公开的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本公开的保护范围。
Claims (18)
1.一种显示装置,包括多个显示模组,所述多个显示模组均包括显示组件和信号处理组件;其中,所述多个显示模组包括第一显示模组,所述第一显示模组包括第一显示组件和第一信号处理组件;其中,所述第一信号处理组件包括:第一通信接口、第二通信接口以及第一处理器;
所述第一处理器被配置为根据所述多个显示模组的级联规则,确定除第一显示模组以外的其他显示模组的地址信息,并将所述其他显示模组的地址信息通过所述第二通信接口输出。
2.根据权利要求1所述的显示装置,其中,所述第一处理器还被配置为:通过所述第一通信接口接收所述多个显示模组的级联规则;
所述第一处理器被配置为,响应于所述第一通信接口所接收到的地址分配指令,将所述其他显示模组的地址信息通过所述第二通信接口输出。
3.根据权利要求1所述的显示装置,其中,所述多个显示模组的连接方式为依次串联级联;所述第一显示模组在所述多个显示模组中的级联次序为第1级;
将所述其他显示模组的地址信息通过所述第二通信接口输出,包括:
通过所述第二通信接口,将第2级显示模组的地址直接发送至第2级显示模组;以及,
通过所述第二通信接口,将所述第j级显示模组的地址信息发送至所述第2级显示模组;
其中,j为正整数,2≤j≤N,N为所述多个显示模组的数量。
4.根据权利要求3所述的显示装置,其中,通过所述第二通信接口,将所述第j级显示模组的地址信息传递至所述第2级显示模组包括:响应于第j-1个显示模组的反馈信息,通过所述第二通信接口,将所述第j个显示模组的地址信息发送至所述第2级显示模组。
5.根据权利要求1所述的显示装置,其中,所述第一处理器还被配置为,响应于所述第一通信接口所接收到的地址分配指令,为所述第一显示模组分配地址信息;以及,响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第一显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息通过所述第二通信接口输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致;
所述第一显示模组还包括第一调节电路,
所述第一调节电路与所述第一处理器、所述第一显示组件电连接,或者,所述第一调节电路位于所述第一处理器中;
所述第一调节电路被配置为根据所述目标控制信息对所述第一显示组件的显示参数进行调节。
6.根据权利要求1至5中任一项所述的显示装置,其中,所述多个显示模组的连接方式为依次串联级联;所述多个显示模组包括第二显示模组,所述第二显示模组为所述多个显示模组中除所述第一显示模组之外的其他显示模组,所述第二显示模组包括第二处理器;
所述第二处理器响应于上一级显示模组的地址信息,判断本级显示模组是否完成地址更新,若已完成,则将接收到的地址信息转发至下一级显示模组;若未完成,则根据接收到的地址信息进行地址更新。
7.根据权利要求6所述的显示装置,其中,所述第二处理器还被配置为,在根据接收到的地址信息进行地址更新之后,向上一级显示模组发送反馈信息。
8.根据权利要求6所述的显示装置,其中,所述第二处理器还被配置为,响应于下一级显示模组所发送的反馈信息,将所述反馈信息发送至上一级显示模组。
9.根据权利要求6所述的显示装置,所述第二显示模组还包括第三通信接口和第四通信接口,其中,所述第一显示模组在所述多个显示模组中的级联次序为第1级,处于第2级的第二显示模组的第三通信接口与所述第一显示模组的第二通信接口连接;
对于任意相邻两级第二显示模组,上一级的第二显示模组的第四通信接口与下一级的第二显示模组的第三通信接口连接。
10.根据权利要求6所述的显示装置,其中,所述第二显示模组还包括:第二显示组件和第二调节电路;
所述第二处理器还被配置为,响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第二显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致;
所述第二调节电路与所述第二处理器、所述第二显示组件电连接,或者,所述第二调节电路位于所述第二处理器中;
所述第二调节电路被配置为根据所述目标控制信息对所述第二显示组件的显示参数进行调节。
11.根据权利要求6所述的显示装置,其中,所述第一显示模组和至少一个第二显示模组的串联位置是可交换的;
当所述至少一个第二显示模组中的一个被交换到所述第一显示模组的串联位置时,执行所述第一显示模组的功能;当所述第一显示模组被交换到所述至少一个第二显示模组中的一个的串联位置时,执行所述第二显示模组的功能。
12.根据权利要求1至5中任一项所述的显示装置,其中,所述显示装置为拼接显示装置,所述拼接显示装置包括M个显示窗口,所述M个显示窗口中的至少部分属于所述多个显示模组,所述多个显示模组中的任意一个均作为所述M个显示窗口中的一者;
所述M个显示窗口的排列方式为一行多列、多行一列、多行多列中的一种。
13.根据权利要求12所述的显示装置,其中,所述M个显示窗口排成R行C列,R、C均为大于1的整数;
在任意相邻两行中,上一行中最后一个所述显示模组与下一行中第一个所述显示模组连接,在同一行中,每相邻两个所述显示模组连接;
或者,在任意相邻两列中,上一列中最后一个所述显示模组与下一列中第一个所述显示模组连接,在同一列中,每相邻两个所述显示模组连接;
或者,对于任意相邻的第u行、第u+1行所述显示模组而言,当u为奇数时,第u行中最后一个所述显示模组与第u+1行中最后一个显示所述显示模组;当u为偶数时,第u行中第一个所述显示模组与第u+1行中第一个所述显示模组连接;在同一行中,相邻两个所述显示模组连接;其中,u为大于0且小于R的整数;
或者,对于任意相邻的第v列、第v+1列所述显示模组而言,当v为奇数时,第v列中最后一个所述显示模组与第v+1列中最后一个所述显示模组级联;当v为偶数时,则第v列中第一个所述显示模组与第v+1列中第一个所述显示模组级联;在同一列中,相邻两个所述显示模组联;其中,v为大于0且小于C的整数。
14.一种级联控制方法,应用于权利要求1至13中任一项所述的显示装置,其中,所述方法包括:
所述第一显示模组的第一处理器根据所述多个显示模组的级联规则,确定除第一显示模组以外的其他显示模组的地址信息,并将所述其他显示模组的地址信息通过所述第二通信接口输出。
15.根据权利要求14所述的方法,其中,所述第一处理器通过所述第一通信接口接收所述多个显示模组的级联规则;
将所述其他显示模组的地址信息通过所述第二通信接口输出,具体包括:所述第一处理器响应于所述第一通信接口所接收到的地址分配指令,将所述其他显示模组的地址信息通过所述第二通信接口输出。
16.根据权利要求14所述的方法,其中,所述多个显示模组的连接方式为依次串联级联;所述第一显示模组在所述多个显示模组中的级联次序为第1级;
将所述其他显示模组的地址信息通过所述第二通信接口输出,包括:
通过所述第二通信接口,将第2级显示模组的地址信息直接发送至第2级显示模组;以及,
通过所述第二通信接口,将所述第j级显示模组的地址信息传递至所述第2级显示模组;
其中,j为正整数,2≤j≤N,N为所述多个显示模组的数量。
17.根据权利要求14所述的方法,其中,所述第一显示模组还包括第一调节电路,所述方法还包括:
所述第一处理器响应于所述第一通信接口所接收到的地址分配指令,为所述第一显示模组分配地址信息;以及,响应于调制信息,获取所述调制信息中的目标地址信息;判断所述目标地址信息和所述第一显示模组当前的地址信息是否一致,若一致,则获取所述调制信息中的目标控制信息;若不一致,则将所述调制信息通过所述第二通信接口输出至其他显示模组,以供其他显示模组判断其地址信息是否与所述目标地址信息一致;
所述第一调节电路根据所述目标控制信息对所述第一显示组件的显示参数进行调节。
18.根据权利要求14至17中任一项所述的方法,其中,所述多个显示模组的连接方式为依次串联级联;所述多个显示模组包括第二显示模组,所述第二显示模组为所述多个显示模组中除所述第一显示模组之外的其他显示模组,所述第二显示模组包括第二处理器;
所述方法还包括:
所述第二处理器响应于上一级显示模组的地址信息,判断本级显示模组是否完成地址更新,若已完成,则将接收到的地址信息转发至下一级显示模组;若未完成,则根据接收到的地址信息进行地址更新。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211219568.3A CN115440157A (zh) | 2022-09-30 | 2022-09-30 | 显示装置和级联控制方法 |
PCT/CN2023/110096 WO2024066717A1 (zh) | 2022-09-30 | 2023-07-31 | 显示装置和级联控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211219568.3A CN115440157A (zh) | 2022-09-30 | 2022-09-30 | 显示装置和级联控制方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115440157A true CN115440157A (zh) | 2022-12-06 |
Family
ID=84250774
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211219568.3A Pending CN115440157A (zh) | 2022-09-30 | 2022-09-30 | 显示装置和级联控制方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN115440157A (zh) |
WO (1) | WO2024066717A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116192748A (zh) * | 2022-12-29 | 2023-05-30 | 深圳市优必选科技股份有限公司 | 控制消息处理方法及装置、场地底盘和可读存储介质 |
WO2024066717A1 (zh) * | 2022-09-30 | 2024-04-04 | 京东方科技集团股份有限公司 | 显示装置和级联控制方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3655899B2 (ja) * | 1997-03-31 | 2005-06-02 | 三菱電機株式会社 | 平面表示パネルの制御装置及びその駆動方法 |
CN100520705C (zh) * | 2007-09-13 | 2009-07-29 | 深圳市奥拓电子有限公司 | Led显示屏远程管理方法和系统 |
CN103687228B (zh) * | 2013-12-06 | 2016-04-20 | 深圳市明微电子股份有限公司 | 一种景观装饰灯系统及其地址编码与显示控制方法 |
CN104850384B (zh) * | 2015-06-09 | 2017-12-08 | 京东方科技集团股份有限公司 | 一种拼接屏、每个拼接屏单元的地址确定方法及主控板 |
CN105261329B (zh) * | 2015-11-26 | 2018-02-16 | 西安诺瓦电子科技有限公司 | 多led显示模组管理方法 |
CN106231759B (zh) * | 2016-09-13 | 2018-11-20 | 深圳市明微电子股份有限公司 | 一种景观装饰灯系统及其自动地址编码方法 |
CN109814821A (zh) * | 2018-12-20 | 2019-05-28 | 深圳市艾比森光电股份有限公司 | 显示屏箱体连屏方法、装置、设备及计算机可读存储介质 |
CN115022290B (zh) * | 2022-06-02 | 2024-07-30 | 利亚德光电股份有限公司 | 地址分配方法、装置、非易失性存储介质及图像处理设备 |
CN115440157A (zh) * | 2022-09-30 | 2022-12-06 | 京东方科技集团股份有限公司 | 显示装置和级联控制方法 |
-
2022
- 2022-09-30 CN CN202211219568.3A patent/CN115440157A/zh active Pending
-
2023
- 2023-07-31 WO PCT/CN2023/110096 patent/WO2024066717A1/zh unknown
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024066717A1 (zh) * | 2022-09-30 | 2024-04-04 | 京东方科技集团股份有限公司 | 显示装置和级联控制方法 |
CN116192748A (zh) * | 2022-12-29 | 2023-05-30 | 深圳市优必选科技股份有限公司 | 控制消息处理方法及装置、场地底盘和可读存储介质 |
Also Published As
Publication number | Publication date |
---|---|
WO2024066717A1 (zh) | 2024-04-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN115440157A (zh) | 显示装置和级联控制方法 | |
US11341926B2 (en) | Backlight module, control method therefor and display device, driving method therefor | |
US20080284761A1 (en) | Interface and method for image data transmission | |
US10762827B2 (en) | Signal supply circuit and display device | |
US20230282156A1 (en) | Led driver circuit, multi-wire communication device and method for led display system | |
KR19980021332A (ko) | Lcd 패널 구동 회로 | |
CN109300442A (zh) | 显示系统及其电子设备 | |
CN115273762B (zh) | 驱动系统、显示系统及显示装置 | |
CN1306464C (zh) | 平板显示器 | |
US10593304B2 (en) | Signal supply circuit and display device | |
US20240087500A1 (en) | Led driving circuit, led display system and display control method | |
US20170076692A1 (en) | Circuit device, electro-optical device, and electronic apparatus | |
KR101689301B1 (ko) | 액정 표시 장치 | |
CN115862515A (zh) | 一种源极驱动电路、显示设备、电子设备及驱动芯片 | |
CN112927642A (zh) | 显示装置、定时控制器和源极驱动器 | |
KR100435114B1 (ko) | 액정디스플레이장치 | |
US10115336B2 (en) | LED display module, display apparatus and controlling method thereof | |
CN109003591B (zh) | 驱动电压控制系统及显示装置 | |
CN109686327B (zh) | 图像信号调制电路、图像信号调制方法、以及记录介质 | |
CN101996584B (zh) | 多晶片设定地址的方法与结构以及应用的显示系统 | |
US20230410722A1 (en) | Driving structure for display panel | |
KR20070080933A (ko) | 표시 장치, 이를 위한 구동 장치 및 방법 | |
US20050156865A1 (en) | Flat panel display driver for location recognition | |
CN111816111B (zh) | 驱动芯片及显示装置 | |
CN115002969A (zh) | Led驱动电路、单线通信装置和方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |