CN115793332A - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN115793332A
CN115793332A CN202211514305.5A CN202211514305A CN115793332A CN 115793332 A CN115793332 A CN 115793332A CN 202211514305 A CN202211514305 A CN 202211514305A CN 115793332 A CN115793332 A CN 115793332A
Authority
CN
China
Prior art keywords
line
pixel
common
display panel
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211514305.5A
Other languages
English (en)
Other versions
CN115793332B (zh
Inventor
周正
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Changsha HKC Optoelectronics Co Ltd
Original Assignee
HKC Co Ltd
Changsha HKC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Changsha HKC Optoelectronics Co Ltd filed Critical HKC Co Ltd
Priority to CN202211514305.5A priority Critical patent/CN115793332B/zh
Publication of CN115793332A publication Critical patent/CN115793332A/zh
Application granted granted Critical
Publication of CN115793332B publication Critical patent/CN115793332B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

本申请属于显示领域,具体涉及一种显示面板及显示装置,显示面板包括多行扫描线、多列数据线以及一一对应设置在扫描线和数据线交点处的像素单元,像素单元的驱动晶体管的控制端与其所在行的扫描线连接,驱动晶体管的第一端与其所在列的数据线连接,驱动晶体管的第二端与像素电极连接,显示面板还包括第一连接线和第二连接线,第2m‑1行的像素单元的公共线与第一连接线连接,第2m行的像素单元的公共线与第二连接线连接,m为大于等于1的整数,显示面板的驱动模式包括双栅线模式,在双栅线模式下,第一连接线电压和第二连接线电压不同。与所有像素单元的公共线电压相同的方案相比,本申请提高了显示画面分辨率,改善了双栅线模式下的显示画质。

Description

显示面板及显示装置
技术领域
本申请属于显示领域,具体涉及一种显示面板及显示装置。
背景技术
液晶显示面板包括扭曲向列(TN)模式、电子控制双折射(ECB)模式、共面转换模式(IPS)以及垂直配向(VA)等多种显示模式,其中,VA模式是一种具有高对比度、宽视角、无须摩擦配向等优势的常见显示模式。目前一般采用8domain(8畴)的VA像素设计,在一个子像素中,数据线信号进入主区子像素和次区子像素,次区子像素的电压部分释放到阵列基板侧公共线(AVcom)上,以实现主区子像素和次区子像素的电压不同,从而达到八畴显示效果。
对于8畴像素设计的显示面板,可采用双栅线(Dual line gate,DLG)驱动技术,通过降低分辨率的方式可让刷新率提高一倍,使显示面板显示动态画面更流畅,提升显示效果。然而,双栅线模式下刷新率提高的同时,显示画面分辨率会降低,尤其在显示弧形图案时,弧形边缘画面比正常驱动画面粗糙,影响用户的观看体验。
发明内容
本申请的目的在于提供一种显示面板及显示装置,以改善双栅线模式下的显示画质。
为了达到上述目的,本申请提供了一种显示面板,包括多行扫描线、多列数据线以及一一对应设置在所述扫描线和所述数据线交点处的像素单元,所述像素单元包括驱动晶体管、像素电极和公共线,所述驱动晶体管的控制端与其所在行的所述扫描线连接,所述驱动晶体管的第一端与其所在列的数据线连接,所述驱动晶体管的第二端与所述像素电极连接,所述公共线与所述像素电极在所述显示面板的厚度方向上相对设置以形成存储电容;
所述显示面板还包括第一连接线和第二连接线,第2m-1行的所述像素单元的公共线与所述第一连接线连接,第2m行的所述像素单元的公共线与所述第二连接线连接,m为大于等于1的整数;
其中,所述显示面板的驱动模式包括双栅线模式,在所述双栅线模式下,所述第一连接线电压和所述第二连接线电压不同。
可选的,所述显示面板还包括对盒设置的阵列基板和对置基板,以及位于所述阵列基板和所述对置基板之间的液晶层,所述扫描线、所述数据线、所述驱动晶体管、所述公共线和所述像素电极均位于所述阵列基板上;
所述像素单元还包括公共电极,所述公共电极位于所述对置基板上,所述公共电极与所述像素电极位于所述液晶层的相对两侧以形成液晶电容;
所述像素单元包括主区子像素和次区子像素,第2m-1行的所述主区子像素的公共线和第2m-1行的所述次区子像素的公共线均与所述第一连接线连接,第2m行的所述主区子像素的公共线和第2m行的所述次区子像素的公共线均与所述第二连接线连接。
可选的,所述驱动晶体管包括第一驱动晶体和第二驱动晶体管;
所述主区子像素包括所述第一驱动晶体管,所述第一驱动晶体管的控制端与所述扫描线连接,所述第一驱动晶体管的第一端与所述数据线连接,所述第一驱动晶体管的第二端与所述主区子像素对应的像素电极连接;
所述次区子像素包括所述第二驱动晶体管和漏电晶体管,所述第二驱动晶体管的控制端与所述扫描线连接,所述第二驱动晶体管的第一端与所述数据线连接,所述第二驱动晶体管的第二端与所述次区子像素对应的像素电极连接,所述漏电晶体管的控制端与所述扫描线连接,所述漏电晶体管的第一端与所述次区子像素对应的像素电极连接,所述漏电晶体管的第二端与共享放电线连接。
可选的,第2m-1行的所述漏电晶体管连接的共享放电线为第一连接线,第2m行的所述漏电晶体管连接的共享放电线为第二连接线。
可选的,所述像素单元还包括公共电极,所述公共电极与所述像素电极设置在液晶层的相对两侧以形成液晶电容;
第2m-1行的所述像素单元的公共电极与第三连接线连接,第2m行的所述像素单元的公共电极与第四连接线连接;
其中,在所述双栅线模式下,所述第三连接线电压和所述第四连接线电压不同。
可选的,所述第一连接线、所述第二连接线、所述公共线同层设置,在行方向上,所述第一连接线和所述第二连接线分别位于全部所述像素单元两侧。
可选的,所述第一连接线和所述第二连接线中一者与所述公共线同层设置,另一者与所述公共线位于不同导电层,所述第一连接线和所述第二连接线相互绝缘,在行方向上,所述第一连接线和所述第二连接线位于全部所述像素单元同一侧。
可选的,所述显示面板还包括黑矩阵走线,所述第一连接线和所述第二连接线在所述显示面板厚度方向上的投影位于所述黑矩阵走线内或与之重合。
可选的,所述显示面板的驱动模式还包括常规模式,在所述常规模式下,所述第一连接线和所述第二连接线电压相同。
本申请还提供一种显示装置,包括:
显示面板,所述显示面板的驱动模式包括双栅线模式;
系统级芯片,用于发送驱动模式控制指令;
时序控制器,用于从闪存芯片读取电压设定;
电源管理芯片,用于根据所述电压设定生成公共电压,所述公共电压包括输出到所述第一连接线的第一公共电压,以及输出到所述第二连接线的第二公共电压。
本申请公开的显示面板及显示装置具有以下有益效果:
本申请中,第2m-1行的像素单元的公共线与第一连接线连接,第2m行的像素单元的公共线与第二连接线连接,在双栅线模式下,第一连接线电压和第二连接线电压不同,即使第2m-1行像素单元和第2m行像素单元收到的数据线输入信号相同,第2m-1行像素单元和第2m行像素单元液晶分子的偏转角度也不同,即第2m-1行像素单元和第2m行像素单元显示的画面不相同,与所有像素单元的公共线电压相同的方案相比,本申请提高了显示画面分辨率,改善了双栅线模式下的显示画质。
本申请的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本申请的实践而习得。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例一中显示面板的平面结构示意图。
图2是本申请实施例一中像素单元的结构示意图。
图3是本申请实施例一中显示面板的断面结构示意图。
图4是本申请实施例二中公共电极的平面结构示意图。
图5是本申请实施例三中显示面板的断面结构示意图。
图6是本申请实施例三中公共电极的平面结构示意图。
图7是本申请实施例四中显示装置的结构示意图。
图8是本申请实施例三中像素单元的结构示意图。
附图标记说明:
110、第一衬底基板;121、栅极;122、扫描线;123、公共线;124、第一连接线;125、第二连接线;130、栅极绝缘层;140、有源层;151、源极;152、漏极;153、数据线;154、共享放电线;160、平坦层;170、像素电极;
200、液晶层;
310、第二衬底基板;321、公共电极;3211、主区公共电极;3212、次区公共电极;322、第三连接线;323、第四连接线;324、第五连接线;325、第六连接线;
cst、存储电容;clc、液晶电容;T1、第一驱动晶体管;T2、第二驱动晶体管;T3、漏电晶体管;
P1、主区子像素;P2、次区子像素;
10、系统级芯片;20、时序控制器;30、电源管理芯片;40、闪存芯片。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本申请将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本申请的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本申请的技术方案而没有特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知方法、装置、实现或者操作以避免模糊本申请的各方面。
下面结合附图和具体实施例对本申请作进一步详述。在此需要说明的是,下面所描述的本申请各个实施例中所涉及的技术特征只要彼此之间未构成冲突就可以相互组合。下面通过参考附图描述的实施例是示例性的,旨在用于解释本申请,而不能理解为对本申请的限制。
实施例一
参见图1至图3所示,显示面板包括对盒设置的阵列基板和对置基板,以及位于所述阵列基板和所述对置基板之间的液晶层200。阵列基板包括第一衬底基板110,以及依次形成在第一衬底基板110上的第一金属层、栅极绝缘层130、有源层140、第二金属层、平坦层160和像素电极170,其中第一金属层包括栅极121、扫描线122和公共线123,第二金属层包括源极151、漏极152和数据线153。阵列基板包括晶体管,每个晶体管均包括栅极121、有源层140、源极151和漏极152。对置基板包括第二衬底基板310以及形成在第二衬底基板310上的公共电极321。
显示面板包括多行扫描线122、多列数据线153以及一一对应设置在所述扫描线122和所述数据线153交点处的像素单元,像素单元包括晶体管、公共线123、像素电极170和公共电极321,晶体管包括用于显示驱动的驱动晶体管。
所述驱动晶体管的控制端与其所在行的所述扫描线122连接,所述驱动晶体管的第一端与其所在列的数据线153连接,所述驱动晶体管的第二端与所述像素电极170连接。驱动晶体管的控制端可为栅极121,驱动晶体管的第一端可为源极151,驱动晶体管的第二端可为漏极152。所述公共线123与所述像素电极170在所述显示面板的厚度方向上相对设置以形成存储电容cst,公共电极321与所述像素电极170位于所述液晶层200的相对两侧以形成液晶电容clc。
所述显示面板还包括第一连接线124和第二连接线125,第2m-1行的所述像素单元的公共线123与所述第一连接线124连接,第2m行的所述像素单元的公共线123与所述第二连接线125连接,m为大于等于1的整数。其中,所述显示面板的驱动模式包括双栅线模式,在所述双栅线模式下,所述第一连接线124电压和所述第二连接线125电压不同。第2m-1行的所述像素单元对应的公共电极321和第2m行的所述像素单元对应的公共电极321可为一整体且电压相同。
一些具有双栅线模式和常规模式的显示面板,所有像素单元的公共线123连接为一体,当显示面板从常规模式切换到双栅线模式,第2m-1行像素单元和第2m行像素单元收到的数据线153输入信号相同,第2m-1行像素单元和第2m行像素单元液晶分子的偏转角度相同,即第2m-1行像素单元和第2m行像素单元显示的画面相同,显示画面分辨率会降低,尤其在显示弧形图案时,弧形边缘画面比正常驱动画面粗糙,影响用户的观看体验。
本申请中,第2m-1行的所述像素单元的公共线123与所述第一连接线124连接,第2m行的所述像素单元的公共线123与所述第二连接线125连接,在所述双栅线模式下,所述第一连接线124电压和所述第二连接线125电压不同,即使第2m-1行像素单元和第2m行像素单元收到的数据线153输入信号相同,第2m-1行像素单元和第2m行像素单元液晶分子的偏转角度也不同,即第2m-1行像素单元和第2m行像素单元显示的画面不相同,与所有像素单元的公共线123电压相同的方案相比,本申请提高了显示画面分辨率,改善了双栅线模式下的显示画质。
在一些实施例中,显示面板的驱动模式还包括常规模式,在常规模式下,第一连接线124电压和所述第二连接线125电压相同。
在第一连接线124电压和所述第二连接线125电压相同时,第2m-1行像素单元和第2m行像素单元液晶分子的偏转角度由数据线153输入信号决定,第2m-1行像素单元和第2m行像素单元数据线153输入信号不同,第2m-1行像素单元和第2m行像素单元液晶分子的偏转角度不同,显示的灰阶亮度不同,即第2m-1行像素单元和第2m行像素单元显示的画面不相同,显示画面分辨率更高。显示面板具有常规模式和双栅线模式,显示静态画面时,可采用常规模式,从而保证显示画质;显示动态画面时,可采用双栅线模式,提高显示面板的刷新率,使显示面板显示动态画面更流畅,从而解决显示动态画面时屏幕拖影问题。
在一些实施例中,显示面板的驱动模式只采用双栅线模式,这样既能满足产品高刷新率的功能,又能降低成本,还能兼顾提升高刷新率下的画质。例如,当产品硬件实际具备120赫兹刷新率时,同时开启双栅线模式,则本产品实现240赫兹的高刷新率,这相当于给产品降低了成本,同时实现了高刷新率的功能;而本产品针对双栅线模式的优化设计,这又改善和提升了240赫兹(即高刷新率)下的画质;这也就是说,当采用双栅线模式时,既降低了产品成本,又满足了高刷新率的功能,还兼顾提升了高刷下的显示画质。
示例的,参见图1和图2所示,所述像素单元包括主区子像素P1和次区子像素P2,第2m-1行的所述主区子像素P1的公共线123和第2m-1行的所述次区子像素P2的公共线123均与所述第一连接线124连接,第2m行的所述主区子像素P1的公共线123和第2m行的所述次区子像素P2的公共线123均与所述第二连接线125连接。
需要说明的是,第2m-1行的所述主区子像素P1的公共线123可与所述第一连接线124连接,第2m行的所述主区子像素P1的公共线123可与所述第二连接线125连接,但不限于此,所有主区子像素P1的公共线123也可连接额外设置的导线,以提供公共电压。
像素单元包括主区子像素P1和次区子像素P2,主区子像素P1和次区子像素P2显示的灰阶亮度可不同,从而到达8畴显示效果,改善显示面板的色偏问题。
参见图1和图2所示,所述驱动晶体管包括第一驱动晶体T1和第二驱动晶体管T2。所述主区子像素P1包括所述第一驱动晶体管T1,所述第一驱动晶体管T1的控制端与所述扫描线122连接,所述第一驱动晶体管T1的第一端与所述数据线153连接,所述第一驱动晶体管T1的第二端与所述主区子像素P1对应的像素电极170连接。
所述次区子像素P2包括所述第二驱动晶体管T2和漏电晶体管T3,也就是说,次区子像素P2与主区子像素P1相比,增加了一个漏电晶体管T3。所述第二驱动晶体管T2的控制端与所述扫描线122连接,所述第二驱动晶体管T2的第一端与所述数据线153连接,所述第二驱动晶体管T2的第二端与所述次区子像素P2对应的像素电极170连接。所述漏电晶体管T3的控制端与所述扫描线122连接,所述漏电晶体管T3的第一端与所述次区子像素P2对应的像素电极170连接,所述漏电晶体管T3的第二端与共享放电线154连接,共享放电线154可为独立设置的控制漏电大小的导线。
像素单元显示时,扫描线122打开第一驱动晶体管T1和第二驱动晶体管T2,数据线153信号进入主区子像素P1和次区子像素P2,由于次区子像素P2还包括漏电晶体管T3,扫描线122还会打开漏电晶体管T3,通过漏电晶体管T3可将次区子像素P2的电压部分释放到共享放电线154,以实现主区子像素P1和次区子像素P2的电压不同,从而达到八畴显示效果。
在一些实施例中,第2m-1行的所述漏电晶体管T3连接的共享放电线154为第一连接线124,第2m行的所述漏电晶体管T3连接的共享放电线154为第二连接线125。
第2m-1行的所述漏电晶体管T3借用第一连接线124作为共享放电线154,第2m行的所述漏电晶体管T3借用第二连接线125作为共享放电线154,与独立设置的控制漏电大小的共享放电线154相比,可避免共享放电线154占有显示面板其它结构的设计空间,提高了显示面板的开口率。
参见图1至图3所示,所述第一连接线124、所述第二连接线125、所述公共线123同层设置,即第一连接线124、所述第二连接线125和所述公共线123均位于第一金属层。其中,公共线123为环形框并与像素电极170的边缘相对设置。在行方向上,所述第一连接线124和所述第二连接线125分别位于全部所述像素单元两侧。
应该理解的是,在本申请中“同层设置”指的是采用同一成膜工艺形成用于形成特定图形的膜层,然后利用同一掩模板通过一次构图工艺形成的层结构,即一次构图工艺对应一道掩模板(mask,也称光罩)。根据特定图形的不同,一次构图工艺可能包括多次曝光、显影或刻蚀工艺,而形成的层结构中的特定图形可以是连续的也可以是不连续的,这些特定图形还可能处于不同的高度或者具有不同的厚度。从而简化制作工艺,节省制作成本,提高生产效率。
第一连接线124和所述第二连接线125均设置在第一金属层,这样设计可简化显示面板的结构,降低显示面板的制作成本。所述第一连接线124和所述第二连接线125分别位于全部所述像素单元两侧,第一连接线124和所述第二连接线125不占显示区域,可提高显示面板的开口率。
在一些实施例中,所述第一连接线124和所述第二连接线125中一者与所述公共线123同层设置,另一者与所述公共线123位于不同导电层,所述第一连接线124和所述第二连接线125相互绝缘,在行方向上,所述第一连接线124和所述第二连接线125位于全部所述像素单元同一侧。例如,显示面板的栅极驱动芯片均设置在显示面板左侧,所述第一连接线124和所述第二连接线125位于显示面板右侧,这样设计,可避免第一连接线124和所述第二连接线125影响栅极驱动芯片布局。
参见图1至图3所示,所述显示面板还包括黑矩阵走线,黑矩阵走线设置在对置基板上。所述第一连接线124和所述第二连接线125在所述显示面板厚度方向上的投影位于所述黑矩阵走线内或与之重合。
所述第一连接线124和所述第二连接线125在所述显示面板厚度方向上的投影位于所述黑矩阵走线内或与之重合,即通过黑矩阵走线遮挡第一连接线124和所述第二连接线125,这样设计可提高显示面板的开口率。
实施例二
参见图4所示,实施例二与实施例一的主要区别在于,公共电极321的结构不同。
在实施例一中,第2m-1行的所述像素单元对应的公共电极321和第2m行的所述像素单元对应的公共电极321为一整体且电压相同。本实施例中,第2m-1行的所述像素单元的公共电极321与第三连接线322连接,第2m行的所述像素单元的公共电极321与第四连接线323连接,其中,在所述双栅线模式下,所述第三连接线322电压和所述第四连接线323电压不同,在常规模式下,所述第三连接线322电压和所述第四连接线323电压相同。
在所述双栅线模式下,所述第三连接线322电压和所述第四连接线323电压不同,第三连接线322电压补偿第一连接线124电压浮动,第四连接线323电压补偿第一连接线124电压浮动,这样设计可避免第一连接线124和第四连接线323电压浮动影响公共电极321电压,以及缓解通过公共线123放电造成的公共线123电压不稳。
实施例三
参见图5所示,实施例三与实施例一的主要区别在于,公共电极321的结构不同。
在实施例一中,每行所述像素单元均包括主区子像素P1和次区子像素P2,主区子像素P1对应的公共电极321和次区子像素P2对应的公共电极321为一整体且电压相同。
本实施例中,主区子像素P1对应的公共电极321为主区公共电极3211,次区子像素P2对应的公共电极321为次区公共电极3212,且次区公共电极3212和主区公共电极3211相互断开。其中,所有主区公共电极3211均与第五连接线324连接,所有次区公共电极3212均与第六连接线325连接。显示面板显示时,第五连接线324电压和第六连接线325电压不同,即主区子像素P1和次区子像素P2电压不同。
需要说明的是,所有主区公共电极3211可均与第五连接线324连接,所有次区公共电极3212可均与第六连接线325连接,但不限于此,对于主区公共电极3211,可设置第2m-1行的主区公共电极3211和第2m行的主区公共电极3211分别连接不同的连接线,第2m-1行的主区公共电极3211和第2m行的主区公共电极3211分别连接不同的连接线,具体可视情况而定。
像素单元显示时,扫描线122打开第一驱动晶体管T1和第二驱动晶体管T2,数据线153信号进入主区子像素P1和次区子像素P2,主区子像素P1和次区子像素P2电压不同,主区子像素P1和次区子像素P2可显示不同的灰阶亮度,从而达到八畴显示效果。参图5、图6和图8,也就是说,第五连接线324电压和第六连接线325电压不同时,不需要漏电晶体管T3,主区子像素P1和次区子像素P2也可主区子像素P1和次区子像素P2可显示不同的灰阶亮度。省去漏电晶体管T3,阵列基板上其它显示结构的设计空间更大,可以提高显示面板的开口率。
对于阵列基板,第2m-1行的所述主区子像素P1的公共线123和第2m-1行的所述次区子像素P2的公共线123均与所述第一连接线124连接,第2m行的所述主区子像素P1的公共线123和第2m行的所述次区子像素P2的公共线123均与所述第二连接线125连接。
在所述双栅线模式下,所述第一连接线124电压和所述第二连接线125电压不同,即使第2m-1行像素单元和第2m行像素单元收到的数据线153输入信号相同,第2m-1行像素单元和第2m行像素单元液晶分子的偏转角度也不同,即第2m-1行像素单元和第2m行像素单元显示的画面不相同,改善了双栅线模式下的显示画质。在此基础上,对于每个像素单元,主区子像素P1和次区子像素P2显示不同的灰阶亮度,进一步提升了显示面板的画质。
实施例四
参见图7所示,显示装置包括显示面板、系统级芯片10、时序控制器20和电源管理芯片30。显示面板包括实施例一至实施例三公开的显示面板,显示面板的驱动模式包括双栅线模式和常规模式。系统级芯片10用于发送驱动模式控制指令,将显示面板的驱动模式切换至双栅线模式和常规模式之一。时序控制器20用于从闪存芯片40读取电压设定,电源管理芯片30用于根据电压设定生成公共电压,公共电压包括输出到第一连接线124的第一公共电压,以及输出到第二连接线125的第二公共电压。电压设定可在显示面板调试时,存储在闪存芯片40中。
本申请中,显示装置包括显示面板,显示面板中第2m-1行的所述像素单元的公共线123与所述第一连接线124连接,第2m行的所述像素单元的公共线123与所述第二连接线125连接,在所述双栅线模式下,所述第一连接线124电压和所述第二连接线125电压不同,即使第2m-1行像素单元和第2m行像素单元收到的数据线153输入信号相同,第2m-1行像素单元和第2m行像素单元液晶分子的偏转角度也不同,即第2m-1行像素单元和第2m行像素单元显示的画面不相同,与所有像素单元的公共线123电压相同的方案相比,本申请提高了显示画面分辨率,改善了双栅线模式下的显示画质。
显示装置驱动时:
系统级芯片10会根据需显示的画面判断显示面板的驱动模式,例如显示游戏画面等动态画面时,需要高刷新率显示,可采用双栅线模式,从而使显示画面更流畅。显示静态画面或切换较慢的画面时,不需要高刷新率显示,可采用常规模式,以进一步提高画质。
当需要高刷新率显示,系统级芯片10将显示面板的驱动模式切换为双栅线模式,时序控制器20接收系统级芯片10的指令,从闪存芯片40读取电压设定,电压设定包括第一电压设定V1和第二电压设定V2。电源管理芯片30根据第一电压设定V1生成第一公共电压,根据第一电压设定V2生成第二公共电压,第一公共电压和第二公共电压不同;
当不需要高刷新率显示,系统级芯片10将显示面板的驱动模式切换为常规模式,时序控制器20接收系统级芯片10的指令,从闪存芯片40读取电压设定,电压设定包括第三电压设定V3。电源管理芯片30根据第三电压设定V3生成第一公共电压和第二公共电压,第一公共电压和第二公共电压相同。
此外,也可在显示静态画面或动态画面时,均采用双栅线模式。系统级芯片10将显示面板的驱动模式切换为双栅线模式,时序控制器20接收系统级芯片10的指令,从闪存芯片40读取电压设定,电压设定包括第一电压设定V1和第二电压设定V2。电源管理芯片30根据第一电压设定V1生成第一公共电压,根据第一电压设定V2生成第二公共电压,第一公共电压和第二公共电压不同,第2m-1行像素单元和第2m行像素单元可显示不同的灰阶亮度,改善了双栅线模式下的显示画质。例如,当产品硬件实际具备120赫兹刷新率时,同时开启双栅线模式,则本产品实现240赫兹的高刷新率,这相当于给产品降低了成本,同时实现了高刷新率的功能;而本产品针对双栅线模式的优化设计,这又改善和提升了240赫兹(即高刷新率)下的画质;这也就是说,当采用双栅线模式时,既降低了产品成本,又满足了高刷新率的功能,还兼顾提升了高刷下的显示画质。本申请为湖南省科技创新计划资助(Thescience and technology innovation Program of Hunan Province)的项目,项目编号“2022WZ1003”。
术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请中,除非另有明确的规定和限定,术语“装配”、“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本说明书的描述中,参考术语“一些实施例”、“示例地”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本申请的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本申请的限制,本领域的普通技术人员在本申请的范围内可以对上述实施例进行变化、修改、替换和变型,故但凡依本申请的权利要求和说明书所做的变化或修饰,皆应属于本申请专利涵盖的范围之内。

Claims (10)

1.一种显示面板,包括多行扫描线、多列数据线以及一一对应设置在所述扫描线和所述数据线交点处的像素单元,其特征在于,所述像素单元包括驱动晶体管、像素电极和公共线,所述驱动晶体管的控制端与其所在行的所述扫描线连接,所述驱动晶体管的第一端与其所在列的数据线连接,所述驱动晶体管的第二端与所述像素电极连接,所述公共线与所述像素电极在所述显示面板的厚度方向上相对设置以形成存储电容;
所述显示面板还包括第一连接线和第二连接线,第2m-1行的所述像素单元的公共线与所述第一连接线连接,第2m行的所述像素单元的公共线与所述第二连接线连接,m为大于等于1的整数;
其中,所述显示面板的驱动模式包括双栅线模式,在所述双栅线模式下,所述第一连接线电压和所述第二连接线电压不同。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括对盒设置的阵列基板和对置基板,以及位于所述阵列基板和所述对置基板之间的液晶层,所述扫描线、所述数据线、所述驱动晶体管、所述公共线和所述像素电极均位于所述阵列基板上;
所述像素单元还包括公共电极,所述公共电极位于所述对置基板上,所述公共电极与所述像素电极位于所述液晶层的相对两侧以形成液晶电容;
所述像素单元包括主区子像素和次区子像素,第2m-1行的所述主区子像素的公共线和第2m-1行的所述次区子像素的公共线均与所述第一连接线连接,第2m行的所述主区子像素的公共线和第2m行的所述次区子像素的公共线均与所述第二连接线连接。
3.根据权利要求2所述的显示面板,其特征在于,所述驱动晶体管包括第一驱动晶体和第二驱动晶体管;
所述主区子像素包括所述第一驱动晶体管,所述第一驱动晶体管的控制端与所述扫描线连接,所述第一驱动晶体管的第一端与所述数据线连接,所述第一驱动晶体管的第二端与所述主区子像素对应的像素电极连接;
所述次区子像素包括所述第二驱动晶体管和漏电晶体管,所述第二驱动晶体管的控制端与所述扫描线连接,所述第二驱动晶体管的第一端与所述数据线连接,所述第二驱动晶体管的第二端与所述次区子像素对应的像素电极连接,所述漏电晶体管的控制端与所述扫描线连接,所述漏电晶体管的第一端与所述次区子像素对应的像素电极连接,所述漏电晶体管的第二端与共享放电线连接。
4.根据权利要求3所述的显示面板,其特征在于,第2m-1行的所述漏电晶体管连接的共享放电线为第一连接线,第2m行的所述漏电晶体管连接的共享放电线为第二连接线。
5.根据权利要求1所述的显示面板,其特征在于,所述像素单元还包括公共电极,所述公共电极与所述像素电极设置在液晶层的相对两侧以形成液晶电容;
第2m-1行的所述像素单元的公共电极与第三连接线连接,第2m行的所述像素单元的公共电极与第四连接线连接;
其中,在所述双栅线模式下,所述第三连接线电压和所述第四连接线电压不同。
6.根据权利要求1所述的显示面板,其特征在于,所述第一连接线、所述第二连接线、所述公共线同层设置,在行方向上,所述第一连接线和所述第二连接线分别位于全部所述像素单元两侧。
7.根据权利要求1所述的显示面板,其特征在于,所述第一连接线和所述第二连接线中一者与所述公共线同层设置,另一者与所述公共线位于不同导电层,所述第一连接线和所述第二连接线相互绝缘,在行方向上,所述第一连接线和所述第二连接线位于全部所述像素单元同一侧。
8.根据权利要求6或7所述的显示面板,其特征在于,所述显示面板还包括黑矩阵走线,所述第一连接线和所述第二连接线在所述显示面板厚度方向上的投影位于所述黑矩阵走线内或与之重合。
9.根据权利要求1所述的显示面板,其特征在于,所述显示面板的驱动模式还包括常规模式,在所述常规模式下,所述第一连接线和所述第二连接线电压相同。
10.一种显示装置,其特征在于,包括:
根据权利要求1~9任意一项所述的显示面板,所述显示面板的驱动模式包括双栅线模式;
系统级芯片,用于发送驱动模式控制指令;
时序控制器,用于从闪存芯片读取电压设定;
电源管理芯片,用于根据所述电压设定生成公共电压,所述公共电压包括输出到所述第一连接线的第一公共电压,以及输出到所述第二连接线的第二公共电压。
CN202211514305.5A 2022-11-29 2022-11-29 显示面板及显示装置 Active CN115793332B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211514305.5A CN115793332B (zh) 2022-11-29 2022-11-29 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211514305.5A CN115793332B (zh) 2022-11-29 2022-11-29 显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN115793332A true CN115793332A (zh) 2023-03-14
CN115793332B CN115793332B (zh) 2023-11-24

Family

ID=85443293

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211514305.5A Active CN115793332B (zh) 2022-11-29 2022-11-29 显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115793332B (zh)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060022202A1 (en) * 2004-06-29 2006-02-02 Sang Hee Yu Liquid crystal display panel and fabricating method thereof
CN101290444A (zh) * 2008-06-06 2008-10-22 友达光电股份有限公司 驱动一液晶显示装置的方法
CN101783128A (zh) * 2010-04-02 2010-07-21 福州华映视讯有限公司 液晶显示器的驱动方法
CN102081246A (zh) * 2009-12-01 2011-06-01 群康科技(深圳)有限公司 液晶显示面板及液晶显示装置
CN102478736A (zh) * 2010-11-20 2012-05-30 乐金显示有限公司 液晶显示器的阵列基板和包括该阵列基板的液晶显示器
CN103926764A (zh) * 2013-03-14 2014-07-16 上海中航光电子有限公司 一种tft阵列基板及显示面板、显示装置
CN105789220A (zh) * 2016-03-24 2016-07-20 京东方科技集团股份有限公司 一种双栅线阵列基板、测试方法、显示面板和显示装置
US20160320674A1 (en) * 2015-04-29 2016-11-03 Samsung Display Co., Ltd. Liquid crystal display device
CN106990619A (zh) * 2016-01-11 2017-07-28 三星显示有限公司 显示设备
CN107167977A (zh) * 2017-05-09 2017-09-15 友达光电股份有限公司 像素阵列
CN107643634A (zh) * 2017-10-26 2018-01-30 深圳市华星光电半导体显示技术有限公司 一种像素单元及显示基板
CN107783345A (zh) * 2017-10-30 2018-03-09 深圳市华星光电半导体显示技术有限公司 像素结构电路及液晶显示电路
CN110837195A (zh) * 2019-10-22 2020-02-25 深圳市华星光电技术有限公司 八畴像素结构

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060022202A1 (en) * 2004-06-29 2006-02-02 Sang Hee Yu Liquid crystal display panel and fabricating method thereof
CN101290444A (zh) * 2008-06-06 2008-10-22 友达光电股份有限公司 驱动一液晶显示装置的方法
CN102081246A (zh) * 2009-12-01 2011-06-01 群康科技(深圳)有限公司 液晶显示面板及液晶显示装置
CN101783128A (zh) * 2010-04-02 2010-07-21 福州华映视讯有限公司 液晶显示器的驱动方法
CN102478736A (zh) * 2010-11-20 2012-05-30 乐金显示有限公司 液晶显示器的阵列基板和包括该阵列基板的液晶显示器
CN103926764A (zh) * 2013-03-14 2014-07-16 上海中航光电子有限公司 一种tft阵列基板及显示面板、显示装置
US20160320674A1 (en) * 2015-04-29 2016-11-03 Samsung Display Co., Ltd. Liquid crystal display device
CN106990619A (zh) * 2016-01-11 2017-07-28 三星显示有限公司 显示设备
CN105789220A (zh) * 2016-03-24 2016-07-20 京东方科技集团股份有限公司 一种双栅线阵列基板、测试方法、显示面板和显示装置
CN107167977A (zh) * 2017-05-09 2017-09-15 友达光电股份有限公司 像素阵列
CN107643634A (zh) * 2017-10-26 2018-01-30 深圳市华星光电半导体显示技术有限公司 一种像素单元及显示基板
WO2019080188A1 (zh) * 2017-10-26 2019-05-02 深圳市华星光电半导体显示技术有限公司 一种像素单元及显示基板
CN107783345A (zh) * 2017-10-30 2018-03-09 深圳市华星光电半导体显示技术有限公司 像素结构电路及液晶显示电路
CN110837195A (zh) * 2019-10-22 2020-02-25 深圳市华星光电技术有限公司 八畴像素结构

Also Published As

Publication number Publication date
CN115793332B (zh) 2023-11-24

Similar Documents

Publication Publication Date Title
US7701520B2 (en) Liquid crystal panel and display device with data bus lines and auxiliary capacitance bus lines both extending in the same direction
US9715133B2 (en) Liquid crystal display and driving method thereof
US8179489B2 (en) Display device
US9064472B2 (en) Liquid crystal display and method thereof
JP2003131636A (ja) 液晶表示装置
US8319918B2 (en) Multi-domain display using fringe fields
US20240212642A1 (en) Display panel and display device
TWI405014B (zh) 液晶顯示器及其驅動方法
US11636818B2 (en) Display panel, drive method thereof and display apparatus
US7999900B2 (en) Display unit with interleaved pixels
CN108806629B (zh) 像素单元及其驱动方法、显示面板
US7375706B2 (en) Pixel structure of a liquid crystal display and driving method thereof
US7956958B2 (en) Large-pixel multi-domain vertical alignment liquid crystal display using fringe fields
US8605239B2 (en) Display unit with interleaved pixels
CN216956610U (zh) 阵列基板、显示面板和显示装置
CN115793332B (zh) 显示面板及显示装置
CN115457913B (zh) 显示面板及显示装置
CN114170983B (zh) 显示装置、显示驱动方法及电子设备
CN114265249B (zh) 一种阵列基板及显示终端
WO2023050540A1 (zh) 显示面板以及显示装置
TWI408474B (zh) 子畫素結構及液晶顯示面板
US7688300B2 (en) Driving method of pixel array
CN116741113A (zh) 显示面板、显示装置及显示驱动方法
TWI551929B (zh) 液晶顯示器及其驅動方法
KR20060087738A (ko) 표시 장치 및 데이터 구동 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant