CN115765749A - 温度计码转二进制码的方法、装置、电子设备和介质 - Google Patents

温度计码转二进制码的方法、装置、电子设备和介质 Download PDF

Info

Publication number
CN115765749A
CN115765749A CN202211480177.7A CN202211480177A CN115765749A CN 115765749 A CN115765749 A CN 115765749A CN 202211480177 A CN202211480177 A CN 202211480177A CN 115765749 A CN115765749 A CN 115765749A
Authority
CN
China
Prior art keywords
code
bit
value
thermometer
binary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211480177.7A
Other languages
English (en)
Inventor
李嘉敏
唐嘉铭
马四光
刘烁韩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ji Hua Laboratory
Original Assignee
Ji Hua Laboratory
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ji Hua Laboratory filed Critical Ji Hua Laboratory
Priority to CN202211480177.7A priority Critical patent/CN115765749A/zh
Publication of CN115765749A publication Critical patent/CN115765749A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本公开提供了一种温度计码转二进制码的方法、装置、电子设备和介质,涉及电子技术领域。方法包括:确定温度计码的位数以及所述温度计码对应的二进制码的位数;所述温度计码的位数为2N‑1,所述二进制码的位数为N,N为大于等于2的整数;将2N‑1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码;所述目标查找表单元由N‑1个第一查找表和2N‑2‑1个第二查找表级联组成;所述第一查找表为三输入一输出的查找表;所述第二查找表为六输入二输出的查找表;所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值。本方法能够解决编码过程中的FPGA内部资源占用多的问题。

Description

温度计码转二进制码的方法、装置、电子设备和介质
技术领域
本公开属于电子技术领域,尤其涉及一种温度计码转二进制码的方法、装置、电子设备和介质。
背景技术
温度计码是一种各个比特位的权重一致的数字码,其由符号0和1组成,温度计码中符号1的数量对应十进制数值,例如,“00011111”表示十进制的数值5。二进制码是数字电路中最常用的数字码,其以2为基数用于计数,且常用符号0和1来表示,每个符号占1个比特位。目前温度计转二进制编码模块应用十分广泛,但是能通过FPGA(Field ProgrammableGate Array,现场可编程逻辑门阵列)实现的方案不多,主要是受限于硬件电路的资源、内部走线延迟等因素。而针对高精度TDC(time-to-digital converter,时间数字转换器)时间测量的应用而言,所选方案必须实现起来快速且可靠,占用资源尽量少,减少功耗和发热。
现有技术中,在基于FPGA进行温度计码转二进制码时,先将温度计码转为独热码,再将独热码转为二进制码,但是这种方式需要将查找表逐位移动,占用FPGA内部资源较多,且效率不高。因此,如何降低编码过程中的FPGA内部资源占用是当前亟需解决的问题。
发明内容
基于此,有必要针对如何降低编码过程中的FPGA内部资源占用问题,提供一种温度计码转二进制码的方法、装置、电子设备和介质。
第一方面,本公开实施例提供了一种温度计码转二进制码的方法,所述方法包括:
确定温度计码的位数以及所述温度计码对应的二进制码的位数;其中,所述温度计码的位数为2N-1,所述二进制码的位数为N,N为大于等于2的整数;
将2N-1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码;所述目标查找表单元由N-1个第一查找表和2N-2-1个第二查找表级联组成;所述第一查找表为三输入一输出的查找表;所述第二查找表为六输入二输出的查找表;所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值。
作为本公开一种可选的实施方式,所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值,包括:
根据所述温度计码的中间位的值,确定所述二进制码的最高位的值;
根据所述温度计码的中间位的值,获取所述二进制码的次高位的值是由所述温度计码的高位码/低位码的中间位的值决定;
根据所述温度计码的高位码/低位码的中间位的值,确定所述二进制码的次高位的下一位的值,循环执行,直到依次确定出所述二进制码的最高位码的值到所述二进制码的最低位码的值;
其中,所述温度计码的中间位为第t位,所述温度计码的高位码为所述温度计码的第t+1位至第2N-1位,所述温度计码的低位码为所述温度计码的第0位至第t-1位。
作为本公开一种可选的实施方式,所述根据所述温度计码的中间位的值,确定所述二进制码的最高位的值,包括:
当所述温度计码的中间位的值为0时,确定所述二进制码的最高位的值为0;
当所述温度计码的中间位的值为1时,确定所述二进制码的最高位的值为1。
作为本公开一种可选的实施方式,所述根据所述温度计码的中间位的值,获取所述二进制码的次高位的值是由所述温度计码的高位码/低位码的中间位的值决定,包括:
若所述温度计码的中间位的值为1,则所述二进制码的次高位由所述温度计码的高位码的中间位的值确定;
若所述温度计码的中间位的值为0,则所述二进制码的次高位由所述温度计码的低位码的中间位的值确定。
作为本公开一种可选的实施方式,所述方法还包括:
若所述温度计码的位数不是2N-1位,则通过高位补0的方式使所述温度计码的位数为2N-1位。
作为本公开一种可选的实施方式,所述方法还包括:
当输入的所述温度计码为2N-1位时,所述目标查找表单元的结构层级数量为N-1。
作为本公开一种可选的实施方式,所述目标查找表单元的结构层级数量与所述温度计码转二进制码电路的电路级数相同。
第二方面,本公开实施例提供了一种温度计码转二进制码的装置,所述装置包括:
获取模块,用于确定温度计码的位数以及所述温度计码对应的二进制码的位数;其中,所述温度计码的位数为2N-1,所述二进制码的位数为N,N为大于等于2的整数;
转换模块,用于将2N-1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码;所述目标查找表单元由N-1个第一查找表和2N-2-1个第二查找表级联组成;所述第一查找表为三输入一输出的查找表;所述第二查找表为六输入二输出的查找表;所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到最低位码的值。
作为本公开一种可选的实施方式,所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值,包括:
第一确定模块,用于根据所述温度计码的中间位的值,确定所述二进制码的最高位的值;
第二确定模块,用于根据所述温度计码的中间位的值,获取所述二进制码的次高位的值是由所述温度计码的高位码/低位码的中间位的值决定;
第三确定模块,用于根据所述温度计码的高位码/低位码的中间位的值,确定所述二进制码的次高位的下一位的值,循环执行,直到依次确定出所述二进制码的最高位码的值到所述二进制码的最低位码的值;
其中,所述温度计码的中间位为第t位,所述温度计码的高位码为所述温度计码的第t+1位至第2N-1位,所述温度计码的低位码为所述温度计码的第0位至第t-1位;t为大于等于1的整数。
作为本公开一种可选的实施方式,所述第一确定模块,具体用于:
当所述温度计码的中间位的值为0时,确定所述二进制码的最高位的值为0;
当所述温度计码的中间位的值为1时,确定所述二进制码的最高位的值为1。
作为本公开一种可选的实施方式,所述第二确定模块,具体用于:
若所述温度计码的中间位的值为1,则所述二进制码的次高位由所述温度计码的高位码的中间位的值确定;
若所述温度计码的中间位的值为0,则所述二进制码的次高位由所述温度计码的低位码的中间位的值确定。
作为本公开一种可选的实施方式,所述装置还包括:
补位模块,用于若所述温度计码的位数不是2N-1位,则通过高位补0的方式使所述温度计码的位数为2N-1位。
作为本公开一种可选的实施方式,所述装置还包括:
结构确定模块,用于当输入的所述温度计码为2N-1位时,所述目标查找表单元的结构层级数量为N-1。
作为本公开一种可选的实施方式,所述目标查找表单元的结构层级数量与所述温度计码转二进制码电路的电路级数相同。
第三方面,本公开实施例提供了一种电子设备,包括:存储器和处理器,存储器用于存储计算机程序;处理器用于在调用计算机程序时执行上述第一方面或第一方面的任一实施方式所述的温度计码转二进制码的方法。
第四方面,本公开实施例提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述第一方面或第一方面的任一实施方式所述的温度计码转二进制码的方法。
本公开实施例提供的温度计码转二进制码的方法,将温度计码输入目标查找单元,得到温度计码对应的二进制码。由于目标查找单元由N-1个第一查找表和2N-2-1个第二查找表级联组成,所以当输入2N-1位的温度计码时,将每个输入端都只输入到目标查找单元的输入端口,最终输出温度计码对应的N位二进制码,这种将每个输入端都只输入到一个查找表的输入端口的方式,相较于逐位移动查找表,大大减少了FPGA内部资源的占用,从而降低了功耗。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本公开一实施例提供的温度计码转二进制码的方法的流程图;
图2a为本公开一实施例提供的温度计码转二进制码的结构示意图之一;
图2b为本公开一实施例提供的温度计码转二进制码的结构示意图之二;
图2c为本公开一实施例提供的温度计码转二进制码的结构示意图之三;
图2d为本公开一实施例提供的温度计码转二进制码的结构示意图之四;
图3为本公开一实施例提供的温度计码转二进制码的装置示意图;
图4为本公开一实施例提供的一种电子设备的内部结构图。
具体实施方式
为了能够更清楚地理解本公开的上述目的、特征和优点,下面将对本公开的方案进行进一步描述。需要说明的是,在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合。
在下面的描述中阐述了很多具体细节以便于充分理解本公开,但本公开还可以采用其他不同于在此描述的方式来实施;显然,说明书中的实施例只是本公开的一部分实施例,而不是全部的实施例。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
在本公开实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本公开实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。此外,在本公开实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。
本公开实施例提供了一种温度计码转二进制码的方法。具体的,参照图1所示,本公开实施例提供的温度计码转二进制码的方法包括如下步骤:
S11、确定温度计码的位数以及所述温度计码对应的二进制码的位数。
其中,温度计码的位数为2N-1,二进制码的位数为N,N为大于等于2的整数。
具体的,对于一个有2N-1个输入位的温度计码,其二进制输出结果有N位。
示例性的,当温度计码的位数为3位时,对应的二进制码的位数为2位;当温度计码的位数为7位时,对应的二进制码的位数为3位;当温度计码的位数为15位时,对应的二进制码的位数为4位;当温度计码的位数为31位时,对应的二进制码的位数为5位。
可选的,若所述温度计码的位数不是2N-1位,则通过高位补0的方式使所述温度计码的位数为2N-1位。
具体的,对于不满足输入位数为2N-1的温度计码,对其高位补0即可。例如,一个6位温度计码如001111,处理时先将其补为0001111,然后再输入目标查找单元即可。
S12、将2N-1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码。
其中,目标查找表单元由N-1个第一查找表和2N-2-1个第二查找表级联组成;第一查找表为三输入一输出的查找表;第二查找表为六输入二输出的查找表;目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值。
具体的,第一查找表实现的功能如表1所示,参照表1所示,对于每一级最下面的LUT3,需要实现的功能如下:
表1
Figure BDA0003961161380000071
Figure BDA0003961161380000081
其中,LUT(look up table,查找表),FPGA是用LUT来替代门电路的。I2表示中间位,I1表示最高位,I0表示最低位,O表示输出的二进制码的最高位的下一位的值,x表示所在位可取值为“0”或“1”。
具体的,由于温度计码的中间位决定了二进制码的最高位,即,当温度计码的中间位为0时,对应的二进制码的最高位为0;当温度计码的中间位为1时,对应的二进制码的最高位为1;同时温度计码的中间位决定了二进制的最高位的下一位是往高位找还是低位找,即,当温度计码的中间位为0时,二进制的最高位的下一位往温度计码的低位找;当温度计码的中间位为1时,二进制的最高位的下一位往温度计码的高位找。因此,对于表1的LUT3来说,当中间位I2为0时,对应的二进制码的最高位为0,最高位的下一位往温度计码的低位找;I2为1时,对应的二进制码的最高位为1,最高位的下一位往温度计码的高位找;O输出的值表示二进制的最高位的下一位的值,当中间位I2为0时,O输出的值取决于最低位I0的取值,当I2为1时,O输出的值取决于最高位I1的值。
同理,第二查找表实现的功能如表2所示。参照表2所示,对于LUT6-2,需要实现的功能如下:
表2
I5 I4 I3 I2 I1 I0 O6 O5
1 0 x 1 x x 1 x
1 1 1 x x x 1 x
1 0 x x x 1 x 1
1 1 x x 1 x x 1
需要说明的是,LUT6-2的最高位I5的输入均置为1,因为只有在I5置为1的情况下,该查找表才能实现两位输出(即O5,O6)同时有效。参考LUT3的真值表(如表1)可以知道将INIT[1]、INIT[3]、INIT[6]、INIT[7]的结果作为LUT3的输出,即查找表初始化为(8’hca);同理,将LUT6-2的真值表进行归纳得到查找表初始化为:(64’hff00_f0f0_cccc_aaaa)。
本公开实施例提供的温度计码转二进制码的方法,将温度计码输入目标查找单元,得到温度计码对应的二进制码。由于目标查找单元由N-1个第一查找表和2N-2-1个第二查找表级联组成,所以当输入2N-1位的温度计码时,将每个输入端都只输入到目标查找单元的输入端口,最终输出温度计码对应的N位二进制码,这种将每个输入端都只输入到一个查找表的输入端口的方式,相较于逐位移动查找表,大大减少了FPGA内部资源的占用,从而降低了功耗。
在一些实施例中,S12(将2N-1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码)可以通过如下步骤实现:
a、根据所述温度计码的中间位的值,确定所述二进制码的最高位的值。
可选的,当所述温度计码的中间位的值为0时,确定所述二进制码的最高位的值为0;当所述温度计码的中间位的值为1时,确定所述二进制码的最高位的值为1。
b、根据所述温度计码的中间位的值,获取所述二进制码的次高位的值是由所述温度计码的高位码/低位码的中间位的值决定。
可选的,若所述温度计码的中间位的值为1,则所述二进制码的次高位由所述温度计码的高位码的中间位的值确定;
若所述温度计码的中间位的值为0,则所述二进制码的次高位由所述温度计码的低位码的中间位的值确定。
示例性的,对于一个三位温度计码转二进制码,一共有四种可能的情况:000-00;001-01;011-10;111-11,参照表3所示。由此可知,三位温度计的中间位决定该二进制码的最高位,而二进制的低位由三个输入共同决定,即,可以用一个三输入的查找表来实现。
表3
Figure BDA0003961161380000091
Figure BDA0003961161380000101
c、根据所述温度计码的高位码/低位码的中间位的值,确定所述二进制码的次高位的下一位的值,循环执行,直到依次确定出所述二进制码的最高位码的值到所述二进制码的最低位码的值。
其中,所述温度计码的中间位为第t位,所述温度计码的高位码为所述温度计码的第t+1位至第2N-1位,所述温度计码的低位码为所述温度计码的第0位至第t-1位;t为大于等于1的整数。
具体的,由于温度计码的中间位决定了二进制码的最高位,即,当温度计码的中间位为0时,对应的二进制码的最高位为0;当温度计码的中间位为1时,对应的二进制码的最高位为1;同时温度计码的中间位决定了二进制的最高位的下一位是往高位找还是低位找,即,当温度计码的中间位为0时,二进制的最高位的下一位往温度计码的低位找;当温度计码的中间位为1时,二进制的最高位的下一位往温度计码的高位找。按照上述查找表原理,循环执行,直到依次确定出二进制码的最高位码的值到最低位码的值。
示例性的,当温度计码为七位时,由低到高依次是:第0位、第1位、第2位、第3位、第4位、第5位、第6位,温度计码的中间位为第3位,温度计码的高位码为第4位到第6位,温度计的低位码为第0位到第2位。
示例性的,对于一个七位温度计码转二进制码,一共有8种可能的情况:0000000—000;0000001—001;0000011—010;0000111—011;0001111—100;0011111—101;0111111—110;1111111—111,参照表4所示。由此可知,七位温度计码最中间位决定了二进制输出的最高位,且若中间位的值为1,则二进制的下一位由高三位的中间位决定(例如,0011111--101);反之,如果七位温度计码的中间位为0,则二进制的下一位由低三位的中间位决定(例如,0000011--010)。以此类推,二进制最低位输出又由第二级中间位的值再往下决定(同上述思路)。即可以用一种两级结构来实现:第一级同上一条思路中一样,由一个三输入查找表(LUT3)实现,第二级为了节省资源可以用一个六输入二输出的查找表(LUT6-2)与一个三输入查找表(LUT3)实现。
表4
Figure BDA0003961161380000111
在一些实施例中,当输入的所述温度计码为2N-1位时,所述目标查找表单元的结构层级数量为N-1。
示例性的,由三位温度计码转二进制码的结构可知,最小单元是一个LUT3,参照图2a所示。当N增加时,该结构也会逐级呈树状递增。如N=3,则需要两级结构来实现,参照图2b所示,第一级由一个三输入查找表(LUT3)实现,第二级由一个六输入二输出的查找表(LUT6-2)与一个三输入查找表(LUT3)实现;如N=4,则需要三级结构来实现,参照图2c所示,第一级由一个三输入查找表(LUT3)实现,第二级由一个六输入二输出的查找表(LUT6-2)与一个三输入查找表(LUT3)实现,第三级由一个三输入查找表(LUT3)与三个六输入二输出的查找表(LUT6-2)来实现。当N=n时,则需要N-1级结构来实现,参照图2d所示。在实际应用时,为了节省FPGA内部资源,可以将每一级内的两个最小单元LUT3用一个LUT6-2来实现。
在一些实施例中,所述目标查找表单元的结构层级数量与所述温度计码转二进制码电路的电路级数相同。
可选的,本公开实施例提供一种温度计码转二进制码电路,将所述温度计码作为输入信号,接入所述目标查找电路,得到所述温度计码的输出信号;所述目标查找电路由N-1个第一查找电路和2N-2-1个第二查找电路级联组成;所述第一查找电路的输出信号作为所述第二查找电路的输入信号;所述第一查找电路为三输入信号一输出信号;所述第二查找电路为六输入信号二输出信号;所述目标查找电路用于根据所述温度计码的中间位的输入信号依次确定所述二进制码的最高位的输出信号到所述二进制码的最低位的输出信号。
FPGA内部电路结构原理图与图2a-图2d所示的结构示意图是一一对应的,每一级之间的连线关系也与温度计码转二进制码的结构示意图一致,即,当输入温度计码中1的数量增加时,本编码方式改变的只有每一级LUT6-2的个数以及输入的连线方式。
示例性的,根据上述原理进行编程,当n=3时,使用vivado仿真得到以下符合设计预期结果的输出,由于仿真结果输出时,是将二进制转为十进制进行输出,所以得到以下结果:
output binary=0;
output binary=1;
output binary=2;
output binary=3;
output binary=4;
output binary=5;
output binary=6;
output binary=7。
当n=4时,当输入温度计码中1的个数依次增加时,使用vivado仿真得到以下符合设计预期结果的输出:
output binary=0;
output binary=1;
output binary=2;
output binary=3;
output binary=4;
output binary=5;
output binary=6;
output binary=7;
output binary=8;
output binary=9;
output binary=10;
output binary=11;
output binary=12;
output binary=13;
output binary=14。
当n继续增大时,按照本公开实施例提供的方法,也可以得到正确的温度计码转二进制码的编码结果。
根据上述分析以及仿真可知,目标查找单元的结构层级数量与温度计码转二进制码电路的电路级数相同。
本公开实施例提供的温度计码转二进制码的方法,将温度计码输入目标查找单元,得到温度计码对应的二进制码。由于目标查找单元由N-1个第一查找表和2N-2-1个第二查找表级联组成,所以当输入2N-1位的温度计码时,将每个输入端都只输入到目标查找单元的输入端口,最终输出温度计码对应的N位二进制码,这种将每个输入端都只输入到一个查找表的输入端口的方式,相较于逐位移动查找表,大大减少了FPGA内部资源的占用,从而降低了功耗。
本公开实施例提供了一种温度计码转二进制码的装置,用于执行上述实施例提供的任一种温度计码转二进制码的方法,具备温度计码转二进制码的方法相应的有益效果。
图3为本公开实施例提供的一种温度计码转二进制码的装置的结构示意图,如图3所示,温度计码转二进制码的装置包括:获取模块310、以及转换模块320。
获取模块310,用于确定温度计码的位数以及所述温度计码对应的二进制码的位数;其中,所述温度计码的位数为2N-1,所述二进制码的位数为N,N为大于等于2的整数;
转换模块320,用于将2N-1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码;所述目标查找表单元由N-1个第一查找表和2N-2-1个第二查找表级联组成;所述第一查找表为三输入一输出的查找表;所述第二查找表为六输入二输出的查找表;所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到最低位码的值。
作为本公开一种可选的实施方式,所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值,包括:
第一确定模块,用于根据所述温度计码的中间位的值,确定所述二进制码的最高位的值;
第二确定模块,用于根据所述温度计码的中间位的值,获取所述二进制码的次高位的值是由所述温度计码的高位码/低位码的中间位的值决定;
第三确定模块,用于根据所述温度计码的高位码/低位码的中间位的值,确定所述二进制码的次高位的下一位的值,循环执行,直到依次确定出所述二进制码的最高位码的值到所述二进制码的最低位码的值;
其中,所述温度计码的中间位为第t位,所述温度计码的高位码为所述温度计码的第t+1位至第2N-1位,所述温度计码的低位码为所述温度计码的第0位至第t-1位;t为大于等于1的整数。
作为本公开一种可选的实施方式,所述第一确定模块,具体用于:
当所述温度计码的中间位的值为0时,确定所述二进制码的最高位的值为0;
当所述温度计码的中间位的值为1时,确定所述二进制码的最高位的值为1。
作为本公开一种可选的实施方式,所述第二确定模块,具体用于:
若所述温度计码的中间位的值为1,则所述二进制码的次高位由所述温度计码的高位码的中间位的值确定;
若所述温度计码的中间位的值为0,则所述二进制码的次高位由所述温度计码的低位码的中间位的值确定。
作为本公开一种可选的实施方式,所述装置还包括:
补位模块,用于若所述温度计码的位数不是2N-1位,则通过高位补0的方式使所述温度计码的位数为2N-1位。
作为本公开一种可选的实施方式,所述装置还包括:
结构确定模块,用于当输入的所述温度计码为2N-1位时,所述目标查找表单元的结构层级数量为N-1。
作为本公开一种可选的实施方式,所述目标查找表单元的结构层级数量与所述温度计码转二进制码电路的电路级数相同。
本公开实施例提供的温度计码转二进制码的装置,将温度计码输入目标查找单元,得到温度计码对应的二进制码。由于目标查找单元由N-1个第一查找表和2N-2-1个第二查找表级联组成,所以当输入2N-1位的温度计码时,将每个输入端都只输入到目标查找单元的输入端口,最终输出温度计码对应的N位二进制码,这种将每个输入端都只输入到一个查找表的输入端口的方式,相较于逐位移动查找表,大大减少了FPGA内部资源的占用,从而降低了功耗。
关于温度计码转二进制码的装置的具体限定可以参见上文中对于温度计码转二进制码的方法的限定,在此不再赘述。上述温度计码转二进制码的装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于电子设备中的处理器中,也可以以软件形式存储于电子设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在一个实施例中,提供了一种电子设备,其内部结构图可以如图4所示。该电子设备包括通过系统总线连接的处理器、存储器、通信接口。其中,该电子设备的处理器用于提供计算和控制能力。该电子设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机程序。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该电子设备的通信接口用于与外部的电子设备进行有线或无线方式的通信,无线方式可通过WiFi、运营商网络、近场通信(NFC)或其他技术实现。该计算机程序被处理器执行时以实现一种温度计码转二进制码的方法。
本领域技术人员可以理解,图4中示出的结构,仅仅是与本公开方案相关的部分结构的框图,并不构成对本公开方案所应用于其上的电子设备的限定,具体的电子设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,本公开提供的温度计码转二进制码的装置可以实现为一种计算机程序的形式,计算机程序可在如图4所示的电子设备运行。电子设备的存储器中可存储组成该电子设备的温度计码转二进制码的装置的各个程序模块,比如,图3所示的获取模块310、以及转换模块320。各个程序模块构成的计算机程序使得处理器执行本说明书描述的本公开各个实施例的电子设备的温度计码转二进制码的方法中的步骤。
例如,图4所示的电子设备可以通过如图3所示的温度计码转二进制码的装置中的获取模块310执行步骤S11。电子设备可通过转换模块320执行步骤S12。
在一个实施例中,还提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述各方法实施例中的步骤。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本公开所提供的各实施例中所使用的对存储器、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。非易失性存储器可包括只读存储器(Read-OnlyMemory,ROM)、磁带、软盘、闪存或光存储器等。易失性存储器可包括随机存取存储器(Random Access Memory,RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,比如静态随机存取存储器(Static Random Access Memory,SRAM)和动态随机存取存储器(Dynamic Random Access Memory,DRAM)等。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本公开的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本公开构思的前提下,还可以做出若干变形和改进,这些都属于本公开的保护范围。因此,本公开专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种温度计码转二进制码的方法,其特征在于,所述温度计码转二进制码的方法应用于温度计码转二进制码电路中,所述方法包括:
确定温度计码的位数以及所述温度计码对应的二进制码的位数;其中,所述温度计码的位数为2N-1,所述二进制码的位数为N,N为大于等于2的整数;
将2N-1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码;所述目标查找表单元由N-1个第一查找表和2N-2-1个第二查找表级联组成;所述第一查找表为三输入一输出的查找表;所述第二查找表为六输入二输出的查找表;所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值。
2.根据权利要求1所述的方法,其特征在于,所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到所述二进制码的最低位码的值,包括:
根据所述温度计码的中间位的值,确定所述二进制码的最高位的值;
根据所述温度计码的中间位的值,获取所述二进制码的次高位的值是由所述温度计码的高位码/低位码的中间位的值决定;
根据所述温度计码的高位码/低位码的中间位的值,确定所述二进制码的次高位的下一位的值,循环执行,直到依次确定出所述二进制码的最高位码的值到所述二进制码的最低位码的值;
其中,所述温度计码的中间位为第t位,所述温度计码的高位码为所述温度计码的第t+1位至第2N-1位,所述温度计码的低位码为所述温度计码的第0位至第t-1位;t为大于等于1的整数。
3.根据权利要求2所述的方法,其特征在于,所述根据所述温度计码的中间位的值,确定所述二进制码的最高位的值,包括:
当所述温度计码的中间位的值为0时,确定所述二进制码的最高位的值为0;
当所述温度计码的中间位的值为1时,确定所述二进制码的最高位的值为1。
4.根据权利要求2所述的方法,其特征在于,所述根据所述温度计码的中间位的值,获取所述二进制码的次高位的值是由所述温度计码的高位码/低位码的中间位的值决定,包括:
若所述温度计码的中间位的值为1,则所述二进制码的次高位由所述温度计码的高位码的中间位的值确定;
若所述温度计码的中间位的值为0,则所述二进制码的次高位由所述温度计码的低位码的中间位的值确定。
5.根据权利要求1所述的方法,其特征在于,所述方法还包括:
若所述温度计码的位数不是2N-1位,则通过高位补0的方式使所述温度计码的位数为2N-1位。
6.根据权利要求1所述的方法,其特征在于,所述方法还包括:
当输入的所述温度计码为2N-1位时,所述目标查找表单元的结构层级数量为N-1。
7.根据权利要求1所述的方法,其特征在于,所述目标查找表单元的结构层级数量与所述温度计码转二进制码电路的电路级数相同。
8.一种温度计码转二进制码的装置,其特征在于,所述装置包括:
获取模块,用于确定温度计码的位数以及所述温度计码对应的二进制码的位数;其中,所述温度计码的位数为2N-1,所述二进制码的位数为N,N为大于等于2的整数;
转换模块,用于将2N-1位温度计码输入目标查找表单元,得到所述温度计码对应的N位二进制码;所述目标查找表单元由N-1个第一查找表和2N-2-1个第二查找表级联组成;所述第一查找表为三输入一输出的查找表;所述第二查找表为六输入二输出的查找表;所述目标查找表单元用于根据所述温度计码的中间位的值依次确定所述二进制码的最高位码的值到最低位码的值。
9.一种电子设备,包括存储器和处理器,所述存储器存储有计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至7中任一项所述温度计码转二进制码的方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7任一项所述温度计码转二进制码的方法。
CN202211480177.7A 2022-11-24 2022-11-24 温度计码转二进制码的方法、装置、电子设备和介质 Pending CN115765749A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211480177.7A CN115765749A (zh) 2022-11-24 2022-11-24 温度计码转二进制码的方法、装置、电子设备和介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211480177.7A CN115765749A (zh) 2022-11-24 2022-11-24 温度计码转二进制码的方法、装置、电子设备和介质

Publications (1)

Publication Number Publication Date
CN115765749A true CN115765749A (zh) 2023-03-07

Family

ID=85336672

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211480177.7A Pending CN115765749A (zh) 2022-11-24 2022-11-24 温度计码转二进制码的方法、装置、电子设备和介质

Country Status (1)

Country Link
CN (1) CN115765749A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5382955A (en) * 1993-11-04 1995-01-17 Tektronix, Inc. Error tolerant thermometer-to-binary encoder
CN104022783A (zh) * 2014-05-29 2014-09-03 南京航空航天大学 一种温度计码到n位二进制码的转换装置及转换方法
CN104158547A (zh) * 2014-07-17 2014-11-19 南京航空航天大学 一种温度计码到n位二进制码的并行转换装置及转换方法
CN104579352A (zh) * 2015-02-12 2015-04-29 中国科学技术大学 基于fpga的温度计码到二进制码的编码转换装置和方法
CN111142357A (zh) * 2019-12-30 2020-05-12 中国科学技术大学 时间数字转换器延迟链内插的多沿变位置编码方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5382955A (en) * 1993-11-04 1995-01-17 Tektronix, Inc. Error tolerant thermometer-to-binary encoder
CN104022783A (zh) * 2014-05-29 2014-09-03 南京航空航天大学 一种温度计码到n位二进制码的转换装置及转换方法
CN104158547A (zh) * 2014-07-17 2014-11-19 南京航空航天大学 一种温度计码到n位二进制码的并行转换装置及转换方法
CN104579352A (zh) * 2015-02-12 2015-04-29 中国科学技术大学 基于fpga的温度计码到二进制码的编码转换装置和方法
CN111142357A (zh) * 2019-12-30 2020-05-12 中国科学技术大学 时间数字转换器延迟链内插的多沿变位置编码方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
周浩: "基于FPGA进位链的时间数字转换器设计", 《中国优秀硕士学位论文全文数据库信息科技辑》, pages 34 - 37 *

Similar Documents

Publication Publication Date Title
CN111522528B (zh) 乘法器、乘法运算方法、运算芯片、电子设备及存储介质
US5715470A (en) Arithmetic apparatus for carrying out viterbi decoding at a high speed
JP3487903B2 (ja) 演算装置及び演算方法
US20200044668A1 (en) Method for ldpc decoding, ldpc decoder and storage device
KR102092634B1 (ko) Ldpc 부호 복호기 및 복호 방법
CN112332857B (zh) 一种用于ldpc码的循环移位网络系统及循环移位方法
CN111384972A (zh) 多进制ldpc解码算法的优化方法、装置及解码器
CN115765749A (zh) 温度计码转二进制码的方法、装置、电子设备和介质
CN115526131A (zh) 多级编码近似计算Tanh函数的方法及装置
US20010044815A1 (en) Logarithmic arithmetic unit avoiding division as far as predetermined arithmetic precision is guaranteed
CN113114264B (zh) 温度计译码方法和电路
US20180364981A1 (en) High radix subset code multiplier architecture
CN117859124A (zh) 使用多层级查找表的函数近似方法和装置
CN113504892A (zh) 一种设计乘法器查找表的方法、系统、设备及介质
CN115842558B (zh) 基于hls的qc-ldpc译码器的设计方法及qc-ldpc译码器
US5945657A (en) Constant divider
CN116633358B (zh) 高速高线性数模转换器编码方法、系统、终端及介质
CN111384975A (zh) 多进制ldpc解码算法的优化方法、装置及解码器
CN113381769B (zh) 一种基于fpga的译码器
CN111224674A (zh) 多进制ldpc码的解码方法、装置及解码器
JP7206531B2 (ja) メモリデバイスおよびその動作方法
US20230367550A1 (en) Programmable device for executing multiply accumulate operations via look up tables
JP4280172B2 (ja) バーグラフコード変換方法
US5303177A (en) Method and device for performing an approximate arithmetical division
CN117873424A (zh) 查找表电路及配置方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination