CN115687211A - 一种串口状态设置电路及方法 - Google Patents

一种串口状态设置电路及方法 Download PDF

Info

Publication number
CN115687211A
CN115687211A CN202211196125.7A CN202211196125A CN115687211A CN 115687211 A CN115687211 A CN 115687211A CN 202211196125 A CN202211196125 A CN 202211196125A CN 115687211 A CN115687211 A CN 115687211A
Authority
CN
China
Prior art keywords
serial port
transistor
pin
state
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211196125.7A
Other languages
English (en)
Inventor
李衍荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202211196125.7A priority Critical patent/CN115687211A/zh
Publication of CN115687211A publication Critical patent/CN115687211A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

本发明公开一种串口状态设置电路及方法,涉及计算机技术领域。电路用于控制BIOS日志打印串口的使能开关状态。连接器的第二排针与第一开关端口电性连接,第二开关端口与CPU的GPIO引脚电性连接;连接器的第一排针与第三开关端口电性连接后接第一电源;连接器的第三排针与电阻的一端电性连接,电阻的另一端与第二开关端口电性连接,第三排针接地;第四开关端口与第二电源电性连接;当第一排针与第二排针通过跳帽连接时,GPIO引脚接收高电平,BIOS日志打印串口使能开。通过实施一种串口状态设置电路,简化了BIOS日志打印串口进行设置的流程,避免因计算机无法正常开机导致无法进行BIOS日志打印串口设置的情况。

Description

一种串口状态设置电路及方法
技术领域
本发明涉及计算机技术领域,特别涉及一种串口状态设置电路及方法。
背景技术
BIOS(Basic Input Output System,基本输入输出系统),用于管理计算机最底层、最直接的硬件设置。BIOS是一段保存于主板ROM芯片的程序,它记录着机器中最基本的信息,例如:基本输入输出的程序、系统配置信息、FRU信息、BIOS配置等,其主要的功能是为机器提供最底层、最直接的硬件设置和控制。对于BIOS研发工程师以及测试工程师来说,常常通过收集BIOS串口日志来分析所遇到的问题。
BIOS作为计算机开机后的自检程序和自启动程序,对于计算机的性能有着至关重要的影响,尤其是对于性能稳定性、高效适用性和安全性要求较高的服务器来说,更加关键。若是默认打开打印BIOS串口日志功能的话,会极大影响机器启动速度,降低机器的性能,甚至存在暴露安全信息的风险。因此,在正式发布的BIOS版本中,通常选择关闭BIOS日志打印串口的功能。在BIOS日志打印串口功能关闭的情况下,若要打开该串口,需要进入BIOS界面进行设置,具体地,需要在开机后进入BIOS_Setup,通过IPMI命令手动修改BIOS日志打印串口调试状态。这一过程的步骤繁琐,对于普通用户来说容易出错,并且需要事先对BIOS_Setup选项和IPMI命令有一定程度的了解;而且,在计算机无法正常开机(开机黑屏)的情况,普通使用者将无法进入BIOS_Setup,进行进一步的设置。因此,亟需一种串口状态设置电路及方法。能够通过硬件电路启动BIOS日志打印串口的功能,使其在连接串口线后,具备打印BIOS日志的功能,以弥补计算机无法正常开机时,无法设置BIOS日志打印串口状态进行BIOS日志打印的窘境;亦不再需要提前了解相应的BIOS_Setup选项和IPMI命令,对于普通使用者来说,操作更加友好,方便易行。
发明内容
为了解决现有技术中,手动修改BIOS日志打印串口调试状态需要了解IPMI命令才得以进一步操作的问题,以及计算机无法正常开机时,难以对BIOS日志打印串口进行设置的问题。本发明实施例提供一种串口状态设置电路及方法,能够通过硬件电路启动BIOS日志打印串口的功能,以弥补计算机无法正常开机时,无法设置BIOS日志打印串口状态进行BIOS日志打印的窘境;亦不再需要提前了解相应的BIOS_Setup选项和IPMI命令,对于普通使用者来说,操作更加友好,方便易行。为了解决上述的一个或多个技术问题,本发明采用的技术方案如下:
第一方面,提供一种串口状态设置电路,用于控制BIOS日志打印串口的使能开关状态,电路包括:连接器,受控开关模块,CPU,电阻,第一电源,第二电源;
连接器包括:第一排针、第二排针、第三排针,受控开关模块包括:第一开关端口,第二开关端口,第三开关端口,第四开关端口;
第二排针与第一开关端口电性连接,第二开关端口与CPU的GPIO引脚电性连接;
第一排针与第三开关端口电性连接后接第一电源;
第三排针与电阻的一端电性连接,电阻的另一端与第二开关端口电性连接,第三排针接地;
第四开关端口与第二电源电性连接;
当第一排针与第二排针通过跳帽连接时,CPU的GPIO引脚接收到高电平,当第二排针与第三排针通过跳帽连接时,CPU的GPIO引脚接收到低电平。
进一步地,受控开关模块包括:第一晶体管,第二晶体管;
第一晶体管包括第一晶体管第一电极,第一晶体管第二电极,第一晶体管第三电极,第二晶体管包括第二晶体管第一电极,第二晶体管第二电极,第二晶体管第三电极;
第一晶体管第一电极与第二晶体管第一电极电性连接后,作为第一开关端口,第一晶体管第二电极与第二晶体管第二电极电性连接后,作为第二开关端口,第一晶体管第三电极作为第三开关端口与第一电源电性连接,第二晶体管第三电极作为第四开关断口与第二电源电性连接。
进一步地,跳帽的外层为绝缘材料,跳帽的内层为导电材料;
跳帽设置有两个排针接口,用于连接连接器的两个相邻排针;当跳帽连接连接器的排针时,通过跳帽的内层导电材料,使两个排针之间形成电性连接。
第二方面,提供一种串口状态设置方法,用于上述第一方面记载的一种串口状态设置电路,控制BIOS日志打印串口的使能开关状态,方法包括:
通过BIOS自检程序检测串口状态设置电路的连接器状态,获取相应的串口使能状态;
根据相应的串口使能状态,对BIOS日志打印串口进行使能设置。
进一步地,通过BIOS自检程序检测串口状态设置电路的连接器状态,获取相应的串口使能状态,包括:
若BIOS自检程序检测到串口状态设置电路的第一排针和第二排针电性连接,则串口使能状态为“使能开”;
若BIOS自检程序检测到串口状态设置电路的第二排针和第三排针电性连接,则串口使能状态为“使能关”;
当第一排针,第二排针,第三排针均未互相电性连接时,正常启动计算机。
进一步地,根据相应的串口使能状态,对BIOS日志打印串口进行使能设置,包括:
当串口使能状态为“使能开”时,设置BIOS日志打印串口状态为开;
当串口使能状态为“使能关”时,设置BIOS日志打印串口状态为关。
进一步地,设置BIOS日志打印串口状态为开后,还包括:
将串口线接入打开的BIOS日志打印串口,进行BIOS日志打印。
进一步地,对BIOS日志打印串口进行使能设置后,还包括:正常开启计算机。
进一步地,方法之前还包括:
对BIOS日志打印串口所在的计算机进行交流断电;
使用跳帽连接相应连接器的排针;
对BIOS日志打印串口所在的计算机进行交流上电。
进一步地,使用跳帽连接相应连接器的排针,包括:
通过跳帽连接连接器的第一排针和第二排针;
或,
通过跳帽连接连接器的第二排针和第三排针。
本发明实施例提供的技术方案带来的有益效果是:
1.通过实施本发明实施例公开的一种串口状态设置电路,实现硬件控制BIOS日志打印串口使能开关,便于使用者进行BIOS日志打印串口的设置,简化了通过BIOS_Setup和IPMI命令对BIOS日志打印串口进行设置的流程,对使用者的操作更加友好;
2.通过两个级联的晶体管向CPU的GPIO传输电平信号,可以有效避免CPU上电时,收到高电平的冲击,损坏CPU内部模块;
3.通过实施一种串口状态设置方法,使串口状态电路与BIOS日志打印串口的使能设置有机结合,衔接软硬件设置,使用户通过硬件操作对串口进行使能开关控制,避免因计算机无法正常开机导致无法进行BIOS日志打印串口设置的情况。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种串口状态设置电路示意图;
图2是本发明实施例提供的一种包含开关模块具体结构的串口状态设置电路示意图;
图3是本发明实施例提供的一种串口状态设置方法示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明实施方式中的附图,对本发明实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。说明书附图中的编号,仅表示对各个功能部件或模块的区分,不表示部件或模块之间的逻辑关系。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
对于本申请说明书中涉及的元器件符号,在电路图中指代元器件的类型,并区分各个元器件,例如:R1,R2,C等;在相应的公式中表示元器件相应物理量的大小,以斜体加以区分,例如:电阻R1对应的电阻值为R1
下面,将参照附图详细描述根据本公开的各个实施例。需要注意的是,在附图中,将相同的附图标记赋予基本上具有相同或类似结构和功能的组成部分,并且将省略关于它们的重复描述。
手动修改BIOS日志打印串口调试状态需要了解IPMI命令才得以进一步操作的问题,以及计算机无法正常开机时,难以对BIOS日志打印串口进行设置的问题。本发明实施例提供一种串口状态设置电路及方法,能够通过硬件电路启动BIOS日志打印串口的功能,以弥补计算机无法正常开机时,无法设置BIOS日志打印串口状态进行BIOS日志打印的窘境;亦不再需要提前了解相应的BIOS_Setup选项和IPMI命令,对于普通使用者来说,操作更加友好,方便易行。
在一个实施例中,如图1所示,一种串口状态设置电路,用于控制BIOS日志打印串口的使能开关状态,电路包括:连接器1,受控开关模块2,CPU,电阻R,第一电源VDD,第二电源VSS
连接器1包括:第一排针pin1、第二排针pin2、第三排针pin3,受控开关模块2包括第一开关端口201,第二开关端口202,第三开关端口203,第四开关端口204;
第二排针pin2与第一开关端口201电性连接,第二开关端口202与CPU的GPIO引脚电性连接;
第一排针pin1与第三开关端口203电性连接后接第一电源VDD
第三排针pin3与电阻R的一端电性连接,电阻R的另一端与第二开关端口202电性连接,第三排针pin3接地;
第四开关端口204与第二电源VSS电性连接;
当第一排针pin1与第二排针pin2通过跳帽连接时,CPU的GPIO引脚接收到高电平,当第二排针pin2与第三排针pin3通过跳帽连接时,CPU的GPIO引脚接收到低电平。受控开关模块2包括:第一晶体管T1,第二晶体管T2;如图2所示。
第一晶体管T1包括第一晶体管第一电极T101,第一晶体管第二电极T102,第一晶体管第三电极T103,第二晶体管T2包括第二晶体管第一电极T201,第二晶体管第二电极T202,第二晶体管第三电极T203
第一晶体管第一电极T101与第二晶体管第一电极T201电性连接后,作为第一开关端口201,第一晶体管第二电极T102与第二晶体管第二电极T202电性连接后,作为第二开关端口202,第一晶体管第三电极T103作为第三开关端口203与第一电源VDD电性连接,第二晶体管第三电极T203作为第四开关断口204与第二电源VSS电性连接。VDD为正电压,VSS为负电压。
在其中的一个实施方式中,第一晶体管T1为NMOS管,第二晶体管T2位PMOS管,第一晶体管第一电极T101为第一晶体管的栅极,第一晶体管第二电极T102为第一晶体管的源极,第一晶体管第三电极T103为第一晶体管的漏极,第二晶体管第一电极T201为第二晶体管的栅极,第二晶体管第二电极T202为第二晶体管的源极,第二晶体管第三电极T203为第二晶体管的漏极。
当第一排针pin1与第二排针pin2通过跳帽电性连接时,第一电源VDD的电压施加在第一晶体管T1的栅极,使得第一晶体管T1导通,高电平通过GPIO传输至CPU,并保存于CPU的寄存器中。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。当第二排针pin2与第三排针pin3通过跳帽电性连接时,第二电源VSS的电压施加在第二晶体管T2的栅极,使得第二晶体管T2导通,低电平通过GPIO传输至CPU,并保存于CPU的寄存器中。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。相应地,控制器读取到高电平时,设置BIOS日志打印串口为“使能开”;控制器读取到低电平时,设置BIOS日志打印串口为“使能关”。
通过受控开关模块2传输高电平至CPU的GPIO引脚时,由于晶体管的导通需要一段开启时间,以保证高电平传输至CPU的GPIO的时刻距CPU上电存在延迟,保障CPU安全工作。
跳帽的外层为绝缘材料,跳帽的内层为导电材料;
跳帽设置有两个排针接口,用于连接连接器1的两个相邻排针;当跳帽连接连接器1的排针时,通过跳帽的内层导电材料,使两个排针之间形成电性连接。
在另一个实施例中,一种串口状态设置方法,如图3所示,用于上述第一方面记载的一种串口状态设置电路,控制BIOS日志打印串口的使能开关状态,方法包括:
S1:通过BIOS自检程序检测串口状态设置电路的连接器状态,获取相应的串口使能状态;
S2:根据相应的串口使能状态,对BIOS日志打印串口进行使能设置。
具体地,通过BIOS自检程序检测串口状态设置电路的连接器状态,获取相应的串口使能状态,包括:
若BIOS自检程序检测到串口状态设置电路的第一排针和第二排针电性连接,则串口使能状态为“使能开”;
若BIOS自检程序检测到串口状态设置电路的第二排针和第三排针电性连接,则串口使能状态为“使能关”;
当第一排针,第二排针,第三排针均未互相电性连接时,正常启动计算机。
根据相应的串口使能状态,对BIOS日志打印串口进行使能设置,包括:
当串口使能状态为“使能开”时,设置BIOS日志打印串口状态为开;
当串口使能状态为“使能关”时,设置BIOS日志打印串口状态为关。
当第一排针和第二排针通过跳帽电性连接时,第一电源VDD的电压施加在第一晶体管T1的栅极,使得第一晶体管T1导通,高电平通过GPIO传输至CPU,并保存于CPU的寄存器中。当第二排针pin2与第三排针pin3通过跳帽电性连接时,第二电源VSS的电压施加在第二晶体管T2的栅极,使得第二晶体管T2导通,低电平通过GPIO传输至CPU,并保存于CPU的寄存器中。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。相应地,控制器读取到高电平时,设置BIOS日志打印串口为“使能开”;控制器读取到低电平时,设置BIOS日志打印串口为“使能关”。
设置BIOS日志打印串口状态为开后,还包括:
将串口线接入打开的BIOS日志打印串口,进行BIOS日志打印。
对BIOS日志打印串口进行使能设置后,还包括:正常开启计算机。
一种串口状态设置方法之前还包括:
对BIOS日志打印串口所在的计算机进行交流断电;
使用跳帽连接相应连接器的排针;
对BIOS日志打印串口所在的计算机进行交流上电。
使用跳帽连接相应连接器的排针,包括:
通过跳帽连接连接器的第一排针和第二排针;
或,
通过跳帽连接连接器的第二排针和第三排针。
上述所有可选技术方案,可以采用任意结合形成本发明的可选实施例,在此不再一一赘述。
实施例一
下面结合图1,2阐述一种串口状态设置电路,用于控制BIOS日志打印串口的使能开关状态,电路包括:连接器1,受控开关模块2,CPU,电阻R,第一电源VDD,第二电源VSS
连接器1包括:第一排针pin1、第二排针pin2、第三排针pin3,受控开关模块2包括第一开关端口201,第二开关端口202,第三开关端口203,第四开关端口204;
第二排针pin2与第一开关端口201电性连接,第二开关端口202与CPU的GPIO引脚电性连接;
第一排针pin1与第三开关端口203电性连接后接第一电源VDD
第三排针pin3与电阻R的一端电性连接,电阻R的另一端与第二开关端口202电性连接,第三排针接地pin3;
第四开关端口204与第二电源VSS电性连接;
当第一排针pin1与第二排针pin2通过跳帽连接时,CPU的GPIO引脚接收到高电平,当第二排针pin2与第三排针pin3通过跳帽连接时,CPU的GPIO引脚接收到低电平。受控开关模块2包括:第一晶体管T1,第二晶体管T2;如图2所示。
第一晶体管T1包括第一晶体管第一电极T101,第一晶体管第二电极T102,第一晶体管第三电极T103,第二晶体管T2包括第二晶体管第一电极T201,第二晶体管第二电极T202,第二晶体管第三电极T203
第一晶体管第一电极T101与第二晶体管第一电极T201电性连接后,作为第一开关端口201,第一晶体管第二电极T102与第二晶体管第二电极T202电性连接后,作为第二开关端口202,第一晶体管第三电极T103作为第三开关端口203与第一电源VDD电性连接,第二晶体管第三电极T203作为第四开关断口204与第二电源VSS电性连接。VDD为正电压,VSS为负电压。
在其中的一个实施方式中,第一晶体管T1为NMOS管,第二晶体管T2位PMOS管,第一晶体管第一电极T101为第一晶体管的栅极,第一晶体管第二电极T102为第一晶体管的源极,第一晶体管第三电极T103为第一晶体管的漏极,第二晶体管第一电极T201为第二晶体管的栅极,第二晶体管第二电极T202为第二晶体管的源极,第二晶体管第三电极T203为第二晶体管的漏极。
当第一排针pin1与第二排针pin2通过跳帽电性连接时,第一电源VDD的电压施加在第一晶体管T1的栅极,使得第一晶体管T1导通,高电平通过GPIO传输至CPU,并保存于CPU的寄存器中。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。当第二排针pin2与第三排针pin3通过跳帽电性连接时,第二电源VSS的电压施加在第二晶体管T2的栅极,使得第二晶体管T2导通,低电平通过GPIO传输至CPU,并保存于CPU的寄存器中。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。相应地,控制器读取到高电平时,设置BIOS日志打印串口为“使能开”;控制器读取到低电平时,设置BIOS日志打印串口为“使能关”。
通过受控开关模块2传输高电平至CPU的GPIO引脚时,由于晶体管的导通需要一段开启时间,以保证高电平传输至CPU的GPIO的时刻距CPU上电存在延迟,保障CPU安全工作。
跳帽的外层为绝缘材料,跳帽的内层为导电材料;
跳帽设置有两个排针接口,用于连接连接器1的两个相邻排针;当跳帽连接连接器1的排针时,通过跳帽的内层导电材料,使两个排针之间形成电性连接。
实施例二
下面结合图3,阐述一种串口状态设置方法,用于上述第一方面记载的一种串口状态设置电路,控制BIOS日志打印串口的使能开关状态,方法包括:
S1:通过BIOS自检程序检测串口状态设置电路的连接器状态,获取相应的串口使能状态;
S2:根据相应的串口使能状态,对BIOS日志打印串口进行使能设置。
实施例三
种串口状态设置方法,用于上述第一方面记载的一种串口状态设置电路,控制BIOS日志打印串口的使能开关状态,方法包括:
S1:通过BIOS自检程序检测串口状态设置电路的连接器状态,获取相应的串口使能状态;
S2:根据相应的串口使能状态,对BIOS日志打印串口进行使能设置。
具体地,通过BIOS自检程序检测串口状态设置电路的连接器状态,获取相应的串口使能状态,包括:
若BIOS自检程序检测到串口状态设置电路的第一排针和第二排针电性连接,则串口使能状态为“使能开”;
若BIOS自检程序检测到串口状态设置电路的第二排针和第三排针电性连接,则串口使能状态为“使能关”;
当第一排针,第二排针,第三排针均未互相电性连接时,正常启动计算机。
根据相应的串口使能状态,对BIOS日志打印串口进行使能设置,包括:
当串口使能状态为“使能开”时,设置BIOS日志打印串口状态为开;
当串口使能状态为“使能关”时,设置BIOS日志打印串口状态为关。
当第一排针和第二排针通过跳帽电性连接时,第一电源VDD的电压施加在第一晶体管T1的栅极,使得第一晶体管T1导通,高电平通过GPIO传输至CPU,并保存于CPU的寄存器中。当第二排针pin2与第三排针pin3通过跳帽电性连接时,第二电源VSS的电压施加在第二晶体管T2的栅极,使得第二晶体管T2导通,低电平通过GPIO传输至CPU,并保存于CPU的寄存器中。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。控制器读取寄存器中设置BIOS日志打印串口的电平状态,对BIOS日志打印串口进行设置。相应地,控制器读取到高电平时,设置BIOS日志打印串口为“使能开”;控制器读取到低电平时,设置BIOS日志打印串口为“使能关”。
设置BIOS日志打印串口状态为开后,还包括:
将串口线接入打开的BIOS日志打印串口,进行BIOS日志打印。
对BIOS日志打印串口进行使能设置后,还包括:正常开启计算机。
一种串口状态设置方法之前还包括:
对BIOS日志打印串口所在的计算机进行交流断电;
使用跳帽连接相应连接器的排针;
对BIOS日志打印串口所在的计算机进行交流上电。
使用跳帽连接相应连接器的排针,包括:
通过跳帽连接连接器的第一排针和第二排针;
或,
通过跳帽连接连接器的第二排针和第三排针。
特别地,根据本申请的实施例,上文参考流程图描述的过程可以被实现为计算机软件程序。例如,本申请的实施例包括一种计算机程序产品,其包括装载在计算机可读介质上的计算机程序,该计算机程序包含用于执行流程图所示的方法的程序代码。在这样的实施例中,该计算机程序可以通过通信装置从网络上被下载和安装,或者从存储器被安装,或者从ROM被安装。在该计算机程序被外部处理器执行时,执行本申请的实施例的方法中限定的上述功能。
需要说明的是,本申请的实施例的计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质或者是上述两者的任意组合。计算机可读存储介质例如可以是——但不限于——电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子可以包括但不限于:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机访问存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本申请的实施例中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。而在本申请的实施例中,计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读信号介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于:电线、光缆、RF(Radio Frequency,射频)等等,或者上述的任意合适的组合。
上述计算机可读介质可以是上述服务器中所包含的;也可以是单独存在,而未装配入该服务器中。上述计算机可读介质承载有一个或者多个程序,当上述一个或者多个程序被该服务器执行时,使得该服务器:响应于检测到终端的外设模式未激活时,获取终端上应用的帧率;在帧率满足息屏条件时,判断用户是否正在获取终端的屏幕信息;响应于判断结果为用户未获取终端的屏幕信息,控制屏幕进入立即暗淡模式。
可以以一种或多种程序设计语言或其组合来编写用于执行本申请的实施例的操作的计算机程序代码,程序设计语言包括面向对象的程序设计语言—诸如Java,Smalltalk,C++,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于系统或系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的系统及系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上对本申请所提供的技术方案进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本申请的限制。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种串口状态设置电路,用于控制BIOS日志打印串口的使能开关状态,其特征在于,所述电路包括:连接器,受控开关模块,CPU,电阻,第一电源,第二电源;
所述连接器包括:第一排针、第二排针、第三排针,所述受控开关模块包括:第一开关端口,第二开关端口,第三开关端口,第四开关端口;
所述第二排针与所述第一开关端口电性连接,所述第二开关端口与所述CPU的GPIO引脚电性连接;
所述第一排针与所述第三开关端口电性连接后接第一电源;
所述第三排针与所述电阻的一端电性连接,所述电阻的另一端与所述第二开关端口电性连接,所述第三排针接地;
所述第四开关端口与所述第二电源电性连接;
当所述第一排针与所述第二排针通过跳帽连接时,所述CPU的GPIO引脚接收到高电平,当所述第二排针与所述第三排针通过跳帽连接时,所述CPU的GPIO引脚接收到低电平。
2.根据权利要求1所述的一种串口状态设置电路,其特征在于,所述受控开关模块包括:第一晶体管,第二晶体管;
所述第一晶体管包括第一晶体管第一电极,第一晶体管第二电极,第一晶体管第三电极,所述第二晶体管包括第二晶体管第一电极,第二晶体管第二电极,第二晶体管第三电极;
所述第一晶体管第一电极与所述第二晶体管第一电极电性连接后,作为所述第一开关端口,所述第一晶体管第二电极与所述第二晶体管第二电极电性连接后,作为所述第二开关端口,所述第一晶体管第三电极作为所述第三开关端口与所述第一电源电性连接,所述第二晶体管第三电极作为所述第四开关断口与所述第二电源电性连接。
3.根据权利要求1所述的一种串口状态设置电路,其特征在于,所述跳帽的外层为绝缘材料,所述跳帽的内层为导电材料;
所述跳帽设置有两个排针接口,用于连接所述连接器的两个相邻排针;当所述跳帽连接所述连接器的排针时,通过所述跳帽的内层导电材料,使两个排针之间形成电性连接。
4.一种串口状态设置方法,用于权利要求1-3任意一项所述的一种串口状态设置电路,控制BIOS日志打印串口的使能开关状态,其特征在于,所述方法包括:
通过BIOS自检程序检测所述串口状态设置电路的连接器状态,获取相应的串口使能状态;
根据相应的串口使能状态,对BIOS日志打印串口进行使能设置。
5.根据权利要求4所述的一种串口状态设置方法,其特征在于,所述通过BIOS自检程序检测所述串口状态设置电路的连接器状态,获取相应的串口使能状态,包括:
若所述BIOS自检程序检测到所述串口状态设置电路的第一排针和第二排针电性连接,则所述串口使能状态为“使能开”;
若所述BIOS自检程序检测到所述串口状态设置电路的第二排针和第三排针电性连接,则所述串口使能状态为“使能关”;
当所述第一排针,第二排针,第三排针均未互相电性连接时,正常启动计算机。
6.根据权利要求5所述的一种串口状态设置方法,其特征在于,所述根据相应的串口使能状态,对BIOS日志打印串口进行使能设置,包括:
当所述串口使能状态为“使能开”时,设置BIOS日志打印串口状态为开;
当所述串口使能状态为“使能关”时,设置BIOS日志打印串口状态为关。
7.根据权利要求6所述的一种串口状态设置方法,其特征在于,所述设置BIOS日志打印串口状态为开后,还包括:
将串口线接入打开的所述BIOS日志打印串口,进行BIOS日志打印。
8.根据权利要求4所述的一种串口状态设置方法,其特征在于,所述对BIOS日志打印串口进行使能设置后,还包括:正常开启计算机。
9.根据权利要求4所述的一种串口状态设置方法,其特征在于,所述方法之前还包括:
对所述BIOS日志打印串口所在的计算机进行交流断电;
使用所述跳帽连接相应连接器的排针;
对所述BIOS日志打印串口所在的计算机进行交流上电。
10.根据权利要求9所述的一种串口状态设置方法,其特征在于,所述使用跳帽连接相应连接器的排针,包括:
通过跳帽连接所述连接器的第一排针和第二排针;
或,
通过跳帽连接所述连接器的第二排针和第三排针。
CN202211196125.7A 2022-09-29 2022-09-29 一种串口状态设置电路及方法 Pending CN115687211A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211196125.7A CN115687211A (zh) 2022-09-29 2022-09-29 一种串口状态设置电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211196125.7A CN115687211A (zh) 2022-09-29 2022-09-29 一种串口状态设置电路及方法

Publications (1)

Publication Number Publication Date
CN115687211A true CN115687211A (zh) 2023-02-03

Family

ID=85063735

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211196125.7A Pending CN115687211A (zh) 2022-09-29 2022-09-29 一种串口状态设置电路及方法

Country Status (1)

Country Link
CN (1) CN115687211A (zh)

Similar Documents

Publication Publication Date Title
US10846160B2 (en) System and method for remote system recovery
US7555676B2 (en) Systems and methods for providing remotely accessible in-system emulation and/or debugging
US9207948B2 (en) Multi-BIOS circuit and switching method between multiple BIOS chips
US20150106660A1 (en) Controller access to host memory
CN109510742B (zh) 一种服务器网卡远程测试方法、装置、终端及存储介质
KR20110124617A (ko) 시스템-온-칩 및 그것의 디버깅 방법
US9405717B2 (en) Memory device debugging on host platforms
CN109670319A (zh) 一种服务器flash安全管理方法及其系统
TW202013135A (zh) 用於管理計算裝置之電腦實施方法、計算裝置及非暫態電腦可讀取儲存媒體
CN114201360B (zh) 一种aer功能管理方法、装置、服务器和存储介质
CN107818032A (zh) 一种主板、信息打印方法、系统、装置及存储介质
CN115687211A (zh) 一种串口状态设置电路及方法
CN111124780A (zh) 一种UPI Link降速测试方法、系统、终端及存储介质
CN115470056A (zh) 服务器硬件上电启动故障排查方法、系统、装置及介质
CN115083510A (zh) 固态硬盘测试方法、装置、存储介质、电源及电子设备
CN112463508B (zh) 一种服务器休眠状态测试方法、系统、终端及存储介质
CN115129378A (zh) 可主动调节的智能网卡开机方法、装置、存储介质、设备
US6691195B1 (en) Compact diagnostic connector for a motherboard of data processing system
CN109446014A (zh) 一种bmc测试信息验证方法、装置、终端及存储介质
CN110647435A (zh) 服务器、硬盘远程控制方法及控制组件
CN115114101B (zh) 一种链路测试方法、装置、系统和存储介质
CN113765827B (zh) 一种交换机固件保护系统
CN113835631B (zh) 残留平台配置数据删除方法、系统、终端及存储介质
CN114121138B (zh) 内存电压测试方法、装置、计算设备及系统
CN109327344B (zh) 一种白盒交换机故障诊断方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination