CN115631779A - 数据保护电路、方法、装置、电子设备及存储介质 - Google Patents
数据保护电路、方法、装置、电子设备及存储介质 Download PDFInfo
- Publication number
- CN115631779A CN115631779A CN202211227215.8A CN202211227215A CN115631779A CN 115631779 A CN115631779 A CN 115631779A CN 202211227215 A CN202211227215 A CN 202211227215A CN 115631779 A CN115631779 A CN 115631779A
- Authority
- CN
- China
- Prior art keywords
- power supply
- memory
- supply port
- data
- processing unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/102—External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
- G11C16/105—Circuits or methods for updating contents of nonvolatile memory, especially with 'security' features to ensure reliable replacement, i.e. preventing that old data is lost before new data is reliably written
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/56—External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Security & Cryptography (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Power Sources (AREA)
Abstract
本申请涉及一种数据保护电路、方法、装置、电子设备及存储介质,数据保护电路包括前端供电端口、掉电检测模块与通信模块;通信模块包括中央处理器和存储器;前端供电端口与中央处理器的供电输入端及存储器的供电输入端电连接,前端供电端口还经掉电检测模块与中央处理器的检测引脚电连接;其中,中央处理器与存储器通信连接;中央处理器用于通过检测引脚检测到前端供电端口掉电时,控制存储器停止写入数据。本申请中,直接对数据保护电路中的前端供电端口进行掉电检测,并在检测到前端供电端口掉电时,控制存储器停止写入数据,以使得存储器在其掉电前及时停止写入数据,避免存储器写入数据丢失,保证数据安全。
Description
技术领域
本申请涉及通信技术领域,尤其涉及一种数据保护电路、方法、装置、电子设备及存储介质。
背景技术
通信模块广泛应用于POS、电网、车联网等物联网(internet of things,IOT)行业,同时也应用于个人计算机(personal computer,PC)、用户驻地设备(customerpremises equipment,CPE)等移动宽带(mobile broad band,MBB)市场。通信模块作为物联网行业中的连接纽带,为万物互联提供助力。通信模块作为无线传输的载体,通常是作为从设备嵌入到主机的系统中,部分基于系统级芯片(system on chip,SOC)或增强接入点(access point,AP)的通信模块,甚至可在无需外挂AP的情况下直接作为主机用于产品设计等。
一般的,本身不带电池的整机产品可能会发生外部供电突然掉电的情况,此时,整机产品的通信模块内部使用的NAND或者嵌入式多媒体卡(embedded multi-media card,eMMC)等存储器件可能正在写入数据,可能会收到突然掉电的影响导致数据损坏或丢失,使得通信模块工作异常或开机失败。因此,通信模块作为中间件,其使用的NAND或eMMC等存储器件的数据的稳定性和可靠性,是下游整机产品的厂商尤为关注的特性。
以NAND为例,现有技术中,通常采用NAND内部固件进行备份(即双镜像),以在NAND掉电并重新开机后检测到数据异常时利用备份进行镜像数据恢复,从而避免NAND数据的丢失,对NAND数据进行保护。或者,掉电时通过备用储能模块为NAND供电,例如在NAND的供电电压(volt current condenser,VCC)上增加稳压电容,并在掉电时通过该稳压电容为NAND供电,延长掉电后NAND的VCC下降到最小工作电压的时间,在NAND的VCC下降至最小工作电压的时间内支持对NAND的数据写入,从而避免对NAND写入的数据的丢失,对NAND数据进行保护。
但是,在上述现有技术中,在检测到NAND掉电后,由于中央处理器(centralprocessing unit,CPU)的系统供电的掉电速度较快,即使增加NAND内部固件存储或改换为通过备用储能模块为NAND供电,也可能会造成写入NAND的数据的丢失。
发明内容
本申请提供了一种数据保护方法、装置、系统、电子设备及存储介质,以解决在检测到NAND掉电后,由于CPU的系统供电的掉电速度较快,可能会导致写入NAND的数据丢失的问题。
第一方面,本申请提供了一种数据保护电路,该数据保护电路包括前端供电端口、掉电检测模块与通信模块;该通信模块包括中央处理器和存储器;所述前端供电端口与所述中央处理器的供电输入端及所述存储器的供电输入端电连接,所述前端供电端口还经所述掉电检测模块与所述中央处理器的检测引脚电连接;其中,所述中央处理器与所述存储器的通信连接;
所述中央处理器用于通过所述检测引脚检测到所述前端供电端口掉电时,控制所述存储器停止写入数据。
可选地,所述数据保护电路还包括掉电检测模块;
所述中央处理器上还包括存储控制器,所述存储控制器与所述存储器通信连接;
所述中央处理器,具体用于通过所述检测引脚检测到所述前端供电端口掉电时,通过所述存储控制器控制所述存储器停止写入数据。
可选地,所述数据保护电路还包括快速放电模块,所述前端供电端口与所述快速放电模块电连接;
所述快速放电模块,用于在所述前端供电端口掉电后,使所述前端供电端口从高电平迅速掉电至低电平。
可选地,所述数据保护电路还包括储能模块,所述前端供电端口与所述储能模块电连接,所述储能模块与所述通信模块的供电输入端电连接;
所述储能模块,用于在所述前端供电端口未掉电时进行储能,并在所述前端供电端口掉电时为所述数据保护电路供电。
可选地,中央处理器还包括检测引脚和存储控制器,掉电检测模块与中央处理器通过检测引脚连接;
可选地,所述通信模块还包括电源管理单元;
所述前端供电端口通过所述电源管理单元与所述中央处理器的供电输入端电连接,所述前端供电端口通过所述电源管理单元与所述存储器的供电输入端电连接;
所述电源管理单元,用于为所述中央处理器和所述存储器提供所需的稳定电源。
第二方面,本申请提供一种数据保护方法,应用于上述数据保护电路中的中央处理器中,该方法包括:
通过检测引脚检测前端供电端口是否掉电,所述前端供电端口经掉电检测模块与所述中央处理器的检测引脚电连接;
若检测到所述前端供电端口掉电,则控制存储器停止写入数据。
可选地,所述停止向存储器写入数据,包括:
若所述存储器已完成当前页的数据的写入且未开始下一页的数据的写入,则控制所述存储器直接停止写入数据;
若所述存储器未完成当前页的数据的写入,则控制所述存储器在完成当前页的数据的写入后停止写入数据。
第三方面,本申请提供了一种数据保护装置,该装置包括:
检测模块,用于通过检测引脚检测前端供电端口是否掉电,所述前端供电端口经掉电检测模块与所述中央处理器的检测引脚电连接;
控制模块,用于若检测到所述前端供电端口掉电,则控制存储器停止写入数据。
第四方面,本申请提供了一种电子设备,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现第二方面任一项实施例所述的数据保护方法的步骤。
第五方面,本申请提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如第二方面任一项实施例所述的数据保护方法的步骤。
本申请实施例提供的上述技术方案与现有技术相比具有如下优点:
本申请实施例提供的数据保护电路,在该数据保护电路中,前端供电端口与通信模块电连接,通信模块的中央处理器中的检测引脚直接对前端供电端口是否掉电进行检测,并在检测到前端供电端口掉电时,控制通信模块中的存储器停止写入数据。本申请中,由于前端供电端口与通信模块中的中央处理器和存储器连接,在前端供电端口掉电后,通信模块中的中央处理器和存储器失去供电,会在一定时间段后停止工作,对前端供电端口是否掉电检测,可以基于检测结果,较为及时的确定通信模块中的中央处理器和存储器是否会在一定时间段后停止工作,并在检测到前端供电端口掉电后就控制存储器停止写入数据,以使得存储器在其停止工作前及时主动停止写入数据,避免写入数据的丢失,保证数据安全。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种数据保护电路的示意图一;
图2为本申请实施例提供的一种掉电检测模块的电路示意图;
图3为本申请实施例提供的一种数据保护电路的示意图二;
图4为本申请实施例提供的一种VCC变化的示意图;
图5为本申请实施例提供的一种DC_IN、VBAT、VSYS和VCC变化的示意图;
图6为本申请实施例提供的一种NAND的参数的示意图;
图7为本申请实施例提供的一种数据保护方法的示意图;
图8为本申请实施例提供的一种数据保护流程的示意图;
图9为本申请实施例提供的一种数据保护装置的示意图;
图10为本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
为了解决在检测到NAND掉电后,由于CPU的系统供电的掉电速度较快,可能会导致写入NAND的数据丢失的问题,本申请实施例提供了一种数据保护电路,如图1所示,该数据保护电路包括前端供电端口、掉电检测模块与通信模块。通信模块包括中央处理器和存储器。
其中,前端供电端口与通信模块电连接。
具体地,前端供电端口与中央处理器的供电输入端及存储器的供电输入端电连接。即前端供电端口与通信模块中的中央处理器的供电输入端电连接,同时,前端供电端口与通信模块中的存储器的供电输入端电连接。
也就是说,前端供电端口为通信模块中的中央处理器和存储器供电。
示例性的,前端供电端口可以为例如整机上与AC适配器(AC adapter)连接的端口。此时,该数据保护电路位于整机上。通信模块可以作为整机,也可以是作为整机中的一部分。
一般的,前端供电端口为DC_IN,其电压通常为12V或5V的直流电压。
且,前端供电端口还经掉电检测模块与中央处理器的检测引脚电连接。其中,中央处理器与存储器通信连接。或者说,中央处理器与存储器的数据传输端连接。
在一种可能的实现方式中,检测引脚可以是CPU中的中断引脚。
示例性的,检测引脚可以用EINT表示。
在一种可能的实现方式中,中央处理器与存储器通过数据总线连接。
此时,中央处理器可用于通过检测引脚检测到前端供电端口是否掉电,并在检测到前端供电端口掉电时,控制存储器停止写入数据。
在一种可能的实现方式中,检测引脚对与前端供电端口直接连接的掉电检测模块的电平进行检测,以便于基于该电平确定该前端供电端口是否掉电。
示例性的,存储器可以为NAND或eMMC等。
本实施例中以存储器NAND为例。
在一种可能的实现方式中,若检测引脚检测到其接收到的掉电检测模块的电平从高电平掉电至低电平,则检测引脚所在中央处理器,可基于检测引脚检测到掉电检测模块的电平确定前端供电端口掉电,并控制存储器停止写入数据。
其中,可以理解的是,该掉电检测模块的电平随前端供电端口的电平的变化而变化。若掉电检测模块的电平一直不变,则表示前端供电端口的电平未发生变化,若掉电检测模块的电平从高电平掉电至低电平,则表示前端供电端口的电平发生变化且是从高电平掉电至低电平。
相应的,若检测到掉电检测模块传输的电平一直处于高电平,则检测引脚所在中央处理器,可基于检测引脚检测到的掉电检测模块的电平,确定前端供电端口并未掉电,在仍需向存储器写入数据的情况下,继续向存储器写入数据,或者说继续控制存储器写入数据。
这样的话,数据保护电路中,通过检测引脚直接对前端供电端口的电平,而非对通信模块中存储器的供电输入端进行检测,可以更加及时地确定通信模块是否可能出现掉电情况,从而在为通信模块供电的前端供电端口掉电但通信模块尚未掉电时,及时控制存储器停止数据写入,从而有效避免写入数据的丢失,保证数据安全。
在一种可能的实现方式中,掉电检测模块可以通过电阻分压电路的形式实现。这样的话,可以中央处理器中的检测引脚通过简单的电阻分压电路实现前端供电端口的掉电检测,从而有效节省成本。
示例性的,以掉电检测模块为电阻分压电路为例,掉电检测模块的电路可以如图2所示,该掉电检测模块中包括电阻R1和电阻R2,电阻R1与前端供电端口DC-IN连接,且电阻R1与电阻R2连接。电阻R1、电阻R2均与通信模块的中央处理器中的检测引脚连接。
在一种可能的实现方式中,中央处理器中还包括存储控制器,中央处理器通过该存储控制器与存储器通信连接。
具体地,存储控制器可位于CPU内核上。
中央处理器具体用于通过检测引脚检测到前端供电端口异常掉电时,通过存储控制器控制存储器停止写入数据。
具体地,中央处理器在通过存储控制器控制存储器停止写入数据时,若存储器已完成当前页的数据的写入且未开始下一页数据的写入,则控制存储器直接停止写入数据;若存储器未完成当前页的数据的写入,则控制存储器在完成当前页的数据的写入后停止写入数据。
这样的话,数据保护电路中的中央处理器可以在检测引脚检测到前端供电端口掉电时,控制存储器在完成当前页数据写入后停止写入下一页的数据,从而避免存储器继续写入下一页数据时停止工作导致丢失写入的数据的情况,保证数据安全。
可选地,上述数据保护电路中还包括快速放电模块,其中,该快速放电模块与前端供电端口电连接。
此时,该快速放电模块,用于在前端供电端口掉电后,使前端供电端口从高电平迅速掉电至低电平。
在一种可能的实现方式中,该快速放电模块的一端与前端供电端口连接,另一端接地。
其中,快速放电模块是由电容构成的,该电容用于储能,并在前端供电端口掉电时,加快前端供电端口的掉电。示例性的,该电容的取值可以为例如10微法等。
一般的,前端供电端口掉电后,其上的电压为储能电容给出的虚电,通过该快速放电模块中的该储能电容的快速放电,可加速前端供电端口的放电,从而实现前端供电端口的快速放电。
这样的话,通过增加快速放电模块,在前端供电端口掉电后,前端供电端口会更加迅速地掉电至低电平,从而使得检测引脚更快地检测到前端供电端口掉电,进一步避免写入数据的丢失,保证数据安全。
可选地,上述数据保护电路中还包括储能模块。
此时,前端供电端口与储能模块电连接,储能模块与通信模块的供电输入端电连接。
其中,储能模块,用于在前端供电端口未掉电时进行储能,并在前端供电端口掉电时为数据保护电路供电。
更准确的说,储能模块用于在前端供电端口未掉电时进行储能,并在前端供电端口掉电时为数据保护电路中的通信模块供电。也就是说,该储能模块可延长前端供电端口掉电后的通信模块的工作时间,即延长中央处理器和存储器的供电时间或者说工作时间,从而避免存储器写入的数据的丢失,保证数据安全。
示例性的,该储能模块可以通过电容实现。
需要说明的是,该储能模块位于通信模块之外,不仅可以避免对通信模块的内部空间的占用,还可以在前端供电端口掉电时为通信模块供电,从而尽可能的保证通信模块中的存储控制器控制存储器完成当前页的数据的写入。
可选地,上述数据保护电路的通信模块中还包括电源管理单元。
此时,前端供电端口通过电源管理单元与中央处理器的供电输入端、存储器的供电输入端电连接。前端供电端口通过电源管理单元对中央处理器、存储器供电。
其中,电源管理单元用于为中央处理器和存储器提供所需的稳定电源。
示例性的,电源管理单元(power management unit,PMU)可以是控制数字平台电源功能的微控制器。
可选地,上述数据保护电路中还包括直流转换模块,前端供电端口通过直流转换模块与通信模块连接。
示例性的,直流转换模块可以为直流转换器。
示例性的,本申请中数据保护电路可如图3所示:
前端供电端口输出直流电压经直流转换模块后转换为VBAT后,该VBAT经通信模块内部PMU产生稳定的系统供电电压(voltage of system,VSYS)和电路供电(volt currentcondense,VCC)。其中,VSYS为多路DCDC电压,用于满足通信模块中的中央处理器内核、基带、DDR内存、时钟单元、外设(图中未示出)等部分的供电需要;VCC为中央处理器和NAND的共用电压,用于满足中央处理器内部的输入输出和NAND控制器的供电需要,以及NAND的供电需要。
其中,通信模块还包括中央处理器和存储器,中央处理器包括检测引脚和NAND控制器。中央处理器内部的NAND控制器通过数据总线与存储器即NAND连接,以使得中央处理器基于检测引脚检测到前端供电端口是否掉电,通过存储控制器控制存储器停止写入或继续写入数据。
如图3所示,前端供电端口还通过掉电检测模块与检测引脚电连接。掉电检测模块可将电信号发送给检测引脚,这样,检测引脚可基于从掉电检测模块接收到的电信号,检测出前端供电端口是否掉电。
且,如图3所示,该数据保护电路中还包括快速放电模块,该快速放电模块与前端供电端口电连接,用于在前端供电端口掉电时,进一步加快前端供电端口的掉电速度。
由于前端供电端口具有在掉电时掉电迅速的特性,并经快速放电模块进一步加快掉电时的放电速度时,在上述数据保护电路中,中央处理器中的检测引脚通过与前端供电端口连接的掉电检测模块,直接对前端供电端口是否掉电进行检测,相对于对通信模块是否掉电进行检测,在检测到掉电后,可以更快地确定通信模块中的中央处理器和存储器即将停止工作,此时,中央处理器通过NAND控制器控制存储器停止写入数据,可以使得存储器在其停止工作前及时主动停止写入下一页的数据,从而避免写入数据的丢失,保证数据安全。且通过储能模块在通信模块掉电后,对中央处理器和存储器继续供电,可以延长中央处理器和存储器在掉电后的工作时长,进一步保证存储器有足够的时间完成当前页的数据的写入,从而避免当前页的数据的丢失,保证数据安全。
下面结合图示,分别对现有技术中对NAND进行掉电检测并检测到NAND掉电时VCC的时序变化,和本申请所给出的数据保护电路中对前端供电端口进行掉电检测并检测到前端供电端口掉电时各个部分电压的时序变化,进行介绍:
示例性的,在现有技术中现有技术中对NAND进行掉电检测并检测到NAND掉电后,VCC的变化如图4中波形所示。在图4中,检测到NAND掉电后,VCC开始降低,并在时间段△t内下降至最小工作电压VCCmin,直至降低到0V。
示例性的,在本申请实施例对应的图3所示的数据保护电路中,前端供电端口异常掉电后,前端供电端口DC_IN、VBAT、VSYS和VCC在时序上的变化如图5所示:
在t1时刻前端供电端口DC_IN掉电后,在t1到t2的时间段内迅速从高电平掉电至低电平。随后,DC_IN掉电速度变慢,在t2到t3的时间段内缓慢掉电至0V。
在t1到t3时间段内,由于有储能模块的放电所产生的能量补充,VBAT的掉电较为缓慢。在t1到t3时刻,PMU仍可正常工作,t3时,VBAT掉电至其最小工作电压即VBATmin。随后,VBAT进一步掉电,PMU停止工作,VBAT的负载电阻加大,掉电速度进一步降低并以更为缓慢的掉电速度掉电至0V。
从t3时刻开始,PMU停止工作,VSYS和VCC开始掉电即开始变小,此时,VSYS和VCC大于对应的最小工作电压,通信模块可以正常工作。t3到t4的时间段内,由于PMU停止工作,VSYS和VCC迅速放电至对应的最小工作电压即VSYSmin和VCCmin。随后,VSYS和VCC缓慢放电至0V。
其中,VCC从掉电开始到至VCCmin的时间段可以用tVCC表示,DC_IN从高电平迅速放电至低电平的时间段可以用tDC1表示,DC_IN从低电平到VCC和VSYS掉电至对应的最小工作电压的时间段可以用tDC2表示。
示例性的,以1.8V的NAND为例,VCC为1.8V,VCCmin为1.6V,NAND的供电从VCC下降到VCCmin的时间非常短。在实际产品测量中,tDC2为例如大约2ms,tVCC为大约100us,也就是说,tDC2远大于tVCC。
其中,tDC2>(tCPU+tPROG),tCPU为中央处理器接收掉电信号,即确定前端供电端口掉电,并向存储器写入停止信号或者说控制存储器停止写入数据的时间,tPROG为NAND写入一页数据的最大时间。以当前ARM Cortex系列1GHz以上频率CPU为例,该CPU响应时间在us级别。此时,tDC2的时间长度满足NAND异常掉电时的数据保护要求,保证NAND写入完整的当前页数据。
可以理解的是,储能模块中储能电容的电容值越大,则前端供电端口异常掉电后,储能模块为通信模块供电的时间越长,通信模块中中央处理器可以正常工作的时间越长,从而可以更好的避免写入数据的丢失。
示例性的,储能模块中储能电容的大小可以为例如100微法、220微法等。
综上,相对比来说,图4中,VCC开始掉电后一段时间,才检测到NAND异常掉电,在检测到掉电并经过△t的时间长度后,VCC掉电至最小工作电压。而在图5中,在检测到前端供电端口掉电后,经过t1-t3的时间长度,VCC才开始掉电。因此,本申请中对前端供电端口进行掉电检测,可以使得存储器在中央处理器的检测引脚检测到前端供电端口掉电后,有充足的时间完成当前页数据的写入,并由中央处理器控制存储器主动停止写入数据,从而避免数据的丢失,保证数据安全。
另外,基于图5中掉电后VBAT的掉电情况可以看出,本申请中在数据保护电路中设置储能模块,通过该储能模块在前端供电端口掉电后为通信模块供电,可以较好的延长VBAT掉电至其最小工作电压的时长,从而延长中央处理器和存储器掉电至这两者对应的最小工作电压的时长,保证存储器掉电前有充足的时间完成当前页数据的写入。
示例性的,NAND的某些参数的取值可以如图6所示。其中,这些参数包括平均编程时间即average programming time、写入时数据缓存繁忙时间(11小时后)即data cachebusy time in write(following 11h)、写入时数据缓存繁忙时间(15小时后)即datacache busy time in write(following 15h)、同一页面中的部分程序周期数即number ofpartial program cycles in the same page、和块擦除时间即block erase time等。这几个参数的标识Symbol分别为tPROG、tDCBSYW1、tDCBSYW2 1、N、和tBERASE。其中,tPROG的Typ.的值为300,tBERASE的Typ.的值为3.5;tPROG、tDCBSYW1、tDCBSYW2 1、N、和tBERASE的max的值分别为700、10、700、4、和10;tPROG、tDCBSYW1、tDCBSYW2 1、N、和tBERASE的单位unit的分别是us、us、us、cycle、和ms。其中,—表示为空。
需要说明的是,掉电检测模块与储能模块均位于通信模块外部,可以在通过与前端供电端口直接连接的掉电检测模块快速检测前端供电端口掉电,且通过储能模块延长前端供电端口异常掉电后通信模块的供电时时长,避免数据丢失的情况下,有效节省通信模组内部空间。另外,相对于NAND做镜像备份或者NAND供电增加备份供电电路,本申请对前端供电端口进行掉电检测并在检测到前端供电端口掉电时,可及时控制存储器停止写入数据,从而有效保护数据,无需在通信模块的NAND内部增加备份模块以利用备份数据进行数据恢复。再另外,本申请通过储能模块保证通信模块供电,无需在通信模块内部增加备份供电电路,从而有效节省成本。且在备份时,一般进行关键数据进行备份,这样的话,可能会造成某些数据的丢失,而在本申请中,不通过数据备份而是通过在前端供电端口掉电时控制存储器主动停止数据写入的方式,从而有效保护写入的包括关键数据在内的所有数据。
另外,本申请中通信模块可以是直接作为主机(无外挂AP)的。
为了解决在检测到NAND掉电后,若CPU的系统供电的掉电速度较快,可能会导致写入NAND的数据丢失的问题,本申请实施例还提供了一种数据保护方法,应用于上述通信模组的中央处理器中,如图7所示,该数据保护方法包括步骤701-步骤702:
步骤701:通过检测引脚检测前端供电端口是否掉电。
其中,前端供电端口经掉电检测模块与中央处理器的检测引脚电连接。
检测引脚基于掉电检测模块的电平,或者说从掉电检测模块接收到的电信号,对前端供电端口是否掉电进行检测,确定前端供电端口是否异常掉电。
在一种可能的实现方式中,确定前端供电端口是否异常掉电,并在前端供电端口掉电时控制存储器停止写入数据的过程通过可中断子程序实现。
其中,中断子程序可设置在中央处理器中。
具体地,检测引脚接收到掉电检测模块的电信号后,中断子程序基于该电信号确定与该掉电检测模块直接电连接的前端供电端口掉电,并控制存储器停止写入数据。
步骤702:若检测到前端供电端口掉电,则控制存储器停止写入数据。
通过上述过程,对前端供电端口的电平进行检测确定是否该数据保护电路是否异常掉电,由于前端供电端口具有在整机掉电后迅速掉电的特性,因此,中央处理器基于前端供电端口的电平可及时确定所在数据保护电路掉电,进而及时控制存储器主动停止数据写入,从而避免写入数据的丢失,保护数据安全。
可选地,在控制存储器停止写入数据的过程中,结合存储器实时写入数据的情况,来控制存储器停止写入数据。
在一种可能的实现方式中,若存储器已完成当前页的数据的写入且未开始下一页的数据的写入,则控制存储器直接停止写入数据。
当然,若存储器未完成当前页的数据的写入,则控制存储器在完成当前页的数据的写入后再停止写入数据。
由于存储器是一页一页地写入数据,通过上述过程,在前端供电端口异常掉电时,控制存储器完成当前页的数据的写入后再停止写入数据,可以有效避免未完成存储器在当前页的数据的写入时,停止写入数据的情况的发生,从而避免写入数据的丢失,保证数据安全。且在存储器完成当前页的数据的写入时直接停止写入数据,可以有效避免在存储器完成当前页的数据写入后继续写入下一页数据时掉电,导致写入数据丢失的情况,从而保证数据安全。
相比于现有技术中仅增加对异常掉电时NAND供电VCC的保持时间t增加限制,即t>tPROG,本申请中通过在确定异常掉电后控制存储器主动停止写入操作,可以更加可靠的实现对通信模组中的数据的保护。
示例性的,数据保护的流程可如图8所示,流程开始后,在NAND写入数据的过程中,对前端供电端口是否异常掉电进行判断,即通信模块内部通过EINT管脚侦测前端供电端口是否存在异常掉电。若是即存在异常掉电时,则控制NAND停止写入后续页(即当前页的下一页)的数据,流程结束;若否即前端供电端口供电正常,则控制NAND继续写入后续数据,流程结束。
需要说明的是,通过上述软硬件结合的方式,可以在前端供电端口异常掉电时实现对通信模块的数据的有效保护。
如图9所示,本申请实施例提供了一种数据保护装置,该装置包括检测模块901和控制模块902。
其中,检测模块901,用于通过检测引脚检测前端供电端口是否(异常)掉电,所述前端供电端口经掉电检测模块与所述中央处理器的检测引脚电连接。
控制模块902,用于若检测到所述前端供电端口掉电,则控制存储器停止写入数据。
如图10所示,本申请实施例提供了一种电子设备,包括处理器1001、通信接口1002、存储器1003和通信总线1004,其中,处理器1001,通信接口1002,存储器1003通过通信总线1004完成相互间的通信,
存储器1003,用于存放计算机程序;
在本申请一个实施例中,处理器1001,用于执行存储器1003上所存放的程序时,实现前述任意一个方法实施例提供的数据保护方法的步骤。
本申请实施例提供的电子设备,具体可以为能够实现通信功能的模组或包含该模组的终端设备等,该终端设备可以为移动终端或智能终端。移动终端具体可以为手机、平板电脑、笔记本电脑等中的至少一种;智能终端具体可以是智能汽车、智能手表、共享单车、智能柜等含有无线通信模组的终端;模组具体可以为无线通信模组,例如2G通信模组、3G通信模组、4G通信模组、5G通信模组、NB-IOT通信模组等中的任意一种。
本申请实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如前述任意一个方法实施例提供的数据保护方法的步骤。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本发明的具体实施方式,使本领域技术人员能够理解或实现本发明。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种数据保护电路,其特征在于,所述数据保护电路包括前端供电端口、掉电检测模块与通信模块,所述通信模块包括中央处理器和存储器;所述前端供电端口与所述中央处理器的供电输入端及所述存储器的供电输入端电连接,所述前端供电端口还经所述掉电检测模块与所述中央处理器的检测引脚电连接;其中,所述中央处理器与所述存储器通信连接;
所述中央处理器用于通过所述检测引脚检测到所述前端供电端口掉电时,控制所述存储器停止写入数据。
2.根据权利要求1所述的数据保护电路,其特征在于,
所述中央处理器上还包括存储控制器,所述存储控制器与所述存储器通信连接;
所述中央处理器,具体用于通过所述检测引脚检测到所述前端供电端口异常掉电时,通过所述存储控制器控制所述存储器停止写入数据。
3.根据权利要求2所述的数据保护电路,其特征在于,
所述数据保护电路还包括快速放电模块,所述前端供电端口与所述快速放电模块连接;
所述快速放电模块,用于在所述前端供电端口掉电后,使所述前端供电端口从高电平迅速掉电至低电平。
4.根据权利要求1所述的数据保护电路,其特征在于,
所述数据保护电路还包括储能模块,所述前端供电端口与所述储能模块电连接,所述储能模块与所述通信模块的供电输入端电连接;
所述储能模块,用于在所述前端供电端口未掉电时进行储能,并在所述前端供电端口掉电时为所述通信模块供电。
5.根据权利要求1-4任一项所述的数据保护电路,其特征在于,
所述通信模块还包括电源管理单元;
所述前端供电端口通过所述电源管理单元与所述中央处理器的供电输入端电连接,所述前端供电端口通过所述电源管理单元与所述存储器的供电输入端电连接;
所述电源管理单元,用于为所述中央处理器和所述存储器提供所需的稳定电源。
6.一种数据保护方法,其特征在于,应用于权利要求1-5任一项所述的数据保护电路中的中央处理器,所述方法包括:
通过检测引脚检测前端供电端口是否掉电,所述前端供电端口经掉电检测模块与所述中央处理器的检测引脚电连接;
若检测到所述前端供电端口掉电,则控制存储器停止写入数据。
7.根据权利要求6所述的数据保护方法,其特征在于,所述停止向存储器写入数据,包括:
若所述存储器已完成当前页的数据的写入且未开始下一页的数据的写入,则控制所述存储器直接停止写入数据;
若所述存储器未完成当前页的数据的写入,则控制所述存储器在完成当前页的数据的写入后停止写入数据。
8.一种数据保护装置,其特征在于,所述数据保护装置包括:
检测模块,用于通过检测引脚检测前端供电端口是否掉电,所述前端供电端口经掉电检测模块与所述中央处理器的检测引脚电连接;
控制模块,用于若检测到所述前端供电端口掉电,则控制存储器停止写入数据。
9.一种电子设备,其特征在于,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现权利要求6或7所述的数据保护方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求6或7所述的数据保护方法的步骤。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211227215.8A CN115631779A (zh) | 2022-10-09 | 2022-10-09 | 数据保护电路、方法、装置、电子设备及存储介质 |
PCT/CN2023/118253 WO2024078231A1 (zh) | 2022-10-09 | 2023-09-12 | 数据保护电路、方法、装置、电子设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211227215.8A CN115631779A (zh) | 2022-10-09 | 2022-10-09 | 数据保护电路、方法、装置、电子设备及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115631779A true CN115631779A (zh) | 2023-01-20 |
Family
ID=84904571
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211227215.8A Pending CN115631779A (zh) | 2022-10-09 | 2022-10-09 | 数据保护电路、方法、装置、电子设备及存储介质 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN115631779A (zh) |
WO (1) | WO2024078231A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116913351A (zh) * | 2023-09-13 | 2023-10-20 | 合肥康芯威存储技术有限公司 | 一种存储设备数据丢失测试方法、装置、介质及设备 |
CN116994635A (zh) * | 2023-06-28 | 2023-11-03 | 珠海妙存科技有限公司 | 闪存掉电测试方法和系统、电子设备、存储介质 |
WO2024078231A1 (zh) * | 2022-10-09 | 2024-04-18 | 深圳市广和通无线股份有限公司 | 数据保护电路、方法、装置、电子设备及存储介质 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202486769U (zh) * | 2011-12-31 | 2012-10-10 | 深圳市凌启电子有限公司 | 一种块存储保护电路 |
CN108027780B (zh) * | 2015-12-22 | 2020-12-08 | 华为技术有限公司 | 一种存储器内容保护电路 |
CN114816239A (zh) * | 2022-03-18 | 2022-07-29 | 浙江中控研究院有限公司 | 一种数据掉电保存系统及方法 |
CN115631779A (zh) * | 2022-10-09 | 2023-01-20 | 深圳市广和通无线股份有限公司 | 数据保护电路、方法、装置、电子设备及存储介质 |
-
2022
- 2022-10-09 CN CN202211227215.8A patent/CN115631779A/zh active Pending
-
2023
- 2023-09-12 WO PCT/CN2023/118253 patent/WO2024078231A1/zh unknown
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024078231A1 (zh) * | 2022-10-09 | 2024-04-18 | 深圳市广和通无线股份有限公司 | 数据保护电路、方法、装置、电子设备及存储介质 |
CN116994635A (zh) * | 2023-06-28 | 2023-11-03 | 珠海妙存科技有限公司 | 闪存掉电测试方法和系统、电子设备、存储介质 |
CN116994635B (zh) * | 2023-06-28 | 2024-04-09 | 珠海妙存科技有限公司 | 闪存掉电测试方法和系统、电子设备、存储介质 |
CN116913351A (zh) * | 2023-09-13 | 2023-10-20 | 合肥康芯威存储技术有限公司 | 一种存储设备数据丢失测试方法、装置、介质及设备 |
CN116913351B (zh) * | 2023-09-13 | 2023-12-26 | 合肥康芯威存储技术有限公司 | 一种存储设备数据丢失测试方法、装置、介质及设备 |
Also Published As
Publication number | Publication date |
---|---|
WO2024078231A1 (zh) | 2024-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN115631779A (zh) | 数据保护电路、方法、装置、电子设备及存储介质 | |
US8407495B2 (en) | Information processor and power supply method for an information processor | |
US8090988B2 (en) | Saving information to flash memory during power failure | |
US9104396B2 (en) | Electronic apparatus, charging control device, and charging control method | |
US11188135B2 (en) | Battery controller, electronic device, battery pack, and battery controlling method | |
CN107403644B (zh) | 具备异常电源保护的闪存装置 | |
US8909952B2 (en) | Power supply apparatus of computer system and method for controlling power sequence thereof | |
EP2711803A2 (en) | Host apparatus and method of charging user terminal apparatus | |
CN110764964B (zh) | 存储装置及其控制方法 | |
CN110781029A (zh) | 断电保护方法及系统 | |
CN114003173A (zh) | 一种存储设备的掉电保护系统及存储设备 | |
CN111968694A (zh) | 一种数据保护装置、存储设备及存储系统 | |
CN104850182A (zh) | 应用于嵌入式系统的电路结构和掉电保护方法 | |
TWI629687B (zh) | 具備異常電源保護的快閃記憶體裝置 | |
CN117055822B (zh) | NVME SSD Raid卡板载备电系统及控制方法 | |
CN112003346B (zh) | 充电方法和电子设备 | |
CN101436097B (zh) | 电子装置及其唤醒方法 | |
US9831696B2 (en) | Power supply controller and method for controlling power supply | |
JP4411014B2 (ja) | コンピュータおよびその電源バックアップ方法 | |
US10811891B2 (en) | Power supply apparatus, method of controlling same, and image reading apparatus | |
US20130134947A1 (en) | Power consumption control method for an electronic system and electronic system thereof | |
CN111475343A (zh) | 计算机状态断电恢复方法、装置及终端设备 | |
WO2020042715A1 (zh) | 电子设备供电方法及装置、电子设备及存储介质 | |
JPH10187302A (ja) | データ記憶システム及び同システムに適用する電力節約方法 | |
CN115098305A (zh) | 一种主板备电切换方法、装置、电子设备和存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |