CN115602129A - 显示装置及数据驱动器 - Google Patents

显示装置及数据驱动器 Download PDF

Info

Publication number
CN115602129A
CN115602129A CN202210788515.7A CN202210788515A CN115602129A CN 115602129 A CN115602129 A CN 115602129A CN 202210788515 A CN202210788515 A CN 202210788515A CN 115602129 A CN115602129 A CN 115602129A
Authority
CN
China
Prior art keywords
output
data signal
signal
gradation data
positive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210788515.7A
Other languages
English (en)
Inventor
土弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lanbishi Technology Co ltd
Original Assignee
Lanbishi Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lanbishi Technology Co ltd filed Critical Lanbishi Technology Co ltd
Publication of CN115602129A publication Critical patent/CN115602129A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明提供一种能够通过列反转驱动来进行抑制了画质劣化的图像显示的显示装置及数据驱动器。本发明具有多个数据驱动器,对应于每规定的数据线数而设,分别接收图像信号并据此生成正极性的灰度数据信号及负极性的灰度数据信号,将正极性的灰度数据信号及负极性的灰度数据信号中的其中一个输出到显示面板的第一数据线群及第二数据线群中的其中一个,并且将正极性的灰度数据信号及负极性的灰度数据信号中的另一个输出到另一数据线群,数据驱动器使负极性的灰度数据信号的相位相对于正极性的灰度数据信号向延迟的方向偏移,并且使负责输出正极性的灰度数据信号的输出放大器的转换速率比负责输出负极性的灰度数据信号的输出放大器的转换速率低。

Description

显示装置及数据驱动器
技术领域
本发明涉及一种显示与图像信号相应的图像的显示装置及显示装置中所包括的数据驱动器。
背景技术
当前,大画面的显示装置多采用有源矩阵(active matrix)驱动方式的液晶面板来作为显示元件。
在液晶面板中,交叉地配置有沿二维画面的垂直方向分别伸展的多条数据线、与沿二维画面的水平方向分别伸展的多条栅极线。进而,在所述多条数据线与多条栅极线的各交叉部,形成有包含连接于数据线及栅极线的像素开关的像素部。像素部具有:透明电极,对应于每个像素而独立地配置;相向基板,形成有负责液晶面板中的二维画面整体的一个透明电极;液晶材料,被封入各像素的透明电极各自与相向基板之间;以及背光(backlight)。
液晶显示装置连同所述液晶面板一起包含:数据驱动器(data driver),将具有与各像素的亮度等级对应的模拟电压值的灰度数据信号利用以一水平扫描期间为单位的数据脉冲而供给到数据线;以及栅极驱动器(gate driver),将对像素开关进行导通/断开(ON/OFF)控制的栅极选择信号施加到各个栅极线。
液晶显示装置中,在像素开关根据从栅极驱动器送出的栅极选择信号而变为导通时,从数据驱动器送出的灰度数据信号被施加到像素部的透明电极。以下,将此动作称作对像素部的电压供给、或者对像素部的充电(也包含放电)或写入像素部。此时,液晶的透射率根据对各像素部的透明电极施加的灰度数据信号的电压值、与对相向基板施加的固定电压(称作相向基板电压)的电位差而发生变化,以进行与所述灰度数据信号相应的显示。如上所述,对于夹在各像素部的透明电极和相向基板电压之间的液晶,在基板上施加垂直方向的电压差(电场)的结构称为垂直电场型。另一方面,与垂直电场型不同,还有横向电场型这样的结构,其对于基板上的液晶施加横方向的电压差(电场),基板上在与各像素部的透明电极相同的基板侧设置有施加了固定电压的公共电极,各像素部的透明电极和公共电极一起配置在基板上。在下文中,为了便于说明,将描述垂直电场型液晶显示装置的示例,但是垂直电场型的相向基板电压可以理解为横向电场型的公共电极电压。
进而,液晶显示装置中,为了防止自身液晶的劣化,进行下述极性反转驱动,即,针对相向基板电压,每隔规定的帧期间而交替地供给正极性的灰度数据信号与负极性的灰度数据信号给各像素部的透明电极。
另外,伴随近年来的液晶显示装置的大画面化及超高分辨率化,图像信号的一水平扫描期间的期间长度变短,每一像素的驱动期间即对数据线供给与一个像素对应的灰度数据信号的期间(也称作一数据期间)也变短。由此,对像素的充电期间变短,尤其,较之被供给(充电)负极性的灰度数据信号的像素,在被供给(充电)正极性的灰度数据信号的像素中产生充电不足的可能性高。
即,各像素中所含的像素开关实际上是薄膜晶体管(transistor),利用与对其控制端子施加的栅极选择信号和对其第一端子施加的灰度数据信号的电位差相应的电流驱动能力,来对连接于其第二端子的像素(透明电极)供给灰度数据信号。因而,栅极选择信号与灰度数据信号的电位差越小,则像素开关的电流驱动能力越小,针对像素的灰度数据信号的充电速度越慢。
此时,正极性的灰度数据信号的电压整体上高于负极性的灰度数据信号的电压。因而,正极性的灰度数据信号与栅极选择信号的电位差小于负极性的灰度数据信号与栅极选择信号的电位差。由此,在一数据期间内,即使被供给(充电)负极性的灰度数据信号的像素不多不少地受到充电,被供给(充电)正极性的灰度数据信号的像素也有时会变得充电不足,从而存在显示图像产生闪烁(flicker)或画质劣化之虞。
因此,提出了如下所述的液晶驱动方法:采用每隔一水平扫描线而使灰度数据信号的极性反转的驱动,使利用正极性的灰度数据信号进行写入的一水平扫描期间的期间长度比利用负极性的灰度数据信号进行写入的一水平扫描期间的期间长度长,借此来消除所述问题(例如参照专利文献1)。
此外,伴随液晶显示装置的大画面化及超高分辨率化,一数据期间变短,并且栅极线及数据线的布线电阻及布线电容增加。由此,在配置于从栅极驱动器的输出端子计起的布线长度长的位置处的像素,与配置在近的位置的像素相比,到达此像素的栅极选择信号的脉冲的边缘部的钝化变大。而且,若因极性反转造成的电位差大的数据线的充放电多,则数据驱动器的消耗电力(发热)增大。
因此,在大画面及高分辨率的液晶面板中,进行所谓的列(column)反转驱动(也称作列线反转驱动),即:在帧期间内将供给到数据线的灰度数据信号的极性设为同一极性,在邻接数据线间使极性不同,并且以帧期间为单位来使供给到各数据线的灰度数据信号的极性反转。
但是,在进行列反转驱动的情况下,如前所述,即使被供给负极性的灰度数据信号的像素不多不少地受到充电,仍存在被供给正极性的灰度数据信号的像素变得充电不足之虞。
图1是表示通过列反转驱动而对显示面板的彼此邻接的第X条及第(X+1)条数据线分别施加的正极性的灰度数据信号Vdx及负极性的灰度数据信号Vd(x+1)、与对栅极线施加的栅极选择信号Vgk的波形的一例的波形图。图1中,表示了下述驱动例,即,将最靠近数据驱动器的第一条栅极线设为GL1,将最远的第r条栅极线设为GLr,从栅极线GLr朝向栅极线GL1,自栅极驱动器依序输出栅极选择信号。而且,从数据驱动器输出的正极性的灰度数据信号Vdx及负极性的灰度数据信号Vd(x+1)也对应于栅极选择信号的选择顺序,分别从对第r行像素供给的灰度数据脉冲Dpr、灰度数据脉冲Dnr开始依序输出,最后输出对第一行像素供给的灰度数据脉冲Dp1、灰度数据脉冲Dn1。
此处,灰度数据信号具有对数据线方向的各像素分别供给的模拟电压值(灰度电压),包含以一数据期间为单位的多个灰度数据脉冲。正极性的灰度数据信号Vdx的各灰度数据脉冲在比相向基板电压VCOM高的电位侧,具有从规定的下限值Lpy直至比其高的上限值Lpz为止的电压范围内的灰度电压。而且,负极性的灰度数据信号Vd(x+1)在比相向基板电压VCOM低的电位侧,具有从规定的上限值Lny直至比其低的下限值Lnz为止的电压范围内的灰度电压。相向基板电压一般被设定在正极性的灰度数据信号的下限值Lpy与负极性的灰度数据信号的上限值Lny之间。另外,附图中,为了便于说明,灰度数据信号Vdx及灰度数据信号Vd(x+1)的灰度数据脉冲表示每隔一数据期间而交替地输出各自的电压范围内的上限值与下限值的灰度电压的驱动模式。
栅极选择信号Vgk是被施加到作为选择对象的第k(k为2以上的整数)条栅极线的、从规定的低电位VGL的状态向高电位VGH迁移的脉冲信号。栅极选择信号因与从栅极驱动器的输出端子计起的栅极线的布线长度相应的阻抗(impedance)(布线电阻或布线电容)而产生波形钝化。另外,图1中表示在与从栅极驱动器的输出端子计起的布线长度相对较长的位置的第X条数据线及第(X+1)条数据线交叉的栅极线的位置处所观测的栅极选择信号Vgk的波形的一例。而且,图1所示的一例中,为了提高像素充电效率,从供给到第k行像素的正极性的灰度数据脉冲Dpk及负极性的灰度数据脉冲Dnk被输出到第X条数据线、第(X+1)条数据线的一数据期间之前的数据期间开始,栅极选择信号Vgk维持高电位VGH的状态。由此来进行所谓的栅极预充电,即,如图1所示,通过Dpk及Dnk之前的灰度数据脉冲Dp(k+1)及灰度数据脉冲Dn(k+1)等,对作为选择对象的第k行像素进行预充电。
此处,正极性的数据脉冲Dpk与负极性的数据脉冲Dnk(k均为1、2、…、r)通过同一时钟CLK而受到定时控制,各自的相位被设为相同。栅极选择信号Vgk与灰度数据脉冲Dpk及灰度数据脉冲Dnk的相位定时是以不会对第k行选择像素产生接下来的灰度数据脉冲Dp(k-1)及灰度数据脉冲Dn(k-1)的充电的方式,而根据负极性的灰度数据信号Vd(x+1)的振幅的下限值Lnz与栅极选择信号Vgk的电位的关系来决定。图1中,在对具有负极性的灰度数据信号Vd(x+1)的下限值Lnz的灰度数据脉冲Dnk进行供给的一数据期间T1H的结束时,对相位定时进行调整,以使栅极信号Vgk低于电位Lnz。
由此,负极性的灰度数据脉冲Dnk的实效的像素充电期间Tn1与一数据期间T1H等同。
另一方面,正极性的灰度数据脉冲Dpk的实效的像素充电期间Tp1是根据正极性的灰度数据信号Vdx的动态范围(dynamic range)的下限值Lpy的灰度数据脉冲Dpk与栅极选择信号Vgk的电位而定。
此时,正极性的灰度数据脉冲Dpk的实效的像素充电期间Tp1如图1所示,因栅极选择信号Vgk的后缘部的钝化,而变得比一数据期间T1H短了期间Ts1,相应地,像素充电率下降。
进而,如前所述,栅极选择信号Vgk与灰度数据信号的电位差也会影响到像素充电率,与电位差大的负极性的灰度数据信号Vd(x+1)的像素充电率相比,正极性的灰度数据信号Vdx的像素充电率低。
因此,基于正极性的灰度数据信号的充电率与基于负极性的灰度数据信号的充电率变得不一致,产生如下不良情况:显示图像中产生闪烁或画质劣化。
此时,在进行列反转驱动的情况下,沿着一水平扫描线被供给正极性的灰度数据信号的像素与被供给负极性的灰度数据信号的像素混合存在,因此对于专利文献1中记载的方法而言,无法消除所述不良情况。
现有技术文献
专利文献
专利文献1:日本专利特开2002-108288号公报
发明内容
发明所要解决的问题
此外,当进行列反转驱动时,考虑通过使负极性的灰度数据信号的相位相对于正极性的灰度数据信号延迟,来缩小基于后缘部产生了钝化的栅极选择信号与负极性的灰度数据信号所得的像素充电率、和基于所述栅极选择信号与正极性的灰度数据信号所得的像素充电率之差。
但是,通过此种列反转驱动,若在例如图2所示的画面中央部显示包含相对较大的白色方形区域WE的灰色背景的图像,则产生会沿着白色方形区域WE的上边及下边而显示出条纹状不均(称为串扰)的问题。
以下,参照图3对产生此种串扰的原因进行说明。
图3是表示在向沿着图2所示的白色方形区域WE的上边的栅极线Ga供给栅极选择信号的期间分别向通过白色方形区域WE的数据线Df、数据线D(f+1)、不通过白色方形区域WE的数据线Dg、数据线D(g+1)发送的数据信号的波形、与相向基板电压VCOM的电压波形的波形图。另外,以下,以液晶材料具有相向基板电压VCOM与各像素电极的电压差越大,液晶透过率越大(显示得越白)的特性的情况进行说明。
如图3所示,数据线Df中,正极性的灰度数据信号的电平在时点Tp从表示灰色的电平Vp_gy朝向表示白色的电平Vp_wt上升。而且,数据线D(f+1)中,负极性的灰度数据信号的电平在从时点Tp起经过规定期间后的时点Tn,从表示灰色的电平Vn_gy朝向表示白色的电平Vn_wt下降。而且,如图3所示,不通过白色方形区域WE的数据线Dg中,正极性的灰度数据信号维持电平Vp_gy,不通过白色方形区域WE的数据线D(g+1)中,负极性的灰度数据信号维持电平Vn_gy。
此时,相向基板电压VCOM通过与图3所示的对数据线Df施加的正极性的灰度数据信号的电压的上升及对数据线D(f+1)施加的负极性的灰度数据信号的电压的下降相应的液晶面板内的电容耦合而产生大幅度的电压变动。另外,相向基板电压VCOM的电压变动的大小依存于图2所示的白色方形区域WE边缘的宽度(在白色方形区域WE的边缘产生电压变化的数据线数)或正极性的灰度数据信号与负极性的灰度数据信号各自的向表示白色的电压电平变化的定时差或电压电平的变化的速度(正极性的输出放大器及负极性的输出放大器的转换速率(slew rate)的大小)等。并且,在白色方形区域WE边缘产生的相向基板电压VCOM的电压变动也向与相向基板电极连接的面板面内传播。由此,若不通过白色方形区域WE的例如数据线Dg、数据线D(g+1)和栅极线Ga或栅极线Gb的交叉部的像素电极与相向基板电极之间的电位差以偏离期待值的状态被保持,则沿着栅极线Ga、栅极线Gb配置的各像素成为与原本的灰色背景不同的亮度。例如,图3中,在根据栅极线Ga而选择的1H期间结束时,被供给数据线Df的正极性的灰度数据信号的像素中,相向基板电压VCOM上升,因此对像素的液晶施加的电压(灰度数据信号与电压VCOM之差电压)以较期待值而言减少的状态被保持1帧期间,亮度较期待值而言降低。而且,被供给数据线D(f+1)的负极性的灰度数据信号的像素中,相向基板电压VCOM上升,因此对像素的液晶施加的电压以较期待值而言增加的状态被保持1帧期间,亮度较期待值而言上升。但是,这些像素位于产生颜色变化的边界,而且是亮度高的变色,因此人无法视觉到由相向基板电压VCOM的变动引起的些许亮度变化。另一方面,在根据栅极线Ga而选择的1H期间结束时,被供给不通过白色方形区域WE的数据线Dg的灰度数据信号的像素中,相向基板电压VCOM上升,因此对像素的液晶施加的电压以较期待值而言减少的状态被保持1帧期间,亮度较期待值而言降低。而且,被供给数据线D(g+1)的灰度数据信号的像素中,相向基板电压VCOM上升,因此对像素的液晶施加的电压以较期待值而言增加的状态被保持1帧期间,亮度较期待值而言上升。这些像素产生了一定等级以上的亮度变化,由此在非线性伽马特性中,正极性与负极性的各像素的亮度的抵消也产生偏差,且位于人的视觉灵敏度高的灰色显示区域中,因此容易视觉到亮度与周围的不同。其结果,如图2所示,视觉到沿着灰色背景的栅极线Ga的条纹状不均。同样地,也视觉到沿着栅极线Gb的条纹状不均。另外,在相向基板电压VCOM的电压变动大且涉及多个数据期间的情况下,有可能在沿着继栅极线Ga、栅极线Gb之后所选择的栅极线的各像素中也产生条纹状不均。另一方面,在正极性的灰度数据信号与负极性的灰度数据信号的定时差足够小时,容量耦合通过正极与负极而抵消,因此相向基板电压VCOM的变动幅度为微量,串扰也足够小。
因此,本发明的目的在于提供一种能够通过列反转驱动来进行抑制了闪烁或串扰等画质劣化的图像显示的显示装置及数据驱动器。
解决问题的技术手段
本发明的显示装置包括:显示面板,包含具有第一数据线群及第二数据线群的多条数据线、及与所述多条数据线交叉地配置的多条栅极线,且在所述数据线与所述栅极线的各交叉部配置有担任像素的显示胞元;栅极驱动器,对所述多条栅极线分别供给栅极选择信号;以及多个数据驱动器,对应于每规定的数据线数而设,分别接收图像信号,并根据所述图像信号来生成比规定的基准电压高的正极性的灰度数据信号及比所述基准电压低的负极性的灰度数据信号,将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的其中一个输出到所述第一数据线群及第二数据线群中的其中一数据线群,并且将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的另一个输出到所述第一数据线群及第二数据线群中的另一数据线群,所述数据驱动器包含多个输出放大器,所述多个输出放大器独立地输出所述正极性的灰度数据信号或所述负极性的灰度数据信号,所述数据驱动器生成一信号来作为所述正极性的灰度数据信号,此信号在规定周期显现分别具有与基于所述图像信号的各像素的亮度等级对应的正极性的电压值的数据脉冲,且生成一信号来作为所述负极性的灰度数据信号,此信号在每个所述规定周期以相对于所述正极性的灰度数据信号的相位向延迟的方向偏移后的相位来显现分别具有与基于所述图像信号的各像素的亮度等级对应的负极性的电压值的数据脉冲,并且以使所述多个输出放大器中负责所述正极性的灰度数据信号的输出的输出放大器的转换速率比负责所述负极性的灰度数据信号的输出的输出放大器的转换速率低的方式进行控制。
本发明的数据驱动器接收图像信号,并根据所述图像信号来生成比规定的基准电压高的正极性的灰度数据信号及比所述基准电压低的负极性的灰度数据信号,将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的其中一个输出到显示面板的第一数据线群及第二数据线群中的其中一数据线群,并且将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的另一个输出到所述第一数据线群及第二数据线群中的另一数据线群,且所述数据驱动器包含多个输出放大器,所述多个输出放大器分别输出所述正极性的灰度数据信号及所述负极性的灰度数据信号中的其中一个,所述数据驱动器生成一信号来作为所述正极性的灰度数据信号,此信号在规定周期显现分别具有与基于所述图像信号的各像素的亮度等级对应的正极性的电压值的数据脉冲,且生成一信号来作为所述负极性的灰度数据信号,此信号在每个所述规定周期以相对于所述正极性的灰度数据信号的相位向延迟的方向偏移后的相位来显现分别具有与基于所述图像信号的各像素的亮度等级对应的负极性的电压值的数据脉冲,并且以使所述多个输出放大器中负责所述正极性的灰度数据信号的输出的输出放大器的转换速率比负责所述负极性的灰度数据信号的输出的输出放大器的转换速率低的方式进行控制。
发明的效果
本发明中,当进行每隔一帧期间切换输出到显示面板的各数据线的灰度数据信号的极性的列反转驱动时,使负极性的灰度数据信号的相位相对于正极性的灰度数据信号向延迟的方向偏移。由此,即使在栅极选择信号的后缘部产生了钝化的状态下,也可缩小基于负极性的灰度数据信号所得的像素充电率、与基于正极性的灰度数据信号所得的像素充电率之差。因而,能够抑制伴随基于负极性的灰度数据信号所得的像素充电率与基于正极性的灰度数据信号所得的像素充电率之差的闪烁。
进而,本发明中,使输出正极性的灰度数据信号的输出放大器的转换速率较输出负极性的灰度数据信号的输出放大器的转换速率而言降低。由此,可抑制因通过使负极性的灰度数据信号的相位相对于正极性的灰度数据信号延迟而产生的、数据线及相向基板电极间的电容耦合引起的相向基板电压的变动的峰值,因此能够抑制伴随所述相向基板电压的变动而在显示图像中显现的串扰(条纹状不均)。
因此,根据本发明,当通过列驱动来驱动显示面板时,能够进行抑制了闪烁或串扰(条纹状不均)等画质劣化的图像显示。
附图说明
图1是表示对栅极线施加的栅极选择信号、与通过以往的驱动而对邻接的一对数据线施加的正极性及负极性的灰度数据信号的波形例的波形图。
图2是表示在以灰色背景显示在画面中央包含白色方形区域的图像时于所述图像中显现的串扰(条纹状不均)的一例的图。
图3是表示为了以灰色背景显示在画面中央包含白色方形区域的图像而对通过所述白色方形区域的一对数据线及不通过所述白色方形区域的一对数据线分别施加的灰度数据信号群、及相向基板电压的波形的波形图。
图4是表示作为本发明的显示装置的液晶显示装置的概略结构的框图。
图5是概略表示显示胞元的结构的一例的图。
图6是表示数据驱动器120的内部结构的一例的框图。
图7是表示锁存输出定时信号LOAD1及锁存输出定时信号LOAD2的波形的一例的波形图。
图8是表示从数据驱动器120输出的灰度数据信号Vd1~灰度数据信号Vd4各自的极性状态(正极性或负极性)的迁移的一例的时间图。
图9是表示对栅极线施加的栅极选择信号、与数据驱动器120对一对数据线施加的正极性及负极性的灰度数据信号的波形的一例的波形图。
图10是表示数据驱动器120对通过图2所示的白色方形区域的一对数据线及不通过白色方形区域的一对数据线分别施加的灰度数据信号群、以及相向基板电压的波形的波形图。
图11是表示输出放大器部95内的一部分的结构的一例的框图。
图12是从输出放大器部95中所含的输出放大器群中抽选正极用的输出放大器并示出输出放大器各自的电路结构的一例的电路图。
图13是表示输出放大器部95内的一部分的结构的另一例的框图。
符号的说明
60:转换速率设定部
61:正极偏压生成部
62:负极偏压生成部
95:输出放大器部
120:数据驱动器
150:显示面板
510:控制核心部
510a:转换速率控制部
700:锁存器部
具体实施方式
图4是表示作为本发明的显示装置的有源矩阵型的液晶显示装置10的概略结构的框图。
如图4所示,液晶显示装置10具有显示控制器100、数据驱动器120-1~数据驱动器120-p、栅极驱动器110及显示面板150。
在显示面板150中,如图4所示,交叉配置有沿二维画面的水平方向伸展的栅极线GL1~栅极线GLr(r为2以上的整数)与沿二维画面的垂直方向伸展的数据线DL1~数据线DLm(m为2以上的整数)。数据驱动器120-1~数据驱动器120-p分别对应于每规定的数据线数而设,以p个(p为大于1的整数)数据驱动器整体来驱动显示面板150的数据线DL1~数据线DLm。由于窄边框化的需求,主流的是,驱动栅极线GL1~栅极线GLr的栅极驱动器110包含与显示面板150一体地形成的薄膜晶体管电路。在栅极线GL1~栅极线GLr各自与数据线DL1~数据线DLm各自的交叉部,形成有担任单元像素的显示胞元154。
另外,图4中,栅极驱动器110是以显示面板150的单侧配置来表示,也可将两个栅极驱动器110分别配置于显示面板150的二维画面的左右两端部,并利用各栅极驱动器110来驱动栅极线GL1~栅极线GLr。
图5是概略表示显示胞元154的结构的图。
如图5所示,显示胞元154包含彼此层叠的像素电极C1、液晶层C2及相向基板电极C3与作为像素开关的薄膜晶体管TR。另外,图5中表示n沟道型薄膜晶体管的示例。
像素电极C1是对应于每个显示胞元154而独立设置的透明电极,相向基板电极C3是遍及显示面板150的整个面的单个的透明电极。晶体管TR的控制端子连接于栅极线GL,其第一端子连接于数据线DL。进而,晶体管TR的第二端子连接于像素电极C1。对相向基板电极C3施加有作为基准电压的相向基板电压VCOM。
而且,在图4中,显示控制器100基于图像信号VD来生成图像信号DVS,所述图像信号DVS以串行的数字信号形态表示控制信号群CS、表示各像素的亮度等级的图像数据PD的序列及数字设定信息。
控制信号群CS包含帧周期的基准信号的垂直回线信号Vsync、数据期间的基准信号的水平回线信号Hsync及时钟信号CLK等。数字设定信息包含输出延迟方向信息CF、输出延迟偏移量信息SA1及输出延迟偏移量信息SA2、输出开始定时信息TA1及输出开始定时信息TA2。
输出延迟方向信息CF为下述信息,即,对应于数据驱动器120-1~数据驱动器120-p的每一个,针对输出i(i为2以上的整数)个灰度数据信号Vd的i个输出通道,指定以下的输出延迟时间的增加方向。即,输出延迟方向信息CF为指定是使从正极性及负极性各自的输出开始通道算起的输出延迟时间的增加方向以输出通道的编号的升序及降序中的任一顺序增加,还是从i个输出通道的两端侧朝向中央而使输出延迟时间增加的信息。另外,正极及负极的输出延迟方向信息CF为共用。具体而言,例如在将栅极驱动器配置于显示面板的二维画面的左右两端部,并在二维画面的下端部(或上端部)沿着水平方向并列配置有数据驱动器120-1~数据驱动器120-p的情况下,输出延迟方向信息CF的内容如以下所述。即,在二维画面的左半面的数据驱动器IC各自的输出延迟方向信息CF中,针对i个输出通道,对应于栅极选择信号延迟从左端栅极驱动器朝向画面中央增加的方向,而进行使输出延迟时间从第一输出通道朝向第i输出通道增加的方向指定。而且,在二维画面的右半面的数据驱动器IC各自的输出延迟方向信息CF中,针对i个输出通道,对应于栅极选择信号延迟从右端侧栅极驱动器朝向画面中央增加的方向,而进行使输出延迟时间从第i输出通道朝向第一输出通道增加的方向指定。而且,为了实现对安装有数据驱动器IC的显示面板端部的数据线扇出(fan out)布线长度的修正,也可根据输出延迟方向信息CF来进行使输出延迟时间从i个输出通道的两端侧朝向中央增加的方向指定。
输出延迟偏移量信息SA1为下述信息,即,对应于数据驱动器120-1~数据驱动器120-p的每一个,指定对负责正极性的灰度数据信号Vd的输出的输出通道群设定的延迟偏移量。输出延迟偏移量信息SA2为下述信息:对应于数据驱动器120-1~数据驱动器120-p的每一个,指定对负责负极性的灰度数据信号Vd的输出的输出通道群设定的延迟偏移量。另外,所谓延迟偏移量,是指每规定的输出通道数单位xr(输出通道编号的升序方向)或xl(输出通道编号的降序方向)(其中,xr<i、xl<i)的延迟时间的变化量,例如以时钟信号CLK的脉宽的整数倍来阶段性地表示。
输出开始定时信息TA1为下述信息,即,对应于数据驱动器120-1~数据驱动器120-p的每一个,对负责正极性的灰度数据信号Vd的输出的输出通道群指定输出开始通道的输出定时。输出开始定时信息TA2为下述信息,即,对应于数据驱动器120-1~数据驱动器120-p的每一个,对负责负极侧的灰度数据信号Vd群的输出的输出通道群指定输出开始通道的输出定时。另外,也可使正极性及负极性的输出开始通道的指定信息分别包含于输出开始定时信息TA1、输出开始定时信息TA2中。或者,也可对应于输出延迟方向信息CF来指定输出通道。
显示控制器100将如上所述那样生成的图像信号DVS分别供给到数据驱动器120-1~数据驱动器120-p,并且将表示施加栅极选择信号的定时的栅极定时信号供给到栅极驱动器110。
栅极驱动器110根据所述栅极定时信号,依序生成分别包含用于选择栅极线的至少一个脉冲的栅极选择信号Vg1~栅极选择信号Vg(r),并从r个输出端子分别独立地输出。栅极驱动器110将从所述r个输出端子输出的栅极选择信号Vg1~栅极选择信号Vg(r)分别供给到显示面板150的栅极线GL1~栅极线GLr。
数据驱动器120-1~数据驱动器120-p例如包含分别独立的p个IC,对应于显示面板150的数据线DL1~数据线DLm的每i(i为2以上的整数)条而设。数据驱动器120-1~数据驱动器120-p分别根据图像信号DVS而生成具有与每一像素的亮度等级对应的模拟电压值的i个正极性或负极性的灰度数据信号Vd1~灰度数据信号Vdi,并分别供给到相对应的显示面板150的i条数据线DL。
另外,数据驱动器120-1~数据驱动器120-p进行如下所述的列反转驱动,即,在灰度数据信号Vd1~灰度数据信号Vdi中的某帧期间,对邻接而成对的其中一条数据线供给正极性的灰度数据信号,对另一条数据线供给负极性的灰度数据信号。并且,各个灰度数据信号的极性状态以帧为单位而反转。作为最简单的方法,也可将对显示面板的第奇数条数据线供给的灰度数据信号Vd1、灰度数据信号Vd3、灰度数据信号Vd5、…各自的极性设为正极及负极的其中一个极性,将对第偶数条数据线供给的灰度数据信号Vd2、灰度数据信号Vd4、灰度数据信号Vd6、…各自的极性设为另一个极性,使各自的极性状态在每一帧发生反转。
进而,数据驱动器120-1~数据驱动器120-p在输出灰度数据信号Vd1~灰度数据信号Vdi时,以比正极性的灰度数据信号群延迟了规定期间的定时来输出灰度数据信号Vd1~灰度数据信号Vdi中的负极性的灰度数据信号群。
图6是从数据驱动器120-1~数据驱动器120-p中抽选一个数据驱动器120并示出其内部的结构的框图。
如图6所示,数据驱动器120包含控制核心部510、设定存储部600、定时控制部650、锁存器部700、灰度电压生成部54、负极偏压生成部61、正极偏压生成部62、电平移位器80、解码器部90及输出放大器部95。
控制核心部510对串行形态的图像信号DVS实施串行并行转换处理,由此分离提取与各显示胞元154对应的图像数据PD的序列、所述各种信号群及设定信息,并分别供给到相对应的块。
即,控制核心部510从图像信号DVS中提取图像数据PD的序列、数字设定信息(CF、SA1、SA2、TA1、TA2)及时钟信号CLK。控制核心部510将数字设定信息(CF、SA1、SA2、TA1、TA2)供给到设定存储部600,将基准定时信号STD供给到定时控制部650,将图像数据PD的序列供给到锁存器部700。
另外,控制核心部510根据图像信号DVS来生成一水平期间周期(1H周期)的基准定时信号STD。作为所述基准定时信号STD,例如也可设为与栅极选择信号的栅极断开定时同步的信号。
进而,控制核心部510根据图像信号DVS来生成极性反转信号POL、以及用于将正极用及负极用各自的图像数据信号导入锁存器部700的正极用的锁存输出定时信号LOAD1及负极用的锁存输出定时信号LOAD2。控制核心部510将极性反转信号POL供给到输出放大器部95及锁存器部700,将锁存输出定时信号LOAD1及锁存输出定时信号LOAD2供给到定时控制部650及锁存器部700。
极性反转信号POL例如为以逻辑电平0及1中的其中一个表示正极,以另一个表示负极的二值(逻辑电平0及1)的脉冲状的频率信号。
锁存输出定时信号LOAD1及锁存输出定时信号LOAD2为相对于基准定时信号STD而具有基于控制信号群CS或数字设定信息的延迟量地生成的信号。
图7是表示锁存输出定时信号LOAD1及锁存输出定时信号LOAD2的波形的一例的图。
如图7所示,锁存输出定时信号LOAD1及锁存输出定时信号LOAD2为下述二值信号,即,每隔一水平扫描周期(1H)而交替地显现具有与逻辑电平0对应的电压值的脉冲、及具有与逻辑电平1对应的电压值的脉冲。此时,负极用的锁存输出定时信号LOAD2为使正极用的锁存输出定时信号LOAD1的相位如图7所示那样延迟时间Ts21后的信号。另外,所述时间Ts21为基于栅极选择信号的后缘部的伴随时间经过的电压变化率而预先设定的时间。
而且,在控制核心部510中包含转换速率控制部510a。
转换速率控制部510a对应于正极用的锁存输出定时信号LOAD1与负极用的锁存输出定时信号LOAD2的相位差(图7所示的时间Ts21),而生成使输出放大器部95中所含的多个输出放大器中负责正极性的灰度数据信号的输出的输出放大器的转换速率降低的转换速率控制信号SRL,并将其供给到转换速率设定部60。
设定存储部600导入从控制核心部510供给的数字设定信息(CF、SA1、SA2、TA1、TA2)并予以保存。设定存储部600将所保存的数字设定信息即输出延迟方向信息CF、输出延迟偏移量信息SA1及输出延迟偏移量信息SA2、输出开始定时信息TA1及输出开始定时信息TA2供给到定时控制部650。另外,保存于设定存储部600中的数字设定信息每隔规定周期被刷新(refresh)。
定时控制部650包括正极定时控制部及负极定时控制部作为正极用及负极用各自的功能块,并生成用于输出被导入到锁存器部700的与正极用及负极用分别对应的图像数据信号的定时信号。
即,定时控制部650的正极定时控制部基于输出延迟方向信息CF、输出延迟偏移量信息SA1、输出开始定时信息TA1、基准定时信号STD及锁存输出定时信号LOAD1,而生成正极用的图像数据信号的锁存输出定时信号群LOAD1-Grs。
定时控制部650的负极定时控制部基于输出延迟方向信息CF、输出延迟偏移量信息SA2、输出开始定时信息TA2、基准定时信号STD及锁存输出定时信号LOAD2,而生成负极用的图像数据信号的锁存输出定时信号群LOAD2-Grs。
定时控制部650将如上所述那样生成的锁存输出定时信号群LOAD1-Grs及锁存输出定时信号群LOAD2-Grs供给到锁存器部700。
锁存器部700包含正极数据锁存器710及负极数据锁存器720。锁存器部700根据极性反转信号POL来将图像数据PD的序列中的各图像数据PD分配给正极用及负极用。
正极数据锁存器710根据锁存输出定时信号LOAD1来导入被分配给正极的各个图像数据PD。并且,正极数据锁存器710将所导入的正极的各个图像数据PD作为图像数据P,而以输出定时予以输出,所述输出定时是基于与各自对应的输出通道对应的输出定时信号群LOAD1-Grs且对应于每规定的输出数单位而设定。
负极数据锁存器720根据锁存输出定时信号LOAD2来导入被分配给负极的各个图像数据PD。并且,负极数据锁存器720将所导入的负极的各个图像数据PD作为图像数据P,而以输出定时予以输出,所述输出定时是基于与各自对应的输出通道对应的输出定时信号群LOAD2-Grs且对应于每规定的输出数单位而设定。
锁存器部700将从这些正极数据锁存器710及负极数据锁存器720输出的i(i为2以上的整数)个图像数据P作为图像数据P1~图像数据Pi而供给到电平移位器80。
电平移位器80将针对从锁存器部700供给的i个图像数据P1~Pi分别实施增加所述数据的信号电平(电压振幅)的电平移位处理而获得的图像数据J1~图像数据Ji供给到解码器部90。
灰度电压生成部54生成分别具有不同的电压值且具有比作为基准电压的相向基板电压VCOM高的电压值的L(L为2以上的整数)个电压来作为以L阶段表示像素的亮度等级的正极性的参照电压群X1~参照电压群XL。进而,灰度电压生成部54生成分别具有不同的电压值且具有比相向基板电压VCOM低的电压值的L个电压来作为以L阶段表示像素的亮度等级的负极性的参照电压群Y1~参照电压群YL。例如,灰度电压生成部54通过利用梯形电阻将规定的高电位VGH与比所述高电位VGH低的规定的低电位VGL之间分压为多个电压,而生成分别具有不同的电压值的参照电压群。
灰度电压生成部54将所生成的正极性的参照电压群X1~参照电压群XL、以及负极性的参照电压群Y1~参照电压群YL供给到解码器部90。
解码器部90具有i个解码器DEC,所述i个解码器DEC将图像数据J1~图像数据Ji分别独立地转换成具有模拟电压值的灰度数据信号。
解码器DEC各自从灰度电压生成部54接收正极性的参照电压群X1~参照电压群XL以及负极性的参照电压群Y1~参照电压群YL。进而,i个解码器DEC各自分别独立地接收图像数据J1~图像数据Ji中的一个。
各解码器DEC在自身所接收的图像数据J为正极数据的情况下,从正极性的参照电压群X1~参照电压群XL中选择由所述图像数据J所指定的一个或多个参照电压。另一方面,在自身所接收的图像数据J为负极数据的情况下,解码器DEC从负极性的参照电压群Y1~参照电压群YL中选择由所述图像数据J所指定的一个或多个参照电压。
解码器部90将由各解码器DEC分别选择的一个或多个参照电压作为与各像素的亮度等级对应的灰度电压来输出到输出放大器部95。
输出放大器部95具有与解码器部90中所含的i个解码器DEC分别对应的i个输出放大器(运算放大器(operational amplifier))。输出放大器分别为自身的输出端子与反转输入端子(-)彼此连接的电压跟随器(voltage follower),利用自身的非反转输入端子(+)接收从各自对应的解码器DEC供给的一个或多个灰度电压。i个输出放大器分别通过将利用自身的非反转输入端子(+)所接收的一个或多个灰度电压放大,而生成具有与所述灰度电压对应的电压值的脉冲电压来作为与亮度等级对应的灰度数据脉冲,并经由输出端子而将其输出。另外,灰度数据脉冲是以一数据期间(例如一水平扫描期间)为单位而在一帧期间内连续输出。i个输出放大器分别将以一数据期间为单位显现的包含灰度数据脉冲的序列的信号作为灰度数据信号Vd,分别经由半导体IC的i个外部端子T1~Ti而输出到外部。此处,i个外部端子T1~Ti分别与显示面板150的数据线DL1~数据线DLm中的i条独立地连接。例如,在数据驱动器120为承担数据线DL1~数据线DLm中的DL1~DLi的数据驱动器120-1的情况下,从数据驱动器120的外部端子T1~外部端子Ti分别输出灰度数据信号Vd1~灰度数据信号Vdi。
转换速率设定部60包含负极偏压生成部61及正极偏压生成部62。
负极偏压生成部61针对i个输出放大器中负责负极性的灰度数据信号的输出的输出放大器(也称为负极用输出放大器)而生成偏置电压群VBN,以使所述输出放大器运行,所述偏置电压群VBN将在所述输出放大器内流动的偏置电流的电流量设定为规定量。并且,负极偏压生成部61将所生成的偏置电压群VBN分别供给到负极用输出放大器。
正极偏压生成部62基于所述转换速率控制信号SRL来生成偏置电压群VBP,以使i个输出放大器中负责正极性的灰度数据信号的输出的输出放大器(也称为正极用输出放大器)运行,所述偏置电压群VBP对在所述输出放大器内流动的偏置电流的电流量进行设定。具体而言,正极偏压生成部62中,由转换速率控制信号SRL所示的锁存输出定时信号LOAD1与锁存输出定时信号LOAD2的相位差(Ts21)越大,越生成用于使正极用输出放大器运行的使偏置电流的电流量降低的偏置电压群VBP。此时,关于正极用输出放大器,所述偏置电流越低,输出灰度数据信号时的转换速率越降低。正极偏压生成部62将如上所述那样生成的偏置电压群VBP分别供给到正极用输出放大器。
通过所述结构,转换速率设定部60对输出放大器部95实施下述设定,即,与由转换速率控制信号SRL所示的锁存输出定时信号LOAD1与锁存输出定时信号LOAD2之间的相位差对应地,相较于输出放大器部95中所含的负极用输出放大器而言,使正极用输出放大器的转换速率降低。另外,转换速率设定部60在由转换速率控制信号SRL所示的锁存输出定时信号LOAD1与锁存输出定时信号LOAD2之间的相位差为零时,生成使负责负极性的灰度数据信号的输出的输出放大器与负责正极性的灰度数据信号的输出的输出放大器的转换速率相等的偏置电压群VBP及偏置电压群VBN。
以下,对基于图6所示的数据驱动器120进行的列反转驱动进行说明。
图8是从自数据驱动器120输出的灰度数据信号Vd1~灰度数据信号Vdi中抽选四个Vd1~Vd4并示出各自的极性状态(正极性或负极性)的变化的时间图。
如图8所示,例如在极性反转信号POL为逻辑电平1的一帧期间,锁存器部700的正极数据锁存器710导入一水平扫描线的图像数据PD的序列中的第奇数个图像数据PD的各个来作为正极数据。而且,在此期间,锁存器部700的负极数据锁存器720导入一水平扫描线的图像数据PD的序列中的第偶数个图像数据PD的各个来作为负极数据。
并且,在极性反转信号POL为逻辑电平1的一帧期间,正极数据锁存器710将作为正极数据的第奇数个图像数据PD的各个作为第奇数个图像数据P1、P3、P5、P7、…而输出。而且,在此期间,负极数据锁存器720将作为负极数据的第偶数个图像数据PD的各个作为第偶数个图像数据P2、P4、P6、P8、…而输出。
由此,如图8所示,在极性反转信号POL为逻辑电平1的一帧期间,对显示面板150的数据线DL1~数据线DL4分别施加的灰度数据信号Vd1~灰度数据信号Vd4中的第奇数个灰度数据信号Vd1、Vd3各自为正极性。进而,在极性反转信号POL为逻辑电平1的一帧期间,如图8所示,第偶数个灰度数据信号Vd2、Vd4各自为负极性。
而且,如图8所示,在极性反转信号POL为逻辑电平0的一帧期间,正极数据锁存器710导入一水平扫描线的图像数据PD的序列中的第偶数个图像数据PD的各个来作为正极数据。而且,在此期间,负极数据锁存器720导入一水平扫描线的图像数据PD的序列中的第奇数个图像数据PD的各个来作为负极数据。
并且,在极性反转信号POL为逻辑电平0的一帧期间,正极数据锁存器710将作为正极数据的第偶数个图像数据PD的各个作为第偶数个图像数据P2、P4、P6、P8、…而输出。而且,在此期间,负极数据锁存器720将作为负极数据的第奇数个图像数据PD的各个作为第奇数个图像数据P1、P3、P5、P7、…而输出。
由此,如图8所示,在极性反转信号POL为逻辑电平0的一帧期间,对显示面板150的数据线DL1~数据线DL4分别施加的灰度数据信号Vd1~灰度数据信号Vd4中的第奇数个灰度数据信号Vd1、Vd3各自为负极性。进而,在极性反转信号POL为逻辑电平0的一帧期间,如图8所示,第偶数个灰度数据信号Vd2、Vd4各自为正极性。另外,为了便于说明,以根据显示面板150的数据线的偶数与奇数而成为不同的极性的例子进行了说明,但也能够适当替换数据线的极性的顺序。
此外,图8所示的灰度数据信号Vd1~灰度数据信号Vd4各自包含与沿着数据线DL1~数据线DL4分别配置的r个显示胞元154分别对应的r个灰度数据脉冲在一水平扫描期间(1H)的每个周期连续的脉冲的序列。
此时,在经由栅极线GL来接收从栅极驱动器110送出的脉冲状的栅极选择信号Vg,且接收从数据驱动器120送出的灰度数据信号Vd的显示胞元154中,灰度数据脉冲经由像素开关而被供给(充电)到像素电极。即,利用与灰度数据脉冲的电位和栅极选择信号Vg的电位的电位差对应的电流驱动能力,对所述显示胞元154供给灰度数据脉冲,所述显示胞元154被保持为所述灰度数据脉冲的电压值。
图9是表示对彼此邻接的数据线DLx(x为1~m的整数)及数据线DL(x+1)分别施加的正极性的灰度数据信号Vdx及负极性的灰度数据信号Vd(x+1)、以及对栅极线GLk(k为1~r的整数)施加的栅极选择信号Vgk的波形的一例的波形图。
另外,图9中示出了将正极性的灰度数据信号Vdx中所含的灰度数据脉冲Dpk供给(充电)到数据线DLx与栅极线GLk的交叉部的显示胞元154的状态。进而,图9中示出了将负极性的灰度数据信号Vd(x+1)中所含的灰度数据脉冲Dnk供给(充电)到数据线DL(x+1)与栅极线GLk的交叉部的显示胞元154的状态。
此处,数据线DLx及数据线DL(x+1)是在栅极线GLk上的、从栅极驱动器110的输出端子(未图示)计起的布线长度相对较长的位置处,与此栅极线GLk交叉的数据线。而且,图9的一点链线所示的栅极选择信号Vgk的脉冲波形是在栅极线GLk上的与数据线DLx、数据线DL(x+1)的交叉部的位置处所观测的波形。对于在与数据线DLx、数据线DL(x+1)的交叉部的位置处所观测的所述栅极选择信号Vgk而言,与从栅极驱动器的输出端子计起的栅极线的布线长度相应的阻抗大,产生相对较大的波形钝化。
另外,图9所示的一例中,表示包含灰度数据脉冲Dpk的正极性的灰度数据信号Vdx被施加到数据线DLx,且包含灰度数据脉冲Dnk的负极性的灰度数据信号Vd(x+1)被施加到数据线DL(x+1)的状态。
灰度数据信号具有对数据线方向的各像素分别供给的模拟电压值(灰度电压),包含以一数据期间(1H)为单位的多个灰度数据脉冲的序列。正极性的灰度数据信号Vdx的各灰度数据脉冲设为具有从下限值Lpy直至上限值Lpz为止的电压范围内的灰度电压。同样地,负极性的灰度数据信号Vd(x+1)的各灰度数据脉冲设为具有从上限值Lny直至下限值Lnz为止的电压范围内的灰度电压。相向基板电压VCOM被设定在正极性的灰度数据信号的下限值Lpy与负极性的灰度数据信号的上限值Lny之间。另外,图7中为了便于说明,灰度数据信号Vdx及灰度数据信号Vd(x+1)的灰度数据脉冲也表示每隔一数据期间而交替地输出各自的电压范围内的上限值与下限值的灰度电压的驱动模式。
图9所示的栅极选择信号Vgk是为了提高像素充电率而进行栅极预充电。即,连同与第k行像素对应的灰度数据脉冲Dpk及灰度数据脉冲Dnk,与第(k+1)行像素对应的一数据期间(1H)前的灰度数据脉冲Dp(k+1)及灰度数据脉冲Dn(k+1)的施加期间也包含在内,而维持高电位VGH的状态。
图9所示的灰度数据信号Vdx及灰度数据信号Vd(x+1)中,正极性的灰度数据脉冲Dpk与负极性的灰度数据脉冲Dnk是以彼此不同的定时输出。例如,图1所示的以往的驱动中,正极性的数据脉冲Dpk与负极性的数据脉冲Dnk是以同一定时输出,彼此的相位相同。
另一方面,图9所示的驱动中,相对于正极性的灰度数据脉冲Dpk,负极性的灰度数据脉冲Dnk是以向延迟规定的时间Ts21的方向偏移后的相位输出。
以下,对图9所示的正极性的灰度数据信号Vdx及栅极选择信号Vgk的定时控制进行说明。
数据驱动器120将正极性的灰度数据信号Vdx的输出定时设定成,不通过栅极选择信号Vgk来将灰度数据脉冲Dpk的下个数据期间的灰度数据脉冲Dp(k-1)供给(充电)到显示胞元154。
即,数据驱动器120如图9所示,在正极性的灰度数据脉冲Dpk的后缘部的时间点,以栅极选择信号Vgk的后缘部的电位成为所述灰度数据脉冲Dpk的下限值Lpy以下的定时来输出正极性的灰度数据信号Vdx。例如,为了成为此种输出形态,控制核心部510生成锁存输出定时信号LOAD1。由此,如图9所示,可将正极性的灰度数据脉冲Dpk的实效的像素充电期间设为与一数据期间T1H(一水平扫描期间1H)等同的像素充电期间Tp2。
而且,数据驱动器120如图9所示,使负极性的灰度数据信号Vd(x+1)的相位相对于正极性的灰度数据信号Vdx的相位向延迟了时间Ts21的方向进行了相位偏移。
即,图6所示的结构中,正极数据锁存器71将定为正极数据的图像数据片分别以下述定时予以输出,所述定时与分别对应于输出定时信号群LOAD1-Grs中的输出定时信号相对应。另一方面,负极数据锁存器720将定为负极数据的图像数据片分别以下述定时予以输出,所述定时与分别对应于输出定时信号群LOAD2-Grs中的输出定时信号相对应,且较正极数据锁存器710中的输出定时而言延迟了时间Ts21。
由此,数据驱动器120如图9所示,输出相对于正极性的灰度数据信号Vdx而向使相位延迟时间Ts21的方向偏移的负极性的灰度数据信号Vd(x+1)。其结果,如图9所示,在较负极性的灰度数据信号Vd(x+1)中所含的灰度数据脉冲Dnk的后缘为跟前的时间点,栅极信号Vgk的后缘部的电位成为所述灰度数据脉冲Dnk的下限值Lpy以下。
因而,负极性的灰度数据脉冲Dnk的实效的像素充电期间如图9所示,成为比一数据期间T1H短了期间Ts22(≧0)的像素充电期间Tn2。此期间Ts22的作用如下。
对于栅极选择信号Vgk与灰度数据信号的电位差而言,负极性比正极性大,因此即使是相同的像素充电期间,负极性的像素充电率也较高。也可设置期间Ts22来作为伴随栅极选择信号Vgk与灰度数据信号的电位差的、正极性与负极性的像素充电率之差的调整。
通过所述驱动,能够确保与一数据期间T1H等同的期间来作为正极性的灰度数据脉冲Dpk的实效的像素充电期间Tp2,并且将负极性的灰度数据脉冲Dnk的实效的像素充电期间Tn2设为一数据期间T1H以下。
因此,能够使正极性的灰度数据脉冲Dpk的像素充电期间Tp2长于图1所示的像素充电期间Tp1,并且将负极性的灰度数据脉冲Dnk的像素充电期间Tn2设为图1所示的像素充电期间Tn1以下。
如上所述,对负极性的灰度数据信号所产生的像素充电率进行下降调整,另一方面,提高正极性的灰度数据信号所产生的像素充电率,由此,负极性的灰度数据信号所产生的像素充电率、与正极性的灰度数据信号所产生的像素充电率之差缩小。
因而,根据数据驱动器120,即使栅极选择信号的脉冲边缘部产生钝化,也能够抑制伴随负极性的灰度数据信号所产生的像素充电率与正极性的灰度数据信号所产生的像素充电率之差而产生的闪烁以及画质劣化。
进而,数据驱动器120中,通过转换速率控制部510a及正极偏压生成部61,如以下所述那样控制负责正极性的灰度数据信号的输出的输出放大器的转换速率。
即,通过转换速率控制部510a及正极偏压生成部61,而以使负责正极性的灰度数据信号的输出的输出放大器的转换速率比负责负极性的灰度数据信号的输出的输出放大器的转换速率低的方式进行控制。
由此,可减低在进行如图2所示的特定的图像显示时所产生的相向基板电压VCOM的变动的峰值。
另外,转换速率控制部510a及正极偏压生成部61中,正极性的灰度数据信号与负极性的灰度数据信号的相位差(Ts21)越大,负责正极性的灰度数据信号的输出的输出放大器的转换速率的降低幅度越大,由此能够抑制相向基板电压VCOM的变动。
图10是表示分别向通过图2所示的白色方形区域WE的数据线Df、数据线D(f+1)及不通过白色方形区域WE的数据线Dg、数据线D(g+1)发送的灰度数据信号Vdf、灰度数据信号Vd(f+1)、灰度数据信号Vdg及灰度数据信号Vd(g+1)、以及相向基板电压VCOM的波形的波形图。
如图10所示,数据线D(f+1)中,负极性的灰度数据信号Vd(f+1)的电平在时点Tn从表示灰色的电平Vn_gy朝向表示白色的电平Vn_wt下降。
另一方面,数据线Df中,正极性的灰度数据信号Vdf的电平在比时点Tn更靠前时间Ts21的时点Tp从表示灰色的电平Vp_gy朝向表示白色的电平Vp_wt上升。其中,输出正极性的灰度数据信号Vdf的输出放大器的转换速率被控制成与时间Ts21对应地比输出负极性的灰度数据信号Vd(f+1)的输出放大器的转换速率低。转换速率减低比例也依存于时间Ts21的宽度,相对于输出负极性的灰度数据信号的输出放大器的转换速率(每单位时间的电压变化量的绝对值),使输出正极性的灰度数据信号的输出放大器的转换速率(每单位时间的电压变化量的绝对值)降低例如20%~50%。其结果,理想的是将相向基板电压VCOM相对于期待值的变动抑制到无法视觉串扰(条纹状不均)的等级。
因而,如图10所示,正极性的灰度数据信号Vdf的上升波形与不进行此种转换速率的降低控制时的上升波形(由点划线表示)相比,电压缓慢地变化。
由此,如图10所示,因数据线Df与相向基板电极C3之间的电容耦合引起的相向基板电压VCOM的变动的峰值电压比不进行所述转换速率的降低控制时的相向基板电压VCOM的变动(由点划线表示)的峰值电压低。关于不通过图2所示的白色方形区域WE的数据线Dg、数据线D(g+1),参照图10,由栅极线Ga选择并被供给数据线Dg的正极性的灰度数据信号的像素中,实效的像素充电期间为期间Tp2,时刻Tpt的灰度数据信号与相向基板电压VCOM的电压差被保持一帧期间,并被施加到所述像素的液晶。如图10所示那样,相向基板电压VCOM的变动降低,由此可抑制对像素的液晶施加的电压也相对于期待值减少,也可抑制亮度降低。而且,被供给数据线D(g+1)的负极性的灰度数据信号的像素中,实效的像素充电期间为期间Tn2,时刻Tnt'的灰度数据信号与相向基板电压VCOM的电压差被保持一帧期间,并被施加到所述像素的液晶。如图10所示那样,相向基板电压VCOM的变动降低,由此可抑制对像素的液晶施加的电压也相对于期待值增加,也可抑制亮度增加。通过将这些像素的亮度变化抑制为未满一定等级,正极性与负极性的各像素的亮度也大致抵消,难以视觉到亮度与周围的不同。
因此,伴随相向基板电压VCOM的变动,能够抑制在图2所示的灰色背景与白色方形区域WE的边界部产生的串扰(条纹状不均)。
如上所述,液晶显示装置20采用包含以下的控制部及转换速率设定部作为数据驱动器120的装置,所述数据驱动器120进行每隔一帧期间切换对显示面板150的各数据线输出的灰度数据信号的极性的列反转驱动。
即,控制部(510、510a)使负极性的灰度数据信号的相位相对于对显示面板的各数据线输出的正极性的灰度数据信号向延迟的方向偏移。由此,即使在栅极选择信号的后缘部产生了钝化的状态下,也缩小基于负极性的灰度数据信号所得的像素充电率、与基于正极性的灰度数据信号所得的像素充电率之差。因而,能够抑制伴随基于负极性的灰度数据信号所得的像素充电率与基于正极性的灰度数据信号所得的像素充电率之差的闪烁。
转换速率设定部(60、62)与正极性的灰度数据信号与负极性的灰度数据信号的相位差对应地,使负责正极性的灰度数据信号的输出的输出放大器的转换速率较输出负极性的灰度数据信号的输出放大器的转换速率而言降低。由此,因通过使负极性的灰度数据信号的相位相对于正极性的灰度数据信号延迟而产生的、数据线及相向基板电极间的电容耦合引起的相向基板电压的变动的峰值降低,从而能够抑制伴随所述相向基板电压的变动而在显示图像中显现的串扰(条纹状不均)。
因此,根据作为本发明的显示装置的液晶显示装置10,当通过列驱动来驱动显示面板时,在栅极选择信号的后缘部产生钝化的大画面、高精细的液晶显示面板中,能够进行抑制了闪烁或串扰(条纹状不均)等画质劣化的图像显示。
另外,图6所示的实施例中,转换速率设定部60分别通过单一的负极偏压生成部61及正极偏压生成部62来生成输出放大器部95中所含的i个输出放大器的偏置电流。然而,也可将i个输出放大器分成U(U为2以上的整数)个组,并对应于每个所述组而设置专用的负极偏压生成部61及正极偏压生成部62。即,作为转换速率设定部60,只要是利用单一或多个偏压生成部(61、62)对多个输出放大器进行转换速率的设定的转换速率设定部即可。因此,关于负责正极性的灰度数据信号的输出的输出放大器的转换速率及负责负极性的灰度数据信号的输出的输出放大器的转换速率的设定,例如可以数据驱动器为单位或以由数据驱动器内的多个偏压生成部控制的输出放大器的各组为单位,根据正极性的灰度数据信号与负极性的灰度数据信号的相位差来独立地调整。
总之,作为本发明的显示装置(10),只要是包括以下的显示面板、栅极驱动器及数据驱动器的显示装置即可。
即,显示面板(150)具有包含第一数据线群及第二数据线群的多条数据线(DL1~DLm)、与多条数据线交叉地配置的多条栅极线(GL1~GLr)、以及在数据线与栅极线的各交叉部配置的担任像素的显示胞元(154)。栅极驱动器(110)向显示面板的多条栅极线分别供给栅极选择信号。
数据驱动器(120)对应于显示面板的每规定的数据线数(i条)而设,分别基于图像信号(DVS)而相对于规定的基准电压(VCOM)生成正极性的灰度数据信号(Vdx)及负极性的灰度数据信号(Vd(x+1))。具体而言,数据驱动器生成一信号来作为所述正极性的灰度数据信号,此信号在规定周期(1H、T1H)显现分别具有与基于图像信号的各像素的亮度等级对应的正极性的电压值的数据脉冲(Dpk)。进而,生成一信号来作为所述负极性的灰度数据信号,此信号在每个规定周期以相对于正极性的灰度数据信号的相位向延迟的方向偏移后的相位来显现分别具有与基于图像信号的各像素的亮度等级对应的负极性的电压值的数据脉冲(Dnk)。并且,数据驱动器将所述正极性的灰度数据信号及负极性的灰度数据信号中的其中一个输出到第一数据线群及第二数据线群中的其中一个数据线群,并且将正极性的灰度数据信号及负极性的灰度数据信号中的另一个输出到第一数据线群及第二数据线群中的另一数据线群。
另外,数据驱动器包含多个输出放大器(95),所述多个输出放大器(95)独立地输出所述正极性的灰度数据信号及负极性的灰度数据信号。数据驱动器以根据正极性的灰度数据信号与负极性的灰度数据信号的相位差(Ts21)来使负责正极性的灰度数据信号的输出的输出放大器的转换速率比负责负极性的灰度数据信号的输出的输出放大器的转换速率低的方式进行控制(510a、62),
其次,对输出放大器部95的详细结构进行说明。
图11是表示输出放大器部95中所含的与各输出通道对应的输出放大器的内部结构的一例的框图。具体而言,在图11中示出采用正极用及负极用的专用的输出放大器作为各输出放大器时的结构例。
另外,图11中,示出从输出放大器部95中抽选分别输出正极及负极的灰度数据信号(Vsp_O、Vsn_O)的一对输出放大器(95p、95n)、与将所述一对输出放大器的输出交替地切换并供给到外部端子Tk及外部端子T(k+1)的复用器所得者作为输出放大器部95-1。进而,图11中,示出从解码器部90中抽选向所述一对输出放大器(95p、95n)分别供给正极性及负极性的灰度电压(Vsp、Vsn)的一对正极解码器及负极解码器所得者作为解码器部90-1。
在图11中,负极用的输出放大器95n为自身的输出端子连接于反转输入端子的电压跟随器,生成将利用自身的非反转输入端子所接收的负极性的灰度电压Vsn放大所得者作为灰度数据信号Vsn_O,并经由节点No(k+1)而将其供给到复用器MUX。
正极用的输出放大器95p为自身的输出端子连接于反转输入端子的电压跟随器,生成将利用自身的非反转输入端子所接收的正极性的灰度电压Vsp放大所得者作为灰度数据信号Vsp_O,并经由节点Nok而将其供给到复用器MUX。此时,正极用的输出放大器95p根据所述偏置电压群VBP而使输出灰度数据信号Vsp_O时的转换速率较负极用的输出放大器95n输出灰度数据信号Vsn_O时的转换速率而言降低。
在极性反转信号POL表示逻辑电平1及0中的其中一个的情况下,复用器MUX经由外部端子Tk(k为2以上的整数)而将正极性的灰度数据信号Vsp_O输出来作为灰度数据信号Vdk,并且经由外部端子T(k+1)将负极性的灰度数据信号Vsn_O输出来作为灰度数据信号Vd(k+1)。而且,在极性反转信号POL表示逻辑电平1及0中的另一个的情况下,复用器MUX经由外部端子Tk而将负极性的灰度数据信号Vsn_O输出来作为灰度数据信号Vdk,并且经由外部端子T(k+1)将正极性的灰度数据信号Vsp_O输出来作为灰度数据信号Vd(k+1)。
图12是从输出放大器95p及输出放大器95n中抽选正极用的输出放大器95p并示出输出放大器部95中所含的输出放大器各自的电路结构的一例的电路图。
如图12所示,输出放大器95p包括:差动级,包含N通道金属氧化物半导体(MetalOxide Semiconductor,MOS)型的晶体管11~N通道金属氧化物半导体(Metal OxideSemiconductor,MOS)型的晶体管13及P通道MOS型的晶体管14~P通道MOS型的晶体管16;以及放大级19。
晶体管11及晶体管12构成N型差动对。晶体管11利用自身的栅极接收正极性的灰度电压Vsp,晶体管12利用自身的栅极接收作为输出放大器95p的输出的正极性的灰度数据信号Vsp_O。晶体管11及晶体管12彼此的源极相互连接,各自的漏极连接于放大级19。作为所述N型差动对的电流源的晶体管13利用自身的栅极接收由正极偏压生成部62生成的偏置电压群VBP中的第一偏置电压VBP_1。在晶体管13的源极施加有规定的低电源电位E2,漏极连接于晶体管11及晶体管12的源极。
通过所述结构,N型差动对(11、12)将包含与正极性的灰度电压Vsp和灰度数据信号Vsp_O的差分对应的电流比的一对电流作为负侧的差动输出电流对而从放大级19抽出。另外,负侧的差动输出电流对的合计电流为晶体管13基于第一偏置电压VBP_1而输出的电流量。
晶体管14及晶体管15构成P型差动对。晶体管14利用自身的栅极接收正极性的灰度电压Vsp,晶体管15利用自身的栅极接收作为输出放大器95p的输出的正极性的灰度数据信号Vsp_O。晶体管14及晶体管15彼此的源极相互连接,各自的漏极连接于放大级19。作为所述P型差动对的电流源的晶体管16利用自身的栅极接收由正极偏压生成部62生成的偏置电压群VBP中的第二偏置电压VBP_2。在晶体管16的源极施加有规定的高电源电位E1,漏极连接于晶体管14及晶体管15的源极。
通过所述结构,P型差动对(14、15)将包含与正极性的灰度电压Vsp和灰度数据信号Vsp_O的差分对应的电流比的一对电流作为正侧的差动输出电流对而发送到放大级19。另外,正侧的差动输出电流对的合计电流为晶体管16基于第二偏置电压VBP_2而输出的电流量。
放大级19将与正侧的差动输出电流对对应的电流发送到输出端子,并且将与负侧的差动输出电流对对应的电流从所述输出端子抽出,由此生成与正极性的灰度电压Vsp对应的灰度数据信号Vsp_O,并经由所述输出端子而输出。放大级19接收由正极偏压生成部62生成的偏置电压群VBP中自身的放大动作所需的第三偏置电压VBP_3(未图示)。
通过图12所示的结构,正极用的输出放大器95p以与作为偏置电压群VBP的VBP_1、VBP_2及VBP_3相应的转换速率,输出灰度数据信号Vsp_O。另外,根据从转换速率控制部510a发送来的转换速率控制信号SRL来可变地控制偏置电压VBP_1、偏置电压VBP_2及偏置电压VBP_3。此时,如上所述,转换速率控制信号SRL负责下述控制,即,根据锁存输出定时信号LOAD1与锁存输出定时信号LOAD2的相位差来使输出放大器95p的转换速率降低。此处,为了使正极用的输出放大器95p的转换速率降低,至少在作为电流源的晶体管13及晶体管16所发送的电流变小的方向上设定偏置电压VBP_1及偏置电压VBP_2各自的电压值。
另外,图12中为包括N型的差动级(11~13)与P型的差动级(14~16)的互补型差动结构,但也可为仅包括某一个差动级的结构。而且,关于图11所示的负极用的输出放大器95n,也可采用与图12相同的电路。但是,负极用的输出放大器95n所接收的第一偏置电压VBN_1~第三偏置电压VBN_3也可分别能够以规定的固定值、或者与正极用的输出放大器95p联动地以相同的比例来调整转换速率。在负极用的输出放大器95n与正极用的输出放大器95p被联动地控制的情况下,优选为利用与转换速率控制信号SRL不同的控制信号来控制。
图13是表示输出放大器部95中所含的与各输出通道对应的输出放大器的内部结构的另一例的框图。
另外,图13中,示出从输出放大器部95中抽选邻接的一对输出放大器(95k、95k+1)、及与所述一对放大输出器对应设置的第一及第二复用器(MUX1、MUX2)所得者作为输出放大器部95-2。进而,图13中,示出从解码器部90中抽选向所述输出放大器部95-2供给正极性及负极性的灰度电压(Vsp、Vsn)的一对正极解码器及负极解码器所得者作为解码器部90-1。
在图13中,复用器MUX1接收从控制核心部510发送来的极性反转信号POL。在极性反转信号POL表示逻辑电平1及0中的其中一个的情况下,复用器MUX1将正极性的灰度电压Vsp供给到输出放大器95k的非反转输入端子,并且将负极性的灰度电压Vsn供给到输出放大器95k+1的非反转输入端子。而且,在极性反转信号POL表示逻辑电平1及0中的另一个的情况下,复用器MUX1将负极性的灰度电压Vsn供给到输出放大器95k的非反转输入端子,并且将正极性的灰度电压Vsp供给到输出放大器95k+1的非反转输入端子。
输出放大器95k为自身的输出端子连接于反转输入端子的电压跟随器,生成将利用自身的非反转输入端子所接收的灰度电压放大所得者作为灰度数据信号Vs1_O,并经由外部端子Tk而将其输出来作为灰度数据信号Vdk。
输出放大器95k+1为自身的输出端子连接于反转输入端子的电压跟随器,生成将利用自身的非反转输入端子所接收的灰度电压放大所得者作为灰度数据信号Vs2_O,并经由外部端子T(k+1)而将其输出来作为灰度数据信号Vd(k+1)。
复用器MUX2接收从控制核心部510发送来的极性反转信号POL。在极性反转信号POL表示逻辑电平1及0中的其中一个的情况下,复用器MUX2将偏置电压群VBP供给到输出放大器95k,并且将偏置电压群VBN供给到输出放大器95k+1。而且,在极性反转信号POL表示逻辑电平1及0中的另一个的情况下,复用器MUX2将偏置电压群VBN供给到输出放大器95k,并且将偏置电压群VBP供给到输出放大器95k+1。即,在如图13所示,采用各输出放大器(95k、95k+1)所接收的灰度电压的极性根据极性反转信号POL来切换的结构作为输出放大器部95的情况下,通过复用器MUX2,所述输出放大器所接收的偏置电压的极性也根据极性反转信号POL来切换。另外,输出放大器95k及输出放大器95k+1也能够采用与图12相同的结构,在分别被供给正极性的灰度电压Vsp时,可进行使转换速率降低的控制。

Claims (13)

1.一种显示装置,其特征在于,包括:
显示面板,包含具有第一数据线群及第二数据线群的多条数据线、及与所述多条数据线交叉地配置的多条栅极线,且在所述数据线与所述栅极线的各交叉部配置有担任像素的显示胞元;
栅极驱动器,对所述多条栅极线分别供给栅极选择信号;以及
多个数据驱动器,对应于每规定的数据线数而设,分别接收图像信号,并根据所述图像信号来生成比规定的基准电压高的正极性的灰度数据信号及比所述基准电压低的负极性的灰度数据信号,将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的其中一个输出到所述第一数据线群及第二数据线群中的其中一数据线群,并且将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的另一个输出到所述第一数据线群及第二数据线群中的另一数据线群,
所述数据驱动器包含多个输出放大器,所述多个输出放大器分别输出所述正极性的灰度数据信号及所述负极性的灰度数据信号中的其中一个,
所述数据驱动器生成一信号来作为所述正极性的灰度数据信号,此信号在规定周期显现分别具有与基于所述图像信号的各像素的亮度等级对应的正极性的电压值的数据脉冲,且生成一信号来作为所述负极性的灰度数据信号,此信号在每个所述规定周期以相对于所述正极性的灰度数据信号的相位向延迟的方向偏移后的相位来显现分别具有与基于所述图像信号的各像素的亮度等级对应的负极性的电压值的数据脉冲,并且,
以使所述多个输出放大器中负责所述正极性的灰度数据信号的输出的输出放大器的转换速率比负责所述负极性的灰度数据信号的输出的输出放大器的转换速率低的方式进行控制。
2.根据权利要求1所述的显示装置,其特征在于,
所述显示胞元包含:
液晶层;
向所述液晶层施加电场的像素电极及另一个电极;以及
像素开关,在对所述栅极线供给有所述栅极选择信号时成为导通状态,从而将对所述数据线供给的所述灰度数据信号供给到所述像素电极,
在所述另一个电极上施加有所述基准电压。
3.根据权利要求1或2所述的显示装置,其特征在于,包括:
转换速率控制部,生成转换速率控制信号,所述转换速率控制信号表示使负责所述正极性的灰度数据信号的输出的输出放大器的转换速率降低与所述正极性的灰度数据信号和所述负极性的灰度数据信号的相位差对应的量;
第一偏压生成部,根据所述转换速率控制信号来生成第一偏置电压,以使负责所述正极性的灰度数据信号的输出的输出放大器运行,所述第一偏置电压对在所述输出放大器内流动的偏置电流的电流量进行设定,
第二偏压生成部,生成第二偏置电压,以使负责所述负极性的灰度数据信号的输出的输出放大器运行,所述第二偏置电压对在所述输出放大器内流动的规定电流量的偏置电流进行设定,
负责所述正极性的灰度数据信号的输出的输出放大器接收所述第一偏置电压,并基于与所述第一偏置电压对应的偏置电流而输出用于生成所述灰度数据信号的输出电流,
负责所述负极性的灰度数据信号的输出的输出放大器接收所述第二偏置电压,并基于与所述第二偏置电压对应的偏置电流而输出用于生成所述灰度数据信号的输出电流。
4.根据权利要求3所述的显示装置,其特征在于,
所述数据驱动器包含解码器部,所述解码器部将基于所述图像信号的各像素的亮度等级转换成具有正极性的电压值的正极灰度电压或具有负极性的电压值的负极灰度电压,
所述多个输出放大器中负责所述正极性的灰度数据信号的输出的输出放大器为利用自身的非反转输入端子接收所述正极灰度电压,且自身的反转输入端子与输出端子连接的运算放大器,
所述多个输出放大器中负责所述负极性的灰度数据信号的输出的输出放大器为利用自身的非反转输入端子接收所述负极灰度电压,且自身的反转输入端子与输出端子连接的运算放大器。
5.根据权利要求4所述的显示装置,其特征在于,包括复用器,
所述复用器每隔所述图像信号中的1帧期间而交替地切换第一状态与第二状态,所述第一状态是将负责所述正极性的灰度数据信号的输出的输出放大器的输出端子连接于数据驱动器的多个外部端子中的一外部端子,并且将负责所述负极性的灰度数据信号的输出的输出放大器的输出端子连接于其他外部端子,所述第二状态是将负责所述正极性的灰度数据信号的输出的输出放大器的输出端子连接于所述其他外部端子,并且将负责所述负极性的灰度数据信号的输出的输出放大器的输出端子连接于所述一外部端子。
6.根据权利要求3所述的显示装置,其特征在于,
所述数据驱动器包含:
解码器部,将基于所述图像信号的各像素的亮度等级转换成具有正极性的电压值的正极灰度电压或具有负极性的电压值的负极灰度电压;
第一复用器,每隔所述图像信号中的1帧期间而交替地切换第一状态与第二状态,所述第一状态是将所述正极灰度电压供给到所述多个输出放大器中一输出运算放大器,并且将所述负极灰度电压供给到所述多个输出放大器中的其他输出运算放大器,第二状态是将所述正极灰度电压供给到所述其他输出运算放大器,并且将所述负极灰度电压供给到所述一输出运算放大器;以及
第二复用器,每隔所述图像信号中的1帧期间而交替地切换将所述第一偏置电压供给到所述一输出运算放大器并且将所述第二偏置电压供给到所述其他输出运算放大器的状态、与将所述第一偏置电压供给到所述其他输出运算放大器并且将所述第二偏置电压供给到所述一输出运算放大器的状态,
所述一输出运算放大器为利用自身的非反转输入端子接收所述正极灰度电压或所述负极灰度电压,且自身的反转输入端子与输出端子连接于数据驱动器的多个外部端子中的一外部端子的运算放大器,
所述其他输出运算放大器为利用自身的非反转输入端子接收所述负极灰度电压或所述正极灰度电压,且自身的反转输入端子与输出端子连接于数据驱动器的多个外部端子中的其他外部端子的运算放大器。
7.根据权利要求4至6中任一项所述的显示装置,其特征在于,
所述输出放大器包含:
差动对,具有利用栅极接收所述正极灰度电压或所述负极灰度电压的第一晶体管、及利用栅极接收所述输出放大器输出的所述灰度数据信号的第二晶体管;
电流源,生成与所述偏置电压对应的偏置电流而供给到所述第一晶体管及第二晶体管的源极;以及
放大级,通过使与流经所述差动对的一对差动输出电流相应的电流流动到所述输出端子,而在所述输出端子上生成所述灰度数据信号。
8.根据权利要求1至7中任一项所述的显示装置,其特征在于,
所述数据驱动器进行下述控制,即,使负责所述正极性的灰度数据信号的输出的输出放大器的转换速率降低与所述正极性的灰度数据信号和所述负极性的灰度数据信号的相位差对应的量。
9.根据权利要求1至7中任一项所述的显示装置,其特征在于,
所述多个数据驱动器分别独立地进行下述控制,即,使负责所述正极性的灰度数据信号的输出的输出放大器的转换速率比负责所述负极性的灰度数据信号的输出的输出放大器的转换速率低与所述正极性的灰度数据信号和所述负极性的灰度数据信号的相位差对应的量。
10.根据权利要求3所述的显示装置,其特征在于,
负责所述正极性的灰度数据信号的输出的多个输出放大器被划分为第一正极输出放大器群~第U正极输出放大器群,并且负责所述负极性的灰度数据信号的输出的多个输出放大器被划分为第一负极输出放大器群~第U负极输出放大器群,其中U为2以上的整数,
所述第一偏压生成部包含对所述第一正极输出放大器群~第U正极输出放大器群分别独立地供给所述第一偏置电压的第一正极偏压部~第U正极偏压部,
所述第二偏压生成部包含对所述第一负极输出放大器群~第U负极输出放大器群分别独立地供给所述第二偏置电压的第一负极偏压部~第U负极偏压部。
11.一种数据驱动器,接收图像信号,并根据所述图像信号来生成比规定的基准电压高的正极性的灰度数据信号及比所述基准电压低的负极性的灰度数据信号,将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的其中一个输出到显示面板的第一数据线群及第二数据线群中的其中一数据线群,并且将所述正极性的灰度数据信号及所述负极性的灰度数据信号中的另一个输出到所述第一数据线群及第二数据线群中的另一数据线群,且所述数据驱动器的特征在于,
包含多个输出放大器,所述多个输出放大器分别输出所述正极性的灰度数据信号及所述负极性的灰度数据信号中的其中一个,
所述数据驱动器生成一信号来作为所述正极性的灰度数据信号,此信号在规定周期显现分别具有与基于所述图像信号的各像素的亮度等级对应的正极性的电压值的数据脉冲,且生成一信号来作为所述负极性的灰度数据信号,此信号在每个所述规定周期以相对于所述正极性的灰度数据信号的相位向延迟的方向偏移后的相位来显现分别具有与基于所述图像信号的各像素的亮度等级对应的负极性的电压值的数据脉冲,并且,
以使所述多个输出放大器中负责所述正极性的灰度数据信号的输出的输出放大器的转换速率比负责所述负极性的灰度数据信号的输出的输出放大器的转换速率低的方式进行控制。
12.根据权利要求11所述的数据驱动器,其特征在于,包含:
转换速率控制部,生成转换速率控制信号,所述转换速率控制信号表示使负责所述正极性的灰度数据信号的输出的输出放大器的转换速率降低与所述正极性的灰度数据信号和所述负极性的灰度数据信号的相位差对应的量;
第一偏压生成部,根据所述转换速率控制信号来生成第一偏置电压,以使负责所述正极性的灰度数据信号的输出的输出放大器运行,所述第一偏置电压对在所述输出放大器内流动的偏置电流的电流量进行设定,
第二偏压生成部,生成第二偏置电压,以使负责所述负极性的灰度数据信号的输出的输出放大器运行,所述第二偏置电压对在所述输出放大器内流动的规定电流量的偏置电流进行设定,
负责所述正极性的灰度数据信号的输出的输出放大器接收所述第一偏置电压,并基于与所述第一偏置电压对应的偏置电流而输出用于生成所述灰度数据信号的输出电流,
负责所述负极性的灰度数据信号的输出的输出放大器接收所述第二偏置电压,并基于与所述第二偏置电压对应的偏置电流而输出用于生成所述灰度数据信号的输出电流。
13.根据权利要求12所述的数据驱动器,其特征在于,
负责所述正极性的灰度数据信号的输出的多个输出放大器被划分为第一正极输出放大器群~第U正极输出放大器群,并且负责所述负极性的灰度数据信号的输出的多个输出放大器被划分为第一负极输出放大器群~第U负极输出放大器群,其中U为2以上的整数,
所述第一偏压生成部包含对所述第一正极输出放大器群~第U正极输出放大器群分别独立地供给所述第一偏置电压的第一正极偏压部~第U正极偏压部,
所述第二偏压生成部包含对所述第一负极输出放大器群~第U负极输出放大器群分别独立地供给所述第二偏置电压的第一负极偏压部~第U负极偏压部。
CN202210788515.7A 2021-07-09 2022-07-06 显示装置及数据驱动器 Pending CN115602129A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021-114076 2021-07-09
JP2021114076A JP2023010154A (ja) 2021-07-09 2021-07-09 表示装置及びデータドライバ

Publications (1)

Publication Number Publication Date
CN115602129A true CN115602129A (zh) 2023-01-13

Family

ID=84799237

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210788515.7A Pending CN115602129A (zh) 2021-07-09 2022-07-06 显示装置及数据驱动器

Country Status (3)

Country Link
US (1) US11810527B2 (zh)
JP (1) JP2023010154A (zh)
CN (1) CN115602129A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023103680A (ja) * 2022-01-14 2023-07-27 ラピステクノロジー株式会社 表示装置及びデータドライバ

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002108288A (ja) 2000-09-27 2002-04-10 Matsushita Electric Ind Co Ltd 液晶駆動方法および液晶駆動装置、液晶表示装置
GB0313040D0 (en) * 2003-06-06 2003-07-09 Koninkl Philips Electronics Nv Active matrix display device
JP6231314B2 (ja) * 2013-07-16 2017-11-15 シナプティクス・ジャパン合同会社 表示駆動装置
KR102605050B1 (ko) * 2017-02-21 2023-11-23 삼성디스플레이 주식회사 표시 장치의 구동 방법
KR102199149B1 (ko) * 2017-03-29 2021-01-07 매그나칩 반도체 유한회사 디스플레이 패널 용 소스 드라이버 유니트
KR102482210B1 (ko) * 2017-12-28 2022-12-27 엘지디스플레이 주식회사 터치표시장치 및 그 구동방법
KR102549888B1 (ko) * 2018-02-08 2023-07-03 삼성디스플레이 주식회사 일반 모드 및 가변 프레임 모드를 지원하는 표시 장치의 구동 방법, 및 표시 장치
KR102575248B1 (ko) * 2018-08-01 2023-09-07 주식회사 디비하이텍 반전력 버퍼 증폭기, 데이터 드라이버, 및 디스플레이 장치

Also Published As

Publication number Publication date
JP2023010154A (ja) 2023-01-20
US20230010045A1 (en) 2023-01-12
US11810527B2 (en) 2023-11-07

Similar Documents

Publication Publication Date Title
KR100344186B1 (ko) 액정표시장치의 소오스 구동회로 및 그 구동방법
KR101245944B1 (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
JP4847702B2 (ja) 表示装置の駆動回路
US6118421A (en) Method and circuit for driving liquid crystal panel
KR100482259B1 (ko) 화상표시장치 및 표시구동방법
US7221344B2 (en) Liquid crystal display device and driving control method thereof
CN112309342B (zh) 显示装置、数据驱动器以及显示控制器
KR20150078833A (ko) 저속 구동이 가능한 표시장치
CN101320539A (zh) 显示器以及驱动显示器的方法
JP5955098B2 (ja) 液晶表示装置、データ線駆動回路、および液晶表示装置の駆動方法
KR100549983B1 (ko) 액정표시장치 및 그 구동방법
CN109196576B (zh) 视频信号线驱动电路、具备其的显示装置、其的驱动方法
JP2000231365A (ja) 液晶表示パネル用駆動回路及び液晶表示装置
US11810527B2 (en) Display device and data driver
US11990102B2 (en) Display apparatus and data driver
KR20070080427A (ko) 액정표시장치와 그 구동방법
KR100848953B1 (ko) 액정표시장치의 게이트 구동회로
KR101363652B1 (ko) 액정표시장치 및 그의 고속구동 방법
JP2001272655A (ja) 液晶表示装置の駆動方法および駆動装置
KR101201332B1 (ko) 액정표시장치와 그 구동방법
KR102480834B1 (ko) 저속 구동이 가능한 표시장치
KR20150078567A (ko) 액정표시장치
KR101378054B1 (ko) 액정표시장치
JPH1011026A (ja) 画像表示装置の駆動回路
KR20030055379A (ko) 액정표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination